viafb: improve pitch handling
[safe/jmp/linux-2.6] / drivers / video / via / viamode.c
1 /*
2  * Copyright 1998-2008 VIA Technologies, Inc. All Rights Reserved.
3  * Copyright 2001-2008 S3 Graphics, Inc. All Rights Reserved.
4
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public
7  * License as published by the Free Software Foundation;
8  * either version 2, or (at your option) any later version.
9
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTIES OR REPRESENTATIONS; without even
12  * the implied warranty of MERCHANTABILITY or FITNESS FOR
13  * A PARTICULAR PURPOSE.See the GNU General Public License
14  * for more details.
15
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc.,
19  * 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
20  */
21
22 #include "global.h"
23 struct res_map_refresh res_map_refresh_tbl[] = {
24 /*hres, vres, vclock, vmode_refresh*/
25         {480, 640, RES_480X640_60HZ_PIXCLOCK, 60},
26         {640, 480, RES_640X480_60HZ_PIXCLOCK, 60},
27         {640, 480, RES_640X480_75HZ_PIXCLOCK, 75},
28         {640, 480, RES_640X480_85HZ_PIXCLOCK, 85},
29         {640, 480, RES_640X480_100HZ_PIXCLOCK, 100},
30         {640, 480, RES_640X480_120HZ_PIXCLOCK, 120},
31         {720, 480, RES_720X480_60HZ_PIXCLOCK, 60},
32         {720, 576, RES_720X576_60HZ_PIXCLOCK, 60},
33         {800, 480, RES_800X480_60HZ_PIXCLOCK, 60},
34         {800, 600, RES_800X600_60HZ_PIXCLOCK, 60},
35         {800, 600, RES_800X600_75HZ_PIXCLOCK, 75},
36         {800, 600, RES_800X600_85HZ_PIXCLOCK, 85},
37         {800, 600, RES_800X600_100HZ_PIXCLOCK, 100},
38         {800, 600, RES_800X600_120HZ_PIXCLOCK, 120},
39         {848, 480, RES_848X480_60HZ_PIXCLOCK, 60},
40         {856, 480, RES_856X480_60HZ_PIXCLOCK, 60},
41         {1024, 512, RES_1024X512_60HZ_PIXCLOCK, 60},
42         {1024, 600, RES_1024X600_60HZ_PIXCLOCK, 60},
43         {1024, 768, RES_1024X768_60HZ_PIXCLOCK, 60},
44         {1024, 768, RES_1024X768_75HZ_PIXCLOCK, 75},
45         {1024, 768, RES_1024X768_85HZ_PIXCLOCK, 85},
46         {1024, 768, RES_1024X768_100HZ_PIXCLOCK, 100},
47 /*  {1152,864, RES_1152X864_70HZ_PIXCLOCK,  70},*/
48         {1152, 864, RES_1152X864_75HZ_PIXCLOCK, 75},
49         {1280, 768, RES_1280X768_60HZ_PIXCLOCK, 60},
50         {1280, 800, RES_1280X800_60HZ_PIXCLOCK, 60},
51         {1280, 960, RES_1280X960_60HZ_PIXCLOCK, 60},
52         {1280, 1024, RES_1280X1024_60HZ_PIXCLOCK, 60},
53         {1280, 1024, RES_1280X1024_75HZ_PIXCLOCK, 75},
54         {1280, 1024, RES_1280X768_85HZ_PIXCLOCK, 85},
55         {1440, 1050, RES_1440X1050_60HZ_PIXCLOCK, 60},
56         {1600, 1200, RES_1600X1200_60HZ_PIXCLOCK, 60},
57         {1600, 1200, RES_1600X1200_75HZ_PIXCLOCK, 75},
58         {1280, 720, RES_1280X720_60HZ_PIXCLOCK, 60},
59         {1920, 1080, RES_1920X1080_60HZ_PIXCLOCK, 60},
60         {1400, 1050, RES_1400X1050_60HZ_PIXCLOCK, 60},
61         {1400, 1050, RES_1400X1050_75HZ_PIXCLOCK, 75},
62         {1368, 768, RES_1368X768_60HZ_PIXCLOCK, 60},
63         {960, 600, RES_960X600_60HZ_PIXCLOCK, 60},
64         {1000, 600, RES_1000X600_60HZ_PIXCLOCK, 60},
65         {1024, 576, RES_1024X576_60HZ_PIXCLOCK, 60},
66         {1088, 612, RES_1088X612_60HZ_PIXCLOCK, 60},
67         {1152, 720, RES_1152X720_60HZ_PIXCLOCK, 60},
68         {1200, 720, RES_1200X720_60HZ_PIXCLOCK, 60},
69         {1280, 600, RES_1280X600_60HZ_PIXCLOCK, 60},
70         {1280, 720, RES_1280X720_50HZ_PIXCLOCK, 50},
71         {1280, 768, RES_1280X768_50HZ_PIXCLOCK, 50},
72         {1360, 768, RES_1360X768_60HZ_PIXCLOCK, 60},
73         {1366, 768, RES_1366X768_50HZ_PIXCLOCK, 50},
74         {1366, 768, RES_1366X768_60HZ_PIXCLOCK, 60},
75         {1440, 900, RES_1440X900_60HZ_PIXCLOCK, 60},
76         {1440, 900, RES_1440X900_75HZ_PIXCLOCK, 75},
77         {1600, 900, RES_1600X900_60HZ_PIXCLOCK, 60},
78         {1600, 1024, RES_1600X1024_60HZ_PIXCLOCK, 60},
79         {1680, 1050, RES_1680X1050_60HZ_PIXCLOCK, 60},
80         {1680, 1050, RES_1680X1050_75HZ_PIXCLOCK, 75},
81         {1792, 1344, RES_1792X1344_60HZ_PIXCLOCK, 60},
82         {1856, 1392, RES_1856X1392_60HZ_PIXCLOCK, 60},
83         {1920, 1200, RES_1920X1200_60HZ_PIXCLOCK, 60},
84         {1920, 1440, RES_1920X1440_60HZ_PIXCLOCK, 60},
85         {1920, 1440, RES_1920X1440_75HZ_PIXCLOCK, 75},
86         {2048, 1536, RES_2048X1536_60HZ_PIXCLOCK, 60}
87 };
88
89 struct io_reg CN400_ModeXregs[] = { {VIASR, SR10, 0xFF, 0x01},
90 {VIASR, SR15, 0x02, 0x02},
91 {VIASR, SR16, 0xBF, 0x08},
92 {VIASR, SR17, 0xFF, 0x1F},
93 {VIASR, SR18, 0xFF, 0x4E},
94 {VIASR, SR1A, 0xFB, 0x08},
95 {VIASR, SR1E, 0x0F, 0x01},
96 {VIASR, SR2A, 0xFF, 0x00},
97 {VIACR, CR0A, 0xFF, 0x1E},      /* Cursor Start                        */
98 {VIACR, CR0B, 0xFF, 0x00},      /* Cursor End                          */
99 {VIACR, CR0E, 0xFF, 0x00},      /* Cursor Location High                */
100 {VIACR, CR0F, 0xFF, 0x00},      /* Cursor Localtion Low                */
101 {VIACR, CR32, 0xFF, 0x00},
102 {VIACR, CR33, 0xFF, 0x00},
103 {VIACR, CR35, 0xFF, 0x00},
104 {VIACR, CR36, 0x08, 0x00},
105 {VIACR, CR69, 0xFF, 0x00},
106 {VIACR, CR6A, 0xFF, 0x40},
107 {VIACR, CR6B, 0xFF, 0x00},
108 {VIACR, CR6C, 0xFF, 0x00},
109 {VIACR, CR7A, 0xFF, 0x01},      /* LCD Scaling Parameter 1             */
110 {VIACR, CR7B, 0xFF, 0x02},      /* LCD Scaling Parameter 2             */
111 {VIACR, CR7C, 0xFF, 0x03},      /* LCD Scaling Parameter 3             */
112 {VIACR, CR7D, 0xFF, 0x04},      /* LCD Scaling Parameter 4             */
113 {VIACR, CR7E, 0xFF, 0x07},      /* LCD Scaling Parameter 5             */
114 {VIACR, CR7F, 0xFF, 0x0A},      /* LCD Scaling Parameter 6             */
115 {VIACR, CR80, 0xFF, 0x0D},      /* LCD Scaling Parameter 7             */
116 {VIACR, CR81, 0xFF, 0x13},      /* LCD Scaling Parameter 8             */
117 {VIACR, CR82, 0xFF, 0x16},      /* LCD Scaling Parameter 9             */
118 {VIACR, CR83, 0xFF, 0x19},      /* LCD Scaling Parameter 10            */
119 {VIACR, CR84, 0xFF, 0x1C},      /* LCD Scaling Parameter 11            */
120 {VIACR, CR85, 0xFF, 0x1D},      /* LCD Scaling Parameter 12            */
121 {VIACR, CR86, 0xFF, 0x1E},      /* LCD Scaling Parameter 13            */
122 {VIACR, CR87, 0xFF, 0x1F},      /* LCD Scaling Parameter 14            */
123 {VIACR, CR88, 0xFF, 0x40},      /* LCD Panel Type                      */
124 {VIACR, CR89, 0xFF, 0x00},      /* LCD Timing Control 0                */
125 {VIACR, CR8A, 0xFF, 0x88},      /* LCD Timing Control 1                */
126 {VIACR, CR8B, 0xFF, 0x69},      /* LCD Power Sequence Control 0        */
127 {VIACR, CR8C, 0xFF, 0x57},      /* LCD Power Sequence Control 1        */
128 {VIACR, CR8D, 0xFF, 0x00},      /* LCD Power Sequence Control 2        */
129 {VIACR, CR8E, 0xFF, 0x7B},      /* LCD Power Sequence Control 3        */
130 {VIACR, CR8F, 0xFF, 0x03},      /* LCD Power Sequence Control 4        */
131 {VIACR, CR90, 0xFF, 0x30},      /* LCD Power Sequence Control 5        */
132 {VIACR, CR91, 0xFF, 0xA0},      /* 24/12 bit LVDS Data off             */
133 {VIACR, CR96, 0xFF, 0x00},
134 {VIACR, CR97, 0xFF, 0x00},
135 {VIACR, CR99, 0xFF, 0x00},
136 {VIACR, CR9B, 0xFF, 0x00}
137 };
138
139 /* Video Mode Table for VT3314 chipset*/
140 /* Common Setting for Video Mode */
141 struct io_reg CN700_ModeXregs[] = { {VIASR, SR10, 0xFF, 0x01},
142 {VIASR, SR15, 0x02, 0x02},
143 {VIASR, SR16, 0xBF, 0x08},
144 {VIASR, SR17, 0xFF, 0x1F},
145 {VIASR, SR18, 0xFF, 0x4E},
146 {VIASR, SR1A, 0xFB, 0x82},
147 {VIASR, SR1B, 0xFF, 0xF0},
148 {VIASR, SR1F, 0xFF, 0x00},
149 {VIASR, SR1E, 0xFF, 0x01},
150 {VIASR, SR22, 0xFF, 0x1F},
151 {VIASR, SR2A, 0x0F, 0x00},
152 {VIASR, SR2E, 0xFF, 0xFF},
153 {VIASR, SR3F, 0xFF, 0xFF},
154 {VIASR, SR40, 0xF7, 0x00},
155 {VIASR, CR30, 0xFF, 0x04},
156 {VIACR, CR32, 0xFF, 0x00},
157 {VIACR, CR33, 0x7F, 0x00},
158 {VIACR, CR35, 0xFF, 0x00},
159 {VIACR, CR36, 0xFF, 0x31},
160 {VIACR, CR41, 0xFF, 0x80},
161 {VIACR, CR42, 0xFF, 0x00},
162 {VIACR, CR55, 0x80, 0x00},
163 {VIACR, CR5D, 0x80, 0x00},      /*Horizontal Retrace Start bit[11] should be 0*/
164 {VIACR, CR68, 0xFF, 0x67},      /* Default FIFO For IGA2 */
165 {VIACR, CR69, 0xFF, 0x00},
166 {VIACR, CR6A, 0xFD, 0x40},
167 {VIACR, CR6B, 0xFF, 0x00},
168 {VIACR, CR6C, 0xFF, 0x00},
169 {VIACR, CR77, 0xFF, 0x00},      /* LCD scaling Factor */
170 {VIACR, CR78, 0xFF, 0x00},      /* LCD scaling Factor */
171 {VIACR, CR79, 0xFF, 0x00},      /* LCD scaling Factor */
172 {VIACR, CR9F, 0x03, 0x00},      /* LCD scaling Factor */
173 {VIACR, CR7A, 0xFF, 0x01},      /* LCD Scaling Parameter 1 */
174 {VIACR, CR7B, 0xFF, 0x02},      /* LCD Scaling Parameter 2 */
175 {VIACR, CR7C, 0xFF, 0x03},      /* LCD Scaling Parameter 3 */
176 {VIACR, CR7D, 0xFF, 0x04},      /* LCD Scaling Parameter 4 */
177 {VIACR, CR7E, 0xFF, 0x07},      /* LCD Scaling Parameter 5 */
178 {VIACR, CR7F, 0xFF, 0x0A},      /* LCD Scaling Parameter 6 */
179 {VIACR, CR80, 0xFF, 0x0D},      /* LCD Scaling Parameter 7 */
180 {VIACR, CR81, 0xFF, 0x13},      /* LCD Scaling Parameter 8 */
181 {VIACR, CR82, 0xFF, 0x16},      /* LCD Scaling Parameter 9 */
182 {VIACR, CR83, 0xFF, 0x19},      /* LCD Scaling Parameter 10 */
183 {VIACR, CR84, 0xFF, 0x1C},      /* LCD Scaling Parameter 11 */
184 {VIACR, CR85, 0xFF, 0x1D},      /* LCD Scaling Parameter 12 */
185 {VIACR, CR86, 0xFF, 0x1E},      /* LCD Scaling Parameter 13 */
186 {VIACR, CR87, 0xFF, 0x1F},      /* LCD Scaling Parameter 14 */
187 {VIACR, CR88, 0xFF, 0x40},      /* LCD Panel Type */
188 {VIACR, CR89, 0xFF, 0x00},      /* LCD Timing Control 0 */
189 {VIACR, CR8A, 0xFF, 0x88},      /* LCD Timing Control 1 */
190 {VIACR, CR8B, 0xFF, 0x5D},      /* LCD Power Sequence Control 0 */
191 {VIACR, CR8C, 0xFF, 0x2B},      /* LCD Power Sequence Control 1 */
192 {VIACR, CR8D, 0xFF, 0x6F},      /* LCD Power Sequence Control 2 */
193 {VIACR, CR8E, 0xFF, 0x2B},      /* LCD Power Sequence Control 3 */
194 {VIACR, CR8F, 0xFF, 0x01},      /* LCD Power Sequence Control 4 */
195 {VIACR, CR90, 0xFF, 0x01},      /* LCD Power Sequence Control 5 */
196 {VIACR, CR91, 0xFF, 0xA0},      /* 24/12 bit LVDS Data off */
197 {VIACR, CR96, 0xFF, 0x00},
198 {VIACR, CR97, 0xFF, 0x00},
199 {VIACR, CR99, 0xFF, 0x00},
200 {VIACR, CR9B, 0xFF, 0x00},
201 {VIACR, CR9D, 0xFF, 0x80},
202 {VIACR, CR9E, 0xFF, 0x80}
203 };
204
205 struct io_reg KM400_ModeXregs[] = {
206         {VIASR, SR10, 0xFF, 0x01},      /* Unlock Register                 */
207         {VIASR, SR16, 0xFF, 0x08},      /* Display FIFO threshold Control  */
208         {VIASR, SR17, 0xFF, 0x1F},      /* Display FIFO Control            */
209         {VIASR, SR18, 0xFF, 0x4E},      /* GFX PREQ threshold              */
210         {VIASR, SR1A, 0xFF, 0x0a},      /* GFX PREQ threshold              */
211         {VIASR, SR1F, 0xFF, 0x00},      /* Memory Control 0                */
212         {VIASR, SR1B, 0xFF, 0xF0},      /* Power Management Control 0      */
213         {VIASR, SR1E, 0xFF, 0x01},      /* Power Management Control        */
214         {VIASR, SR20, 0xFF, 0x00},      /* Sequencer Arbiter Control 0     */
215         {VIASR, SR21, 0xFF, 0x00},      /* Sequencer Arbiter Control 1     */
216         {VIASR, SR22, 0xFF, 0x1F},      /* Display Arbiter Control 1       */
217         {VIASR, SR2A, 0xFF, 0x00},      /* Power Management Control 5      */
218         {VIASR, SR2D, 0xFF, 0xFF},      /* Power Management Control 1      */
219         {VIASR, SR2E, 0xFF, 0xFF},      /* Power Management Control 2      */
220         {VIACR, CR0A, 0xFF, 0x1E},      /* Cursor Start                    */
221         {VIACR, CR0B, 0xFF, 0x00},      /* Cursor End                      */
222         {VIACR, CR0E, 0xFF, 0x00},      /* Cursor Location High            */
223         {VIACR, CR0F, 0xFF, 0x00},      /* Cursor Localtion Low            */
224         {VIACR, CR33, 0xFF, 0x00},
225         {VIACR, CR55, 0x80, 0x00},
226         {VIACR, CR5D, 0x80, 0x00},
227         {VIACR, CR36, 0xFF, 0x01},      /* Power Mangement 3                  */
228         {VIACR, CR68, 0xFF, 0x67},      /* Default FIFO For IGA2              */
229         {VIACR, CR6A, 0x20, 0x20},      /* Extended FIFO On                   */
230         {VIACR, CR7A, 0xFF, 0x01},      /* LCD Scaling Parameter 1            */
231         {VIACR, CR7B, 0xFF, 0x02},      /* LCD Scaling Parameter 2            */
232         {VIACR, CR7C, 0xFF, 0x03},      /* LCD Scaling Parameter 3            */
233         {VIACR, CR7D, 0xFF, 0x04},      /* LCD Scaling Parameter 4            */
234         {VIACR, CR7E, 0xFF, 0x07},      /* LCD Scaling Parameter 5            */
235         {VIACR, CR7F, 0xFF, 0x0A},      /* LCD Scaling Parameter 6            */
236         {VIACR, CR80, 0xFF, 0x0D},      /* LCD Scaling Parameter 7            */
237         {VIACR, CR81, 0xFF, 0x13},      /* LCD Scaling Parameter 8            */
238         {VIACR, CR82, 0xFF, 0x16},      /* LCD Scaling Parameter 9            */
239         {VIACR, CR83, 0xFF, 0x19},      /* LCD Scaling Parameter 10           */
240         {VIACR, CR84, 0xFF, 0x1C},      /* LCD Scaling Parameter 11           */
241         {VIACR, CR85, 0xFF, 0x1D},      /* LCD Scaling Parameter 12           */
242         {VIACR, CR86, 0xFF, 0x1E},      /* LCD Scaling Parameter 13           */
243         {VIACR, CR87, 0xFF, 0x1F},      /* LCD Scaling Parameter 14           */
244         {VIACR, CR88, 0xFF, 0x40},      /* LCD Panel Type                     */
245         {VIACR, CR89, 0xFF, 0x00},      /* LCD Timing Control 0               */
246         {VIACR, CR8A, 0xFF, 0x88},      /* LCD Timing Control 1               */
247         {VIACR, CR8B, 0xFF, 0x2D},      /* LCD Power Sequence Control 0       */
248         {VIACR, CR8C, 0xFF, 0x2D},      /* LCD Power Sequence Control 1       */
249         {VIACR, CR8D, 0xFF, 0xC8},      /* LCD Power Sequence Control 2       */
250         {VIACR, CR8E, 0xFF, 0x36},      /* LCD Power Sequence Control 3       */
251         {VIACR, CR8F, 0xFF, 0x00},      /* LCD Power Sequence Control 4       */
252         {VIACR, CR90, 0xFF, 0x10},      /* LCD Power Sequence Control 5       */
253         {VIACR, CR91, 0xFF, 0xA0},      /* 24/12 bit LVDS Data off            */
254         {VIACR, CR96, 0xFF, 0x03},      /* DVP0        ; DVP0 Clock Skew */
255         {VIACR, CR97, 0xFF, 0x03},      /* DFP high    ; DFPH Clock Skew */
256         {VIACR, CR99, 0xFF, 0x03},      /* DFP low           ; DFPL Clock Skew*/
257         {VIACR, CR9B, 0xFF, 0x07}       /* DVI on DVP1       ; DVP1 Clock Skew*/
258 };
259
260 /* For VT3324: Common Setting for Video Mode */
261 struct io_reg CX700_ModeXregs[] = { {VIASR, SR10, 0xFF, 0x01},
262 {VIASR, SR15, 0x02, 0x02},
263 {VIASR, SR16, 0xBF, 0x08},
264 {VIASR, SR17, 0xFF, 0x1F},
265 {VIASR, SR18, 0xFF, 0x4E},
266 {VIASR, SR1A, 0xFB, 0x08},
267 {VIASR, SR1B, 0xFF, 0xF0},
268 {VIASR, SR1E, 0xFF, 0x01},
269 {VIASR, SR2A, 0xFF, 0x00},
270 {VIASR, SR2D, 0xFF, 0xFF},      /* VCK and LCK PLL power on.           */
271 {VIACR, CR0A, 0xFF, 0x1E},      /* Cursor Start                        */
272 {VIACR, CR0B, 0xFF, 0x00},      /* Cursor End                          */
273 {VIACR, CR0E, 0xFF, 0x00},      /* Cursor Location High                */
274 {VIACR, CR0F, 0xFF, 0x00},      /* Cursor Localtion Low                */
275 {VIACR, CR32, 0xFF, 0x00},
276 {VIACR, CR33, 0xFF, 0x00},
277 {VIACR, CR35, 0xFF, 0x00},
278 {VIACR, CR36, 0x08, 0x00},
279 {VIACR, CR47, 0xC8, 0x00},      /* Clear VCK Plus. */
280 {VIACR, CR69, 0xFF, 0x00},
281 {VIACR, CR6A, 0xFF, 0x40},
282 {VIACR, CR6B, 0xFF, 0x00},
283 {VIACR, CR6C, 0xFF, 0x00},
284 {VIACR, CR7A, 0xFF, 0x01},      /* LCD Scaling Parameter 1             */
285 {VIACR, CR7B, 0xFF, 0x02},      /* LCD Scaling Parameter 2             */
286 {VIACR, CR7C, 0xFF, 0x03},      /* LCD Scaling Parameter 3             */
287 {VIACR, CR7D, 0xFF, 0x04},      /* LCD Scaling Parameter 4             */
288 {VIACR, CR7E, 0xFF, 0x07},      /* LCD Scaling Parameter 5             */
289 {VIACR, CR7F, 0xFF, 0x0A},      /* LCD Scaling Parameter 6             */
290 {VIACR, CR80, 0xFF, 0x0D},      /* LCD Scaling Parameter 7             */
291 {VIACR, CR81, 0xFF, 0x13},      /* LCD Scaling Parameter 8             */
292 {VIACR, CR82, 0xFF, 0x16},      /* LCD Scaling Parameter 9             */
293 {VIACR, CR83, 0xFF, 0x19},      /* LCD Scaling Parameter 10            */
294 {VIACR, CR84, 0xFF, 0x1C},      /* LCD Scaling Parameter 11            */
295 {VIACR, CR85, 0xFF, 0x1D},      /* LCD Scaling Parameter 12            */
296 {VIACR, CR86, 0xFF, 0x1E},      /* LCD Scaling Parameter 13            */
297 {VIACR, CR87, 0xFF, 0x1F},      /* LCD Scaling Parameter 14            */
298 {VIACR, CR88, 0xFF, 0x40},      /* LCD Panel Type                      */
299 {VIACR, CR89, 0xFF, 0x00},      /* LCD Timing Control 0                */
300 {VIACR, CR8A, 0xFF, 0x88},      /* LCD Timing Control 1                */
301 {VIACR, CRD4, 0xFF, 0x81},      /* Second power sequence control       */
302 {VIACR, CR8B, 0xFF, 0x5D},      /* LCD Power Sequence Control 0        */
303 {VIACR, CR8C, 0xFF, 0x2B},      /* LCD Power Sequence Control 1        */
304 {VIACR, CR8D, 0xFF, 0x6F},      /* LCD Power Sequence Control 2        */
305 {VIACR, CR8E, 0xFF, 0x2B},      /* LCD Power Sequence Control 3        */
306 {VIACR, CR8F, 0xFF, 0x01},      /* LCD Power Sequence Control 4        */
307 {VIACR, CR90, 0xFF, 0x01},      /* LCD Power Sequence Control 5        */
308 {VIACR, CR91, 0xFF, 0x80},      /* 24/12 bit LVDS Data off             */
309 {VIACR, CR96, 0xFF, 0x00},
310 {VIACR, CR97, 0xFF, 0x00},
311 {VIACR, CR99, 0xFF, 0x00},
312 {VIACR, CR9B, 0xFF, 0x00}
313 };
314
315 /* Video Mode Table */
316 /* Common Setting for Video Mode */
317 struct io_reg CLE266_ModeXregs[] = { {VIASR, SR1E, 0xF0, 0x00},
318 {VIASR, SR2A, 0x0F, 0x00},
319 {VIASR, SR15, 0x02, 0x02},
320 {VIASR, SR16, 0xBF, 0x08},
321 {VIASR, SR17, 0xFF, 0x1F},
322 {VIASR, SR18, 0xFF, 0x4E},
323 {VIASR, SR1A, 0xFB, 0x08},
324
325 {VIACR, CR32, 0xFF, 0x00},
326 {VIACR, CR35, 0xFF, 0x00},
327 {VIACR, CR36, 0x08, 0x00},
328 {VIACR, CR6A, 0xFF, 0x80},
329 {VIACR, CR6A, 0xFF, 0xC0},
330
331 {VIACR, CR55, 0x80, 0x00},
332 {VIACR, CR5D, 0x80, 0x00},
333
334 {VIAGR, GR20, 0xFF, 0x00},
335 {VIAGR, GR21, 0xFF, 0x00},
336 {VIAGR, GR22, 0xFF, 0x00},
337         /* LCD Parameters */
338 {VIACR, CR7A, 0xFF, 0x01},      /* LCD Parameter 1 */
339 {VIACR, CR7B, 0xFF, 0x02},      /* LCD Parameter 2 */
340 {VIACR, CR7C, 0xFF, 0x03},      /* LCD Parameter 3 */
341 {VIACR, CR7D, 0xFF, 0x04},      /* LCD Parameter 4 */
342 {VIACR, CR7E, 0xFF, 0x07},      /* LCD Parameter 5 */
343 {VIACR, CR7F, 0xFF, 0x0A},      /* LCD Parameter 6 */
344 {VIACR, CR80, 0xFF, 0x0D},      /* LCD Parameter 7 */
345 {VIACR, CR81, 0xFF, 0x13},      /* LCD Parameter 8 */
346 {VIACR, CR82, 0xFF, 0x16},      /* LCD Parameter 9 */
347 {VIACR, CR83, 0xFF, 0x19},      /* LCD Parameter 10 */
348 {VIACR, CR84, 0xFF, 0x1C},      /* LCD Parameter 11 */
349 {VIACR, CR85, 0xFF, 0x1D},      /* LCD Parameter 12 */
350 {VIACR, CR86, 0xFF, 0x1E},      /* LCD Parameter 13 */
351 {VIACR, CR87, 0xFF, 0x1F},      /* LCD Parameter 14 */
352
353 };
354
355 /* Mode:1024X768 */
356 struct io_reg PM1024x768[] = { {VIASR, 0x16, 0xBF, 0x0C},
357 {VIASR, 0x18, 0xFF, 0x4C}
358 };
359
360 struct patch_table res_patch_table[] = {
361         {VIA_RES_1024X768, ARRAY_SIZE(PM1024x768), PM1024x768}
362 };
363
364 /* struct VPITTable {
365         unsigned char  Misc;
366         unsigned char  SR[StdSR];
367         unsigned char  CR[StdCR];
368         unsigned char  GR[StdGR];
369         unsigned char  AR[StdAR];
370  };*/
371
372 struct VPITTable VPIT = {
373         /* Msic */
374         0xC7,
375         /* Sequencer */
376         {0x01, 0x0F, 0x00, 0x0E},
377         /* Graphic Controller */
378         {0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x05, 0x0F, 0xFF},
379         /* Attribute Controller */
380         {0x00, 0x01, 0x02, 0x03, 0x04, 0x05, 0x06, 0x07,
381          0x08, 0x09, 0x0A, 0x0B, 0x0C, 0x0D, 0x0E, 0x0F,
382          0x01, 0x00, 0x0F, 0x00}
383 };
384
385 /********************/
386 /* Mode Table       */
387 /********************/
388
389 /* 480x640 */
390 struct crt_mode_table CRTM480x640[] = {
391         /* r_rate,          vclk,              hsp,             vsp   */
392         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
393         {REFRESH_60, CLK_25_175M, M480X640_R60_HSP, M480X640_R60_VSP,
394          {624, 480, 480, 144, 504, 48, 663, 640, 640, 23, 641, 3} }     /* GTF*/
395 };
396
397 /* 640x480*/
398 struct crt_mode_table CRTM640x480[] = {
399         /*r_rate,vclk,hsp,vsp */
400         /*HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
401         {REFRESH_60, CLK_25_175M, M640X480_R60_HSP, M640X480_R60_VSP,
402          {800, 640, 648, 144, 656, 96, 525, 480, 480, 45, 490, 2} },
403         {REFRESH_75, CLK_31_500M, M640X480_R75_HSP, M640X480_R75_VSP,
404          {840, 640, 640, 200, 656, 64, 500, 480, 480, 20, 481, 3} },
405         {REFRESH_85, CLK_36_000M, M640X480_R85_HSP, M640X480_R85_VSP,
406          {832, 640, 640, 192, 696, 56, 509, 480, 480, 29, 481, 3} },
407         {REFRESH_100, CLK_43_163M, M640X480_R100_HSP, M640X480_R100_VSP,
408          {848, 640, 640, 208, 680, 64, 509, 480, 480, 29, 481, 3} }, /*GTF*/
409             {REFRESH_120, CLK_52_406M, M640X480_R120_HSP,
410              M640X480_R120_VSP,
411              {848, 640, 640, 208, 680, 64, 515, 480, 480, 35, 481,
412               3} } /*GTF*/
413 };
414
415 /*720x480 (GTF)*/
416 struct crt_mode_table CRTM720x480[] = {
417         /*r_rate,vclk,hsp,vsp      */
418         /*HT, HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
419         {REFRESH_60, CLK_26_880M, M720X480_R60_HSP, M720X480_R60_VSP,
420          {896, 720, 720, 176, 736, 72, 497, 480, 480, 17, 481, 3} }
421
422 };
423
424 /*720x576 (GTF)*/
425 struct crt_mode_table CRTM720x576[] = {
426         /*r_rate,vclk,hsp,vsp */
427         /*HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
428         {REFRESH_60, CLK_32_668M, M720X576_R60_HSP, M720X576_R60_VSP,
429          {912, 720, 720, 192, 744, 72, 597, 576, 576, 21, 577, 3} }
430 };
431
432 /* 800x480 (CVT) */
433 struct crt_mode_table CRTM800x480[] = {
434         /* r_rate,          vclk,              hsp,             vsp   */
435         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
436         {REFRESH_60, CLK_29_581M, M800X480_R60_HSP, M800X480_R60_VSP,
437          {992, 800, 800, 192, 824, 72, 500, 480, 480, 20, 483, 7} }
438 };
439
440 /* 800x600*/
441 struct crt_mode_table CRTM800x600[] = {
442         /*r_rate,vclk,hsp,vsp     */
443         /*HT,   HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
444         {REFRESH_60, CLK_40_000M, M800X600_R60_HSP, M800X600_R60_VSP,
445          {1056, 800, 800, 256, 840, 128, 628, 600, 600, 28, 601, 4} },
446         {REFRESH_75, CLK_49_500M, M800X600_R75_HSP, M800X600_R75_VSP,
447          {1056, 800, 800, 256, 816, 80, 625, 600, 600, 25, 601, 3} },
448         {REFRESH_85, CLK_56_250M, M800X600_R85_HSP, M800X600_R85_VSP,
449          {1048, 800, 800, 248, 832, 64, 631, 600, 600, 31, 601, 3} },
450         {REFRESH_100, CLK_68_179M, M800X600_R100_HSP, M800X600_R100_VSP,
451          {1072, 800, 800, 272, 848, 88, 636, 600, 600, 36, 601, 3} },
452         {REFRESH_120, CLK_83_950M, M800X600_R120_HSP,
453                   M800X600_R120_VSP,
454                   {1088, 800, 800, 288, 856, 88, 643, 600, 600, 43, 601,
455                    3} }
456 };
457
458 /* 848x480 (CVT) */
459 struct crt_mode_table CRTM848x480[] = {
460         /* r_rate,          vclk,              hsp,             vsp   */
461         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
462         {REFRESH_60, CLK_31_500M, M848X480_R60_HSP, M848X480_R60_VSP,
463          {1056, 848, 848, 208, 872, 80, 500, 480, 480, 20, 483, 5} }
464 };
465
466 /*856x480 (GTF) convert to 852x480*/
467 struct crt_mode_table CRTM852x480[] = {
468         /*r_rate,vclk,hsp,vsp     */
469         /*HT,   HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
470         {REFRESH_60, CLK_31_728M, M852X480_R60_HSP, M852X480_R60_VSP,
471         {1064, 856, 856, 208, 872, 88, 497, 480, 480, 17, 481, 3} }
472 };
473
474 /*1024x512 (GTF)*/
475 struct crt_mode_table CRTM1024x512[] = {
476         /*r_rate,vclk,hsp,vsp     */
477         /*HT,   HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
478         {REFRESH_60, CLK_41_291M, M1024X512_R60_HSP, M1024X512_R60_VSP,
479          {1296, 1024, 1024, 272, 1056, 104, 531, 512, 512, 19, 513, 3} }
480
481 };
482
483 /* 1024x600*/
484 struct crt_mode_table CRTM1024x600[] = {
485         /*r_rate,vclk,hsp,vsp */
486         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
487         {REFRESH_60, CLK_48_875M, M1024X600_R60_HSP, M1024X600_R60_VSP,
488          {1312, 1024, 1024, 288, 1064, 104, 622, 600, 600, 22, 601, 3} },
489 };
490
491 /* 1024x768*/
492 struct crt_mode_table CRTM1024x768[] = {
493         /*r_rate,vclk,hsp,vsp */
494         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
495         {REFRESH_60, CLK_65_000M, M1024X768_R60_HSP, M1024X768_R60_VSP,
496         {1344, 1024, 1024, 320, 1048, 136, 806, 768, 768, 38, 771, 6} },
497         {REFRESH_75, CLK_78_750M, M1024X768_R75_HSP, M1024X768_R75_VSP,
498         {1312, 1024, 1024, 288, 1040, 96, 800, 768, 768, 32, 769, 3} },
499         {REFRESH_85, CLK_94_500M, M1024X768_R85_HSP, M1024X768_R85_VSP,
500         {1376, 1024, 1024, 352, 1072, 96, 808, 768, 768, 40, 769, 3} },
501         {REFRESH_100, CLK_113_309M, M1024X768_R100_HSP, M1024X768_R100_VSP,
502         {1392, 1024, 1024, 368, 1096, 112, 814, 768, 768, 46, 769, 3} }
503 };
504
505 /* 1152x864*/
506 struct crt_mode_table CRTM1152x864[] = {
507         /*r_rate,vclk,hsp,vsp      */
508         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
509         {REFRESH_75, CLK_108_000M, M1152X864_R75_HSP, M1152X864_R75_VSP,
510          {1600, 1152, 1152, 448, 1216, 128, 900, 864, 864, 36, 865, 3} }
511
512 };
513
514 /* 1280x720 (HDMI 720P)*/
515 struct crt_mode_table CRTM1280x720[] = {
516         /*r_rate,vclk,hsp,vsp */
517         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE      */
518         {REFRESH_60, CLK_74_481M, M1280X720_R60_HSP, M1280X720_R60_VSP,
519          {1648, 1280, 1280, 368, 1392, 40, 750, 720, 720, 30, 725, 5} },
520         {REFRESH_50, CLK_60_466M, M1280X720_R50_HSP, M1280X720_R50_VSP,
521          {1632, 1280, 1280, 352, 1328, 128, 741, 720, 720, 21, 721, 3} }
522 };
523
524 /*1280x768 (GTF)*/
525 struct crt_mode_table CRTM1280x768[] = {
526         /*r_rate,vclk,hsp,vsp     */
527         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
528         {REFRESH_60, CLK_80_136M, M1280X768_R60_HSP, M1280X768_R60_VSP,
529          {1680, 1280, 1280, 400, 1344, 136, 795, 768, 768, 27, 769, 3} },
530         {REFRESH_50, CLK_65_178M, M1280X768_R50_HSP, M1280X768_R50_VSP,
531          {1648, 1280, 1280, 368, 1336, 128, 791, 768, 768, 23, 769, 3} }
532 };
533
534 /* 1280x800 (CVT) */
535 struct crt_mode_table CRTM1280x800[] = {
536         /* r_rate,          vclk,              hsp,             vsp   */
537         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
538         {REFRESH_60, CLK_83_375M, M1280X800_R60_HSP, M1280X800_R60_VSP,
539          {1680, 1280, 1280, 400, 1352, 128, 831, 800, 800, 31, 803, 6} }
540 };
541
542 /*1280x960*/
543 struct crt_mode_table CRTM1280x960[] = {
544         /*r_rate,vclk,hsp,vsp */
545         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
546         {REFRESH_60, CLK_108_000M, M1280X960_R60_HSP, M1280X960_R60_VSP,
547          {1800, 1280, 1280, 520, 1376, 112, 1000, 960, 960, 40, 961, 3} }
548 };
549
550 /* 1280x1024*/
551 struct crt_mode_table CRTM1280x1024[] = {
552         /*r_rate,vclk,,hsp,vsp */
553         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
554         {REFRESH_60, CLK_108_000M, M1280X1024_R60_HSP, M1280X1024_R60_VSP,
555          {1688, 1280, 1280, 408, 1328, 112, 1066, 1024, 1024, 42, 1025,
556           3} },
557         {REFRESH_75, CLK_135_000M, M1280X1024_R75_HSP, M1280X1024_R75_VSP,
558          {1688, 1280, 1280, 408, 1296, 144, 1066, 1024, 1024, 42, 1025,
559           3} },
560         {REFRESH_85, CLK_157_500M, M1280X1024_R85_HSP, M1280X1024_R85_VSP,
561          {1728, 1280, 1280, 448, 1344, 160, 1072, 1024, 1024, 48, 1025, 3} }
562 };
563
564 /* 1368x768 (GTF) */
565 struct crt_mode_table CRTM1368x768[] = {
566         /* r_rate,  vclk, hsp, vsp */
567         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
568         {REFRESH_60, CLK_85_860M, M1368X768_R60_HSP, M1368X768_R60_VSP,
569          {1800, 1368, 1368, 432, 1440, 144, 795, 768, 768, 27, 769, 3} }
570 };
571
572 /*1440x1050 (GTF)*/
573 struct crt_mode_table CRTM1440x1050[] = {
574         /*r_rate,vclk,hsp,vsp      */
575         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
576         {REFRESH_60, CLK_125_104M, M1440X1050_R60_HSP, M1440X1050_R60_VSP,
577          {1936, 1440, 1440, 496, 1536, 152, 1077, 1040, 1040, 37, 1041, 3} }
578 };
579
580 /* 1600x1200*/
581 struct crt_mode_table CRTM1600x1200[] = {
582         /*r_rate,vclk,hsp,vsp */
583         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
584         {REFRESH_60, CLK_162_000M, M1600X1200_R60_HSP, M1600X1200_R60_VSP,
585          {2160, 1600, 1600, 560, 1664, 192, 1250, 1200, 1200, 50, 1201,
586           3} },
587         {REFRESH_75, CLK_202_500M, M1600X1200_R75_HSP, M1600X1200_R75_VSP,
588          {2160, 1600, 1600, 560, 1664, 192, 1250, 1200, 1200, 50, 1201, 3} }
589
590 };
591
592 /* 1680x1050 (CVT) */
593 struct crt_mode_table CRTM1680x1050[] = {
594         /* r_rate,          vclk,              hsp,             vsp  */
595         /* HT,  HA,  HBS, HBE, HSS, HSE,    VT,  VA,  VBS, VBE,  VSS, VSE */
596         {REFRESH_60, CLK_146_760M, M1680x1050_R60_HSP, M1680x1050_R60_VSP,
597          {2240, 1680, 1680, 560, 1784, 176, 1089, 1050, 1050, 39, 1053,
598           6} },
599         {REFRESH_75, CLK_187_000M, M1680x1050_R75_HSP, M1680x1050_R75_VSP,
600          {2272, 1680, 1680, 592, 1800, 176, 1099, 1050, 1050, 49, 1053, 6} }
601 };
602
603 /* 1680x1050 (CVT Reduce Blanking) */
604 struct crt_mode_table CRTM1680x1050_RB[] = {
605         /* r_rate,          vclk,              hsp,             vsp   */
606         /* HT,  HA,  HBS, HBE, HSS, HSE,    VT,  VA,  VBS, VBE,  VSS, VSE */
607         {REFRESH_60, CLK_119_000M, M1680x1050_RB_R60_HSP,
608          M1680x1050_RB_R60_VSP,
609          {1840, 1680, 1680, 160, 1728, 32, 1080, 1050, 1050, 30, 1053, 6} }
610 };
611
612 /* 1920x1080 (CVT)*/
613 struct crt_mode_table CRTM1920x1080[] = {
614         /*r_rate,vclk,hsp,vsp */
615         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
616         {REFRESH_60, CLK_172_798M, M1920X1080_R60_HSP, M1920X1080_R60_VSP,
617          {2576, 1920, 1920, 656, 2048, 200, 1120, 1080, 1080, 40, 1083, 5} }
618 };
619
620 /* 1920x1080 (CVT with Reduce Blanking) */
621 struct crt_mode_table CRTM1920x1080_RB[] = {
622         /* r_rate,          vclk,              hsp,             vsp   */
623         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
624         {REFRESH_60, CLK_138_400M, M1920X1080_RB_R60_HSP,
625          M1920X1080_RB_R60_VSP,
626          {2080, 1920, 1920, 160, 1968, 32, 1111, 1080, 1080, 31, 1083, 5} }
627 };
628
629 /* 1920x1440*/
630 struct crt_mode_table CRTM1920x1440[] = {
631         /*r_rate,vclk,hsp,vsp */
632         /*HT,  HA,   HBS,  HBE, HSS,  HSE, VT,  VA,  VBS, VBE, VSS, VSE */
633         {REFRESH_60, CLK_234_000M, M1920X1440_R60_HSP, M1920X1440_R60_VSP,
634          {2600, 1920, 1920, 680, 2048, 208, 1500, 1440, 1440, 60, 1441,
635           3} },
636         {REFRESH_75, CLK_297_500M, M1920X1440_R75_HSP, M1920X1440_R75_VSP,
637          {2640, 1920, 1920, 720, 2064, 224, 1500, 1440, 1440, 60, 1441, 3} }
638 };
639
640 /* 1400x1050 (CVT) */
641 struct crt_mode_table CRTM1400x1050[] = {
642         /* r_rate,          vclk,              hsp,             vsp   */
643         /* HT,  HA,  HBS, HBE,  HSS, HSE,   VT,  VA,  VBS, VBE,  VSS, VSE */
644         {REFRESH_60, CLK_121_750M, M1400X1050_R60_HSP, M1400X1050_R60_VSP,
645          {1864, 1400, 1400, 464, 1488, 144, 1089, 1050, 1050, 39, 1053,
646           4} },
647         {REFRESH_75, CLK_156_000M, M1400X1050_R75_HSP, M1400X1050_R75_VSP,
648          {1896, 1400, 1400, 496, 1504, 144, 1099, 1050, 1050, 49, 1053, 4} }
649 };
650
651 /* 1400x1050 (CVT Reduce Blanking) */
652 struct crt_mode_table CRTM1400x1050_RB[] = {
653         /* r_rate,          vclk,              hsp,             vsp   */
654         /* HT,  HA,  HBS, HBE,  HSS, HSE,   VT,  VA,  VBS, VBE,  VSS, VSE */
655         {REFRESH_60, CLK_101_000M, M1400X1050_RB_R60_HSP,
656          M1400X1050_RB_R60_VSP,
657          {1560, 1400, 1400, 160, 1448, 32, 1080, 1050, 1050, 30, 1053, 4} }
658 };
659
660 /* 960x600 (CVT) */
661 struct crt_mode_table CRTM960x600[] = {
662         /* r_rate,          vclk,              hsp,             vsp   */
663         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
664         {REFRESH_60, CLK_45_250M, M960X600_R60_HSP, M960X600_R60_VSP,
665          {1216, 960, 960, 256, 992, 96, 624, 600, 600, 24, 603, 6} }
666 };
667
668 /* 1000x600 (GTF) */
669 struct crt_mode_table CRTM1000x600[] = {
670         /* r_rate,          vclk,              hsp,             vsp   */
671         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
672         {REFRESH_60, CLK_48_000M, M1000X600_R60_HSP, M1000X600_R60_VSP,
673          {1288, 1000, 1000, 288, 1040, 104, 622, 600, 600, 22, 601, 3} }
674 };
675
676 /* 1024x576 (GTF) */
677 struct crt_mode_table CRTM1024x576[] = {
678         /* r_rate,          vclk,              hsp,             vsp   */
679         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
680         {REFRESH_60, CLK_46_996M, M1024X576_R60_HSP, M1024X576_R60_VSP,
681          {1312, 1024, 1024, 288, 1064, 104, 597, 576, 576, 21, 577, 3} }
682 };
683
684 /* 1088x612 (CVT) */
685 struct crt_mode_table CRTM1088x612[] = {
686         /* r_rate,          vclk,              hsp,             vsp   */
687         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
688         {REFRESH_60, CLK_52_977M, M1088X612_R60_HSP, M1088X612_R60_VSP,
689          {1392, 1088, 1088, 304, 1136, 104, 636, 612, 612, 24, 615, 5} }
690 };
691
692 /* 1152x720 (CVT) */
693 struct crt_mode_table CRTM1152x720[] = {
694         /* r_rate,          vclk,              hsp,             vsp   */
695         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
696         {REFRESH_60, CLK_66_750M, M1152X720_R60_HSP, M1152X720_R60_VSP,
697          {1488, 1152, 1152, 336, 1208, 112, 748, 720, 720, 28, 723, 6} }
698 };
699
700 /* 1200x720 (GTF) */
701 struct crt_mode_table CRTM1200x720[] = {
702         /* r_rate,          vclk,              hsp,             vsp   */
703         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
704         {REFRESH_60, CLK_70_159M, M1200X720_R60_HSP, M1200X720_R60_VSP,
705          {1568, 1200, 1200, 368, 1256, 128, 746, 720, 720, 26, 721, 3} }
706 };
707
708 /* 1280x600 (GTF) */
709 struct crt_mode_table CRTM1280x600[] = {
710         /* r_rate,          vclk,              hsp,             vsp   */
711         /* HT,  HA,  HBS, HBE,  HSS, HSE, VT,  VA,  VBS, VBE,  VSS, VSE */
712         {REFRESH_60, CLK_61_500M, M1280x600_R60_HSP, M1280x600_R60_VSP,
713          {1648, 1280, 1280, 368, 1336, 128, 622, 600, 600, 22, 601, 3} }
714 };
715
716 /* 1360x768 (CVT) */
717 struct crt_mode_table CRTM1360x768[] = {
718         /* r_rate,          vclk,              hsp,             vsp   */
719         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
720         {REFRESH_60, CLK_84_750M, M1360X768_R60_HSP, M1360X768_R60_VSP,
721          {1776, 1360, 1360, 416, 1432, 136, 798, 768, 768, 30, 771, 5} }
722 };
723
724 /* 1360x768 (CVT Reduce Blanking) */
725 struct crt_mode_table CRTM1360x768_RB[] = {
726         /* r_rate,          vclk,              hsp,             vsp   */
727         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
728         {REFRESH_60, CLK_72_000M, M1360X768_RB_R60_HSP,
729          M1360X768_RB_R60_VSP,
730          {1520, 1360, 1360, 160, 1408, 32, 790, 768, 768, 22, 771, 5} }
731 };
732
733 /* 1366x768 (GTF) */
734 struct crt_mode_table CRTM1366x768[] = {
735         /* r_rate,          vclk,              hsp,             vsp   */
736         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
737         {REFRESH_60, CLK_85_860M, M1368X768_R60_HSP, M1368X768_R60_VSP,
738          {1800, 1368, 1368, 432, 1440, 144, 795, 768, 768, 27, 769, 3} },
739         {REFRESH_50, CLK_69_924M, M1368X768_R50_HSP, M1368X768_R50_VSP,
740          {1768, 1368, 1368, 400, 1424, 144, 791, 768, 768, 23, 769, 3} }
741 };
742
743 /* 1440x900 (CVT) */
744 struct crt_mode_table CRTM1440x900[] = {
745         /* r_rate,          vclk,              hsp,             vsp   */
746         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
747         {REFRESH_60, CLK_106_500M, M1440X900_R60_HSP, M1440X900_R60_VSP,
748          {1904, 1440, 1440, 464, 1520, 152, 934, 900, 900, 34, 903, 6} },
749         {REFRESH_75, CLK_136_700M, M1440X900_R75_HSP, M1440X900_R75_VSP,
750          {1936, 1440, 1440, 496, 1536, 152, 942, 900, 900, 42, 903, 6} }
751 };
752
753 /* 1440x900 (CVT Reduce Blanking) */
754 struct crt_mode_table CRTM1440x900_RB[] = {
755         /* r_rate,          vclk,              hsp,             vsp   */
756         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
757         {REFRESH_60, CLK_88_750M, M1440X900_RB_R60_HSP,
758          M1440X900_RB_R60_VSP,
759          {1600, 1440, 1440, 160, 1488, 32, 926, 900, 900, 26, 903, 6} }
760 };
761
762 /* 1600x900 (CVT) */
763 struct crt_mode_table CRTM1600x900[] = {
764         /* r_rate,          vclk,              hsp,             vsp   */
765         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
766         {REFRESH_60, CLK_118_840M, M1600X900_R60_HSP, M1600X900_R60_VSP,
767          {2112, 1600, 1600, 512, 1688, 168, 934, 900, 900, 34, 903, 5} }
768 };
769
770 /* 1600x900 (CVT Reduce Blanking) */
771 struct crt_mode_table CRTM1600x900_RB[] = {
772         /* r_rate,        vclk,           hsp,        vsp   */
773         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
774         {REFRESH_60, CLK_97_750M, M1600X900_RB_R60_HSP,
775          M1600X900_RB_R60_VSP,
776          {1760, 1600, 1600, 160, 1648, 32, 926, 900, 900, 26, 903, 5} }
777 };
778
779 /* 1600x1024 (GTF) */
780 struct crt_mode_table CRTM1600x1024[] = {
781         /* r_rate,          vclk,              hsp,             vsp   */
782         /* HT,  HA,  HBS, HBE,  HSS, HSE,   VT,  VA,  VBS, VBE,  VSS, VSE */
783         {REFRESH_60, CLK_136_700M, M1600X1024_R60_HSP, M1600X1024_R60_VSP,
784          {2144, 1600, 1600, 544, 1704, 168, 1060, 1024, 1024, 36, 1025, 3} }
785 };
786
787 /* 1792x1344 (DMT) */
788 struct crt_mode_table CRTM1792x1344[] = {
789         /* r_rate,          vclk,              hsp,             vsp   */
790         /* HT,  HA,  HBS, HBE,  HSS, HSE,   VT,  VA,  VBS, VBE,  VSS, VSE */
791         {REFRESH_60, CLK_204_000M, M1792x1344_R60_HSP, M1792x1344_R60_VSP,
792          {2448, 1792, 1792, 656, 1920, 200, 1394, 1344, 1344, 50, 1345, 3} }
793 };
794
795 /* 1856x1392 (DMT) */
796 struct crt_mode_table CRTM1856x1392[] = {
797         /* r_rate,          vclk,              hsp,             vsp   */
798         /* HT,  HA,  HBS, HBE,  HSS, HSE,   VT,  VA,  VBS, VBE,  VSS, VSE */
799         {REFRESH_60, CLK_218_500M, M1856x1392_R60_HSP, M1856x1392_R60_VSP,
800          {2528, 1856, 1856, 672, 1952, 224, 1439, 1392, 1392, 47, 1393, 3} }
801 };
802
803 /* 1920x1200 (CVT) */
804 struct crt_mode_table CRTM1920x1200[] = {
805         /* r_rate,          vclk,              hsp,             vsp   */
806         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
807         {REFRESH_60, CLK_193_295M, M1920X1200_R60_HSP, M1920X1200_R60_VSP,
808          {2592, 1920, 1920, 672, 2056, 200, 1245, 1200, 1200, 45, 1203, 6} }
809 };
810
811 /* 1920x1200 (CVT with Reduce Blanking) */
812 struct crt_mode_table CRTM1920x1200_RB[] = {
813         /* r_rate,          vclk,              hsp,             vsp   */
814         /* HT,  HA,  HBS, HBE, HSS, HSE, VT,  VA,  VBS, VBE, VSS, VSE */
815         {REFRESH_60, CLK_153_920M, M1920X1200_RB_R60_HSP,
816          M1920X1200_RB_R60_VSP,
817          {2080, 1920, 1920, 160, 1968, 32, 1235, 1200, 1200, 35, 1203, 6} }
818 };
819
820 /* 2048x1536 (CVT) */
821 struct crt_mode_table CRTM2048x1536[] = {
822         /* r_rate,          vclk,              hsp,             vsp   */
823         /* HT,  HA,  HBS, HBE,  HSS, HSE,   VT,  VA,  VBS, VBE,  VSS, VSE */
824         {REFRESH_60, CLK_267_250M, M2048x1536_R60_HSP, M2048x1536_R60_VSP,
825          {2800, 2048, 2048, 752, 2200, 224, 1592, 1536, 1536, 56, 1539, 4} }
826 };
827
828 /* Video Mode Table */
829 /* struct VideoModeTable {*/
830 /*  int                               ModeIndex;*/
831 /*  struct crt_mode_table             *crtc;*/
832 /*  int                               mode_array;*/
833 /* };*/
834 struct VideoModeTable CLE266Modes[] = {
835         /* Display : 480x640 (GTF) */
836         {VIA_RES_480X640, CRTM480x640, ARRAY_SIZE(CRTM480x640)},
837
838         /* Display : 640x480 */
839         {VIA_RES_640X480, CRTM640x480, ARRAY_SIZE(CRTM640x480)},
840
841         /* Display : 720x480 (GTF) */
842         {VIA_RES_720X480, CRTM720x480, ARRAY_SIZE(CRTM720x480)},
843
844         /* Display : 720x576 (GTF) */
845         {VIA_RES_720X576, CRTM720x576, ARRAY_SIZE(CRTM720x576)},
846
847         /* Display : 800x600 */
848         {VIA_RES_800X600, CRTM800x600, ARRAY_SIZE(CRTM800x600)},
849
850         /* Display : 800x480 (CVT) */
851         {VIA_RES_800X480, CRTM800x480, ARRAY_SIZE(CRTM800x480)},
852
853         /* Display : 848x480 (CVT) */
854         {VIA_RES_848X480, CRTM848x480, ARRAY_SIZE(CRTM848x480)},
855
856         /* Display : 852x480 (GTF) */
857         {VIA_RES_856X480, CRTM852x480, ARRAY_SIZE(CRTM852x480)},
858
859         /* Display : 1024x512 (GTF) */
860         {VIA_RES_1024X512, CRTM1024x512, ARRAY_SIZE(CRTM1024x512)},
861
862         /* Display : 1024x600 */
863         {VIA_RES_1024X600, CRTM1024x600, ARRAY_SIZE(CRTM1024x600)},
864
865         /* Display : 1024x576 (GTF) */
866         /*{ VIA_RES_1024X576, CRTM1024x576, ARRAY_SIZE(CRTM1024x576)}, */
867
868         /* Display : 1024x768 */
869         {VIA_RES_1024X768, CRTM1024x768, ARRAY_SIZE(CRTM1024x768)},
870
871         /* Display : 1152x864 */
872         {VIA_RES_1152X864, CRTM1152x864, ARRAY_SIZE(CRTM1152x864)},
873
874         /* Display : 1280x768 (GTF) */
875         {VIA_RES_1280X768, CRTM1280x768, ARRAY_SIZE(CRTM1280x768)},
876
877         /* Display : 960x600 (CVT) */
878         {VIA_RES_960X600, CRTM960x600, ARRAY_SIZE(CRTM960x600)},
879
880         /* Display : 1000x600 (GTF) */
881         {VIA_RES_1000X600, CRTM1000x600, ARRAY_SIZE(CRTM1000x600)},
882
883         /* Display : 1024x576 (GTF) */
884         {VIA_RES_1024X576, CRTM1024x576, ARRAY_SIZE(CRTM1024x576)},
885
886         /* Display : 1088x612 (GTF) */
887         {VIA_RES_1088X612, CRTM1088x612, ARRAY_SIZE(CRTM1088x612)},
888
889         /* Display : 1152x720 (CVT) */
890         {VIA_RES_1152X720, CRTM1152x720, ARRAY_SIZE(CRTM1152x720)},
891
892         /* Display : 1200x720 (GTF) */
893         {VIA_RES_1200X720, CRTM1200x720, ARRAY_SIZE(CRTM1200x720)},
894
895         /* Display : 1280x600 (GTF) */
896         {VIA_RES_1280X600, CRTM1280x600, ARRAY_SIZE(CRTM1280x600)},
897
898         /* Display : 1280x800 (CVT) */
899         {VIA_RES_1280X800, CRTM1280x800, ARRAY_SIZE(CRTM1280x800)},
900
901         /* Display : 1280x800 (GTF) */
902         /*{ M1280x800, CRTM1280x800, ARRAY_SIZE(CRTM1280x800)}, */
903
904         /* Display : 1280x960 */
905         {VIA_RES_1280X960, CRTM1280x960, ARRAY_SIZE(CRTM1280x960)},
906
907         /* Display : 1280x1024 */
908         {VIA_RES_1280X1024, CRTM1280x1024, ARRAY_SIZE(CRTM1280x1024)},
909
910         /* Display : 1360x768 (CVT) */
911         {VIA_RES_1360X768, CRTM1360x768, ARRAY_SIZE(CRTM1360x768)},
912
913         /* Display : 1360x768 (CVT Reduce Blanking) */
914         {VIA_RES_1360X768_RB, CRTM1360x768_RB,
915          ARRAY_SIZE(CRTM1360x768_RB)},
916
917         /* Display : 1366x768 */
918         {VIA_RES_1366X768, CRTM1366x768, ARRAY_SIZE(CRTM1366x768)},
919
920         /* Display : 1368x768 (GTF) */
921         /*{ M1368x768,CRTM1368x768,ARRAY_SIZE(CRTM1368x768)}, */
922         /* Display : 1368x768 (GTF) */
923         {VIA_RES_1368X768, CRTM1368x768, ARRAY_SIZE(CRTM1368x768)},
924
925         /* Display : 1440x900 (CVT) */
926         {VIA_RES_1440X900, CRTM1440x900, ARRAY_SIZE(CRTM1440x900)},
927
928         /* Display : 1440x900 (CVT Reduce Blanking) */
929         {VIA_RES_1440X900_RB, CRTM1440x900_RB,
930          ARRAY_SIZE(CRTM1440x900_RB)},
931
932         /* Display : 1440x1050 (GTF) */
933         {VIA_RES_1440X1050, CRTM1440x1050, ARRAY_SIZE(CRTM1440x1050)},
934
935         /* Display : 1400x1050 (CVT Reduce Blanking) */
936         {VIA_RES_1400X1050_RB, CRTM1400x1050_RB,
937          ARRAY_SIZE(CRTM1400x1050_RB)},
938
939         /* Display : 1600x900 (CVT) */
940         {VIA_RES_1600X900, CRTM1600x900, ARRAY_SIZE(CRTM1600x900)},
941
942         /* Display : 1600x900 (CVT Reduce Blanking) */
943         {VIA_RES_1600X900_RB, CRTM1600x900_RB,
944          ARRAY_SIZE(CRTM1600x900_RB)},
945
946         /* Display : 1600x1024 (GTF) */
947         {VIA_RES_1600X1024, CRTM1600x1024, ARRAY_SIZE(CRTM1600x1024)},
948
949         /* Display : 1600x1200 */
950         {VIA_RES_1600X1200, CRTM1600x1200, ARRAY_SIZE(CRTM1600x1200)},
951
952         /* Display : 1680x1050 (CVT) */
953         {VIA_RES_1680X1050, CRTM1680x1050, ARRAY_SIZE(CRTM1680x1050)},
954
955         /* Display : 1680x1050 (CVT Reduce Blanking) */
956         {VIA_RES_1680X1050_RB, CRTM1680x1050_RB,
957          ARRAY_SIZE(CRTM1680x1050_RB)},
958
959         /* Display : 1792x1344 (DMT) */
960         {VIA_RES_1792X1344, CRTM1792x1344, ARRAY_SIZE(CRTM1792x1344)},
961
962         /* Display : 1856x1392 (DMT) */
963         {VIA_RES_1856X1392, CRTM1856x1392, ARRAY_SIZE(CRTM1856x1392)},
964
965         /* Display : 1920x1440 */
966         {VIA_RES_1920X1440, CRTM1920x1440, ARRAY_SIZE(CRTM1920x1440)},
967
968         /* Display : 2048x1536 */
969         {VIA_RES_2048X1536, CRTM2048x1536, ARRAY_SIZE(CRTM2048x1536)},
970
971         /* Display : 1280x720 */
972         {VIA_RES_1280X720, CRTM1280x720, ARRAY_SIZE(CRTM1280x720)},
973
974         /* Display : 1920x1080 (CVT) */
975         {VIA_RES_1920X1080, CRTM1920x1080, ARRAY_SIZE(CRTM1920x1080)},
976
977         /* Display : 1920x1080 (CVT Reduce Blanking) */
978         {VIA_RES_1920X1080_RB, CRTM1920x1080_RB,
979          ARRAY_SIZE(CRTM1920x1080_RB)},
980
981         /* Display : 1920x1200 (CVT) */
982         {VIA_RES_1920X1200, CRTM1920x1200, ARRAY_SIZE(CRTM1920x1200)},
983
984         /* Display : 1920x1200 (CVT Reduce Blanking) */
985         {VIA_RES_1920X1200_RB, CRTM1920x1200_RB,
986          ARRAY_SIZE(CRTM1920x1200_RB)},
987
988         /* Display : 1400x1050 (CVT) */
989         {VIA_RES_1400X1050, CRTM1400x1050, ARRAY_SIZE(CRTM1400x1050)}
990 };
991 struct crt_mode_table CEAM1280x720[] = {
992         {REFRESH_60, CLK_74_270M, M1280X720_CEA_R60_HSP,
993          M1280X720_CEA_R60_VSP,
994          /* HT,    HA,   HBS,  HBE,  HSS, HSE,  VT,   VA,  VBS, VBE, VSS, VSE */
995          {1650, 1280, 1280, 370, 1390, 40, 750, 720, 720, 30, 725, 5} }
996 };
997 struct crt_mode_table CEAM1920x1080[] = {
998         {REFRESH_60, CLK_148_500M, M1920X1080_CEA_R60_HSP,
999          M1920X1080_CEA_R60_VSP,
1000          /* HT,    HA,   HBS,  HBE,  HSS, HSE,  VT,  VA, VBS, VBE,  VSS, VSE */
1001          {2200, 1920, 1920, 300, 2008, 44, 1125, 1080, 1080, 45, 1084, 5} }
1002 };
1003 struct VideoModeTable CEA_HDMI_Modes[] = {
1004         /* Display : 1280x720 */
1005         {VIA_RES_1280X720, CEAM1280x720, ARRAY_SIZE(CEAM1280x720)},
1006         {VIA_RES_1920X1080, CEAM1920x1080, ARRAY_SIZE(CEAM1920x1080)}
1007 };
1008
1009 int NUM_TOTAL_RES_MAP_REFRESH = ARRAY_SIZE(res_map_refresh_tbl);
1010 int NUM_TOTAL_CEA_MODES = ARRAY_SIZE(CEA_HDMI_Modes);
1011 int NUM_TOTAL_CN400_ModeXregs = ARRAY_SIZE(CN400_ModeXregs);
1012 int NUM_TOTAL_CN700_ModeXregs = ARRAY_SIZE(CN700_ModeXregs);
1013 int NUM_TOTAL_KM400_ModeXregs = ARRAY_SIZE(KM400_ModeXregs);
1014 int NUM_TOTAL_CX700_ModeXregs = ARRAY_SIZE(CX700_ModeXregs);
1015 int NUM_TOTAL_CLE266_ModeXregs = ARRAY_SIZE(CLE266_ModeXregs);
1016 int NUM_TOTAL_PATCH_MODE = ARRAY_SIZE(res_patch_table);
1017 int NUM_TOTAL_MODETABLE = ARRAY_SIZE(CLE266Modes);