V4L/DVB: tm6000: bugfix analog init for tm6010
[safe/jmp/linux-2.6] / drivers / staging / tm6000 / tm6000-core.c
1 /*
2    tm6000-core.c - driver for TM5600/TM6000/TM6010 USB video capture devices
3
4    Copyright (C) 2006-2007 Mauro Carvalho Chehab <mchehab@infradead.org>
5
6    Copyright (C) 2007 Michel Ludwig <michel.ludwig@gmail.com>
7        - DVB-T support
8
9    This program is free software; you can redistribute it and/or modify
10    it under the terms of the GNU General Public License as published by
11    the Free Software Foundation version 2
12
13    This program is distributed in the hope that it will be useful,
14    but WITHOUT ANY WARRANTY; without even the implied warranty of
15    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16    GNU General Public License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with this program; if not, write to the Free Software
20    Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
21  */
22
23 #include <linux/module.h>
24 #include <linux/kernel.h>
25 #include <linux/usb.h>
26 #include <linux/i2c.h>
27 #include "tm6000.h"
28 #include "tm6000-regs.h"
29 #include <media/v4l2-common.h>
30 #include <media/tuner.h>
31
32 #define USB_TIMEOUT     5*HZ /* ms */
33
34 int tm6000_read_write_usb (struct tm6000_core *dev, u8 req_type, u8 req,
35                            u16 value, u16 index, u8 *buf, u16 len)
36 {
37         int          ret, i;
38         unsigned int pipe;
39         static int   ini=0, last=0, n=0;
40         u8           *data=NULL;
41
42         if (len)
43                 data = kzalloc(len, GFP_KERNEL);
44
45
46         if (req_type & USB_DIR_IN)
47                 pipe=usb_rcvctrlpipe(dev->udev, 0);
48         else {
49                 pipe=usb_sndctrlpipe(dev->udev, 0);
50                 memcpy(data, buf, len);
51         }
52
53         if (tm6000_debug & V4L2_DEBUG_I2C) {
54                 if (!ini)
55                         last=ini=jiffies;
56
57                 printk("%06i (dev %p, pipe %08x): ", n, dev->udev, pipe);
58
59                 printk( "%s: %06u ms %06u ms %02x %02x %02x %02x %02x %02x %02x %02x ",
60                         (req_type & USB_DIR_IN)?" IN":"OUT",
61                         jiffies_to_msecs(jiffies-last),
62                         jiffies_to_msecs(jiffies-ini),
63                         req_type, req,value&0xff,value>>8, index&0xff, index>>8,
64                         len&0xff, len>>8);
65                 last=jiffies;
66                 n++;
67
68                 if ( !(req_type & USB_DIR_IN) ) {
69                         printk(">>> ");
70                         for (i=0;i<len;i++) {
71                                 printk(" %02x",buf[i]);
72                         }
73                 printk("\n");
74                 }
75         }
76
77         ret = usb_control_msg(dev->udev, pipe, req, req_type, value, index, data,
78                               len, USB_TIMEOUT);
79
80         if (req_type &  USB_DIR_IN)
81                 memcpy(buf, data, len);
82
83         if (tm6000_debug & V4L2_DEBUG_I2C) {
84                 if (ret<0) {
85                         if (req_type &  USB_DIR_IN)
86                                 printk("<<< (len=%d)\n",len);
87
88                         printk("%s: Error #%d\n", __FUNCTION__, ret);
89                 } else if (req_type &  USB_DIR_IN) {
90                         printk("<<< ");
91                         for (i=0;i<len;i++) {
92                                 printk(" %02x",buf[i]);
93                         }
94                         printk("\n");
95                 }
96         }
97
98         kfree(data);
99
100         msleep(5);
101
102         return ret;
103 }
104
105 int tm6000_set_reg (struct tm6000_core *dev, u8 req, u16 value, u16 index)
106 {
107         return
108                 tm6000_read_write_usb (dev, USB_DIR_OUT | USB_TYPE_VENDOR,
109                                        req, value, index, NULL, 0);
110 }
111 EXPORT_SYMBOL_GPL(tm6000_set_reg);
112
113 int tm6000_get_reg (struct tm6000_core *dev, u8 req, u16 value, u16 index)
114 {
115         int rc;
116         u8 buf[1];
117
118         rc=tm6000_read_write_usb (dev, USB_DIR_IN | USB_TYPE_VENDOR, req,
119                                        value, index, buf, 1);
120
121         if (rc<0)
122                 return rc;
123
124         return *buf;
125 }
126 EXPORT_SYMBOL_GPL(tm6000_get_reg);
127
128 int tm6000_get_reg16 (struct tm6000_core *dev, u8 req, u16 value, u16 index)
129 {
130         int rc;
131         u8 buf[2];
132
133         rc=tm6000_read_write_usb (dev, USB_DIR_IN | USB_TYPE_VENDOR, req,
134                                        value, index, buf, 2);
135
136         if (rc<0)
137                 return rc;
138
139         return buf[1]|buf[0]<<8;
140 }
141
142 int tm6000_get_reg32 (struct tm6000_core *dev, u8 req, u16 value, u16 index)
143 {
144         int rc;
145         u8 buf[4];
146
147         rc=tm6000_read_write_usb (dev, USB_DIR_IN | USB_TYPE_VENDOR, req,
148                                        value, index, buf, 4);
149
150         if (rc<0)
151                 return rc;
152
153         return buf[3] | buf[2] << 8 | buf[1] << 16 | buf[0] << 24;
154 }
155
156 void tm6000_set_fourcc_format(struct tm6000_core *dev)
157 {
158         if (dev->dev_type == TM6010) {
159                 if (dev->fourcc == V4L2_PIX_FMT_UYVY)
160                         tm6000_set_reg(dev, TM6010_REQ07_RC1_TRESHOLD, 0xd0);
161                 else
162                         tm6000_set_reg(dev, TM6010_REQ07_RC1_TRESHOLD, 0x90);
163         } else {
164                 if (dev->fourcc == V4L2_PIX_FMT_UYVY)
165                         tm6000_set_reg(dev, TM6010_REQ07_RC1_TRESHOLD, 0xd0);
166                 else
167                         tm6000_set_reg(dev, TM6010_REQ07_RC1_TRESHOLD, 0x90);
168         }
169 }
170
171 int tm6000_init_analog_mode (struct tm6000_core *dev)
172 {
173         if (dev->dev_type == TM6010) {
174                 int val;
175
176                 /* Enable video */
177                 val = tm6000_get_reg(dev, TM6010_REQ07_RCC_ACTIVE_VIDEO_IF, 0);
178                 val |= 0x60;
179                 tm6000_set_reg(dev, TM6010_REQ07_RCC_ACTIVE_VIDEO_IF, val);
180                 val = tm6000_get_reg(dev,
181                         TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, 0);
182                 val &= ~0x40;
183                 tm6000_set_reg(dev, TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, val);
184
185                 /* Init teletext */
186                 tm6000_set_reg(dev, TM6010_REQ07_R3F_RESET, 0x01);
187                 tm6000_set_reg(dev, TM6010_REQ07_R41_TELETEXT_VBI_CODE1, 0x27);
188                 tm6000_set_reg(dev, TM6010_REQ07_R42_VBI_DATA_HIGH_LEVEL, 0x55);
189                 tm6000_set_reg(dev, TM6010_REQ07_R43_VBI_DATA_TYPE_LINE7, 0x66);
190                 tm6000_set_reg(dev, TM6010_REQ07_R44_VBI_DATA_TYPE_LINE8, 0x66);
191                 tm6000_set_reg(dev, TM6010_REQ07_R45_VBI_DATA_TYPE_LINE9, 0x66);
192                 tm6000_set_reg(dev,
193                         TM6010_REQ07_R46_VBI_DATA_TYPE_LINE10, 0x66);
194                 tm6000_set_reg(dev,
195                         TM6010_REQ07_R47_VBI_DATA_TYPE_LINE11, 0x66);
196                 tm6000_set_reg(dev,
197                         TM6010_REQ07_R48_VBI_DATA_TYPE_LINE12, 0x66);
198                 tm6000_set_reg(dev,
199                         TM6010_REQ07_R49_VBI_DATA_TYPE_LINE13, 0x66);
200                 tm6000_set_reg(dev,
201                         TM6010_REQ07_R4A_VBI_DATA_TYPE_LINE14, 0x66);
202                 tm6000_set_reg(dev,
203                         TM6010_REQ07_R4B_VBI_DATA_TYPE_LINE15, 0x66);
204                 tm6000_set_reg(dev,
205                         TM6010_REQ07_R4C_VBI_DATA_TYPE_LINE16, 0x66);
206                 tm6000_set_reg(dev,
207                         TM6010_REQ07_R4D_VBI_DATA_TYPE_LINE17, 0x66);
208                 tm6000_set_reg(dev,
209                         TM6010_REQ07_R4E_VBI_DATA_TYPE_LINE18, 0x66);
210                 tm6000_set_reg(dev,
211                         TM6010_REQ07_R4F_VBI_DATA_TYPE_LINE19, 0x66);
212                 tm6000_set_reg(dev,
213                         TM6010_REQ07_R50_VBI_DATA_TYPE_LINE20, 0x66);
214                 tm6000_set_reg(dev,
215                         TM6010_REQ07_R51_VBI_DATA_TYPE_LINE21, 0x66);
216                 tm6000_set_reg(dev,
217                         TM6010_REQ07_R52_VBI_DATA_TYPE_LINE22, 0x66);
218                 tm6000_set_reg(dev,
219                         TM6010_REQ07_R53_VBI_DATA_TYPE_LINE23, 0x00);
220                 tm6000_set_reg(dev,
221                         TM6010_REQ07_R54_VBI_DATA_TYPE_RLINES, 0x00);
222                 tm6000_set_reg(dev,
223                         TM6010_REQ07_R55_VBI_LOOP_FILTER_GAIN, 0x01);
224                 tm6000_set_reg(dev,
225                         TM6010_REQ07_R56_VBI_LOOP_FILTER_I_GAIN, 0x00);
226                 tm6000_set_reg(dev,
227                         TM6010_REQ07_R57_VBI_LOOP_FILTER_P_GAIN, 0x02);
228                 tm6000_set_reg(dev, TM6010_REQ07_R58_VBI_CAPTION_DTO1, 0x35);
229                 tm6000_set_reg(dev, TM6010_REQ07_R59_VBI_CAPTION_DTO0, 0xa0);
230                 tm6000_set_reg(dev, TM6010_REQ07_R5A_VBI_TELETEXT_DTO1, 0x11);
231                 tm6000_set_reg(dev, TM6010_REQ07_R5B_VBI_TELETEXT_DTO0, 0x4c);
232                 tm6000_set_reg(dev, TM6010_REQ07_R40_TELETEXT_VBI_CODE0, 0x01);
233                 tm6000_set_reg(dev, TM6010_REQ07_R3F_RESET, 0x00);
234
235
236                 /* Init audio */
237                 tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x00);
238                 tm6000_set_reg(dev, TM6010_REQ08_R02_A_FIX_GAIN_CTRL, 0x04);
239                 tm6000_set_reg(dev, TM6010_REQ08_R03_A_AUTO_GAIN_CTRL, 0x00);
240                 tm6000_set_reg(dev, TM6010_REQ08_R04_A_SIF_AMP_CTRL, 0xa0);
241                 tm6000_set_reg(dev, TM6010_REQ08_R05_A_STANDARD_MOD, 0x05);
242                 tm6000_set_reg(dev, TM6010_REQ08_R06_A_SOUND_MOD, 0x06);
243                 tm6000_set_reg(dev, TM6010_REQ08_R07_A_LEFT_VOL, 0x00);
244                 tm6000_set_reg(dev, TM6010_REQ08_R08_A_RIGHT_VOL, 0x00);
245                 tm6000_set_reg(dev, TM6010_REQ08_R09_A_MAIN_VOL, 0x08);
246                 tm6000_set_reg(dev, TM6010_REQ08_R0A_A_I2S_MOD, 0x91);
247                 tm6000_set_reg(dev, TM6010_REQ08_R0B_A_ASD_THRES1, 0x20);
248                 tm6000_set_reg(dev, TM6010_REQ08_R0C_A_ASD_THRES2, 0x12);
249                 tm6000_set_reg(dev, TM6010_REQ08_R0D_A_AMD_THRES, 0x20);
250                 tm6000_set_reg(dev, TM6010_REQ08_R0E_A_MONO_THRES1, 0xf0);
251                 tm6000_set_reg(dev, TM6010_REQ08_R0F_A_MONO_THRES2, 0x80);
252                 tm6000_set_reg(dev, TM6010_REQ08_R10_A_MUTE_THRES1, 0xc0);
253                 tm6000_set_reg(dev, TM6010_REQ08_R11_A_MUTE_THRES2, 0x80);
254                 tm6000_set_reg(dev, TM6010_REQ08_R12_A_AGC_U, 0x12);
255                 tm6000_set_reg(dev, TM6010_REQ08_R13_A_AGC_ERR_T, 0xfe);
256                 tm6000_set_reg(dev, TM6010_REQ08_R14_A_AGC_GAIN_INIT, 0x20);
257                 tm6000_set_reg(dev, TM6010_REQ08_R15_A_AGC_STEP_THR, 0x14);
258                 tm6000_set_reg(dev, TM6010_REQ08_R16_A_AGC_GAIN_MAX, 0xfe);
259                 tm6000_set_reg(dev, TM6010_REQ08_R17_A_AGC_GAIN_MIN, 0x01);
260                 tm6000_set_reg(dev, TM6010_REQ08_R18_A_TR_CTRL, 0xa0);
261                 tm6000_set_reg(dev, TM6010_REQ08_R19_A_FH_2FH_GAIN, 0x32);
262                 tm6000_set_reg(dev, TM6010_REQ08_R1A_A_NICAM_SER_MAX, 0x64);
263                 tm6000_set_reg(dev, TM6010_REQ08_R1B_A_NICAM_SER_MIN, 0x20);
264                 tm6000_set_reg(dev, REQ_08_SET_GET_AVREG_BIT, 0x1c, 0x00);
265                 tm6000_set_reg(dev, REQ_08_SET_GET_AVREG_BIT, 0x1d, 0x00);
266                 tm6000_set_reg(dev, TM6010_REQ08_R1E_A_GAIN_DEEMPH_OUT, 0x13);
267                 tm6000_set_reg(dev, TM6010_REQ08_R1F_A_TEST_INTF_SEL, 0x00);
268                 tm6000_set_reg(dev, TM6010_REQ08_R20_A_TEST_PIN_SEL, 0x00);
269                 tm6000_set_reg(dev, TM6010_REQ08_RE4_ADC_IN2_SEL, 0xf3);
270                 tm6000_set_reg(dev, TM6010_REQ08_R06_A_SOUND_MOD, 0x00);
271                 tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x80);
272
273         } else {
274                 /* Enables soft reset */
275                 tm6000_set_reg(dev, TM6010_REQ07_R3F_RESET, 0x01);
276
277                 if (dev->scaler) {
278                         tm6000_set_reg(dev, TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, 0x20);
279                 } else {
280                         /* Enable Hfilter and disable TS Drop err */
281                         tm6000_set_reg(dev, TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, 0x80);
282                 }
283
284                 tm6000_set_reg(dev, TM6010_REQ07_RC3_HSTART1, 0x88);
285                 tm6000_set_reg(dev, TM6010_REQ07_RD8_IR_WAKEUP_SEL, 0x23);
286                 tm6000_set_reg(dev, TM6010_REQ07_RD1_ADDR_FOR_REQ1, 0xc0);
287                 tm6000_set_reg(dev, TM6010_REQ07_RD2_ADDR_FOR_REQ2, 0xd8);
288                 tm6000_set_reg(dev, TM6010_REQ07_RD6_ENDP_REQ1_REQ2, 0x06);
289                 tm6000_set_reg(dev, TM6010_REQ07_RD8_IR_PULSE_CNT0, 0x1f);
290
291                 /* AP Software reset */
292                 tm6000_set_reg(dev, TM6010_REQ07_RFF_SOFT_RESET, 0x08);
293                 tm6000_set_reg(dev, TM6010_REQ07_RFF_SOFT_RESET, 0x00);
294
295                 tm6000_set_fourcc_format(dev);
296
297                 /* Disables soft reset */
298                 tm6000_set_reg(dev, TM6010_REQ07_R3F_RESET, 0x00);
299
300                 /* E3: Select input 0 - TV tuner */
301                 tm6000_set_reg(dev, TM6010_REQ07_RE3_OUT_SEL1, 0x00);
302                 tm6000_set_reg(dev, REQ_07_SET_GET_AVREG, 0xeb, 0x60);
303
304                 /* This controls input */
305                 tm6000_set_reg(dev, REQ_03_SET_GET_MCU_PIN, TM6000_GPIO_2, 0x0);
306                 tm6000_set_reg(dev, REQ_03_SET_GET_MCU_PIN, TM6000_GPIO_3, 0x01);
307         }
308         msleep(20);
309
310         /* Tuner firmware can now be loaded */
311
312         /*FIXME: Hack!!! */
313         struct v4l2_frequency f;
314         mutex_lock(&dev->lock);
315         f.frequency=dev->freq;
316         v4l2_device_call_all(&dev->v4l2_dev, 0, tuner, s_frequency, &f);
317         mutex_unlock(&dev->lock);
318
319         msleep(100);
320         tm6000_set_standard (dev, &dev->norm);
321         tm6000_set_audio_bitrate (dev,48000);
322
323         return 0;
324 }
325
326 int tm6000_init_digital_mode (struct tm6000_core *dev)
327 {
328         if (dev->dev_type == TM6010) {
329                 int val;
330                 u8 buf[2];
331
332                 /* digital init */
333                 val = tm6000_get_reg(dev, TM6010_REQ07_RCC_ACTIVE_VIDEO_IF, 0);
334                 val &= ~0x60;
335                 tm6000_set_reg(dev, TM6010_REQ07_RCC_ACTIVE_VIDEO_IF, val);
336                 val = tm6000_get_reg(dev, TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, 0);
337                 val |= 0x40;
338                 tm6000_set_reg(dev, TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, val);
339                 tm6000_set_reg(dev, TM6010_REQ07_RFE_POWER_DOWN, 0x28);
340                 tm6000_set_reg(dev, TM6010_REQ08_RE2_POWER_DOWN_CTRL1, 0xfc);
341                 tm6000_set_reg(dev, TM6010_REQ08_RE6_POWER_DOWN_CTRL2, 0xff);
342                 tm6000_set_reg(dev, TM6010_REQ08_RF1_AADC_POWER_DOWN, 0xfe);
343                 tm6000_read_write_usb (dev, 0xc0, 0x0e, 0x00c2, 0x0008, buf, 2);
344                 printk (KERN_INFO "buf %#x %#x \n", buf[0], buf[1]);
345
346
347         } else  {
348                 tm6000_set_reg(dev, TM6010_REQ07_RFF_SOFT_RESET, 0x08);
349                 tm6000_set_reg(dev, TM6010_REQ07_RFF_SOFT_RESET, 0x00);
350                 tm6000_set_reg(dev, TM6010_REQ07_R3F_RESET, 0x01);
351                 tm6000_set_reg(dev, TM6010_REQ07_RD8_IR_PULSE_CNT0, 0x08);
352                 tm6000_set_reg(dev, TM6010_REQ07_RE2_OUT_SEL2, 0x0c);
353                 tm6000_set_reg(dev, TM6010_REQ07_RE8_TYPESEL_MOS_I2S, 0xff);
354                 tm6000_set_reg (dev, REQ_07_SET_GET_AVREG, 0x00eb, 0xd8);
355                 tm6000_set_reg(dev, TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, 0x40);
356                 tm6000_set_reg(dev, TM6010_REQ07_RC1_TRESHOLD, 0xd0);
357                 tm6000_set_reg(dev, TM6010_REQ07_RC3_HSTART1, 0x09);
358                 tm6000_set_reg(dev, TM6010_REQ07_RD8_IR_WAKEUP_SEL, 0x37);
359                 tm6000_set_reg(dev, TM6010_REQ07_RD1_ADDR_FOR_REQ1, 0xd8);
360                 tm6000_set_reg(dev, TM6010_REQ07_RD2_ADDR_FOR_REQ2, 0xc0);
361                 tm6000_set_reg(dev, TM6010_REQ07_RD6_ENDP_REQ1_REQ2, 0x60);
362
363                 tm6000_set_reg(dev, TM6010_REQ07_RE2_OUT_SEL2, 0x0c);
364                 tm6000_set_reg(dev, TM6010_REQ07_RE8_TYPESEL_MOS_I2S, 0xff);
365                 tm6000_set_reg (dev, REQ_07_SET_GET_AVREG, 0x00eb, 0x08);
366                 msleep(50);
367
368                 tm6000_set_reg (dev, REQ_04_EN_DISABLE_MCU_INT, 0x0020, 0x00);
369                 msleep(50);
370                 tm6000_set_reg (dev, REQ_04_EN_DISABLE_MCU_INT, 0x0020, 0x01);
371                 msleep(50);
372                 tm6000_set_reg (dev, REQ_04_EN_DISABLE_MCU_INT, 0x0020, 0x00);
373                 msleep(100);
374         }
375         return 0;
376 }
377
378 struct reg_init {
379         u8 req;
380         u8 reg;
381         u8 val;
382 };
383
384 /* The meaning of those initializations are unknown */
385 struct reg_init tm6000_init_tab[] = {
386         /* REG  VALUE */
387         { TM6010_REQ07_RD8_IR_PULSE_CNT0, 0x1f },
388         { TM6010_REQ07_RFF_SOFT_RESET, 0x08 },
389         { TM6010_REQ07_RFF_SOFT_RESET, 0x00 },
390         { TM6010_REQ07_RD5_POWERSAVE, 0x4f },
391         { TM6010_REQ07_RD8_IR_WAKEUP_SEL, 0x23 },
392         { TM6010_REQ07_RD8_IR_WAKEUP_ADD, 0x08 },
393         { TM6010_REQ07_RE2_OUT_SEL2, 0x00 },
394         { TM6010_REQ07_RE3_OUT_SEL1, 0x10 },
395         { TM6010_REQ07_RE5_REMOTE_WAKEUP, 0x00 },
396         { TM6010_REQ07_RE8_TYPESEL_MOS_I2S, 0x00 },
397         { REQ_07_SET_GET_AVREG,  0xeb, 0x64 },          /* 48000 bits/sample, external input */
398         { REQ_07_SET_GET_AVREG,  0xee, 0xc2 },
399         { TM6010_REQ07_R3F_RESET, 0x01 },               /* Start of soft reset */
400         { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x00 },
401         { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x07 },
402         { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
403         { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x00 },
404         { TM6010_REQ07_R05_NOISE_THRESHOLD, 0x64 },
405         { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x01 },
406         { TM6010_REQ07_R08_LUMA_CONTRAST_ADJ, 0x82 },
407         { TM6010_REQ07_R09_LUMA_BRIGHTNESS_ADJ, 0x36 },
408         { TM6010_REQ07_R0A_CHROMA_SATURATION_ADJ, 0x50 },
409         { TM6010_REQ07_R0C_CHROMA_AGC_CONTROL, 0x6a },
410         { TM6010_REQ07_R11_AGC_PEAK_CONTROL, 0xc9 },
411         { TM6010_REQ07_R12_AGC_GATE_STARTH, 0x07 },
412         { TM6010_REQ07_R13_AGC_GATE_STARTL, 0x3b },
413         { TM6010_REQ07_R14_AGC_GATE_WIDTH, 0x47 },
414         { TM6010_REQ07_R15_AGC_BP_DELAY, 0x6f },
415         { TM6010_REQ07_R17_HLOOP_MAXSTATE, 0xcd },
416         { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
417         { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x8b },
418         { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0xa2 },
419         { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xe9 },
420         { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
421         { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
422         { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
423         { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
424         { TM6010_REQ07_R20_HSYNC_RISING_EDGE_TIME, 0x3c },
425         { TM6010_REQ07_R21_HSYNC_PHASE_OFFSET, 0x3c },
426         { TM6010_REQ07_R2D_CHROMA_BURST_END, 0x48 },
427         { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x88 },
428         { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x22 },
429         { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0x61 },
430         { TM6010_REQ07_R32_VSYNC_HLOCK_MIN, 0x74 },
431         { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x1c },
432         { TM6010_REQ07_R34_VSYNC_AGC_MIN, 0x74 },
433         { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
434         { TM6010_REQ07_R36_VSYNC_VBI_MIN, 0x7a },
435         { TM6010_REQ07_R37_VSYNC_VBI_MAX, 0x26 },
436         { TM6010_REQ07_R38_VSYNC_THRESHOLD, 0x40 },
437         { TM6010_REQ07_R39_VSYNC_TIME_CONSTANT, 0x0a },
438         { TM6010_REQ07_R42_VBI_DATA_HIGH_LEVEL, 0x55 },
439         { TM6010_REQ07_R51_VBI_DATA_TYPE_LINE21, 0x11 },
440         { TM6010_REQ07_R55_VBI_LOOP_FILTER_GAIN, 0x01 },
441         { TM6010_REQ07_R57_VBI_LOOP_FILTER_P_GAIN, 0x02 },
442         { TM6010_REQ07_R58_VBI_CAPTION_DTO1, 0x35 },
443         { TM6010_REQ07_R59_VBI_CAPTION_DTO0, 0xa0 },
444         { TM6010_REQ07_R80_COMB_FILTER_TRESHOLD, 0x15 },
445         { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x42 },
446         { TM6010_REQ07_RC1_TRESHOLD, 0xd0 },
447         { TM6010_REQ07_RC3_HSTART1, 0x88 },
448         { TM6010_REQ07_R3F_RESET, 0x00 },               /* End of the soft reset */
449         { TM6010_REQ05_R18_IMASK7, 0x00 },
450 };
451
452 struct reg_init tm6010_init_tab[] = {
453         { TM6010_REQ07_RC0_ACTIVE_VIDEO_SOURCE, 0x00 },
454         { TM6010_REQ07_RC4_HSTART0, 0xa0 },
455         { TM6010_REQ07_RC6_HEND0, 0x40 },
456         { TM6010_REQ07_RCA_VEND0, 0x31 },
457         { TM6010_REQ07_RCC_ACTIVE_VIDEO_IF, 0xe1 },
458         { TM6010_REQ07_RE0_DVIDEO_SOURCE, 0x03 },
459         { TM6010_REQ07_RFE_POWER_DOWN, 0x7f },
460
461         { TM6010_REQ08_RE2_POWER_DOWN_CTRL1, 0xf0 },
462         { TM6010_REQ08_RE3_ADC_IN1_SEL, 0xf4 },
463         { TM6010_REQ08_RE4_ADC_IN2_SEL, 0xf8 },
464         { TM6010_REQ08_RE6_POWER_DOWN_CTRL2, 0x00 },
465         { TM6010_REQ08_REA_BUFF_DRV_CTRL, 0xf2 },
466         { TM6010_REQ08_REB_SIF_GAIN_CTRL, 0xf0 },
467         { TM6010_REQ08_REC_REVERSE_YC_CTRL, 0xc2 },
468         { TM6010_REQ08_RF0_DAUDIO_INPUT_CONFIG, 0x60 },
469         { TM6010_REQ08_RF1_AADC_POWER_DOWN, 0xfc },
470
471         { TM6010_REQ07_R3F_RESET, 0x01 },
472         { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x00 },
473         { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x07 },
474         { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
475         { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x00 },
476         { TM6010_REQ07_R05_NOISE_THRESHOLD, 0x64 },
477         { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x01 },
478         { TM6010_REQ07_R08_LUMA_CONTRAST_ADJ, 0x82 },
479         { TM6010_REQ07_R09_LUMA_BRIGHTNESS_ADJ, 0x36 },
480         { TM6010_REQ07_R0A_CHROMA_SATURATION_ADJ, 0x50 },
481         { TM6010_REQ07_R0C_CHROMA_AGC_CONTROL, 0x6a },
482         { TM6010_REQ07_R11_AGC_PEAK_CONTROL, 0xc9 },
483         { TM6010_REQ07_R12_AGC_GATE_STARTH, 0x07 },
484         { TM6010_REQ07_R13_AGC_GATE_STARTL, 0x3b },
485         { TM6010_REQ07_R14_AGC_GATE_WIDTH, 0x47 },
486         { TM6010_REQ07_R15_AGC_BP_DELAY, 0x6f },
487         { TM6010_REQ07_R17_HLOOP_MAXSTATE, 0xcd },
488         { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
489         { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x8b },
490         { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0xa2 },
491         { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xe9 },
492         { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
493         { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
494         { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
495         { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
496         { TM6010_REQ07_R20_HSYNC_RISING_EDGE_TIME, 0x3c },
497         { TM6010_REQ07_R21_HSYNC_PHASE_OFFSET, 0x3c },
498         { TM6010_REQ07_R2D_CHROMA_BURST_END, 0x48 },
499         { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x88 },
500         { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x22 },
501         { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0x61 },
502         { TM6010_REQ07_R32_VSYNC_HLOCK_MIN, 0x74 },
503         { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x1c },
504         { TM6010_REQ07_R34_VSYNC_AGC_MIN, 0x74 },
505         { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
506         { TM6010_REQ07_R36_VSYNC_VBI_MIN, 0x7a },
507         { TM6010_REQ07_R37_VSYNC_VBI_MAX, 0x26 },
508         { TM6010_REQ07_R38_VSYNC_THRESHOLD, 0x40 },
509         { TM6010_REQ07_R39_VSYNC_TIME_CONSTANT, 0x0a },
510         { TM6010_REQ07_R42_VBI_DATA_HIGH_LEVEL, 0x55 },
511         { TM6010_REQ07_R51_VBI_DATA_TYPE_LINE21, 0x11 },
512         { TM6010_REQ07_R55_VBI_LOOP_FILTER_GAIN, 0x01 },
513         { TM6010_REQ07_R57_VBI_LOOP_FILTER_P_GAIN, 0x02 },
514         { TM6010_REQ07_R58_VBI_CAPTION_DTO1, 0x35 },
515         { TM6010_REQ07_R59_VBI_CAPTION_DTO0, 0xa0 },
516         { TM6010_REQ07_R80_COMB_FILTER_TRESHOLD, 0x15 },
517         { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x42 },
518         { TM6010_REQ07_RC1_TRESHOLD, 0xd0 },
519         { TM6010_REQ07_RC3_HSTART1, 0x88 },
520         { TM6010_REQ07_R3F_RESET, 0x00 },
521
522         { TM6010_REQ05_R18_IMASK7, 0x00 },
523
524         { TM6010_REQ07_RD8_IR_LEADER1, 0xaa },
525         { TM6010_REQ07_RD8_IR_LEADER0, 0x30 },
526         { TM6010_REQ07_RD8_IR_PULSE_CNT1, 0x20 },
527         { TM6010_REQ07_RD8_IR_PULSE_CNT0, 0xd0 },
528         { REQ_04_EN_DISABLE_MCU_INT, 0x02, 0x00 },
529         { TM6010_REQ07_RD8_IR, 0x2f },
530
531         /* set remote wakeup key:any key wakeup */
532         { TM6010_REQ07_RE5_REMOTE_WAKEUP,  0xfe },
533         { TM6010_REQ07_RD8_IR_WAKEUP_SEL,  0xff },
534 };
535
536 int tm6000_init (struct tm6000_core *dev)
537 {
538         int board, rc=0, i, size;
539         struct reg_init *tab;
540
541         if (dev->dev_type == TM6010) {
542                 tab = tm6010_init_tab;
543                 size = ARRAY_SIZE(tm6010_init_tab);
544         } else {
545                 tab = tm6000_init_tab;
546                 size = ARRAY_SIZE(tm6000_init_tab);
547         }
548
549         /* Load board's initialization table */
550         for (i=0; i< size; i++) {
551                 rc= tm6000_set_reg (dev, tab[i].req, tab[i].reg, tab[i].val);
552                 if (rc<0) {
553                         printk (KERN_ERR "Error %i while setting req %d, "
554                                          "reg %d to value %d\n", rc,
555                                          tab[i].req,tab[i].reg, tab[i].val);
556                         return rc;
557                 }
558         }
559
560         msleep(5); /* Just to be conservative */
561
562         /* Check board version - maybe 10Moons specific */
563         board=tm6000_get_reg32 (dev, REQ_40_GET_VERSION, 0, 0);
564         if (board >=0) {
565                 printk (KERN_INFO "Board version = 0x%08x\n",board);
566         } else {
567                 printk (KERN_ERR "Error %i while retrieving board version\n",board);
568         }
569
570         rc = tm6000_cards_setup(dev);
571
572         return rc;
573 }
574
575 int tm6000_set_audio_bitrate(struct tm6000_core *dev, int bitrate)
576 {
577         int val;
578
579         val=tm6000_get_reg (dev, REQ_07_SET_GET_AVREG, 0xeb, 0x0);
580 printk("Original value=%d\n",val);
581         if (val<0)
582                 return val;
583
584         val &= 0x0f;            /* Preserve the audio input control bits */
585         switch (bitrate) {
586         case 44100:
587                 val|=0xd0;
588                 dev->audio_bitrate=bitrate;
589                 break;
590         case 48000:
591                 val|=0x60;
592                 dev->audio_bitrate=bitrate;
593                 break;
594         }
595         val=tm6000_set_reg (dev, REQ_07_SET_GET_AVREG, 0xeb, val);
596
597         return val;
598 }
599 EXPORT_SYMBOL_GPL(tm6000_set_audio_bitrate);