sky2: Allocate initial skbs in sky2_alloc_buffers
[safe/jmp/linux-2.6] / drivers / net / sky2.c
1 /*
2  * New driver for Marvell Yukon 2 chipset.
3  * Based on earlier sk98lin, and skge driver.
4  *
5  * This driver intentionally does not support all the features
6  * of the original driver such as link fail-over and link management because
7  * those should be done at higher levels.
8  *
9  * Copyright (C) 2005 Stephen Hemminger <shemminger@osdl.org>
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
23  */
24
25 #include <linux/crc32.h>
26 #include <linux/kernel.h>
27 #include <linux/module.h>
28 #include <linux/netdevice.h>
29 #include <linux/dma-mapping.h>
30 #include <linux/etherdevice.h>
31 #include <linux/ethtool.h>
32 #include <linux/pci.h>
33 #include <linux/ip.h>
34 #include <net/ip.h>
35 #include <linux/tcp.h>
36 #include <linux/in.h>
37 #include <linux/delay.h>
38 #include <linux/workqueue.h>
39 #include <linux/if_vlan.h>
40 #include <linux/prefetch.h>
41 #include <linux/debugfs.h>
42 #include <linux/mii.h>
43
44 #include <asm/irq.h>
45
46 #if defined(CONFIG_VLAN_8021Q) || defined(CONFIG_VLAN_8021Q_MODULE)
47 #define SKY2_VLAN_TAG_USED 1
48 #endif
49
50 #include "sky2.h"
51
52 #define DRV_NAME                "sky2"
53 #define DRV_VERSION             "1.26"
54 #define PFX                     DRV_NAME " "
55
56 /*
57  * The Yukon II chipset takes 64 bit command blocks (called list elements)
58  * that are organized into three (receive, transmit, status) different rings
59  * similar to Tigon3.
60  */
61
62 #define RX_LE_SIZE              1024
63 #define RX_LE_BYTES             (RX_LE_SIZE*sizeof(struct sky2_rx_le))
64 #define RX_MAX_PENDING          (RX_LE_SIZE/6 - 2)
65 #define RX_DEF_PENDING          RX_MAX_PENDING
66
67 /* This is the worst case number of transmit list elements for a single skb:
68    VLAN:GSO + CKSUM + Data + skb_frags * DMA */
69 #define MAX_SKB_TX_LE   (2 + (sizeof(dma_addr_t)/sizeof(u32))*(MAX_SKB_FRAGS+1))
70 #define TX_MIN_PENDING          (MAX_SKB_TX_LE+1)
71 #define TX_MAX_PENDING          4096
72 #define TX_DEF_PENDING          127
73
74 #define STATUS_RING_SIZE        2048    /* 2 ports * (TX + 2*RX) */
75 #define STATUS_LE_BYTES         (STATUS_RING_SIZE*sizeof(struct sky2_status_le))
76 #define TX_WATCHDOG             (5 * HZ)
77 #define NAPI_WEIGHT             64
78 #define PHY_RETRIES             1000
79
80 #define SKY2_EEPROM_MAGIC       0x9955aabb
81
82
83 #define RING_NEXT(x,s)  (((x)+1) & ((s)-1))
84
85 static const u32 default_msg =
86     NETIF_MSG_DRV | NETIF_MSG_PROBE | NETIF_MSG_LINK
87     | NETIF_MSG_TIMER | NETIF_MSG_TX_ERR | NETIF_MSG_RX_ERR
88     | NETIF_MSG_IFUP | NETIF_MSG_IFDOWN;
89
90 static int debug = -1;          /* defaults above */
91 module_param(debug, int, 0);
92 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
93
94 static int copybreak __read_mostly = 128;
95 module_param(copybreak, int, 0);
96 MODULE_PARM_DESC(copybreak, "Receive copy threshold");
97
98 static int disable_msi = 0;
99 module_param(disable_msi, int, 0);
100 MODULE_PARM_DESC(disable_msi, "Disable Message Signaled Interrupt (MSI)");
101
102 static DEFINE_PCI_DEVICE_TABLE(sky2_id_table) = {
103         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9000) }, /* SK-9Sxx */
104         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9E00) }, /* SK-9Exx */
105         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9E01) }, /* SK-9E21M */
106         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b00) },    /* DGE-560T */
107         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4001) },    /* DGE-550SX */
108         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4B02) },    /* DGE-560SX */
109         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4B03) },    /* DGE-550T */
110         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4340) }, /* 88E8021 */
111         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4341) }, /* 88E8022 */
112         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4342) }, /* 88E8061 */
113         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4343) }, /* 88E8062 */
114         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4344) }, /* 88E8021 */
115         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4345) }, /* 88E8022 */
116         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4346) }, /* 88E8061 */
117         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4347) }, /* 88E8062 */
118         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4350) }, /* 88E8035 */
119         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4351) }, /* 88E8036 */
120         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4352) }, /* 88E8038 */
121         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4353) }, /* 88E8039 */
122         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4354) }, /* 88E8040 */
123         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4355) }, /* 88E8040T */
124         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4356) }, /* 88EC033 */
125         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4357) }, /* 88E8042 */
126         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x435A) }, /* 88E8048 */
127         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4360) }, /* 88E8052 */
128         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4361) }, /* 88E8050 */
129         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4362) }, /* 88E8053 */
130         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4363) }, /* 88E8055 */
131         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4364) }, /* 88E8056 */
132         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4365) }, /* 88E8070 */
133         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4366) }, /* 88EC036 */
134         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4367) }, /* 88EC032 */
135         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4368) }, /* 88EC034 */
136         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4369) }, /* 88EC042 */
137         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436A) }, /* 88E8058 */
138         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436B) }, /* 88E8071 */
139         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436C) }, /* 88E8072 */
140         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436D) }, /* 88E8055 */
141         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4370) }, /* 88E8075 */
142         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4380) }, /* 88E8057 */
143         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4381) }, /* 88E8059 */
144         { 0 }
145 };
146
147 MODULE_DEVICE_TABLE(pci, sky2_id_table);
148
149 /* Avoid conditionals by using array */
150 static const unsigned txqaddr[] = { Q_XA1, Q_XA2 };
151 static const unsigned rxqaddr[] = { Q_R1, Q_R2 };
152 static const u32 portirq_msk[] = { Y2_IS_PORT_1, Y2_IS_PORT_2 };
153
154 static void sky2_set_multicast(struct net_device *dev);
155
156 /* Access to PHY via serial interconnect */
157 static int gm_phy_write(struct sky2_hw *hw, unsigned port, u16 reg, u16 val)
158 {
159         int i;
160
161         gma_write16(hw, port, GM_SMI_DATA, val);
162         gma_write16(hw, port, GM_SMI_CTRL,
163                     GM_SMI_CT_PHY_AD(PHY_ADDR_MARV) | GM_SMI_CT_REG_AD(reg));
164
165         for (i = 0; i < PHY_RETRIES; i++) {
166                 u16 ctrl = gma_read16(hw, port, GM_SMI_CTRL);
167                 if (ctrl == 0xffff)
168                         goto io_error;
169
170                 if (!(ctrl & GM_SMI_CT_BUSY))
171                         return 0;
172
173                 udelay(10);
174         }
175
176         dev_warn(&hw->pdev->dev,"%s: phy write timeout\n", hw->dev[port]->name);
177         return -ETIMEDOUT;
178
179 io_error:
180         dev_err(&hw->pdev->dev, "%s: phy I/O error\n", hw->dev[port]->name);
181         return -EIO;
182 }
183
184 static int __gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg, u16 *val)
185 {
186         int i;
187
188         gma_write16(hw, port, GM_SMI_CTRL, GM_SMI_CT_PHY_AD(PHY_ADDR_MARV)
189                     | GM_SMI_CT_REG_AD(reg) | GM_SMI_CT_OP_RD);
190
191         for (i = 0; i < PHY_RETRIES; i++) {
192                 u16 ctrl = gma_read16(hw, port, GM_SMI_CTRL);
193                 if (ctrl == 0xffff)
194                         goto io_error;
195
196                 if (ctrl & GM_SMI_CT_RD_VAL) {
197                         *val = gma_read16(hw, port, GM_SMI_DATA);
198                         return 0;
199                 }
200
201                 udelay(10);
202         }
203
204         dev_warn(&hw->pdev->dev, "%s: phy read timeout\n", hw->dev[port]->name);
205         return -ETIMEDOUT;
206 io_error:
207         dev_err(&hw->pdev->dev, "%s: phy I/O error\n", hw->dev[port]->name);
208         return -EIO;
209 }
210
211 static inline u16 gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg)
212 {
213         u16 v;
214         __gm_phy_read(hw, port, reg, &v);
215         return v;
216 }
217
218
219 static void sky2_power_on(struct sky2_hw *hw)
220 {
221         /* switch power to VCC (WA for VAUX problem) */
222         sky2_write8(hw, B0_POWER_CTRL,
223                     PC_VAUX_ENA | PC_VCC_ENA | PC_VAUX_OFF | PC_VCC_ON);
224
225         /* disable Core Clock Division, */
226         sky2_write32(hw, B2_Y2_CLK_CTRL, Y2_CLK_DIV_DIS);
227
228         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
229                 /* enable bits are inverted */
230                 sky2_write8(hw, B2_Y2_CLK_GATE,
231                             Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
232                             Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
233                             Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
234         else
235                 sky2_write8(hw, B2_Y2_CLK_GATE, 0);
236
237         if (hw->flags & SKY2_HW_ADV_POWER_CTL) {
238                 u32 reg;
239
240                 sky2_pci_write32(hw, PCI_DEV_REG3, 0);
241
242                 reg = sky2_pci_read32(hw, PCI_DEV_REG4);
243                 /* set all bits to 0 except bits 15..12 and 8 */
244                 reg &= P_ASPM_CONTROL_MSK;
245                 sky2_pci_write32(hw, PCI_DEV_REG4, reg);
246
247                 reg = sky2_pci_read32(hw, PCI_DEV_REG5);
248                 /* set all bits to 0 except bits 28 & 27 */
249                 reg &= P_CTL_TIM_VMAIN_AV_MSK;
250                 sky2_pci_write32(hw, PCI_DEV_REG5, reg);
251
252                 sky2_pci_write32(hw, PCI_CFG_REG_1, 0);
253
254                 sky2_write16(hw, B0_CTST, Y2_HW_WOL_ON);
255
256                 /* Enable workaround for dev 4.107 on Yukon-Ultra & Extreme */
257                 reg = sky2_read32(hw, B2_GP_IO);
258                 reg |= GLB_GPIO_STAT_RACE_DIS;
259                 sky2_write32(hw, B2_GP_IO, reg);
260
261                 sky2_read32(hw, B2_GP_IO);
262         }
263
264         /* Turn on "driver loaded" LED */
265         sky2_write16(hw, B0_CTST, Y2_LED_STAT_ON);
266 }
267
268 static void sky2_power_aux(struct sky2_hw *hw)
269 {
270         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
271                 sky2_write8(hw, B2_Y2_CLK_GATE, 0);
272         else
273                 /* enable bits are inverted */
274                 sky2_write8(hw, B2_Y2_CLK_GATE,
275                             Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
276                             Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
277                             Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
278
279         /* switch power to VAUX if supported and PME from D3cold */
280         if ( (sky2_read32(hw, B0_CTST) & Y2_VAUX_AVAIL) &&
281              pci_pme_capable(hw->pdev, PCI_D3cold))
282                 sky2_write8(hw, B0_POWER_CTRL,
283                             (PC_VAUX_ENA | PC_VCC_ENA |
284                              PC_VAUX_ON | PC_VCC_OFF));
285
286         /* turn off "driver loaded LED" */
287         sky2_write16(hw, B0_CTST, Y2_LED_STAT_OFF);
288 }
289
290 static void sky2_gmac_reset(struct sky2_hw *hw, unsigned port)
291 {
292         u16 reg;
293
294         /* disable all GMAC IRQ's */
295         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), 0);
296
297         gma_write16(hw, port, GM_MC_ADDR_H1, 0);        /* clear MC hash */
298         gma_write16(hw, port, GM_MC_ADDR_H2, 0);
299         gma_write16(hw, port, GM_MC_ADDR_H3, 0);
300         gma_write16(hw, port, GM_MC_ADDR_H4, 0);
301
302         reg = gma_read16(hw, port, GM_RX_CTRL);
303         reg |= GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA;
304         gma_write16(hw, port, GM_RX_CTRL, reg);
305 }
306
307 /* flow control to advertise bits */
308 static const u16 copper_fc_adv[] = {
309         [FC_NONE]       = 0,
310         [FC_TX]         = PHY_M_AN_ASP,
311         [FC_RX]         = PHY_M_AN_PC,
312         [FC_BOTH]       = PHY_M_AN_PC | PHY_M_AN_ASP,
313 };
314
315 /* flow control to advertise bits when using 1000BaseX */
316 static const u16 fiber_fc_adv[] = {
317         [FC_NONE] = PHY_M_P_NO_PAUSE_X,
318         [FC_TX]   = PHY_M_P_ASYM_MD_X,
319         [FC_RX]   = PHY_M_P_SYM_MD_X,
320         [FC_BOTH] = PHY_M_P_BOTH_MD_X,
321 };
322
323 /* flow control to GMA disable bits */
324 static const u16 gm_fc_disable[] = {
325         [FC_NONE] = GM_GPCR_FC_RX_DIS | GM_GPCR_FC_TX_DIS,
326         [FC_TX]   = GM_GPCR_FC_RX_DIS,
327         [FC_RX]   = GM_GPCR_FC_TX_DIS,
328         [FC_BOTH] = 0,
329 };
330
331
332 static void sky2_phy_init(struct sky2_hw *hw, unsigned port)
333 {
334         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
335         u16 ctrl, ct1000, adv, pg, ledctrl, ledover, reg;
336
337         if ( (sky2->flags & SKY2_FLAG_AUTO_SPEED) &&
338             !(hw->flags & SKY2_HW_NEWER_PHY)) {
339                 u16 ectrl = gm_phy_read(hw, port, PHY_MARV_EXT_CTRL);
340
341                 ectrl &= ~(PHY_M_EC_M_DSC_MSK | PHY_M_EC_S_DSC_MSK |
342                            PHY_M_EC_MAC_S_MSK);
343                 ectrl |= PHY_M_EC_MAC_S(MAC_TX_CLK_25_MHZ);
344
345                 /* on PHY 88E1040 Rev.D0 (and newer) downshift control changed */
346                 if (hw->chip_id == CHIP_ID_YUKON_EC)
347                         /* set downshift counter to 3x and enable downshift */
348                         ectrl |= PHY_M_EC_DSC_2(2) | PHY_M_EC_DOWN_S_ENA;
349                 else
350                         /* set master & slave downshift counter to 1x */
351                         ectrl |= PHY_M_EC_M_DSC(0) | PHY_M_EC_S_DSC(1);
352
353                 gm_phy_write(hw, port, PHY_MARV_EXT_CTRL, ectrl);
354         }
355
356         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
357         if (sky2_is_copper(hw)) {
358                 if (!(hw->flags & SKY2_HW_GIGABIT)) {
359                         /* enable automatic crossover */
360                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO) >> 1;
361
362                         if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
363                             hw->chip_rev == CHIP_REV_YU_FE2_A0) {
364                                 u16 spec;
365
366                                 /* Enable Class A driver for FE+ A0 */
367                                 spec = gm_phy_read(hw, port, PHY_MARV_FE_SPEC_2);
368                                 spec |= PHY_M_FESC_SEL_CL_A;
369                                 gm_phy_write(hw, port, PHY_MARV_FE_SPEC_2, spec);
370                         }
371                 } else {
372                         /* disable energy detect */
373                         ctrl &= ~PHY_M_PC_EN_DET_MSK;
374
375                         /* enable automatic crossover */
376                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO);
377
378                         /* downshift on PHY 88E1112 and 88E1149 is changed */
379                         if ( (sky2->flags & SKY2_FLAG_AUTO_SPEED) &&
380                              (hw->flags & SKY2_HW_NEWER_PHY)) {
381                                 /* set downshift counter to 3x and enable downshift */
382                                 ctrl &= ~PHY_M_PC_DSC_MSK;
383                                 ctrl |= PHY_M_PC_DSC(2) | PHY_M_PC_DOWN_S_ENA;
384                         }
385                 }
386         } else {
387                 /* workaround for deviation #4.88 (CRC errors) */
388                 /* disable Automatic Crossover */
389
390                 ctrl &= ~PHY_M_PC_MDIX_MSK;
391         }
392
393         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
394
395         /* special setup for PHY 88E1112 Fiber */
396         if (hw->chip_id == CHIP_ID_YUKON_XL && (hw->flags & SKY2_HW_FIBRE_PHY)) {
397                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
398
399                 /* Fiber: select 1000BASE-X only mode MAC Specific Ctrl Reg. */
400                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
401                 ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
402                 ctrl &= ~PHY_M_MAC_MD_MSK;
403                 ctrl |= PHY_M_MAC_MODE_SEL(PHY_M_MAC_MD_1000BX);
404                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
405
406                 if (hw->pmd_type  == 'P') {
407                         /* select page 1 to access Fiber registers */
408                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 1);
409
410                         /* for SFP-module set SIGDET polarity to low */
411                         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
412                         ctrl |= PHY_M_FIB_SIGD_POL;
413                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
414                 }
415
416                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
417         }
418
419         ctrl = PHY_CT_RESET;
420         ct1000 = 0;
421         adv = PHY_AN_CSMA;
422         reg = 0;
423
424         if (sky2->flags & SKY2_FLAG_AUTO_SPEED) {
425                 if (sky2_is_copper(hw)) {
426                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
427                                 ct1000 |= PHY_M_1000C_AFD;
428                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
429                                 ct1000 |= PHY_M_1000C_AHD;
430                         if (sky2->advertising & ADVERTISED_100baseT_Full)
431                                 adv |= PHY_M_AN_100_FD;
432                         if (sky2->advertising & ADVERTISED_100baseT_Half)
433                                 adv |= PHY_M_AN_100_HD;
434                         if (sky2->advertising & ADVERTISED_10baseT_Full)
435                                 adv |= PHY_M_AN_10_FD;
436                         if (sky2->advertising & ADVERTISED_10baseT_Half)
437                                 adv |= PHY_M_AN_10_HD;
438
439                 } else {        /* special defines for FIBER (88E1040S only) */
440                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
441                                 adv |= PHY_M_AN_1000X_AFD;
442                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
443                                 adv |= PHY_M_AN_1000X_AHD;
444                 }
445
446                 /* Restart Auto-negotiation */
447                 ctrl |= PHY_CT_ANE | PHY_CT_RE_CFG;
448         } else {
449                 /* forced speed/duplex settings */
450                 ct1000 = PHY_M_1000C_MSE;
451
452                 /* Disable auto update for duplex flow control and duplex */
453                 reg |= GM_GPCR_AU_DUP_DIS | GM_GPCR_AU_SPD_DIS;
454
455                 switch (sky2->speed) {
456                 case SPEED_1000:
457                         ctrl |= PHY_CT_SP1000;
458                         reg |= GM_GPCR_SPEED_1000;
459                         break;
460                 case SPEED_100:
461                         ctrl |= PHY_CT_SP100;
462                         reg |= GM_GPCR_SPEED_100;
463                         break;
464                 }
465
466                 if (sky2->duplex == DUPLEX_FULL) {
467                         reg |= GM_GPCR_DUP_FULL;
468                         ctrl |= PHY_CT_DUP_MD;
469                 } else if (sky2->speed < SPEED_1000)
470                         sky2->flow_mode = FC_NONE;
471         }
472
473         if (sky2->flags & SKY2_FLAG_AUTO_PAUSE) {
474                 if (sky2_is_copper(hw))
475                         adv |= copper_fc_adv[sky2->flow_mode];
476                 else
477                         adv |= fiber_fc_adv[sky2->flow_mode];
478         } else {
479                 reg |= GM_GPCR_AU_FCT_DIS;
480                 reg |= gm_fc_disable[sky2->flow_mode];
481
482                 /* Forward pause packets to GMAC? */
483                 if (sky2->flow_mode & FC_RX)
484                         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
485                 else
486                         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
487         }
488
489         gma_write16(hw, port, GM_GP_CTRL, reg);
490
491         if (hw->flags & SKY2_HW_GIGABIT)
492                 gm_phy_write(hw, port, PHY_MARV_1000T_CTRL, ct1000);
493
494         gm_phy_write(hw, port, PHY_MARV_AUNE_ADV, adv);
495         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
496
497         /* Setup Phy LED's */
498         ledctrl = PHY_M_LED_PULS_DUR(PULS_170MS);
499         ledover = 0;
500
501         switch (hw->chip_id) {
502         case CHIP_ID_YUKON_FE:
503                 /* on 88E3082 these bits are at 11..9 (shifted left) */
504                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) << 1;
505
506                 ctrl = gm_phy_read(hw, port, PHY_MARV_FE_LED_PAR);
507
508                 /* delete ACT LED control bits */
509                 ctrl &= ~PHY_M_FELP_LED1_MSK;
510                 /* change ACT LED control to blink mode */
511                 ctrl |= PHY_M_FELP_LED1_CTRL(LED_PAR_CTRL_ACT_BL);
512                 gm_phy_write(hw, port, PHY_MARV_FE_LED_PAR, ctrl);
513                 break;
514
515         case CHIP_ID_YUKON_FE_P:
516                 /* Enable Link Partner Next Page */
517                 ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
518                 ctrl |= PHY_M_PC_ENA_LIP_NP;
519
520                 /* disable Energy Detect and enable scrambler */
521                 ctrl &= ~(PHY_M_PC_ENA_ENE_DT | PHY_M_PC_DIS_SCRAMB);
522                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
523
524                 /* set LED2 -> ACT, LED1 -> LINK, LED0 -> SPEED */
525                 ctrl = PHY_M_FELP_LED2_CTRL(LED_PAR_CTRL_ACT_BL) |
526                         PHY_M_FELP_LED1_CTRL(LED_PAR_CTRL_LINK) |
527                         PHY_M_FELP_LED0_CTRL(LED_PAR_CTRL_SPEED);
528
529                 gm_phy_write(hw, port, PHY_MARV_FE_LED_PAR, ctrl);
530                 break;
531
532         case CHIP_ID_YUKON_XL:
533                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
534
535                 /* select page 3 to access LED control register */
536                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
537
538                 /* set LED Function Control register */
539                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
540                              (PHY_M_LEDC_LOS_CTRL(1) |  /* LINK/ACT */
541                               PHY_M_LEDC_INIT_CTRL(7) | /* 10 Mbps */
542                               PHY_M_LEDC_STA1_CTRL(7) | /* 100 Mbps */
543                               PHY_M_LEDC_STA0_CTRL(7)));        /* 1000 Mbps */
544
545                 /* set Polarity Control register */
546                 gm_phy_write(hw, port, PHY_MARV_PHY_STAT,
547                              (PHY_M_POLC_LS1_P_MIX(4) |
548                               PHY_M_POLC_IS0_P_MIX(4) |
549                               PHY_M_POLC_LOS_CTRL(2) |
550                               PHY_M_POLC_INIT_CTRL(2) |
551                               PHY_M_POLC_STA1_CTRL(2) |
552                               PHY_M_POLC_STA0_CTRL(2)));
553
554                 /* restore page register */
555                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
556                 break;
557
558         case CHIP_ID_YUKON_EC_U:
559         case CHIP_ID_YUKON_EX:
560         case CHIP_ID_YUKON_SUPR:
561                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
562
563                 /* select page 3 to access LED control register */
564                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
565
566                 /* set LED Function Control register */
567                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
568                              (PHY_M_LEDC_LOS_CTRL(1) |  /* LINK/ACT */
569                               PHY_M_LEDC_INIT_CTRL(8) | /* 10 Mbps */
570                               PHY_M_LEDC_STA1_CTRL(7) | /* 100 Mbps */
571                               PHY_M_LEDC_STA0_CTRL(7)));/* 1000 Mbps */
572
573                 /* set Blink Rate in LED Timer Control Register */
574                 gm_phy_write(hw, port, PHY_MARV_INT_MASK,
575                              ledctrl | PHY_M_LED_BLINK_RT(BLINK_84MS));
576                 /* restore page register */
577                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
578                 break;
579
580         default:
581                 /* set Tx LED (LED_TX) to blink mode on Rx OR Tx activity */
582                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) | PHY_M_LEDC_TX_CTRL;
583
584                 /* turn off the Rx LED (LED_RX) */
585                 ledover |= PHY_M_LED_MO_RX(MO_LED_OFF);
586         }
587
588         if (hw->chip_id == CHIP_ID_YUKON_EC_U || hw->chip_id == CHIP_ID_YUKON_UL_2) {
589                 /* apply fixes in PHY AFE */
590                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 255);
591
592                 /* increase differential signal amplitude in 10BASE-T */
593                 gm_phy_write(hw, port, 0x18, 0xaa99);
594                 gm_phy_write(hw, port, 0x17, 0x2011);
595
596                 if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
597                         /* fix for IEEE A/B Symmetry failure in 1000BASE-T */
598                         gm_phy_write(hw, port, 0x18, 0xa204);
599                         gm_phy_write(hw, port, 0x17, 0x2002);
600                 }
601
602                 /* set page register to 0 */
603                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
604         } else if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
605                    hw->chip_rev == CHIP_REV_YU_FE2_A0) {
606                 /* apply workaround for integrated resistors calibration */
607                 gm_phy_write(hw, port, PHY_MARV_PAGE_ADDR, 17);
608                 gm_phy_write(hw, port, PHY_MARV_PAGE_DATA, 0x3f60);
609         } else if (hw->chip_id == CHIP_ID_YUKON_OPT && hw->chip_rev == 0) {
610                 /* apply fixes in PHY AFE */
611                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0x00ff);
612
613                 /* apply RDAC termination workaround */
614                 gm_phy_write(hw, port, 24, 0x2800);
615                 gm_phy_write(hw, port, 23, 0x2001);
616
617                 /* set page register back to 0 */
618                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
619         } else if (hw->chip_id != CHIP_ID_YUKON_EX &&
620                    hw->chip_id < CHIP_ID_YUKON_SUPR) {
621                 /* no effect on Yukon-XL */
622                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
623
624                 if (!(sky2->flags & SKY2_FLAG_AUTO_SPEED) ||
625                     sky2->speed == SPEED_100) {
626                         /* turn on 100 Mbps LED (LED_LINK100) */
627                         ledover |= PHY_M_LED_MO_100(MO_LED_ON);
628                 }
629
630                 if (ledover)
631                         gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
632
633         }
634
635         /* Enable phy interrupt on auto-negotiation complete (or link up) */
636         if (sky2->flags & SKY2_FLAG_AUTO_SPEED)
637                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_AN_COMPL);
638         else
639                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
640 }
641
642 static const u32 phy_power[] = { PCI_Y2_PHY1_POWD, PCI_Y2_PHY2_POWD };
643 static const u32 coma_mode[] = { PCI_Y2_PHY1_COMA, PCI_Y2_PHY2_COMA };
644
645 static void sky2_phy_power_up(struct sky2_hw *hw, unsigned port)
646 {
647         u32 reg1;
648
649         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
650         reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
651         reg1 &= ~phy_power[port];
652
653         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
654                 reg1 |= coma_mode[port];
655
656         sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
657         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
658         sky2_pci_read32(hw, PCI_DEV_REG1);
659
660         if (hw->chip_id == CHIP_ID_YUKON_FE)
661                 gm_phy_write(hw, port, PHY_MARV_CTRL, PHY_CT_ANE);
662         else if (hw->flags & SKY2_HW_ADV_POWER_CTL)
663                 sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
664 }
665
666 static void sky2_phy_power_down(struct sky2_hw *hw, unsigned port)
667 {
668         u32 reg1;
669         u16 ctrl;
670
671         /* release GPHY Control reset */
672         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
673
674         /* release GMAC reset */
675         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
676
677         if (hw->flags & SKY2_HW_NEWER_PHY) {
678                 /* select page 2 to access MAC control register */
679                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
680
681                 ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
682                 /* allow GMII Power Down */
683                 ctrl &= ~PHY_M_MAC_GMIF_PUP;
684                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
685
686                 /* set page register back to 0 */
687                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
688         }
689
690         /* setup General Purpose Control Register */
691         gma_write16(hw, port, GM_GP_CTRL,
692                     GM_GPCR_FL_PASS | GM_GPCR_SPEED_100 |
693                     GM_GPCR_AU_DUP_DIS | GM_GPCR_AU_FCT_DIS |
694                     GM_GPCR_AU_SPD_DIS);
695
696         if (hw->chip_id != CHIP_ID_YUKON_EC) {
697                 if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
698                         /* select page 2 to access MAC control register */
699                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
700
701                         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
702                         /* enable Power Down */
703                         ctrl |= PHY_M_PC_POW_D_ENA;
704                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
705
706                         /* set page register back to 0 */
707                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
708                 }
709
710                 /* set IEEE compatible Power Down Mode (dev. #4.99) */
711                 gm_phy_write(hw, port, PHY_MARV_CTRL, PHY_CT_PDOWN);
712         }
713
714         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
715         reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
716         reg1 |= phy_power[port];                /* set PHY to PowerDown/COMA Mode */
717         sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
718         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
719 }
720
721 /* Force a renegotiation */
722 static void sky2_phy_reinit(struct sky2_port *sky2)
723 {
724         spin_lock_bh(&sky2->phy_lock);
725         sky2_phy_init(sky2->hw, sky2->port);
726         spin_unlock_bh(&sky2->phy_lock);
727 }
728
729 /* Put device in state to listen for Wake On Lan */
730 static void sky2_wol_init(struct sky2_port *sky2)
731 {
732         struct sky2_hw *hw = sky2->hw;
733         unsigned port = sky2->port;
734         enum flow_control save_mode;
735         u16 ctrl;
736
737         /* Bring hardware out of reset */
738         sky2_write16(hw, B0_CTST, CS_RST_CLR);
739         sky2_write16(hw, SK_REG(port, GMAC_LINK_CTRL), GMLC_RST_CLR);
740
741         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
742         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
743
744         /* Force to 10/100
745          * sky2_reset will re-enable on resume
746          */
747         save_mode = sky2->flow_mode;
748         ctrl = sky2->advertising;
749
750         sky2->advertising &= ~(ADVERTISED_1000baseT_Half|ADVERTISED_1000baseT_Full);
751         sky2->flow_mode = FC_NONE;
752
753         spin_lock_bh(&sky2->phy_lock);
754         sky2_phy_power_up(hw, port);
755         sky2_phy_init(hw, port);
756         spin_unlock_bh(&sky2->phy_lock);
757
758         sky2->flow_mode = save_mode;
759         sky2->advertising = ctrl;
760
761         /* Set GMAC to no flow control and auto update for speed/duplex */
762         gma_write16(hw, port, GM_GP_CTRL,
763                     GM_GPCR_FC_TX_DIS|GM_GPCR_TX_ENA|GM_GPCR_RX_ENA|
764                     GM_GPCR_DUP_FULL|GM_GPCR_FC_RX_DIS|GM_GPCR_AU_FCT_DIS);
765
766         /* Set WOL address */
767         memcpy_toio(hw->regs + WOL_REGS(port, WOL_MAC_ADDR),
768                     sky2->netdev->dev_addr, ETH_ALEN);
769
770         /* Turn on appropriate WOL control bits */
771         sky2_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), WOL_CTL_CLEAR_RESULT);
772         ctrl = 0;
773         if (sky2->wol & WAKE_PHY)
774                 ctrl |= WOL_CTL_ENA_PME_ON_LINK_CHG|WOL_CTL_ENA_LINK_CHG_UNIT;
775         else
776                 ctrl |= WOL_CTL_DIS_PME_ON_LINK_CHG|WOL_CTL_DIS_LINK_CHG_UNIT;
777
778         if (sky2->wol & WAKE_MAGIC)
779                 ctrl |= WOL_CTL_ENA_PME_ON_MAGIC_PKT|WOL_CTL_ENA_MAGIC_PKT_UNIT;
780         else
781                 ctrl |= WOL_CTL_DIS_PME_ON_MAGIC_PKT|WOL_CTL_DIS_MAGIC_PKT_UNIT;
782
783         ctrl |= WOL_CTL_DIS_PME_ON_PATTERN|WOL_CTL_DIS_PATTERN_UNIT;
784         sky2_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), ctrl);
785
786         /* Disable PiG firmware */
787         sky2_write16(hw, B0_CTST, Y2_HW_WOL_OFF);
788
789         /* block receiver */
790         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
791 }
792
793 static void sky2_set_tx_stfwd(struct sky2_hw *hw, unsigned port)
794 {
795         struct net_device *dev = hw->dev[port];
796
797         if ( (hw->chip_id == CHIP_ID_YUKON_EX &&
798               hw->chip_rev != CHIP_REV_YU_EX_A0) ||
799              hw->chip_id >= CHIP_ID_YUKON_FE_P) {
800                 /* Yukon-Extreme B0 and further Extreme devices */
801                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_ENA);
802         } else if (dev->mtu > ETH_DATA_LEN) {
803                 /* set Tx GMAC FIFO Almost Empty Threshold */
804                 sky2_write32(hw, SK_REG(port, TX_GMF_AE_THR),
805                              (ECU_JUMBO_WM << 16) | ECU_AE_THR);
806
807                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_DIS);
808         } else
809                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_ENA);
810 }
811
812 static void sky2_mac_init(struct sky2_hw *hw, unsigned port)
813 {
814         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
815         u16 reg;
816         u32 rx_reg;
817         int i;
818         const u8 *addr = hw->dev[port]->dev_addr;
819
820         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
821         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
822
823         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
824
825         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0 && port == 1) {
826                 /* WA DEV_472 -- looks like crossed wires on port 2 */
827                 /* clear GMAC 1 Control reset */
828                 sky2_write8(hw, SK_REG(0, GMAC_CTRL), GMC_RST_CLR);
829                 do {
830                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_SET);
831                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_CLR);
832                 } while (gm_phy_read(hw, 1, PHY_MARV_ID0) != PHY_MARV_ID0_VAL ||
833                          gm_phy_read(hw, 1, PHY_MARV_ID1) != PHY_MARV_ID1_Y2 ||
834                          gm_phy_read(hw, 1, PHY_MARV_INT_MASK) != 0);
835         }
836
837         sky2_read16(hw, SK_REG(port, GMAC_IRQ_SRC));
838
839         /* Enable Transmit FIFO Underrun */
840         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), GMAC_DEF_MSK);
841
842         spin_lock_bh(&sky2->phy_lock);
843         sky2_phy_power_up(hw, port);
844         sky2_phy_init(hw, port);
845         spin_unlock_bh(&sky2->phy_lock);
846
847         /* MIB clear */
848         reg = gma_read16(hw, port, GM_PHY_ADDR);
849         gma_write16(hw, port, GM_PHY_ADDR, reg | GM_PAR_MIB_CLR);
850
851         for (i = GM_MIB_CNT_BASE; i <= GM_MIB_CNT_END; i += 4)
852                 gma_read16(hw, port, i);
853         gma_write16(hw, port, GM_PHY_ADDR, reg);
854
855         /* transmit control */
856         gma_write16(hw, port, GM_TX_CTRL, TX_COL_THR(TX_COL_DEF));
857
858         /* receive control reg: unicast + multicast + no FCS  */
859         gma_write16(hw, port, GM_RX_CTRL,
860                     GM_RXCR_UCF_ENA | GM_RXCR_CRC_DIS | GM_RXCR_MCF_ENA);
861
862         /* transmit flow control */
863         gma_write16(hw, port, GM_TX_FLOW_CTRL, 0xffff);
864
865         /* transmit parameter */
866         gma_write16(hw, port, GM_TX_PARAM,
867                     TX_JAM_LEN_VAL(TX_JAM_LEN_DEF) |
868                     TX_JAM_IPG_VAL(TX_JAM_IPG_DEF) |
869                     TX_IPG_JAM_DATA(TX_IPG_JAM_DEF) |
870                     TX_BACK_OFF_LIM(TX_BOF_LIM_DEF));
871
872         /* serial mode register */
873         reg = DATA_BLIND_VAL(DATA_BLIND_DEF) |
874                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
875
876         if (hw->dev[port]->mtu > ETH_DATA_LEN)
877                 reg |= GM_SMOD_JUMBO_ENA;
878
879         gma_write16(hw, port, GM_SERIAL_MODE, reg);
880
881         /* virtual address for data */
882         gma_set_addr(hw, port, GM_SRC_ADDR_2L, addr);
883
884         /* physical address: used for pause frames */
885         gma_set_addr(hw, port, GM_SRC_ADDR_1L, addr);
886
887         /* ignore counter overflows */
888         gma_write16(hw, port, GM_TX_IRQ_MSK, 0);
889         gma_write16(hw, port, GM_RX_IRQ_MSK, 0);
890         gma_write16(hw, port, GM_TR_IRQ_MSK, 0);
891
892         /* Configure Rx MAC FIFO */
893         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_CLR);
894         rx_reg = GMF_OPER_ON | GMF_RX_F_FL_ON;
895         if (hw->chip_id == CHIP_ID_YUKON_EX ||
896             hw->chip_id == CHIP_ID_YUKON_FE_P)
897                 rx_reg |= GMF_RX_OVER_ON;
898
899         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), rx_reg);
900
901         if (hw->chip_id == CHIP_ID_YUKON_XL) {
902                 /* Hardware errata - clear flush mask */
903                 sky2_write16(hw, SK_REG(port, RX_GMF_FL_MSK), 0);
904         } else {
905                 /* Flush Rx MAC FIFO on any flow control or error */
906                 sky2_write16(hw, SK_REG(port, RX_GMF_FL_MSK), GMR_FS_ANY_ERR);
907         }
908
909         /* Set threshold to 0xa (64 bytes) + 1 to workaround pause bug  */
910         reg = RX_GMF_FL_THR_DEF + 1;
911         /* Another magic mystery workaround from sk98lin */
912         if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
913             hw->chip_rev == CHIP_REV_YU_FE2_A0)
914                 reg = 0x178;
915         sky2_write16(hw, SK_REG(port, RX_GMF_FL_THR), reg);
916
917         /* Configure Tx MAC FIFO */
918         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_CLR);
919         sky2_write16(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_OPER_ON);
920
921         /* On chips without ram buffer, pause is controled by MAC level */
922         if (!(hw->flags & SKY2_HW_RAM_BUFFER)) {
923                 /* Pause threshold is scaled by 8 in bytes */
924                 if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
925                     hw->chip_rev == CHIP_REV_YU_FE2_A0)
926                         reg = 1568 / 8;
927                 else
928                         reg = 1024 / 8;
929                 sky2_write16(hw, SK_REG(port, RX_GMF_UP_THR), reg);
930                 sky2_write16(hw, SK_REG(port, RX_GMF_LP_THR), 768 / 8);
931
932                 sky2_set_tx_stfwd(hw, port);
933         }
934
935         if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
936             hw->chip_rev == CHIP_REV_YU_FE2_A0) {
937                 /* disable dynamic watermark */
938                 reg = sky2_read16(hw, SK_REG(port, TX_GMF_EA));
939                 reg &= ~TX_DYN_WM_ENA;
940                 sky2_write16(hw, SK_REG(port, TX_GMF_EA), reg);
941         }
942 }
943
944 /* Assign Ram Buffer allocation to queue */
945 static void sky2_ramset(struct sky2_hw *hw, u16 q, u32 start, u32 space)
946 {
947         u32 end;
948
949         /* convert from K bytes to qwords used for hw register */
950         start *= 1024/8;
951         space *= 1024/8;
952         end = start + space - 1;
953
954         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_RST_CLR);
955         sky2_write32(hw, RB_ADDR(q, RB_START), start);
956         sky2_write32(hw, RB_ADDR(q, RB_END), end);
957         sky2_write32(hw, RB_ADDR(q, RB_WP), start);
958         sky2_write32(hw, RB_ADDR(q, RB_RP), start);
959
960         if (q == Q_R1 || q == Q_R2) {
961                 u32 tp = space - space/4;
962
963                 /* On receive queue's set the thresholds
964                  * give receiver priority when > 3/4 full
965                  * send pause when down to 2K
966                  */
967                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTHP), tp);
968                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTHP), space/2);
969
970                 tp = space - 2048/8;
971                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTPP), tp);
972                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTPP), space/4);
973         } else {
974                 /* Enable store & forward on Tx queue's because
975                  * Tx FIFO is only 1K on Yukon
976                  */
977                 sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_STFWD);
978         }
979
980         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_OP_MD);
981         sky2_read8(hw, RB_ADDR(q, RB_CTRL));
982 }
983
984 /* Setup Bus Memory Interface */
985 static void sky2_qset(struct sky2_hw *hw, u16 q)
986 {
987         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_CLR_RESET);
988         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_OPER_INIT);
989         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_FIFO_OP_ON);
990         sky2_write32(hw, Q_ADDR(q, Q_WM),  BMU_WM_DEFAULT);
991 }
992
993 /* Setup prefetch unit registers. This is the interface between
994  * hardware and driver list elements
995  */
996 static void sky2_prefetch_init(struct sky2_hw *hw, u32 qaddr,
997                                dma_addr_t addr, u32 last)
998 {
999         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
1000         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_CLR);
1001         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_HI), upper_32_bits(addr));
1002         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_LO), lower_32_bits(addr));
1003         sky2_write16(hw, Y2_QADDR(qaddr, PREF_UNIT_LAST_IDX), last);
1004         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_OP_ON);
1005
1006         sky2_read32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL));
1007 }
1008
1009 static inline struct sky2_tx_le *get_tx_le(struct sky2_port *sky2, u16 *slot)
1010 {
1011         struct sky2_tx_le *le = sky2->tx_le + *slot;
1012
1013         *slot = RING_NEXT(*slot, sky2->tx_ring_size);
1014         le->ctrl = 0;
1015         return le;
1016 }
1017
1018 static void tx_init(struct sky2_port *sky2)
1019 {
1020         struct sky2_tx_le *le;
1021
1022         sky2->tx_prod = sky2->tx_cons = 0;
1023         sky2->tx_tcpsum = 0;
1024         sky2->tx_last_mss = 0;
1025
1026         le = get_tx_le(sky2, &sky2->tx_prod);
1027         le->addr = 0;
1028         le->opcode = OP_ADDR64 | HW_OWNER;
1029         sky2->tx_last_upper = 0;
1030 }
1031
1032 /* Update chip's next pointer */
1033 static inline void sky2_put_idx(struct sky2_hw *hw, unsigned q, u16 idx)
1034 {
1035         /* Make sure write' to descriptors are complete before we tell hardware */
1036         wmb();
1037         sky2_write16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX), idx);
1038
1039         /* Synchronize I/O on since next processor may write to tail */
1040         mmiowb();
1041 }
1042
1043
1044 static inline struct sky2_rx_le *sky2_next_rx(struct sky2_port *sky2)
1045 {
1046         struct sky2_rx_le *le = sky2->rx_le + sky2->rx_put;
1047         sky2->rx_put = RING_NEXT(sky2->rx_put, RX_LE_SIZE);
1048         le->ctrl = 0;
1049         return le;
1050 }
1051
1052 static unsigned sky2_get_rx_threshold(struct sky2_port* sky2)
1053 {
1054         unsigned size;
1055
1056         /* Space needed for frame data + headers rounded up */
1057         size = roundup(sky2->netdev->mtu + ETH_HLEN + VLAN_HLEN, 8);
1058
1059         /* Stopping point for hardware truncation */
1060         return (size - 8) / sizeof(u32);
1061 }
1062
1063 static unsigned sky2_get_rx_data_size(struct sky2_port* sky2)
1064 {
1065         struct rx_ring_info *re;
1066         unsigned size;
1067
1068         /* Space needed for frame data + headers rounded up */
1069         size = roundup(sky2->netdev->mtu + ETH_HLEN + VLAN_HLEN, 8);
1070
1071         sky2->rx_nfrags = size >> PAGE_SHIFT;
1072         BUG_ON(sky2->rx_nfrags > ARRAY_SIZE(re->frag_addr));
1073
1074         /* Compute residue after pages */
1075         size -= sky2->rx_nfrags << PAGE_SHIFT;
1076
1077         /* Optimize to handle small packets and headers */
1078         if (size < copybreak)
1079                 size = copybreak;
1080         if (size < ETH_HLEN)
1081                 size = ETH_HLEN;
1082
1083         return size;
1084 }
1085
1086 /* Build description to hardware for one receive segment */
1087 static void sky2_rx_add(struct sky2_port *sky2,  u8 op,
1088                         dma_addr_t map, unsigned len)
1089 {
1090         struct sky2_rx_le *le;
1091
1092         if (sizeof(dma_addr_t) > sizeof(u32)) {
1093                 le = sky2_next_rx(sky2);
1094                 le->addr = cpu_to_le32(upper_32_bits(map));
1095                 le->opcode = OP_ADDR64 | HW_OWNER;
1096         }
1097
1098         le = sky2_next_rx(sky2);
1099         le->addr = cpu_to_le32(lower_32_bits(map));
1100         le->length = cpu_to_le16(len);
1101         le->opcode = op | HW_OWNER;
1102 }
1103
1104 /* Build description to hardware for one possibly fragmented skb */
1105 static void sky2_rx_submit(struct sky2_port *sky2,
1106                            const struct rx_ring_info *re)
1107 {
1108         int i;
1109
1110         sky2_rx_add(sky2, OP_PACKET, re->data_addr, sky2->rx_data_size);
1111
1112         for (i = 0; i < skb_shinfo(re->skb)->nr_frags; i++)
1113                 sky2_rx_add(sky2, OP_BUFFER, re->frag_addr[i], PAGE_SIZE);
1114 }
1115
1116
1117 static int sky2_rx_map_skb(struct pci_dev *pdev, struct rx_ring_info *re,
1118                             unsigned size)
1119 {
1120         struct sk_buff *skb = re->skb;
1121         int i;
1122
1123         re->data_addr = pci_map_single(pdev, skb->data, size, PCI_DMA_FROMDEVICE);
1124         if (pci_dma_mapping_error(pdev, re->data_addr))
1125                 goto mapping_error;
1126
1127         pci_unmap_len_set(re, data_size, size);
1128
1129         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1130                 skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1131
1132                 re->frag_addr[i] = pci_map_page(pdev, frag->page,
1133                                                 frag->page_offset,
1134                                                 frag->size,
1135                                                 PCI_DMA_FROMDEVICE);
1136
1137                 if (pci_dma_mapping_error(pdev, re->frag_addr[i]))
1138                         goto map_page_error;
1139         }
1140         return 0;
1141
1142 map_page_error:
1143         while (--i >= 0) {
1144                 pci_unmap_page(pdev, re->frag_addr[i],
1145                                skb_shinfo(skb)->frags[i].size,
1146                                PCI_DMA_FROMDEVICE);
1147         }
1148
1149         pci_unmap_single(pdev, re->data_addr, pci_unmap_len(re, data_size),
1150                          PCI_DMA_FROMDEVICE);
1151
1152 mapping_error:
1153         if (net_ratelimit())
1154                 dev_warn(&pdev->dev, "%s: rx mapping error\n",
1155                          skb->dev->name);
1156         return -EIO;
1157 }
1158
1159 static void sky2_rx_unmap_skb(struct pci_dev *pdev, struct rx_ring_info *re)
1160 {
1161         struct sk_buff *skb = re->skb;
1162         int i;
1163
1164         pci_unmap_single(pdev, re->data_addr, pci_unmap_len(re, data_size),
1165                          PCI_DMA_FROMDEVICE);
1166
1167         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++)
1168                 pci_unmap_page(pdev, re->frag_addr[i],
1169                                skb_shinfo(skb)->frags[i].size,
1170                                PCI_DMA_FROMDEVICE);
1171 }
1172
1173 /* Tell chip where to start receive checksum.
1174  * Actually has two checksums, but set both same to avoid possible byte
1175  * order problems.
1176  */
1177 static void rx_set_checksum(struct sky2_port *sky2)
1178 {
1179         struct sky2_rx_le *le = sky2_next_rx(sky2);
1180
1181         le->addr = cpu_to_le32((ETH_HLEN << 16) | ETH_HLEN);
1182         le->ctrl = 0;
1183         le->opcode = OP_TCPSTART | HW_OWNER;
1184
1185         sky2_write32(sky2->hw,
1186                      Q_ADDR(rxqaddr[sky2->port], Q_CSR),
1187                      (sky2->flags & SKY2_FLAG_RX_CHECKSUM)
1188                      ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
1189 }
1190
1191 /*
1192  * The RX Stop command will not work for Yukon-2 if the BMU does not
1193  * reach the end of packet and since we can't make sure that we have
1194  * incoming data, we must reset the BMU while it is not doing a DMA
1195  * transfer. Since it is possible that the RX path is still active,
1196  * the RX RAM buffer will be stopped first, so any possible incoming
1197  * data will not trigger a DMA. After the RAM buffer is stopped, the
1198  * BMU is polled until any DMA in progress is ended and only then it
1199  * will be reset.
1200  */
1201 static void sky2_rx_stop(struct sky2_port *sky2)
1202 {
1203         struct sky2_hw *hw = sky2->hw;
1204         unsigned rxq = rxqaddr[sky2->port];
1205         int i;
1206
1207         /* disable the RAM Buffer receive queue */
1208         sky2_write8(hw, RB_ADDR(rxq, RB_CTRL), RB_DIS_OP_MD);
1209
1210         for (i = 0; i < 0xffff; i++)
1211                 if (sky2_read8(hw, RB_ADDR(rxq, Q_RSL))
1212                     == sky2_read8(hw, RB_ADDR(rxq, Q_RL)))
1213                         goto stopped;
1214
1215         printk(KERN_WARNING PFX "%s: receiver stop failed\n",
1216                sky2->netdev->name);
1217 stopped:
1218         sky2_write32(hw, Q_ADDR(rxq, Q_CSR), BMU_RST_SET | BMU_FIFO_RST);
1219
1220         /* reset the Rx prefetch unit */
1221         sky2_write32(hw, Y2_QADDR(rxq, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
1222         mmiowb();
1223 }
1224
1225 /* Clean out receive buffer area, assumes receiver hardware stopped */
1226 static void sky2_rx_clean(struct sky2_port *sky2)
1227 {
1228         unsigned i;
1229
1230         memset(sky2->rx_le, 0, RX_LE_BYTES);
1231         for (i = 0; i < sky2->rx_pending; i++) {
1232                 struct rx_ring_info *re = sky2->rx_ring + i;
1233
1234                 if (re->skb) {
1235                         sky2_rx_unmap_skb(sky2->hw->pdev, re);
1236                         kfree_skb(re->skb);
1237                         re->skb = NULL;
1238                 }
1239         }
1240 }
1241
1242 /* Basic MII support */
1243 static int sky2_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
1244 {
1245         struct mii_ioctl_data *data = if_mii(ifr);
1246         struct sky2_port *sky2 = netdev_priv(dev);
1247         struct sky2_hw *hw = sky2->hw;
1248         int err = -EOPNOTSUPP;
1249
1250         if (!netif_running(dev))
1251                 return -ENODEV; /* Phy still in reset */
1252
1253         switch (cmd) {
1254         case SIOCGMIIPHY:
1255                 data->phy_id = PHY_ADDR_MARV;
1256
1257                 /* fallthru */
1258         case SIOCGMIIREG: {
1259                 u16 val = 0;
1260
1261                 spin_lock_bh(&sky2->phy_lock);
1262                 err = __gm_phy_read(hw, sky2->port, data->reg_num & 0x1f, &val);
1263                 spin_unlock_bh(&sky2->phy_lock);
1264
1265                 data->val_out = val;
1266                 break;
1267         }
1268
1269         case SIOCSMIIREG:
1270                 spin_lock_bh(&sky2->phy_lock);
1271                 err = gm_phy_write(hw, sky2->port, data->reg_num & 0x1f,
1272                                    data->val_in);
1273                 spin_unlock_bh(&sky2->phy_lock);
1274                 break;
1275         }
1276         return err;
1277 }
1278
1279 #ifdef SKY2_VLAN_TAG_USED
1280 static void sky2_set_vlan_mode(struct sky2_hw *hw, u16 port, bool onoff)
1281 {
1282         if (onoff) {
1283                 sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T),
1284                              RX_VLAN_STRIP_ON);
1285                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T),
1286                              TX_VLAN_TAG_ON);
1287         } else {
1288                 sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T),
1289                              RX_VLAN_STRIP_OFF);
1290                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T),
1291                              TX_VLAN_TAG_OFF);
1292         }
1293 }
1294
1295 static void sky2_vlan_rx_register(struct net_device *dev, struct vlan_group *grp)
1296 {
1297         struct sky2_port *sky2 = netdev_priv(dev);
1298         struct sky2_hw *hw = sky2->hw;
1299         u16 port = sky2->port;
1300
1301         netif_tx_lock_bh(dev);
1302         napi_disable(&hw->napi);
1303
1304         sky2->vlgrp = grp;
1305         sky2_set_vlan_mode(hw, port, grp != NULL);
1306
1307         sky2_read32(hw, B0_Y2_SP_LISR);
1308         napi_enable(&hw->napi);
1309         netif_tx_unlock_bh(dev);
1310 }
1311 #endif
1312
1313 /* Amount of required worst case padding in rx buffer */
1314 static inline unsigned sky2_rx_pad(const struct sky2_hw *hw)
1315 {
1316         return (hw->flags & SKY2_HW_RAM_BUFFER) ? 8 : 2;
1317 }
1318
1319 /*
1320  * Allocate an skb for receiving. If the MTU is large enough
1321  * make the skb non-linear with a fragment list of pages.
1322  */
1323 static struct sk_buff *sky2_rx_alloc(struct sky2_port *sky2)
1324 {
1325         struct sk_buff *skb;
1326         int i;
1327
1328         skb = netdev_alloc_skb(sky2->netdev,
1329                                sky2->rx_data_size + sky2_rx_pad(sky2->hw));
1330         if (!skb)
1331                 goto nomem;
1332
1333         if (sky2->hw->flags & SKY2_HW_RAM_BUFFER) {
1334                 unsigned char *start;
1335                 /*
1336                  * Workaround for a bug in FIFO that cause hang
1337                  * if the FIFO if the receive buffer is not 64 byte aligned.
1338                  * The buffer returned from netdev_alloc_skb is
1339                  * aligned except if slab debugging is enabled.
1340                  */
1341                 start = PTR_ALIGN(skb->data, 8);
1342                 skb_reserve(skb, start - skb->data);
1343         } else
1344                 skb_reserve(skb, NET_IP_ALIGN);
1345
1346         for (i = 0; i < sky2->rx_nfrags; i++) {
1347                 struct page *page = alloc_page(GFP_ATOMIC);
1348
1349                 if (!page)
1350                         goto free_partial;
1351                 skb_fill_page_desc(skb, i, page, 0, PAGE_SIZE);
1352         }
1353
1354         return skb;
1355 free_partial:
1356         kfree_skb(skb);
1357 nomem:
1358         return NULL;
1359 }
1360
1361 static inline void sky2_rx_update(struct sky2_port *sky2, unsigned rxq)
1362 {
1363         sky2_put_idx(sky2->hw, rxq, sky2->rx_put);
1364 }
1365
1366 static int sky2_alloc_rx_skbs(struct sky2_port *sky2)
1367 {
1368         struct sky2_hw *hw = sky2->hw;
1369         unsigned i;
1370
1371         sky2->rx_data_size = sky2_get_rx_data_size(sky2);
1372
1373         /* Fill Rx ring */
1374         for (i = 0; i < sky2->rx_pending; i++) {
1375                 struct rx_ring_info *re = sky2->rx_ring + i;
1376
1377                 re->skb = sky2_rx_alloc(sky2);
1378                 if (!re->skb)
1379                         return -ENOMEM;
1380
1381                 if (sky2_rx_map_skb(hw->pdev, re, sky2->rx_data_size)) {
1382                         dev_kfree_skb(re->skb);
1383                         re->skb = NULL;
1384                         return -ENOMEM;
1385                 }
1386         }
1387         return 0;
1388 }
1389
1390 /*
1391  * Setup receiver buffer pool.
1392  * Normal case this ends up creating one list element for skb
1393  * in the receive ring. Worst case if using large MTU and each
1394  * allocation falls on a different 64 bit region, that results
1395  * in 6 list elements per ring entry.
1396  * One element is used for checksum enable/disable, and one
1397  * extra to avoid wrap.
1398  */
1399 static void sky2_rx_start(struct sky2_port *sky2)
1400 {
1401         struct sky2_hw *hw = sky2->hw;
1402         struct rx_ring_info *re;
1403         unsigned rxq = rxqaddr[sky2->port];
1404         unsigned i, thresh;
1405
1406         sky2->rx_put = sky2->rx_next = 0;
1407         sky2_qset(hw, rxq);
1408
1409         /* On PCI express lowering the watermark gives better performance */
1410         if (pci_find_capability(hw->pdev, PCI_CAP_ID_EXP))
1411                 sky2_write32(hw, Q_ADDR(rxq, Q_WM), BMU_WM_PEX);
1412
1413         /* These chips have no ram buffer?
1414          * MAC Rx RAM Read is controlled by hardware */
1415         if (hw->chip_id == CHIP_ID_YUKON_EC_U &&
1416             (hw->chip_rev == CHIP_REV_YU_EC_U_A1 ||
1417              hw->chip_rev == CHIP_REV_YU_EC_U_B0))
1418                 sky2_write32(hw, Q_ADDR(rxq, Q_TEST), F_M_RX_RAM_DIS);
1419
1420         sky2_prefetch_init(hw, rxq, sky2->rx_le_map, RX_LE_SIZE - 1);
1421
1422         if (!(hw->flags & SKY2_HW_NEW_LE))
1423                 rx_set_checksum(sky2);
1424
1425         /* submit Rx ring */
1426         for (i = 0; i < sky2->rx_pending; i++) {
1427                 re = sky2->rx_ring + i;
1428                 sky2_rx_submit(sky2, re);
1429         }
1430
1431         /*
1432          * The receiver hangs if it receives frames larger than the
1433          * packet buffer. As a workaround, truncate oversize frames, but
1434          * the register is limited to 9 bits, so if you do frames > 2052
1435          * you better get the MTU right!
1436          */
1437         thresh = sky2_get_rx_threshold(sky2);
1438         if (thresh > 0x1ff)
1439                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_TRUNC_OFF);
1440         else {
1441                 sky2_write16(hw, SK_REG(sky2->port, RX_GMF_TR_THR), thresh);
1442                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_TRUNC_ON);
1443         }
1444
1445         /* Tell chip about available buffers */
1446         sky2_rx_update(sky2, rxq);
1447
1448         if (hw->chip_id == CHIP_ID_YUKON_EX ||
1449             hw->chip_id == CHIP_ID_YUKON_SUPR) {
1450                 /*
1451                  * Disable flushing of non ASF packets;
1452                  * must be done after initializing the BMUs;
1453                  * drivers without ASF support should do this too, otherwise
1454                  * it may happen that they cannot run on ASF devices;
1455                  * remember that the MAC FIFO isn't reset during initialization.
1456                  */
1457                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_MACSEC_FLUSH_OFF);
1458         }
1459
1460         if (hw->chip_id >= CHIP_ID_YUKON_SUPR) {
1461                 /* Enable RX Home Address & Routing Header checksum fix */
1462                 sky2_write16(hw, SK_REG(sky2->port, RX_GMF_FL_CTRL),
1463                              RX_IPV6_SA_MOB_ENA | RX_IPV6_DA_MOB_ENA);
1464
1465                 /* Enable TX Home Address & Routing Header checksum fix */
1466                 sky2_write32(hw, Q_ADDR(txqaddr[sky2->port], Q_TEST),
1467                              TBMU_TEST_HOME_ADD_FIX_EN | TBMU_TEST_ROUTING_ADD_FIX_EN);
1468         }
1469 }
1470
1471 static int sky2_alloc_buffers(struct sky2_port *sky2)
1472 {
1473         struct sky2_hw *hw = sky2->hw;
1474
1475         /* must be power of 2 */
1476         sky2->tx_le = pci_alloc_consistent(hw->pdev,
1477                                            sky2->tx_ring_size *
1478                                            sizeof(struct sky2_tx_le),
1479                                            &sky2->tx_le_map);
1480         if (!sky2->tx_le)
1481                 goto nomem;
1482
1483         sky2->tx_ring = kcalloc(sky2->tx_ring_size, sizeof(struct tx_ring_info),
1484                                 GFP_KERNEL);
1485         if (!sky2->tx_ring)
1486                 goto nomem;
1487
1488         sky2->rx_le = pci_alloc_consistent(hw->pdev, RX_LE_BYTES,
1489                                            &sky2->rx_le_map);
1490         if (!sky2->rx_le)
1491                 goto nomem;
1492         memset(sky2->rx_le, 0, RX_LE_BYTES);
1493
1494         sky2->rx_ring = kcalloc(sky2->rx_pending, sizeof(struct rx_ring_info),
1495                                 GFP_KERNEL);
1496         if (!sky2->rx_ring)
1497                 goto nomem;
1498
1499         return sky2_alloc_rx_skbs(sky2);
1500 nomem:
1501         return -ENOMEM;
1502 }
1503
1504 static void sky2_free_buffers(struct sky2_port *sky2)
1505 {
1506         struct sky2_hw *hw = sky2->hw;
1507
1508         sky2_rx_clean(sky2);
1509
1510         if (sky2->rx_le) {
1511                 pci_free_consistent(hw->pdev, RX_LE_BYTES,
1512                                     sky2->rx_le, sky2->rx_le_map);
1513                 sky2->rx_le = NULL;
1514         }
1515         if (sky2->tx_le) {
1516                 pci_free_consistent(hw->pdev,
1517                                     sky2->tx_ring_size * sizeof(struct sky2_tx_le),
1518                                     sky2->tx_le, sky2->tx_le_map);
1519                 sky2->tx_le = NULL;
1520         }
1521         kfree(sky2->tx_ring);
1522         kfree(sky2->rx_ring);
1523
1524         sky2->tx_ring = NULL;
1525         sky2->rx_ring = NULL;
1526 }
1527
1528 /* Bring up network interface. */
1529 static int sky2_up(struct net_device *dev)
1530 {
1531         struct sky2_port *sky2 = netdev_priv(dev);
1532         struct sky2_hw *hw = sky2->hw;
1533         unsigned port = sky2->port;
1534         u32 imask, ramsize;
1535         int cap, err;
1536         struct net_device *otherdev = hw->dev[sky2->port^1];
1537
1538         /*
1539          * On dual port PCI-X card, there is an problem where status
1540          * can be received out of order due to split transactions
1541          */
1542         if (otherdev && netif_running(otherdev) &&
1543             (cap = pci_find_capability(hw->pdev, PCI_CAP_ID_PCIX))) {
1544                 u16 cmd;
1545
1546                 cmd = sky2_pci_read16(hw, cap + PCI_X_CMD);
1547                 cmd &= ~PCI_X_CMD_MAX_SPLIT;
1548                 sky2_pci_write16(hw, cap + PCI_X_CMD, cmd);
1549
1550         }
1551
1552         netif_carrier_off(dev);
1553
1554         err = sky2_alloc_buffers(sky2);
1555         if (err)
1556                 goto err_out;
1557
1558         tx_init(sky2);
1559
1560         sky2_mac_init(hw, port);
1561
1562         /* Register is number of 4K blocks on internal RAM buffer. */
1563         ramsize = sky2_read8(hw, B2_E_0) * 4;
1564         if (ramsize > 0) {
1565                 u32 rxspace;
1566
1567                 pr_debug(PFX "%s: ram buffer %dK\n", dev->name, ramsize);
1568                 if (ramsize < 16)
1569                         rxspace = ramsize / 2;
1570                 else
1571                         rxspace = 8 + (2*(ramsize - 16))/3;
1572
1573                 sky2_ramset(hw, rxqaddr[port], 0, rxspace);
1574                 sky2_ramset(hw, txqaddr[port], rxspace, ramsize - rxspace);
1575
1576                 /* Make sure SyncQ is disabled */
1577                 sky2_write8(hw, RB_ADDR(port == 0 ? Q_XS1 : Q_XS2, RB_CTRL),
1578                             RB_RST_SET);
1579         }
1580
1581         sky2_qset(hw, txqaddr[port]);
1582
1583         /* This is copied from sk98lin 10.0.5.3; no one tells me about erratta's */
1584         if (hw->chip_id == CHIP_ID_YUKON_EX && hw->chip_rev == CHIP_REV_YU_EX_B0)
1585                 sky2_write32(hw, Q_ADDR(txqaddr[port], Q_TEST), F_TX_CHK_AUTO_OFF);
1586
1587         /* Set almost empty threshold */
1588         if (hw->chip_id == CHIP_ID_YUKON_EC_U &&
1589             hw->chip_rev == CHIP_REV_YU_EC_U_A0)
1590                 sky2_write16(hw, Q_ADDR(txqaddr[port], Q_AL), ECU_TXFF_LEV);
1591
1592         sky2_prefetch_init(hw, txqaddr[port], sky2->tx_le_map,
1593                            sky2->tx_ring_size - 1);
1594
1595 #ifdef SKY2_VLAN_TAG_USED
1596         sky2_set_vlan_mode(hw, port, sky2->vlgrp != NULL);
1597 #endif
1598
1599         sky2_rx_start(sky2);
1600
1601         /* Enable interrupts from phy/mac for port */
1602         imask = sky2_read32(hw, B0_IMSK);
1603         imask |= portirq_msk[port];
1604         sky2_write32(hw, B0_IMSK, imask);
1605         sky2_read32(hw, B0_IMSK);
1606
1607         if (netif_msg_ifup(sky2))
1608                 printk(KERN_INFO PFX "%s: enabling interface\n", dev->name);
1609
1610         return 0;
1611
1612 err_out:
1613         sky2_free_buffers(sky2);
1614         return err;
1615 }
1616
1617 /* Modular subtraction in ring */
1618 static inline int tx_inuse(const struct sky2_port *sky2)
1619 {
1620         return (sky2->tx_prod - sky2->tx_cons) & (sky2->tx_ring_size - 1);
1621 }
1622
1623 /* Number of list elements available for next tx */
1624 static inline int tx_avail(const struct sky2_port *sky2)
1625 {
1626         return sky2->tx_pending - tx_inuse(sky2);
1627 }
1628
1629 /* Estimate of number of transmit list elements required */
1630 static unsigned tx_le_req(const struct sk_buff *skb)
1631 {
1632         unsigned count;
1633
1634         count = (skb_shinfo(skb)->nr_frags + 1)
1635                 * (sizeof(dma_addr_t) / sizeof(u32));
1636
1637         if (skb_is_gso(skb))
1638                 ++count;
1639         else if (sizeof(dma_addr_t) == sizeof(u32))
1640                 ++count;        /* possible vlan */
1641
1642         if (skb->ip_summed == CHECKSUM_PARTIAL)
1643                 ++count;
1644
1645         return count;
1646 }
1647
1648 static void sky2_tx_unmap(struct pci_dev *pdev, struct tx_ring_info *re)
1649 {
1650         if (re->flags & TX_MAP_SINGLE)
1651                 pci_unmap_single(pdev, pci_unmap_addr(re, mapaddr),
1652                                  pci_unmap_len(re, maplen),
1653                                  PCI_DMA_TODEVICE);
1654         else if (re->flags & TX_MAP_PAGE)
1655                 pci_unmap_page(pdev, pci_unmap_addr(re, mapaddr),
1656                                pci_unmap_len(re, maplen),
1657                                PCI_DMA_TODEVICE);
1658         re->flags = 0;
1659 }
1660
1661 /*
1662  * Put one packet in ring for transmit.
1663  * A single packet can generate multiple list elements, and
1664  * the number of ring elements will probably be less than the number
1665  * of list elements used.
1666  */
1667 static netdev_tx_t sky2_xmit_frame(struct sk_buff *skb,
1668                                    struct net_device *dev)
1669 {
1670         struct sky2_port *sky2 = netdev_priv(dev);
1671         struct sky2_hw *hw = sky2->hw;
1672         struct sky2_tx_le *le = NULL;
1673         struct tx_ring_info *re;
1674         unsigned i, len;
1675         dma_addr_t mapping;
1676         u32 upper;
1677         u16 slot;
1678         u16 mss;
1679         u8 ctrl;
1680
1681         if (unlikely(tx_avail(sky2) < tx_le_req(skb)))
1682                 return NETDEV_TX_BUSY;
1683
1684         len = skb_headlen(skb);
1685         mapping = pci_map_single(hw->pdev, skb->data, len, PCI_DMA_TODEVICE);
1686
1687         if (pci_dma_mapping_error(hw->pdev, mapping))
1688                 goto mapping_error;
1689
1690         slot = sky2->tx_prod;
1691         if (unlikely(netif_msg_tx_queued(sky2)))
1692                 printk(KERN_DEBUG "%s: tx queued, slot %u, len %d\n",
1693                        dev->name, slot, skb->len);
1694
1695         /* Send high bits if needed */
1696         upper = upper_32_bits(mapping);
1697         if (upper != sky2->tx_last_upper) {
1698                 le = get_tx_le(sky2, &slot);
1699                 le->addr = cpu_to_le32(upper);
1700                 sky2->tx_last_upper = upper;
1701                 le->opcode = OP_ADDR64 | HW_OWNER;
1702         }
1703
1704         /* Check for TCP Segmentation Offload */
1705         mss = skb_shinfo(skb)->gso_size;
1706         if (mss != 0) {
1707
1708                 if (!(hw->flags & SKY2_HW_NEW_LE))
1709                         mss += ETH_HLEN + ip_hdrlen(skb) + tcp_hdrlen(skb);
1710
1711                 if (mss != sky2->tx_last_mss) {
1712                         le = get_tx_le(sky2, &slot);
1713                         le->addr = cpu_to_le32(mss);
1714
1715                         if (hw->flags & SKY2_HW_NEW_LE)
1716                                 le->opcode = OP_MSS | HW_OWNER;
1717                         else
1718                                 le->opcode = OP_LRGLEN | HW_OWNER;
1719                         sky2->tx_last_mss = mss;
1720                 }
1721         }
1722
1723         ctrl = 0;
1724 #ifdef SKY2_VLAN_TAG_USED
1725         /* Add VLAN tag, can piggyback on LRGLEN or ADDR64 */
1726         if (sky2->vlgrp && vlan_tx_tag_present(skb)) {
1727                 if (!le) {
1728                         le = get_tx_le(sky2, &slot);
1729                         le->addr = 0;
1730                         le->opcode = OP_VLAN|HW_OWNER;
1731                 } else
1732                         le->opcode |= OP_VLAN;
1733                 le->length = cpu_to_be16(vlan_tx_tag_get(skb));
1734                 ctrl |= INS_VLAN;
1735         }
1736 #endif
1737
1738         /* Handle TCP checksum offload */
1739         if (skb->ip_summed == CHECKSUM_PARTIAL) {
1740                 /* On Yukon EX (some versions) encoding change. */
1741                 if (hw->flags & SKY2_HW_AUTO_TX_SUM)
1742                         ctrl |= CALSUM; /* auto checksum */
1743                 else {
1744                         const unsigned offset = skb_transport_offset(skb);
1745                         u32 tcpsum;
1746
1747                         tcpsum = offset << 16;                  /* sum start */
1748                         tcpsum |= offset + skb->csum_offset;    /* sum write */
1749
1750                         ctrl |= CALSUM | WR_SUM | INIT_SUM | LOCK_SUM;
1751                         if (ip_hdr(skb)->protocol == IPPROTO_UDP)
1752                                 ctrl |= UDPTCP;
1753
1754                         if (tcpsum != sky2->tx_tcpsum) {
1755                                 sky2->tx_tcpsum = tcpsum;
1756
1757                                 le = get_tx_le(sky2, &slot);
1758                                 le->addr = cpu_to_le32(tcpsum);
1759                                 le->length = 0; /* initial checksum value */
1760                                 le->ctrl = 1;   /* one packet */
1761                                 le->opcode = OP_TCPLISW | HW_OWNER;
1762                         }
1763                 }
1764         }
1765
1766         re = sky2->tx_ring + slot;
1767         re->flags = TX_MAP_SINGLE;
1768         pci_unmap_addr_set(re, mapaddr, mapping);
1769         pci_unmap_len_set(re, maplen, len);
1770
1771         le = get_tx_le(sky2, &slot);
1772         le->addr = cpu_to_le32(lower_32_bits(mapping));
1773         le->length = cpu_to_le16(len);
1774         le->ctrl = ctrl;
1775         le->opcode = mss ? (OP_LARGESEND | HW_OWNER) : (OP_PACKET | HW_OWNER);
1776
1777
1778         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1779                 const skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1780
1781                 mapping = pci_map_page(hw->pdev, frag->page, frag->page_offset,
1782                                        frag->size, PCI_DMA_TODEVICE);
1783
1784                 if (pci_dma_mapping_error(hw->pdev, mapping))
1785                         goto mapping_unwind;
1786
1787                 upper = upper_32_bits(mapping);
1788                 if (upper != sky2->tx_last_upper) {
1789                         le = get_tx_le(sky2, &slot);
1790                         le->addr = cpu_to_le32(upper);
1791                         sky2->tx_last_upper = upper;
1792                         le->opcode = OP_ADDR64 | HW_OWNER;
1793                 }
1794
1795                 re = sky2->tx_ring + slot;
1796                 re->flags = TX_MAP_PAGE;
1797                 pci_unmap_addr_set(re, mapaddr, mapping);
1798                 pci_unmap_len_set(re, maplen, frag->size);
1799
1800                 le = get_tx_le(sky2, &slot);
1801                 le->addr = cpu_to_le32(lower_32_bits(mapping));
1802                 le->length = cpu_to_le16(frag->size);
1803                 le->ctrl = ctrl;
1804                 le->opcode = OP_BUFFER | HW_OWNER;
1805         }
1806
1807         re->skb = skb;
1808         le->ctrl |= EOP;
1809
1810         sky2->tx_prod = slot;
1811
1812         if (tx_avail(sky2) <= MAX_SKB_TX_LE)
1813                 netif_stop_queue(dev);
1814
1815         sky2_put_idx(hw, txqaddr[sky2->port], sky2->tx_prod);
1816
1817         return NETDEV_TX_OK;
1818
1819 mapping_unwind:
1820         for (i = sky2->tx_prod; i != slot; i = RING_NEXT(i, sky2->tx_ring_size)) {
1821                 re = sky2->tx_ring + i;
1822
1823                 sky2_tx_unmap(hw->pdev, re);
1824         }
1825
1826 mapping_error:
1827         if (net_ratelimit())
1828                 dev_warn(&hw->pdev->dev, "%s: tx mapping error\n", dev->name);
1829         dev_kfree_skb(skb);
1830         return NETDEV_TX_OK;
1831 }
1832
1833 /*
1834  * Free ring elements from starting at tx_cons until "done"
1835  *
1836  * NB:
1837  *  1. The hardware will tell us about partial completion of multi-part
1838  *     buffers so make sure not to free skb to early.
1839  *  2. This may run in parallel start_xmit because the it only
1840  *     looks at the tail of the queue of FIFO (tx_cons), not
1841  *     the head (tx_prod)
1842  */
1843 static void sky2_tx_complete(struct sky2_port *sky2, u16 done)
1844 {
1845         struct net_device *dev = sky2->netdev;
1846         unsigned idx;
1847
1848         BUG_ON(done >= sky2->tx_ring_size);
1849
1850         for (idx = sky2->tx_cons; idx != done;
1851              idx = RING_NEXT(idx, sky2->tx_ring_size)) {
1852                 struct tx_ring_info *re = sky2->tx_ring + idx;
1853                 struct sk_buff *skb = re->skb;
1854
1855                 sky2_tx_unmap(sky2->hw->pdev, re);
1856
1857                 if (skb) {
1858                         if (unlikely(netif_msg_tx_done(sky2)))
1859                                 printk(KERN_DEBUG "%s: tx done %u\n",
1860                                        dev->name, idx);
1861
1862                         dev->stats.tx_packets++;
1863                         dev->stats.tx_bytes += skb->len;
1864
1865                         re->skb = NULL;
1866                         dev_kfree_skb_any(skb);
1867
1868                         sky2->tx_next = RING_NEXT(idx, sky2->tx_ring_size);
1869                 }
1870         }
1871
1872         sky2->tx_cons = idx;
1873         smp_mb();
1874
1875         /* Wake unless it's detached, and called e.g. from sky2_down() */
1876         if (tx_avail(sky2) > MAX_SKB_TX_LE + 4 && netif_device_present(dev))
1877                 netif_wake_queue(dev);
1878 }
1879
1880 static void sky2_tx_reset(struct sky2_hw *hw, unsigned port)
1881 {
1882         /* Disable Force Sync bit and Enable Alloc bit */
1883         sky2_write8(hw, SK_REG(port, TXA_CTRL),
1884                     TXA_DIS_FSYNC | TXA_DIS_ALLOC | TXA_STOP_RC);
1885
1886         /* Stop Interval Timer and Limit Counter of Tx Arbiter */
1887         sky2_write32(hw, SK_REG(port, TXA_ITI_INI), 0L);
1888         sky2_write32(hw, SK_REG(port, TXA_LIM_INI), 0L);
1889
1890         /* Reset the PCI FIFO of the async Tx queue */
1891         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR),
1892                      BMU_RST_SET | BMU_FIFO_RST);
1893
1894         /* Reset the Tx prefetch units */
1895         sky2_write32(hw, Y2_QADDR(txqaddr[port], PREF_UNIT_CTRL),
1896                      PREF_UNIT_RST_SET);
1897
1898         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL), RB_RST_SET);
1899         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_SET);
1900 }
1901
1902 /* Network shutdown */
1903 static int sky2_down(struct net_device *dev)
1904 {
1905         struct sky2_port *sky2 = netdev_priv(dev);
1906         struct sky2_hw *hw = sky2->hw;
1907         unsigned port = sky2->port;
1908         u16 ctrl;
1909         u32 imask;
1910
1911         /* Never really got started! */
1912         if (!sky2->tx_le)
1913                 return 0;
1914
1915         if (netif_msg_ifdown(sky2))
1916                 printk(KERN_INFO PFX "%s: disabling interface\n", dev->name);
1917
1918         /* Force flow control off */
1919         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
1920
1921         /* Stop transmitter */
1922         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_STOP);
1923         sky2_read32(hw, Q_ADDR(txqaddr[port], Q_CSR));
1924
1925         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL),
1926                      RB_RST_SET | RB_DIS_OP_MD);
1927
1928         ctrl = gma_read16(hw, port, GM_GP_CTRL);
1929         ctrl &= ~(GM_GPCR_TX_ENA | GM_GPCR_RX_ENA);
1930         gma_write16(hw, port, GM_GP_CTRL, ctrl);
1931
1932         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
1933
1934         /* Workaround shared GMAC reset */
1935         if (!(hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0 &&
1936               port == 0 && hw->dev[1] && netif_running(hw->dev[1])))
1937                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_SET);
1938
1939         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
1940
1941         /* Force any delayed status interrrupt and NAPI */
1942         sky2_write32(hw, STAT_LEV_TIMER_CNT, 0);
1943         sky2_write32(hw, STAT_TX_TIMER_CNT, 0);
1944         sky2_write32(hw, STAT_ISR_TIMER_CNT, 0);
1945         sky2_read8(hw, STAT_ISR_TIMER_CTRL);
1946
1947         sky2_rx_stop(sky2);
1948
1949         /* Disable port IRQ */
1950         imask = sky2_read32(hw, B0_IMSK);
1951         imask &= ~portirq_msk[port];
1952         sky2_write32(hw, B0_IMSK, imask);
1953         sky2_read32(hw, B0_IMSK);
1954
1955         synchronize_irq(hw->pdev->irq);
1956         napi_synchronize(&hw->napi);
1957
1958         spin_lock_bh(&sky2->phy_lock);
1959         sky2_phy_power_down(hw, port);
1960         spin_unlock_bh(&sky2->phy_lock);
1961
1962         sky2_tx_reset(hw, port);
1963
1964         /* Free any pending frames stuck in HW queue */
1965         sky2_tx_complete(sky2, sky2->tx_prod);
1966
1967         sky2_free_buffers(sky2);
1968
1969         return 0;
1970 }
1971
1972 static u16 sky2_phy_speed(const struct sky2_hw *hw, u16 aux)
1973 {
1974         if (hw->flags & SKY2_HW_FIBRE_PHY)
1975                 return SPEED_1000;
1976
1977         if (!(hw->flags & SKY2_HW_GIGABIT)) {
1978                 if (aux & PHY_M_PS_SPEED_100)
1979                         return SPEED_100;
1980                 else
1981                         return SPEED_10;
1982         }
1983
1984         switch (aux & PHY_M_PS_SPEED_MSK) {
1985         case PHY_M_PS_SPEED_1000:
1986                 return SPEED_1000;
1987         case PHY_M_PS_SPEED_100:
1988                 return SPEED_100;
1989         default:
1990                 return SPEED_10;
1991         }
1992 }
1993
1994 static void sky2_link_up(struct sky2_port *sky2)
1995 {
1996         struct sky2_hw *hw = sky2->hw;
1997         unsigned port = sky2->port;
1998         u16 reg;
1999         static const char *fc_name[] = {
2000                 [FC_NONE]       = "none",
2001                 [FC_TX]         = "tx",
2002                 [FC_RX]         = "rx",
2003                 [FC_BOTH]       = "both",
2004         };
2005
2006         /* enable Rx/Tx */
2007         reg = gma_read16(hw, port, GM_GP_CTRL);
2008         reg |= GM_GPCR_RX_ENA | GM_GPCR_TX_ENA;
2009         gma_write16(hw, port, GM_GP_CTRL, reg);
2010
2011         gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
2012
2013         netif_carrier_on(sky2->netdev);
2014
2015         mod_timer(&hw->watchdog_timer, jiffies + 1);
2016
2017         /* Turn on link LED */
2018         sky2_write8(hw, SK_REG(port, LNK_LED_REG),
2019                     LINKLED_ON | LINKLED_BLINK_OFF | LINKLED_LINKSYNC_OFF);
2020
2021         if (netif_msg_link(sky2))
2022                 printk(KERN_INFO PFX
2023                        "%s: Link is up at %d Mbps, %s duplex, flow control %s\n",
2024                        sky2->netdev->name, sky2->speed,
2025                        sky2->duplex == DUPLEX_FULL ? "full" : "half",
2026                        fc_name[sky2->flow_status]);
2027 }
2028
2029 static void sky2_link_down(struct sky2_port *sky2)
2030 {
2031         struct sky2_hw *hw = sky2->hw;
2032         unsigned port = sky2->port;
2033         u16 reg;
2034
2035         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
2036
2037         reg = gma_read16(hw, port, GM_GP_CTRL);
2038         reg &= ~(GM_GPCR_RX_ENA | GM_GPCR_TX_ENA);
2039         gma_write16(hw, port, GM_GP_CTRL, reg);
2040
2041         netif_carrier_off(sky2->netdev);
2042
2043         /* Turn off link LED */
2044         sky2_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_OFF);
2045
2046         if (netif_msg_link(sky2))
2047                 printk(KERN_INFO PFX "%s: Link is down.\n", sky2->netdev->name);
2048
2049         sky2_phy_init(hw, port);
2050 }
2051
2052 static enum flow_control sky2_flow(int rx, int tx)
2053 {
2054         if (rx)
2055                 return tx ? FC_BOTH : FC_RX;
2056         else
2057                 return tx ? FC_TX : FC_NONE;
2058 }
2059
2060 static int sky2_autoneg_done(struct sky2_port *sky2, u16 aux)
2061 {
2062         struct sky2_hw *hw = sky2->hw;
2063         unsigned port = sky2->port;
2064         u16 advert, lpa;
2065
2066         advert = gm_phy_read(hw, port, PHY_MARV_AUNE_ADV);
2067         lpa = gm_phy_read(hw, port, PHY_MARV_AUNE_LP);
2068         if (lpa & PHY_M_AN_RF) {
2069                 printk(KERN_ERR PFX "%s: remote fault", sky2->netdev->name);
2070                 return -1;
2071         }
2072
2073         if (!(aux & PHY_M_PS_SPDUP_RES)) {
2074                 printk(KERN_ERR PFX "%s: speed/duplex mismatch",
2075                        sky2->netdev->name);
2076                 return -1;
2077         }
2078
2079         sky2->speed = sky2_phy_speed(hw, aux);
2080         sky2->duplex = (aux & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
2081
2082         /* Since the pause result bits seem to in different positions on
2083          * different chips. look at registers.
2084          */
2085         if (hw->flags & SKY2_HW_FIBRE_PHY) {
2086                 /* Shift for bits in fiber PHY */
2087                 advert &= ~(ADVERTISE_PAUSE_CAP|ADVERTISE_PAUSE_ASYM);
2088                 lpa &= ~(LPA_PAUSE_CAP|LPA_PAUSE_ASYM);
2089
2090                 if (advert & ADVERTISE_1000XPAUSE)
2091                         advert |= ADVERTISE_PAUSE_CAP;
2092                 if (advert & ADVERTISE_1000XPSE_ASYM)
2093                         advert |= ADVERTISE_PAUSE_ASYM;
2094                 if (lpa & LPA_1000XPAUSE)
2095                         lpa |= LPA_PAUSE_CAP;
2096                 if (lpa & LPA_1000XPAUSE_ASYM)
2097                         lpa |= LPA_PAUSE_ASYM;
2098         }
2099
2100         sky2->flow_status = FC_NONE;
2101         if (advert & ADVERTISE_PAUSE_CAP) {
2102                 if (lpa & LPA_PAUSE_CAP)
2103                         sky2->flow_status = FC_BOTH;
2104                 else if (advert & ADVERTISE_PAUSE_ASYM)
2105                         sky2->flow_status = FC_RX;
2106         } else if (advert & ADVERTISE_PAUSE_ASYM) {
2107                 if ((lpa & LPA_PAUSE_CAP) && (lpa & LPA_PAUSE_ASYM))
2108                         sky2->flow_status = FC_TX;
2109         }
2110
2111         if (sky2->duplex == DUPLEX_HALF && sky2->speed < SPEED_1000 &&
2112             !(hw->chip_id == CHIP_ID_YUKON_EC_U || hw->chip_id == CHIP_ID_YUKON_EX))
2113                 sky2->flow_status = FC_NONE;
2114
2115         if (sky2->flow_status & FC_TX)
2116                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
2117         else
2118                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
2119
2120         return 0;
2121 }
2122
2123 /* Interrupt from PHY */
2124 static void sky2_phy_intr(struct sky2_hw *hw, unsigned port)
2125 {
2126         struct net_device *dev = hw->dev[port];
2127         struct sky2_port *sky2 = netdev_priv(dev);
2128         u16 istatus, phystat;
2129
2130         if (!netif_running(dev))
2131                 return;
2132
2133         spin_lock(&sky2->phy_lock);
2134         istatus = gm_phy_read(hw, port, PHY_MARV_INT_STAT);
2135         phystat = gm_phy_read(hw, port, PHY_MARV_PHY_STAT);
2136
2137         if (netif_msg_intr(sky2))
2138                 printk(KERN_INFO PFX "%s: phy interrupt status 0x%x 0x%x\n",
2139                        sky2->netdev->name, istatus, phystat);
2140
2141         if (istatus & PHY_M_IS_AN_COMPL) {
2142                 if (sky2_autoneg_done(sky2, phystat) == 0)
2143                         sky2_link_up(sky2);
2144                 goto out;
2145         }
2146
2147         if (istatus & PHY_M_IS_LSP_CHANGE)
2148                 sky2->speed = sky2_phy_speed(hw, phystat);
2149
2150         if (istatus & PHY_M_IS_DUP_CHANGE)
2151                 sky2->duplex =
2152                     (phystat & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
2153
2154         if (istatus & PHY_M_IS_LST_CHANGE) {
2155                 if (phystat & PHY_M_PS_LINK_UP)
2156                         sky2_link_up(sky2);
2157                 else
2158                         sky2_link_down(sky2);
2159         }
2160 out:
2161         spin_unlock(&sky2->phy_lock);
2162 }
2163
2164 /* Special quick link interrupt (Yukon-2 Optima only) */
2165 static void sky2_qlink_intr(struct sky2_hw *hw)
2166 {
2167         struct sky2_port *sky2 = netdev_priv(hw->dev[0]);
2168         u32 imask;
2169         u16 phy;
2170
2171         /* disable irq */
2172         imask = sky2_read32(hw, B0_IMSK);
2173         imask &= ~Y2_IS_PHY_QLNK;
2174         sky2_write32(hw, B0_IMSK, imask);
2175
2176         /* reset PHY Link Detect */
2177         phy = sky2_pci_read16(hw, PSM_CONFIG_REG4);
2178         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2179         sky2_pci_write16(hw, PSM_CONFIG_REG4, phy | 1);
2180         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2181
2182         sky2_link_up(sky2);
2183 }
2184
2185 /* Transmit timeout is only called if we are running, carrier is up
2186  * and tx queue is full (stopped).
2187  */
2188 static void sky2_tx_timeout(struct net_device *dev)
2189 {
2190         struct sky2_port *sky2 = netdev_priv(dev);
2191         struct sky2_hw *hw = sky2->hw;
2192
2193         if (netif_msg_timer(sky2))
2194                 printk(KERN_ERR PFX "%s: tx timeout\n", dev->name);
2195
2196         printk(KERN_DEBUG PFX "%s: transmit ring %u .. %u report=%u done=%u\n",
2197                dev->name, sky2->tx_cons, sky2->tx_prod,
2198                sky2_read16(hw, sky2->port == 0 ? STAT_TXA1_RIDX : STAT_TXA2_RIDX),
2199                sky2_read16(hw, Q_ADDR(txqaddr[sky2->port], Q_DONE)));
2200
2201         /* can't restart safely under softirq */
2202         schedule_work(&hw->restart_work);
2203 }
2204
2205 static int sky2_change_mtu(struct net_device *dev, int new_mtu)
2206 {
2207         struct sky2_port *sky2 = netdev_priv(dev);
2208         struct sky2_hw *hw = sky2->hw;
2209         unsigned port = sky2->port;
2210         int err;
2211         u16 ctl, mode;
2212         u32 imask;
2213
2214         /* MTU size outside the spec */
2215         if (new_mtu < ETH_ZLEN || new_mtu > ETH_JUMBO_MTU)
2216                 return -EINVAL;
2217
2218         /* MTU > 1500 on yukon FE and FE+ not allowed */
2219         if (new_mtu > ETH_DATA_LEN &&
2220             (hw->chip_id == CHIP_ID_YUKON_FE ||
2221              hw->chip_id == CHIP_ID_YUKON_FE_P))
2222                 return -EINVAL;
2223
2224         /* TSO, etc on Yukon Ultra and MTU > 1500 not supported */
2225         if (new_mtu > ETH_DATA_LEN && hw->chip_id == CHIP_ID_YUKON_EC_U)
2226                 dev->features &= ~(NETIF_F_TSO|NETIF_F_SG|NETIF_F_ALL_CSUM);
2227
2228         if (!netif_running(dev)) {
2229                 dev->mtu = new_mtu;
2230                 return 0;
2231         }
2232
2233         imask = sky2_read32(hw, B0_IMSK);
2234         sky2_write32(hw, B0_IMSK, 0);
2235
2236         dev->trans_start = jiffies;     /* prevent tx timeout */
2237         netif_stop_queue(dev);
2238         napi_disable(&hw->napi);
2239
2240         synchronize_irq(hw->pdev->irq);
2241
2242         if (!(hw->flags & SKY2_HW_RAM_BUFFER))
2243                 sky2_set_tx_stfwd(hw, port);
2244
2245         ctl = gma_read16(hw, port, GM_GP_CTRL);
2246         gma_write16(hw, port, GM_GP_CTRL, ctl & ~GM_GPCR_RX_ENA);
2247         sky2_rx_stop(sky2);
2248         sky2_rx_clean(sky2);
2249
2250         dev->mtu = new_mtu;
2251
2252         mode = DATA_BLIND_VAL(DATA_BLIND_DEF) |
2253                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
2254
2255         if (dev->mtu > ETH_DATA_LEN)
2256                 mode |= GM_SMOD_JUMBO_ENA;
2257
2258         gma_write16(hw, port, GM_SERIAL_MODE, mode);
2259
2260         sky2_write8(hw, RB_ADDR(rxqaddr[port], RB_CTRL), RB_ENA_OP_MD);
2261
2262         err = sky2_alloc_rx_skbs(sky2);
2263         if (!err)
2264                 sky2_rx_start(sky2);
2265         else
2266                 sky2_rx_clean(sky2);
2267         sky2_write32(hw, B0_IMSK, imask);
2268
2269         sky2_read32(hw, B0_Y2_SP_LISR);
2270         napi_enable(&hw->napi);
2271
2272         if (err)
2273                 dev_close(dev);
2274         else {
2275                 gma_write16(hw, port, GM_GP_CTRL, ctl);
2276
2277                 netif_wake_queue(dev);
2278         }
2279
2280         return err;
2281 }
2282
2283 /* For small just reuse existing skb for next receive */
2284 static struct sk_buff *receive_copy(struct sky2_port *sky2,
2285                                     const struct rx_ring_info *re,
2286                                     unsigned length)
2287 {
2288         struct sk_buff *skb;
2289
2290         skb = netdev_alloc_skb_ip_align(sky2->netdev, length);
2291         if (likely(skb)) {
2292                 pci_dma_sync_single_for_cpu(sky2->hw->pdev, re->data_addr,
2293                                             length, PCI_DMA_FROMDEVICE);
2294                 skb_copy_from_linear_data(re->skb, skb->data, length);
2295                 skb->ip_summed = re->skb->ip_summed;
2296                 skb->csum = re->skb->csum;
2297                 pci_dma_sync_single_for_device(sky2->hw->pdev, re->data_addr,
2298                                                length, PCI_DMA_FROMDEVICE);
2299                 re->skb->ip_summed = CHECKSUM_NONE;
2300                 skb_put(skb, length);
2301         }
2302         return skb;
2303 }
2304
2305 /* Adjust length of skb with fragments to match received data */
2306 static void skb_put_frags(struct sk_buff *skb, unsigned int hdr_space,
2307                           unsigned int length)
2308 {
2309         int i, num_frags;
2310         unsigned int size;
2311
2312         /* put header into skb */
2313         size = min(length, hdr_space);
2314         skb->tail += size;
2315         skb->len += size;
2316         length -= size;
2317
2318         num_frags = skb_shinfo(skb)->nr_frags;
2319         for (i = 0; i < num_frags; i++) {
2320                 skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
2321
2322                 if (length == 0) {
2323                         /* don't need this page */
2324                         __free_page(frag->page);
2325                         --skb_shinfo(skb)->nr_frags;
2326                 } else {
2327                         size = min(length, (unsigned) PAGE_SIZE);
2328
2329                         frag->size = size;
2330                         skb->data_len += size;
2331                         skb->truesize += size;
2332                         skb->len += size;
2333                         length -= size;
2334                 }
2335         }
2336 }
2337
2338 /* Normal packet - take skb from ring element and put in a new one  */
2339 static struct sk_buff *receive_new(struct sky2_port *sky2,
2340                                    struct rx_ring_info *re,
2341                                    unsigned int length)
2342 {
2343         struct sk_buff *skb;
2344         struct rx_ring_info nre;
2345         unsigned hdr_space = sky2->rx_data_size;
2346
2347         nre.skb = sky2_rx_alloc(sky2);
2348         if (unlikely(!nre.skb))
2349                 goto nobuf;
2350
2351         if (sky2_rx_map_skb(sky2->hw->pdev, &nre, hdr_space))
2352                 goto nomap;
2353
2354         skb = re->skb;
2355         sky2_rx_unmap_skb(sky2->hw->pdev, re);
2356         prefetch(skb->data);
2357         *re = nre;
2358
2359         if (skb_shinfo(skb)->nr_frags)
2360                 skb_put_frags(skb, hdr_space, length);
2361         else
2362                 skb_put(skb, length);
2363         return skb;
2364
2365 nomap:
2366         dev_kfree_skb(nre.skb);
2367 nobuf:
2368         return NULL;
2369 }
2370
2371 /*
2372  * Receive one packet.
2373  * For larger packets, get new buffer.
2374  */
2375 static struct sk_buff *sky2_receive(struct net_device *dev,
2376                                     u16 length, u32 status)
2377 {
2378         struct sky2_port *sky2 = netdev_priv(dev);
2379         struct rx_ring_info *re = sky2->rx_ring + sky2->rx_next;
2380         struct sk_buff *skb = NULL;
2381         u16 count = (status & GMR_FS_LEN) >> 16;
2382
2383 #ifdef SKY2_VLAN_TAG_USED
2384         /* Account for vlan tag */
2385         if (sky2->vlgrp && (status & GMR_FS_VLAN))
2386                 count -= VLAN_HLEN;
2387 #endif
2388
2389         if (unlikely(netif_msg_rx_status(sky2)))
2390                 printk(KERN_DEBUG PFX "%s: rx slot %u status 0x%x len %d\n",
2391                        dev->name, sky2->rx_next, status, length);
2392
2393         sky2->rx_next = (sky2->rx_next + 1) % sky2->rx_pending;
2394         prefetch(sky2->rx_ring + sky2->rx_next);
2395
2396         /* This chip has hardware problems that generates bogus status.
2397          * So do only marginal checking and expect higher level protocols
2398          * to handle crap frames.
2399          */
2400         if (sky2->hw->chip_id == CHIP_ID_YUKON_FE_P &&
2401             sky2->hw->chip_rev == CHIP_REV_YU_FE2_A0 &&
2402             length != count)
2403                 goto okay;
2404
2405         if (status & GMR_FS_ANY_ERR)
2406                 goto error;
2407
2408         if (!(status & GMR_FS_RX_OK))
2409                 goto resubmit;
2410
2411         /* if length reported by DMA does not match PHY, packet was truncated */
2412         if (length != count)
2413                 goto len_error;
2414
2415 okay:
2416         if (length < copybreak)
2417                 skb = receive_copy(sky2, re, length);
2418         else
2419                 skb = receive_new(sky2, re, length);
2420
2421         dev->stats.rx_dropped += (skb == NULL);
2422
2423 resubmit:
2424         sky2_rx_submit(sky2, re);
2425
2426         return skb;
2427
2428 len_error:
2429         /* Truncation of overlength packets
2430            causes PHY length to not match MAC length */
2431         ++dev->stats.rx_length_errors;
2432         if (netif_msg_rx_err(sky2) && net_ratelimit())
2433                 pr_info(PFX "%s: rx length error: status %#x length %d\n",
2434                         dev->name, status, length);
2435         goto resubmit;
2436
2437 error:
2438         ++dev->stats.rx_errors;
2439         if (status & GMR_FS_RX_FF_OV) {
2440                 dev->stats.rx_over_errors++;
2441                 goto resubmit;
2442         }
2443
2444         if (netif_msg_rx_err(sky2) && net_ratelimit())
2445                 printk(KERN_INFO PFX "%s: rx error, status 0x%x length %d\n",
2446                        dev->name, status, length);
2447
2448         if (status & (GMR_FS_LONG_ERR | GMR_FS_UN_SIZE))
2449                 dev->stats.rx_length_errors++;
2450         if (status & GMR_FS_FRAGMENT)
2451                 dev->stats.rx_frame_errors++;
2452         if (status & GMR_FS_CRC_ERR)
2453                 dev->stats.rx_crc_errors++;
2454
2455         goto resubmit;
2456 }
2457
2458 /* Transmit complete */
2459 static inline void sky2_tx_done(struct net_device *dev, u16 last)
2460 {
2461         struct sky2_port *sky2 = netdev_priv(dev);
2462
2463         if (netif_running(dev))
2464                 sky2_tx_complete(sky2, last);
2465 }
2466
2467 static inline void sky2_skb_rx(const struct sky2_port *sky2,
2468                                u32 status, struct sk_buff *skb)
2469 {
2470 #ifdef SKY2_VLAN_TAG_USED
2471         u16 vlan_tag = be16_to_cpu(sky2->rx_tag);
2472         if (sky2->vlgrp && (status & GMR_FS_VLAN)) {
2473                 if (skb->ip_summed == CHECKSUM_NONE)
2474                         vlan_hwaccel_receive_skb(skb, sky2->vlgrp, vlan_tag);
2475                 else
2476                         vlan_gro_receive(&sky2->hw->napi, sky2->vlgrp,
2477                                          vlan_tag, skb);
2478                 return;
2479         }
2480 #endif
2481         if (skb->ip_summed == CHECKSUM_NONE)
2482                 netif_receive_skb(skb);
2483         else
2484                 napi_gro_receive(&sky2->hw->napi, skb);
2485 }
2486
2487 static inline void sky2_rx_done(struct sky2_hw *hw, unsigned port,
2488                                 unsigned packets, unsigned bytes)
2489 {
2490         if (packets) {
2491                 struct net_device *dev = hw->dev[port];
2492
2493                 dev->stats.rx_packets += packets;
2494                 dev->stats.rx_bytes += bytes;
2495                 dev->last_rx = jiffies;
2496                 sky2_rx_update(netdev_priv(dev), rxqaddr[port]);
2497         }
2498 }
2499
2500 static void sky2_rx_checksum(struct sky2_port *sky2, u32 status)
2501 {
2502         /* If this happens then driver assuming wrong format for chip type */
2503         BUG_ON(sky2->hw->flags & SKY2_HW_NEW_LE);
2504
2505         /* Both checksum counters are programmed to start at
2506          * the same offset, so unless there is a problem they
2507          * should match. This failure is an early indication that
2508          * hardware receive checksumming won't work.
2509          */
2510         if (likely((u16)(status >> 16) == (u16)status)) {
2511                 struct sk_buff *skb = sky2->rx_ring[sky2->rx_next].skb;
2512                 skb->ip_summed = CHECKSUM_COMPLETE;
2513                 skb->csum = le16_to_cpu(status);
2514         } else {
2515                 dev_notice(&sky2->hw->pdev->dev,
2516                            "%s: receive checksum problem (status = %#x)\n",
2517                            sky2->netdev->name, status);
2518
2519                 /* Disable checksum offload */
2520                 sky2->flags &= ~SKY2_FLAG_RX_CHECKSUM;
2521                 sky2_write32(sky2->hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
2522                              BMU_DIS_RX_CHKSUM);
2523         }
2524 }
2525
2526 /* Process status response ring */
2527 static int sky2_status_intr(struct sky2_hw *hw, int to_do, u16 idx)
2528 {
2529         int work_done = 0;
2530         unsigned int total_bytes[2] = { 0 };
2531         unsigned int total_packets[2] = { 0 };
2532
2533         rmb();
2534         do {
2535                 struct sky2_port *sky2;
2536                 struct sky2_status_le *le  = hw->st_le + hw->st_idx;
2537                 unsigned port;
2538                 struct net_device *dev;
2539                 struct sk_buff *skb;
2540                 u32 status;
2541                 u16 length;
2542                 u8 opcode = le->opcode;
2543
2544                 if (!(opcode & HW_OWNER))
2545                         break;
2546
2547                 hw->st_idx = RING_NEXT(hw->st_idx, STATUS_RING_SIZE);
2548
2549                 port = le->css & CSS_LINK_BIT;
2550                 dev = hw->dev[port];
2551                 sky2 = netdev_priv(dev);
2552                 length = le16_to_cpu(le->length);
2553                 status = le32_to_cpu(le->status);
2554
2555                 le->opcode = 0;
2556                 switch (opcode & ~HW_OWNER) {
2557                 case OP_RXSTAT:
2558                         total_packets[port]++;
2559                         total_bytes[port] += length;
2560
2561                         skb = sky2_receive(dev, length, status);
2562                         if (!skb)
2563                                 break;
2564
2565                         /* This chip reports checksum status differently */
2566                         if (hw->flags & SKY2_HW_NEW_LE) {
2567                                 if ((sky2->flags & SKY2_FLAG_RX_CHECKSUM) &&
2568                                     (le->css & (CSS_ISIPV4 | CSS_ISIPV6)) &&
2569                                     (le->css & CSS_TCPUDPCSOK))
2570                                         skb->ip_summed = CHECKSUM_UNNECESSARY;
2571                                 else
2572                                         skb->ip_summed = CHECKSUM_NONE;
2573                         }
2574
2575                         skb->protocol = eth_type_trans(skb, dev);
2576
2577                         sky2_skb_rx(sky2, status, skb);
2578
2579                         /* Stop after net poll weight */
2580                         if (++work_done >= to_do)
2581                                 goto exit_loop;
2582                         break;
2583
2584 #ifdef SKY2_VLAN_TAG_USED
2585                 case OP_RXVLAN:
2586                         sky2->rx_tag = length;
2587                         break;
2588
2589                 case OP_RXCHKSVLAN:
2590                         sky2->rx_tag = length;
2591                         /* fall through */
2592 #endif
2593                 case OP_RXCHKS:
2594                         if (likely(sky2->flags & SKY2_FLAG_RX_CHECKSUM))
2595                                 sky2_rx_checksum(sky2, status);
2596                         break;
2597
2598                 case OP_TXINDEXLE:
2599                         /* TX index reports status for both ports */
2600                         sky2_tx_done(hw->dev[0], status & 0xfff);
2601                         if (hw->dev[1])
2602                                 sky2_tx_done(hw->dev[1],
2603                                      ((status >> 24) & 0xff)
2604                                              | (u16)(length & 0xf) << 8);
2605                         break;
2606
2607                 default:
2608                         if (net_ratelimit())
2609                                 printk(KERN_WARNING PFX
2610                                        "unknown status opcode 0x%x\n", opcode);
2611                 }
2612         } while (hw->st_idx != idx);
2613
2614         /* Fully processed status ring so clear irq */
2615         sky2_write32(hw, STAT_CTRL, SC_STAT_CLR_IRQ);
2616
2617 exit_loop:
2618         sky2_rx_done(hw, 0, total_packets[0], total_bytes[0]);
2619         sky2_rx_done(hw, 1, total_packets[1], total_bytes[1]);
2620
2621         return work_done;
2622 }
2623
2624 static void sky2_hw_error(struct sky2_hw *hw, unsigned port, u32 status)
2625 {
2626         struct net_device *dev = hw->dev[port];
2627
2628         if (net_ratelimit())
2629                 printk(KERN_INFO PFX "%s: hw error interrupt status 0x%x\n",
2630                        dev->name, status);
2631
2632         if (status & Y2_IS_PAR_RD1) {
2633                 if (net_ratelimit())
2634                         printk(KERN_ERR PFX "%s: ram data read parity error\n",
2635                                dev->name);
2636                 /* Clear IRQ */
2637                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_RD_PERR);
2638         }
2639
2640         if (status & Y2_IS_PAR_WR1) {
2641                 if (net_ratelimit())
2642                         printk(KERN_ERR PFX "%s: ram data write parity error\n",
2643                                dev->name);
2644
2645                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_WR_PERR);
2646         }
2647
2648         if (status & Y2_IS_PAR_MAC1) {
2649                 if (net_ratelimit())
2650                         printk(KERN_ERR PFX "%s: MAC parity error\n", dev->name);
2651                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_PE);
2652         }
2653
2654         if (status & Y2_IS_PAR_RX1) {
2655                 if (net_ratelimit())
2656                         printk(KERN_ERR PFX "%s: RX parity error\n", dev->name);
2657                 sky2_write32(hw, Q_ADDR(rxqaddr[port], Q_CSR), BMU_CLR_IRQ_PAR);
2658         }
2659
2660         if (status & Y2_IS_TCP_TXA1) {
2661                 if (net_ratelimit())
2662                         printk(KERN_ERR PFX "%s: TCP segmentation error\n",
2663                                dev->name);
2664                 sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_CLR_IRQ_TCP);
2665         }
2666 }
2667
2668 static void sky2_hw_intr(struct sky2_hw *hw)
2669 {
2670         struct pci_dev *pdev = hw->pdev;
2671         u32 status = sky2_read32(hw, B0_HWE_ISRC);
2672         u32 hwmsk = sky2_read32(hw, B0_HWE_IMSK);
2673
2674         status &= hwmsk;
2675
2676         if (status & Y2_IS_TIST_OV)
2677                 sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
2678
2679         if (status & (Y2_IS_MST_ERR | Y2_IS_IRQ_STAT)) {
2680                 u16 pci_err;
2681
2682                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2683                 pci_err = sky2_pci_read16(hw, PCI_STATUS);
2684                 if (net_ratelimit())
2685                         dev_err(&pdev->dev, "PCI hardware error (0x%x)\n",
2686                                 pci_err);
2687
2688                 sky2_pci_write16(hw, PCI_STATUS,
2689                                       pci_err | PCI_STATUS_ERROR_BITS);
2690                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2691         }
2692
2693         if (status & Y2_IS_PCI_EXP) {
2694                 /* PCI-Express uncorrectable Error occurred */
2695                 u32 err;
2696
2697                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2698                 err = sky2_read32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS);
2699                 sky2_write32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS,
2700                              0xfffffffful);
2701                 if (net_ratelimit())
2702                         dev_err(&pdev->dev, "PCI Express error (0x%x)\n", err);
2703
2704                 sky2_read32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS);
2705                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2706         }
2707
2708         if (status & Y2_HWE_L1_MASK)
2709                 sky2_hw_error(hw, 0, status);
2710         status >>= 8;
2711         if (status & Y2_HWE_L1_MASK)
2712                 sky2_hw_error(hw, 1, status);
2713 }
2714
2715 static void sky2_mac_intr(struct sky2_hw *hw, unsigned port)
2716 {
2717         struct net_device *dev = hw->dev[port];
2718         struct sky2_port *sky2 = netdev_priv(dev);
2719         u8 status = sky2_read8(hw, SK_REG(port, GMAC_IRQ_SRC));
2720
2721         if (netif_msg_intr(sky2))
2722                 printk(KERN_INFO PFX "%s: mac interrupt status 0x%x\n",
2723                        dev->name, status);
2724
2725         if (status & GM_IS_RX_CO_OV)
2726                 gma_read16(hw, port, GM_RX_IRQ_SRC);
2727
2728         if (status & GM_IS_TX_CO_OV)
2729                 gma_read16(hw, port, GM_TX_IRQ_SRC);
2730
2731         if (status & GM_IS_RX_FF_OR) {
2732                 ++dev->stats.rx_fifo_errors;
2733                 sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_CLI_RX_FO);
2734         }
2735
2736         if (status & GM_IS_TX_FF_UR) {
2737                 ++dev->stats.tx_fifo_errors;
2738                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_FU);
2739         }
2740 }
2741
2742 /* This should never happen it is a bug. */
2743 static void sky2_le_error(struct sky2_hw *hw, unsigned port, u16 q)
2744 {
2745         struct net_device *dev = hw->dev[port];
2746         u16 idx = sky2_read16(hw, Y2_QADDR(q, PREF_UNIT_GET_IDX));
2747
2748         dev_err(&hw->pdev->dev, PFX
2749                 "%s: descriptor error q=%#x get=%u put=%u\n",
2750                 dev->name, (unsigned) q, (unsigned) idx,
2751                 (unsigned) sky2_read16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX)));
2752
2753         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_CLR_IRQ_CHK);
2754 }
2755
2756 static int sky2_rx_hung(struct net_device *dev)
2757 {
2758         struct sky2_port *sky2 = netdev_priv(dev);
2759         struct sky2_hw *hw = sky2->hw;
2760         unsigned port = sky2->port;
2761         unsigned rxq = rxqaddr[port];
2762         u32 mac_rp = sky2_read32(hw, SK_REG(port, RX_GMF_RP));
2763         u8 mac_lev = sky2_read8(hw, SK_REG(port, RX_GMF_RLEV));
2764         u8 fifo_rp = sky2_read8(hw, Q_ADDR(rxq, Q_RP));
2765         u8 fifo_lev = sky2_read8(hw, Q_ADDR(rxq, Q_RL));
2766
2767         /* If idle and MAC or PCI is stuck */
2768         if (sky2->check.last == dev->last_rx &&
2769             ((mac_rp == sky2->check.mac_rp &&
2770               mac_lev != 0 && mac_lev >= sky2->check.mac_lev) ||
2771              /* Check if the PCI RX hang */
2772              (fifo_rp == sky2->check.fifo_rp &&
2773               fifo_lev != 0 && fifo_lev >= sky2->check.fifo_lev))) {
2774                 printk(KERN_DEBUG PFX "%s: hung mac %d:%d fifo %d (%d:%d)\n",
2775                        dev->name, mac_lev, mac_rp, fifo_lev, fifo_rp,
2776                        sky2_read8(hw, Q_ADDR(rxq, Q_WP)));
2777                 return 1;
2778         } else {
2779                 sky2->check.last = dev->last_rx;
2780                 sky2->check.mac_rp = mac_rp;
2781                 sky2->check.mac_lev = mac_lev;
2782                 sky2->check.fifo_rp = fifo_rp;
2783                 sky2->check.fifo_lev = fifo_lev;
2784                 return 0;
2785         }
2786 }
2787
2788 static void sky2_watchdog(unsigned long arg)
2789 {
2790         struct sky2_hw *hw = (struct sky2_hw *) arg;
2791
2792         /* Check for lost IRQ once a second */
2793         if (sky2_read32(hw, B0_ISRC)) {
2794                 napi_schedule(&hw->napi);
2795         } else {
2796                 int i, active = 0;
2797
2798                 for (i = 0; i < hw->ports; i++) {
2799                         struct net_device *dev = hw->dev[i];
2800                         if (!netif_running(dev))
2801                                 continue;
2802                         ++active;
2803
2804                         /* For chips with Rx FIFO, check if stuck */
2805                         if ((hw->flags & SKY2_HW_RAM_BUFFER) &&
2806                              sky2_rx_hung(dev)) {
2807                                 pr_info(PFX "%s: receiver hang detected\n",
2808                                         dev->name);
2809                                 schedule_work(&hw->restart_work);
2810                                 return;
2811                         }
2812                 }
2813
2814                 if (active == 0)
2815                         return;
2816         }
2817
2818         mod_timer(&hw->watchdog_timer, round_jiffies(jiffies + HZ));
2819 }
2820
2821 /* Hardware/software error handling */
2822 static void sky2_err_intr(struct sky2_hw *hw, u32 status)
2823 {
2824         if (net_ratelimit())
2825                 dev_warn(&hw->pdev->dev, "error interrupt status=%#x\n", status);
2826
2827         if (status & Y2_IS_HW_ERR)
2828                 sky2_hw_intr(hw);
2829
2830         if (status & Y2_IS_IRQ_MAC1)
2831                 sky2_mac_intr(hw, 0);
2832
2833         if (status & Y2_IS_IRQ_MAC2)
2834                 sky2_mac_intr(hw, 1);
2835
2836         if (status & Y2_IS_CHK_RX1)
2837                 sky2_le_error(hw, 0, Q_R1);
2838
2839         if (status & Y2_IS_CHK_RX2)
2840                 sky2_le_error(hw, 1, Q_R2);
2841
2842         if (status & Y2_IS_CHK_TXA1)
2843                 sky2_le_error(hw, 0, Q_XA1);
2844
2845         if (status & Y2_IS_CHK_TXA2)
2846                 sky2_le_error(hw, 1, Q_XA2);
2847 }
2848
2849 static int sky2_poll(struct napi_struct *napi, int work_limit)
2850 {
2851         struct sky2_hw *hw = container_of(napi, struct sky2_hw, napi);
2852         u32 status = sky2_read32(hw, B0_Y2_SP_EISR);
2853         int work_done = 0;
2854         u16 idx;
2855
2856         if (unlikely(status & Y2_IS_ERROR))
2857                 sky2_err_intr(hw, status);
2858
2859         if (status & Y2_IS_IRQ_PHY1)
2860                 sky2_phy_intr(hw, 0);
2861
2862         if (status & Y2_IS_IRQ_PHY2)
2863                 sky2_phy_intr(hw, 1);
2864
2865         if (status & Y2_IS_PHY_QLNK)
2866                 sky2_qlink_intr(hw);
2867
2868         while ((idx = sky2_read16(hw, STAT_PUT_IDX)) != hw->st_idx) {
2869                 work_done += sky2_status_intr(hw, work_limit - work_done, idx);
2870
2871                 if (work_done >= work_limit)
2872                         goto done;
2873         }
2874
2875         napi_complete(napi);
2876         sky2_read32(hw, B0_Y2_SP_LISR);
2877 done:
2878
2879         return work_done;
2880 }
2881
2882 static irqreturn_t sky2_intr(int irq, void *dev_id)
2883 {
2884         struct sky2_hw *hw = dev_id;
2885         u32 status;
2886
2887         /* Reading this mask interrupts as side effect */
2888         status = sky2_read32(hw, B0_Y2_SP_ISRC2);
2889         if (status == 0 || status == ~0)
2890                 return IRQ_NONE;
2891
2892         prefetch(&hw->st_le[hw->st_idx]);
2893
2894         napi_schedule(&hw->napi);
2895
2896         return IRQ_HANDLED;
2897 }
2898
2899 #ifdef CONFIG_NET_POLL_CONTROLLER
2900 static void sky2_netpoll(struct net_device *dev)
2901 {
2902         struct sky2_port *sky2 = netdev_priv(dev);
2903
2904         napi_schedule(&sky2->hw->napi);
2905 }
2906 #endif
2907
2908 /* Chip internal frequency for clock calculations */
2909 static u32 sky2_mhz(const struct sky2_hw *hw)
2910 {
2911         switch (hw->chip_id) {
2912         case CHIP_ID_YUKON_EC:
2913         case CHIP_ID_YUKON_EC_U:
2914         case CHIP_ID_YUKON_EX:
2915         case CHIP_ID_YUKON_SUPR:
2916         case CHIP_ID_YUKON_UL_2:
2917         case CHIP_ID_YUKON_OPT:
2918                 return 125;
2919
2920         case CHIP_ID_YUKON_FE:
2921                 return 100;
2922
2923         case CHIP_ID_YUKON_FE_P:
2924                 return 50;
2925
2926         case CHIP_ID_YUKON_XL:
2927                 return 156;
2928
2929         default:
2930                 BUG();
2931         }
2932 }
2933
2934 static inline u32 sky2_us2clk(const struct sky2_hw *hw, u32 us)
2935 {
2936         return sky2_mhz(hw) * us;
2937 }
2938
2939 static inline u32 sky2_clk2us(const struct sky2_hw *hw, u32 clk)
2940 {
2941         return clk / sky2_mhz(hw);
2942 }
2943
2944
2945 static int __devinit sky2_init(struct sky2_hw *hw)
2946 {
2947         u8 t8;
2948
2949         /* Enable all clocks and check for bad PCI access */
2950         sky2_pci_write32(hw, PCI_DEV_REG3, 0);
2951
2952         sky2_write8(hw, B0_CTST, CS_RST_CLR);
2953
2954         hw->chip_id = sky2_read8(hw, B2_CHIP_ID);
2955         hw->chip_rev = (sky2_read8(hw, B2_MAC_CFG) & CFG_CHIP_R_MSK) >> 4;
2956
2957         switch(hw->chip_id) {
2958         case CHIP_ID_YUKON_XL:
2959                 hw->flags = SKY2_HW_GIGABIT | SKY2_HW_NEWER_PHY;
2960                 break;
2961
2962         case CHIP_ID_YUKON_EC_U:
2963                 hw->flags = SKY2_HW_GIGABIT
2964                         | SKY2_HW_NEWER_PHY
2965                         | SKY2_HW_ADV_POWER_CTL;
2966                 break;
2967
2968         case CHIP_ID_YUKON_EX:
2969                 hw->flags = SKY2_HW_GIGABIT
2970                         | SKY2_HW_NEWER_PHY
2971                         | SKY2_HW_NEW_LE
2972                         | SKY2_HW_ADV_POWER_CTL;
2973
2974                 /* New transmit checksum */
2975                 if (hw->chip_rev != CHIP_REV_YU_EX_B0)
2976                         hw->flags |= SKY2_HW_AUTO_TX_SUM;
2977                 break;
2978
2979         case CHIP_ID_YUKON_EC:
2980                 /* This rev is really old, and requires untested workarounds */
2981                 if (hw->chip_rev == CHIP_REV_YU_EC_A1) {
2982                         dev_err(&hw->pdev->dev, "unsupported revision Yukon-EC rev A1\n");
2983                         return -EOPNOTSUPP;
2984                 }
2985                 hw->flags = SKY2_HW_GIGABIT;
2986                 break;
2987
2988         case CHIP_ID_YUKON_FE:
2989                 break;
2990
2991         case CHIP_ID_YUKON_FE_P:
2992                 hw->flags = SKY2_HW_NEWER_PHY
2993                         | SKY2_HW_NEW_LE
2994                         | SKY2_HW_AUTO_TX_SUM
2995                         | SKY2_HW_ADV_POWER_CTL;
2996                 break;
2997
2998         case CHIP_ID_YUKON_SUPR:
2999                 hw->flags = SKY2_HW_GIGABIT
3000                         | SKY2_HW_NEWER_PHY
3001                         | SKY2_HW_NEW_LE
3002                         | SKY2_HW_AUTO_TX_SUM
3003                         | SKY2_HW_ADV_POWER_CTL;
3004                 break;
3005
3006         case CHIP_ID_YUKON_UL_2:
3007                 hw->flags = SKY2_HW_GIGABIT
3008                         | SKY2_HW_ADV_POWER_CTL;
3009                 break;
3010
3011         case CHIP_ID_YUKON_OPT:
3012                 hw->flags = SKY2_HW_GIGABIT
3013                         | SKY2_HW_NEW_LE
3014                         | SKY2_HW_ADV_POWER_CTL;
3015                 break;
3016
3017         default:
3018                 dev_err(&hw->pdev->dev, "unsupported chip type 0x%x\n",
3019                         hw->chip_id);
3020                 return -EOPNOTSUPP;
3021         }
3022
3023         hw->pmd_type = sky2_read8(hw, B2_PMD_TYP);
3024         if (hw->pmd_type == 'L' || hw->pmd_type == 'S' || hw->pmd_type == 'P')
3025                 hw->flags |= SKY2_HW_FIBRE_PHY;
3026
3027         hw->ports = 1;
3028         t8 = sky2_read8(hw, B2_Y2_HW_RES);
3029         if ((t8 & CFG_DUAL_MAC_MSK) == CFG_DUAL_MAC_MSK) {
3030                 if (!(sky2_read8(hw, B2_Y2_CLK_GATE) & Y2_STATUS_LNK2_INAC))
3031                         ++hw->ports;
3032         }
3033
3034         if (sky2_read8(hw, B2_E_0))
3035                 hw->flags |= SKY2_HW_RAM_BUFFER;
3036
3037         return 0;
3038 }
3039
3040 static void sky2_reset(struct sky2_hw *hw)
3041 {
3042         struct pci_dev *pdev = hw->pdev;
3043         u16 status;
3044         int i, cap;
3045         u32 hwe_mask = Y2_HWE_ALL_MASK;
3046
3047         /* disable ASF */
3048         if (hw->chip_id == CHIP_ID_YUKON_EX
3049             || hw->chip_id == CHIP_ID_YUKON_SUPR) {
3050                 sky2_write32(hw, CPU_WDOG, 0);
3051                 status = sky2_read16(hw, HCU_CCSR);
3052                 status &= ~(HCU_CCSR_AHB_RST | HCU_CCSR_CPU_RST_MODE |
3053                             HCU_CCSR_UC_STATE_MSK);
3054                 /*
3055                  * CPU clock divider shouldn't be used because
3056                  * - ASF firmware may malfunction
3057                  * - Yukon-Supreme: Parallel FLASH doesn't support divided clocks
3058                  */
3059                 status &= ~HCU_CCSR_CPU_CLK_DIVIDE_MSK;
3060                 sky2_write16(hw, HCU_CCSR, status);
3061                 sky2_write32(hw, CPU_WDOG, 0);
3062         } else
3063                 sky2_write8(hw, B28_Y2_ASF_STAT_CMD, Y2_ASF_RESET);
3064         sky2_write16(hw, B0_CTST, Y2_ASF_DISABLE);
3065
3066         /* do a SW reset */
3067         sky2_write8(hw, B0_CTST, CS_RST_SET);
3068         sky2_write8(hw, B0_CTST, CS_RST_CLR);
3069
3070         /* allow writes to PCI config */
3071         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
3072
3073         /* clear PCI errors, if any */
3074         status = sky2_pci_read16(hw, PCI_STATUS);
3075         status |= PCI_STATUS_ERROR_BITS;
3076         sky2_pci_write16(hw, PCI_STATUS, status);
3077
3078         sky2_write8(hw, B0_CTST, CS_MRST_CLR);
3079
3080         cap = pci_find_capability(pdev, PCI_CAP_ID_EXP);
3081         if (cap) {
3082                 sky2_write32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS,
3083                              0xfffffffful);
3084
3085                 /* If error bit is stuck on ignore it */
3086                 if (sky2_read32(hw, B0_HWE_ISRC) & Y2_IS_PCI_EXP)
3087                         dev_info(&pdev->dev, "ignoring stuck error report bit\n");
3088                 else
3089                         hwe_mask |= Y2_IS_PCI_EXP;
3090         }
3091
3092         sky2_power_on(hw);
3093         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
3094
3095         for (i = 0; i < hw->ports; i++) {
3096                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_SET);
3097                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_CLR);
3098
3099                 if (hw->chip_id == CHIP_ID_YUKON_EX ||
3100                     hw->chip_id == CHIP_ID_YUKON_SUPR)
3101                         sky2_write16(hw, SK_REG(i, GMAC_CTRL),
3102                                      GMC_BYP_MACSECRX_ON | GMC_BYP_MACSECTX_ON
3103                                      | GMC_BYP_RETR_ON);
3104
3105         }
3106
3107         if (hw->chip_id == CHIP_ID_YUKON_SUPR && hw->chip_rev > CHIP_REV_YU_SU_B0) {
3108                 /* enable MACSec clock gating */
3109                 sky2_pci_write32(hw, PCI_DEV_REG3, P_CLK_MACSEC_DIS);
3110         }
3111
3112         if (hw->chip_id == CHIP_ID_YUKON_OPT) {
3113                 u16 reg;
3114                 u32 msk;
3115
3116                 if (hw->chip_rev == 0) {
3117                         /* disable PCI-E PHY power down (set PHY reg 0x80, bit 7 */
3118                         sky2_write32(hw, Y2_PEX_PHY_DATA, (0x80UL << 16) | (1 << 7));
3119
3120                         /* set PHY Link Detect Timer to 1.1 second (11x 100ms) */
3121                         reg = 10;
3122                 } else {
3123                         /* set PHY Link Detect Timer to 0.4 second (4x 100ms) */
3124                         reg = 3;
3125                 }
3126
3127                 reg <<= PSM_CONFIG_REG4_TIMER_PHY_LINK_DETECT_BASE;
3128
3129                 /* reset PHY Link Detect */
3130                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
3131                 sky2_pci_write16(hw, PSM_CONFIG_REG4,
3132                                  reg | PSM_CONFIG_REG4_RST_PHY_LINK_DETECT);
3133                 sky2_pci_write16(hw, PSM_CONFIG_REG4, reg);
3134
3135
3136                 /* enable PHY Quick Link */
3137                 msk = sky2_read32(hw, B0_IMSK);
3138                 msk |= Y2_IS_PHY_QLNK;
3139                 sky2_write32(hw, B0_IMSK, msk);
3140
3141                 /* check if PSMv2 was running before */
3142                 reg = sky2_pci_read16(hw, PSM_CONFIG_REG3);
3143                 if (reg & PCI_EXP_LNKCTL_ASPMC) {
3144                         cap = pci_find_capability(pdev, PCI_CAP_ID_EXP);
3145                         /* restore the PCIe Link Control register */
3146                         sky2_pci_write16(hw, cap + PCI_EXP_LNKCTL, reg);
3147                 }
3148                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
3149
3150                 /* re-enable PEX PM in PEX PHY debug reg. 8 (clear bit 12) */
3151                 sky2_write32(hw, Y2_PEX_PHY_DATA, PEX_DB_ACCESS | (0x08UL << 16));
3152         }
3153
3154         /* Clear I2C IRQ noise */
3155         sky2_write32(hw, B2_I2C_IRQ, 1);
3156
3157         /* turn off hardware timer (unused) */
3158         sky2_write8(hw, B2_TI_CTRL, TIM_STOP);
3159         sky2_write8(hw, B2_TI_CTRL, TIM_CLR_IRQ);
3160
3161         /* Turn off descriptor polling */
3162         sky2_write32(hw, B28_DPT_CTRL, DPT_STOP);
3163
3164         /* Turn off receive timestamp */
3165         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_STOP);
3166         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
3167
3168         /* enable the Tx Arbiters */
3169         for (i = 0; i < hw->ports; i++)
3170                 sky2_write8(hw, SK_REG(i, TXA_CTRL), TXA_ENA_ARB);
3171
3172         /* Initialize ram interface */
3173         for (i = 0; i < hw->ports; i++) {
3174                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_CTRL), RI_RST_CLR);
3175
3176                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R1), SK_RI_TO_53);
3177                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA1), SK_RI_TO_53);
3178                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS1), SK_RI_TO_53);
3179                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R1), SK_RI_TO_53);
3180                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA1), SK_RI_TO_53);
3181                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS1), SK_RI_TO_53);
3182                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R2), SK_RI_TO_53);
3183                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA2), SK_RI_TO_53);
3184                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS2), SK_RI_TO_53);
3185                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R2), SK_RI_TO_53);
3186                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA2), SK_RI_TO_53);
3187                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS2), SK_RI_TO_53);
3188         }
3189
3190         sky2_write32(hw, B0_HWE_IMSK, hwe_mask);
3191
3192         for (i = 0; i < hw->ports; i++)
3193                 sky2_gmac_reset(hw, i);
3194
3195         memset(hw->st_le, 0, STATUS_LE_BYTES);
3196         hw->st_idx = 0;
3197
3198         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_SET);
3199         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_CLR);
3200
3201         sky2_write32(hw, STAT_LIST_ADDR_LO, hw->st_dma);
3202         sky2_write32(hw, STAT_LIST_ADDR_HI, (u64) hw->st_dma >> 32);
3203
3204         /* Set the list last index */
3205         sky2_write16(hw, STAT_LAST_IDX, STATUS_RING_SIZE - 1);
3206
3207         sky2_write16(hw, STAT_TX_IDX_TH, 10);
3208         sky2_write8(hw, STAT_FIFO_WM, 16);
3209
3210         /* set Status-FIFO ISR watermark */
3211         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0)
3212                 sky2_write8(hw, STAT_FIFO_ISR_WM, 4);
3213         else
3214                 sky2_write8(hw, STAT_FIFO_ISR_WM, 16);
3215
3216         sky2_write32(hw, STAT_TX_TIMER_INI, sky2_us2clk(hw, 1000));
3217         sky2_write32(hw, STAT_ISR_TIMER_INI, sky2_us2clk(hw, 20));
3218         sky2_write32(hw, STAT_LEV_TIMER_INI, sky2_us2clk(hw, 100));
3219
3220         /* enable status unit */
3221         sky2_write32(hw, STAT_CTRL, SC_STAT_OP_ON);
3222
3223         sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
3224         sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
3225         sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
3226 }
3227
3228 /* Take device down (offline).
3229  * Equivalent to doing dev_stop() but this does not
3230  * inform upper layers of the transistion.
3231  */
3232 static void sky2_detach(struct net_device *dev)
3233 {
3234         if (netif_running(dev)) {
3235                 netif_tx_lock(dev);
3236                 netif_device_detach(dev);       /* stop txq */
3237                 netif_tx_unlock(dev);
3238                 sky2_down(dev);
3239         }
3240 }
3241
3242 /* Bring device back after doing sky2_detach */
3243 static int sky2_reattach(struct net_device *dev)
3244 {
3245         int err = 0;
3246
3247         if (netif_running(dev)) {
3248                 err = sky2_up(dev);
3249                 if (err) {
3250                         printk(KERN_INFO PFX "%s: could not restart %d\n",
3251                                dev->name, err);
3252                         dev_close(dev);
3253                 } else {
3254                         netif_device_attach(dev);
3255                         sky2_set_multicast(dev);
3256                 }
3257         }
3258
3259         return err;
3260 }
3261
3262 static void sky2_restart(struct work_struct *work)
3263 {
3264         struct sky2_hw *hw = container_of(work, struct sky2_hw, restart_work);
3265         int i;
3266
3267         rtnl_lock();
3268         for (i = 0; i < hw->ports; i++)
3269                 sky2_detach(hw->dev[i]);
3270
3271         napi_disable(&hw->napi);
3272         sky2_write32(hw, B0_IMSK, 0);
3273         sky2_reset(hw);
3274         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
3275         napi_enable(&hw->napi);
3276
3277         for (i = 0; i < hw->ports; i++)
3278                 sky2_reattach(hw->dev[i]);
3279
3280         rtnl_unlock();
3281 }
3282
3283 static inline u8 sky2_wol_supported(const struct sky2_hw *hw)
3284 {
3285         return sky2_is_copper(hw) ? (WAKE_PHY | WAKE_MAGIC) : 0;
3286 }
3287
3288 static void sky2_get_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
3289 {
3290         const struct sky2_port *sky2 = netdev_priv(dev);
3291
3292         wol->supported = sky2_wol_supported(sky2->hw);
3293         wol->wolopts = sky2->wol;
3294 }
3295
3296 static int sky2_set_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
3297 {
3298         struct sky2_port *sky2 = netdev_priv(dev);
3299         struct sky2_hw *hw = sky2->hw;
3300
3301         if ((wol->wolopts & ~sky2_wol_supported(sky2->hw)) ||
3302             !device_can_wakeup(&hw->pdev->dev))
3303                 return -EOPNOTSUPP;
3304
3305         sky2->wol = wol->wolopts;
3306         return 0;
3307 }
3308
3309 static u32 sky2_supported_modes(const struct sky2_hw *hw)
3310 {
3311         if (sky2_is_copper(hw)) {
3312                 u32 modes = SUPPORTED_10baseT_Half
3313                         | SUPPORTED_10baseT_Full
3314                         | SUPPORTED_100baseT_Half
3315                         | SUPPORTED_100baseT_Full
3316                         | SUPPORTED_Autoneg | SUPPORTED_TP;
3317
3318                 if (hw->flags & SKY2_HW_GIGABIT)
3319                         modes |= SUPPORTED_1000baseT_Half
3320                                 | SUPPORTED_1000baseT_Full;
3321                 return modes;
3322         } else
3323                 return  SUPPORTED_1000baseT_Half
3324                         | SUPPORTED_1000baseT_Full
3325                         | SUPPORTED_Autoneg
3326                         | SUPPORTED_FIBRE;
3327 }
3328
3329 static int sky2_get_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
3330 {
3331         struct sky2_port *sky2 = netdev_priv(dev);
3332         struct sky2_hw *hw = sky2->hw;
3333
3334         ecmd->transceiver = XCVR_INTERNAL;
3335         ecmd->supported = sky2_supported_modes(hw);
3336         ecmd->phy_address = PHY_ADDR_MARV;
3337         if (sky2_is_copper(hw)) {
3338                 ecmd->port = PORT_TP;
3339                 ecmd->speed = sky2->speed;
3340         } else {
3341                 ecmd->speed = SPEED_1000;
3342                 ecmd->port = PORT_FIBRE;
3343         }
3344
3345         ecmd->advertising = sky2->advertising;
3346         ecmd->autoneg = (sky2->flags & SKY2_FLAG_AUTO_SPEED)
3347                 ? AUTONEG_ENABLE : AUTONEG_DISABLE;
3348         ecmd->duplex = sky2->duplex;
3349         return 0;
3350 }
3351
3352 static int sky2_set_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
3353 {
3354         struct sky2_port *sky2 = netdev_priv(dev);
3355         const struct sky2_hw *hw = sky2->hw;
3356         u32 supported = sky2_supported_modes(hw);
3357
3358         if (ecmd->autoneg == AUTONEG_ENABLE) {
3359                 sky2->flags |= SKY2_FLAG_AUTO_SPEED;
3360                 ecmd->advertising = supported;
3361                 sky2->duplex = -1;
3362                 sky2->speed = -1;
3363         } else {
3364                 u32 setting;
3365
3366                 switch (ecmd->speed) {
3367                 case SPEED_1000:
3368                         if (ecmd->duplex == DUPLEX_FULL)
3369                                 setting = SUPPORTED_1000baseT_Full;
3370                         else if (ecmd->duplex == DUPLEX_HALF)
3371                                 setting = SUPPORTED_1000baseT_Half;
3372                         else
3373                                 return -EINVAL;
3374                         break;
3375                 case SPEED_100:
3376                         if (ecmd->duplex == DUPLEX_FULL)
3377                                 setting = SUPPORTED_100baseT_Full;
3378                         else if (ecmd->duplex == DUPLEX_HALF)
3379                                 setting = SUPPORTED_100baseT_Half;
3380                         else
3381                                 return -EINVAL;
3382                         break;
3383
3384                 case SPEED_10:
3385                         if (ecmd->duplex == DUPLEX_FULL)
3386                                 setting = SUPPORTED_10baseT_Full;
3387                         else if (ecmd->duplex == DUPLEX_HALF)
3388                                 setting = SUPPORTED_10baseT_Half;
3389                         else
3390                                 return -EINVAL;
3391                         break;
3392                 default:
3393                         return -EINVAL;
3394                 }
3395
3396                 if ((setting & supported) == 0)
3397                         return -EINVAL;
3398
3399                 sky2->speed = ecmd->speed;
3400                 sky2->duplex = ecmd->duplex;
3401                 sky2->flags &= ~SKY2_FLAG_AUTO_SPEED;
3402         }
3403
3404         sky2->advertising = ecmd->advertising;
3405
3406         if (netif_running(dev)) {
3407                 sky2_phy_reinit(sky2);
3408                 sky2_set_multicast(dev);
3409         }
3410
3411         return 0;
3412 }
3413
3414 static void sky2_get_drvinfo(struct net_device *dev,
3415                              struct ethtool_drvinfo *info)
3416 {
3417         struct sky2_port *sky2 = netdev_priv(dev);
3418
3419         strcpy(info->driver, DRV_NAME);
3420         strcpy(info->version, DRV_VERSION);
3421         strcpy(info->fw_version, "N/A");
3422         strcpy(info->bus_info, pci_name(sky2->hw->pdev));
3423 }
3424
3425 static const struct sky2_stat {
3426         char name[ETH_GSTRING_LEN];
3427         u16 offset;
3428 } sky2_stats[] = {
3429         { "tx_bytes",      GM_TXO_OK_HI },
3430         { "rx_bytes",      GM_RXO_OK_HI },
3431         { "tx_broadcast",  GM_TXF_BC_OK },
3432         { "rx_broadcast",  GM_RXF_BC_OK },
3433         { "tx_multicast",  GM_TXF_MC_OK },
3434         { "rx_multicast",  GM_RXF_MC_OK },
3435         { "tx_unicast",    GM_TXF_UC_OK },
3436         { "rx_unicast",    GM_RXF_UC_OK },
3437         { "tx_mac_pause",  GM_TXF_MPAUSE },
3438         { "rx_mac_pause",  GM_RXF_MPAUSE },
3439         { "collisions",    GM_TXF_COL },
3440         { "late_collision",GM_TXF_LAT_COL },
3441         { "aborted",       GM_TXF_ABO_COL },
3442         { "single_collisions", GM_TXF_SNG_COL },
3443         { "multi_collisions", GM_TXF_MUL_COL },
3444
3445         { "rx_short",      GM_RXF_SHT },
3446         { "rx_runt",       GM_RXE_FRAG },
3447         { "rx_64_byte_packets", GM_RXF_64B },
3448         { "rx_65_to_127_byte_packets", GM_RXF_127B },
3449         { "rx_128_to_255_byte_packets", GM_RXF_255B },
3450         { "rx_256_to_511_byte_packets", GM_RXF_511B },
3451         { "rx_512_to_1023_byte_packets", GM_RXF_1023B },
3452         { "rx_1024_to_1518_byte_packets", GM_RXF_1518B },
3453         { "rx_1518_to_max_byte_packets", GM_RXF_MAX_SZ },
3454         { "rx_too_long",   GM_RXF_LNG_ERR },
3455         { "rx_fifo_overflow", GM_RXE_FIFO_OV },
3456         { "rx_jabber",     GM_RXF_JAB_PKT },
3457         { "rx_fcs_error",   GM_RXF_FCS_ERR },
3458
3459         { "tx_64_byte_packets", GM_TXF_64B },
3460         { "tx_65_to_127_byte_packets", GM_TXF_127B },
3461         { "tx_128_to_255_byte_packets", GM_TXF_255B },
3462         { "tx_256_to_511_byte_packets", GM_TXF_511B },
3463         { "tx_512_to_1023_byte_packets", GM_TXF_1023B },
3464         { "tx_1024_to_1518_byte_packets", GM_TXF_1518B },
3465         { "tx_1519_to_max_byte_packets", GM_TXF_MAX_SZ },
3466         { "tx_fifo_underrun", GM_TXE_FIFO_UR },
3467 };
3468
3469 static u32 sky2_get_rx_csum(struct net_device *dev)
3470 {
3471         struct sky2_port *sky2 = netdev_priv(dev);
3472
3473         return !!(sky2->flags & SKY2_FLAG_RX_CHECKSUM);
3474 }
3475
3476 static int sky2_set_rx_csum(struct net_device *dev, u32 data)
3477 {
3478         struct sky2_port *sky2 = netdev_priv(dev);
3479
3480         if (data)
3481                 sky2->flags |= SKY2_FLAG_RX_CHECKSUM;
3482         else
3483                 sky2->flags &= ~SKY2_FLAG_RX_CHECKSUM;
3484
3485         sky2_write32(sky2->hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
3486                      data ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
3487
3488         return 0;
3489 }
3490
3491 static u32 sky2_get_msglevel(struct net_device *netdev)
3492 {
3493         struct sky2_port *sky2 = netdev_priv(netdev);
3494         return sky2->msg_enable;
3495 }
3496
3497 static int sky2_nway_reset(struct net_device *dev)
3498 {
3499         struct sky2_port *sky2 = netdev_priv(dev);
3500
3501         if (!netif_running(dev) || !(sky2->flags & SKY2_FLAG_AUTO_SPEED))
3502                 return -EINVAL;
3503
3504         sky2_phy_reinit(sky2);
3505         sky2_set_multicast(dev);
3506
3507         return 0;
3508 }
3509
3510 static void sky2_phy_stats(struct sky2_port *sky2, u64 * data, unsigned count)
3511 {
3512         struct sky2_hw *hw = sky2->hw;
3513         unsigned port = sky2->port;
3514         int i;
3515
3516         data[0] = (u64) gma_read32(hw, port, GM_TXO_OK_HI) << 32
3517             | (u64) gma_read32(hw, port, GM_TXO_OK_LO);
3518         data[1] = (u64) gma_read32(hw, port, GM_RXO_OK_HI) << 32
3519             | (u64) gma_read32(hw, port, GM_RXO_OK_LO);
3520
3521         for (i = 2; i < count; i++)
3522                 data[i] = (u64) gma_read32(hw, port, sky2_stats[i].offset);
3523 }
3524
3525 static void sky2_set_msglevel(struct net_device *netdev, u32 value)
3526 {
3527         struct sky2_port *sky2 = netdev_priv(netdev);
3528         sky2->msg_enable = value;
3529 }
3530
3531 static int sky2_get_sset_count(struct net_device *dev, int sset)
3532 {
3533         switch (sset) {
3534         case ETH_SS_STATS:
3535                 return ARRAY_SIZE(sky2_stats);
3536         default:
3537                 return -EOPNOTSUPP;
3538         }
3539 }
3540
3541 static void sky2_get_ethtool_stats(struct net_device *dev,
3542                                    struct ethtool_stats *stats, u64 * data)
3543 {
3544         struct sky2_port *sky2 = netdev_priv(dev);
3545
3546         sky2_phy_stats(sky2, data, ARRAY_SIZE(sky2_stats));
3547 }
3548
3549 static void sky2_get_strings(struct net_device *dev, u32 stringset, u8 * data)
3550 {
3551         int i;
3552
3553         switch (stringset) {
3554         case ETH_SS_STATS:
3555                 for (i = 0; i < ARRAY_SIZE(sky2_stats); i++)
3556                         memcpy(data + i * ETH_GSTRING_LEN,
3557                                sky2_stats[i].name, ETH_GSTRING_LEN);
3558                 break;
3559         }
3560 }
3561
3562 static int sky2_set_mac_address(struct net_device *dev, void *p)
3563 {
3564         struct sky2_port *sky2 = netdev_priv(dev);
3565         struct sky2_hw *hw = sky2->hw;
3566         unsigned port = sky2->port;
3567         const struct sockaddr *addr = p;
3568
3569         if (!is_valid_ether_addr(addr->sa_data))
3570                 return -EADDRNOTAVAIL;
3571
3572         memcpy(dev->dev_addr, addr->sa_data, ETH_ALEN);
3573         memcpy_toio(hw->regs + B2_MAC_1 + port * 8,
3574                     dev->dev_addr, ETH_ALEN);
3575         memcpy_toio(hw->regs + B2_MAC_2 + port * 8,
3576                     dev->dev_addr, ETH_ALEN);
3577
3578         /* virtual address for data */
3579         gma_set_addr(hw, port, GM_SRC_ADDR_2L, dev->dev_addr);
3580
3581         /* physical address: used for pause frames */
3582         gma_set_addr(hw, port, GM_SRC_ADDR_1L, dev->dev_addr);
3583
3584         return 0;
3585 }
3586
3587 static void inline sky2_add_filter(u8 filter[8], const u8 *addr)
3588 {
3589         u32 bit;
3590
3591         bit = ether_crc(ETH_ALEN, addr) & 63;
3592         filter[bit >> 3] |= 1 << (bit & 7);
3593 }
3594
3595 static void sky2_set_multicast(struct net_device *dev)
3596 {
3597         struct sky2_port *sky2 = netdev_priv(dev);
3598         struct sky2_hw *hw = sky2->hw;
3599         unsigned port = sky2->port;
3600         struct dev_mc_list *list = dev->mc_list;
3601         u16 reg;
3602         u8 filter[8];
3603         int rx_pause;
3604         static const u8 pause_mc_addr[ETH_ALEN] = { 0x1, 0x80, 0xc2, 0x0, 0x0, 0x1 };
3605
3606         rx_pause = (sky2->flow_status == FC_RX || sky2->flow_status == FC_BOTH);
3607         memset(filter, 0, sizeof(filter));
3608
3609         reg = gma_read16(hw, port, GM_RX_CTRL);
3610         reg |= GM_RXCR_UCF_ENA;
3611
3612         if (dev->flags & IFF_PROMISC)   /* promiscuous */
3613                 reg &= ~(GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA);
3614         else if (dev->flags & IFF_ALLMULTI)
3615                 memset(filter, 0xff, sizeof(filter));
3616         else if (netdev_mc_empty(dev) && !rx_pause)
3617                 reg &= ~GM_RXCR_MCF_ENA;
3618         else {
3619                 int i;
3620                 reg |= GM_RXCR_MCF_ENA;
3621
3622                 if (rx_pause)
3623                         sky2_add_filter(filter, pause_mc_addr);
3624
3625                 for (i = 0; list && i < netdev_mc_count(dev); i++, list = list->next)
3626                         sky2_add_filter(filter, list->dmi_addr);
3627         }
3628
3629         gma_write16(hw, port, GM_MC_ADDR_H1,
3630                     (u16) filter[0] | ((u16) filter[1] << 8));
3631         gma_write16(hw, port, GM_MC_ADDR_H2,
3632                     (u16) filter[2] | ((u16) filter[3] << 8));
3633         gma_write16(hw, port, GM_MC_ADDR_H3,
3634                     (u16) filter[4] | ((u16) filter[5] << 8));
3635         gma_write16(hw, port, GM_MC_ADDR_H4,
3636                     (u16) filter[6] | ((u16) filter[7] << 8));
3637
3638         gma_write16(hw, port, GM_RX_CTRL, reg);
3639 }
3640
3641 /* Can have one global because blinking is controlled by
3642  * ethtool and that is always under RTNL mutex
3643  */
3644 static void sky2_led(struct sky2_port *sky2, enum led_mode mode)
3645 {
3646         struct sky2_hw *hw = sky2->hw;
3647         unsigned port = sky2->port;
3648
3649         spin_lock_bh(&sky2->phy_lock);
3650         if (hw->chip_id == CHIP_ID_YUKON_EC_U ||
3651             hw->chip_id == CHIP_ID_YUKON_EX ||
3652             hw->chip_id == CHIP_ID_YUKON_SUPR) {
3653                 u16 pg;
3654                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
3655                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
3656
3657                 switch (mode) {
3658                 case MO_LED_OFF:
3659                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3660                                      PHY_M_LEDC_LOS_CTRL(8) |
3661                                      PHY_M_LEDC_INIT_CTRL(8) |
3662                                      PHY_M_LEDC_STA1_CTRL(8) |
3663                                      PHY_M_LEDC_STA0_CTRL(8));
3664                         break;
3665                 case MO_LED_ON:
3666                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3667                                      PHY_M_LEDC_LOS_CTRL(9) |
3668                                      PHY_M_LEDC_INIT_CTRL(9) |
3669                                      PHY_M_LEDC_STA1_CTRL(9) |
3670                                      PHY_M_LEDC_STA0_CTRL(9));
3671                         break;
3672                 case MO_LED_BLINK:
3673                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3674                                      PHY_M_LEDC_LOS_CTRL(0xa) |
3675                                      PHY_M_LEDC_INIT_CTRL(0xa) |
3676                                      PHY_M_LEDC_STA1_CTRL(0xa) |
3677                                      PHY_M_LEDC_STA0_CTRL(0xa));
3678                         break;
3679                 case MO_LED_NORM:
3680                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3681                                      PHY_M_LEDC_LOS_CTRL(1) |
3682                                      PHY_M_LEDC_INIT_CTRL(8) |
3683                                      PHY_M_LEDC_STA1_CTRL(7) |
3684                                      PHY_M_LEDC_STA0_CTRL(7));
3685                 }
3686
3687                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
3688         } else
3689                 gm_phy_write(hw, port, PHY_MARV_LED_OVER,
3690                                      PHY_M_LED_MO_DUP(mode) |
3691                                      PHY_M_LED_MO_10(mode) |
3692                                      PHY_M_LED_MO_100(mode) |
3693                                      PHY_M_LED_MO_1000(mode) |
3694                                      PHY_M_LED_MO_RX(mode) |
3695                                      PHY_M_LED_MO_TX(mode));
3696
3697         spin_unlock_bh(&sky2->phy_lock);
3698 }
3699
3700 /* blink LED's for finding board */
3701 static int sky2_phys_id(struct net_device *dev, u32 data)
3702 {
3703         struct sky2_port *sky2 = netdev_priv(dev);
3704         unsigned int i;
3705
3706         if (data == 0)
3707                 data = UINT_MAX;
3708
3709         for (i = 0; i < data; i++) {
3710                 sky2_led(sky2, MO_LED_ON);
3711                 if (msleep_interruptible(500))
3712                         break;
3713                 sky2_led(sky2, MO_LED_OFF);
3714                 if (msleep_interruptible(500))
3715                         break;
3716         }
3717         sky2_led(sky2, MO_LED_NORM);
3718
3719         return 0;
3720 }
3721
3722 static void sky2_get_pauseparam(struct net_device *dev,
3723                                 struct ethtool_pauseparam *ecmd)
3724 {
3725         struct sky2_port *sky2 = netdev_priv(dev);
3726
3727         switch (sky2->flow_mode) {
3728         case FC_NONE:
3729                 ecmd->tx_pause = ecmd->rx_pause = 0;
3730                 break;
3731         case FC_TX:
3732                 ecmd->tx_pause = 1, ecmd->rx_pause = 0;
3733                 break;
3734         case FC_RX:
3735                 ecmd->tx_pause = 0, ecmd->rx_pause = 1;
3736                 break;
3737         case FC_BOTH:
3738                 ecmd->tx_pause = ecmd->rx_pause = 1;
3739         }
3740
3741         ecmd->autoneg = (sky2->flags & SKY2_FLAG_AUTO_PAUSE)
3742                 ? AUTONEG_ENABLE : AUTONEG_DISABLE;
3743 }
3744
3745 static int sky2_set_pauseparam(struct net_device *dev,
3746                                struct ethtool_pauseparam *ecmd)
3747 {
3748         struct sky2_port *sky2 = netdev_priv(dev);
3749
3750         if (ecmd->autoneg == AUTONEG_ENABLE)
3751                 sky2->flags |= SKY2_FLAG_AUTO_PAUSE;
3752         else
3753                 sky2->flags &= ~SKY2_FLAG_AUTO_PAUSE;
3754
3755         sky2->flow_mode = sky2_flow(ecmd->rx_pause, ecmd->tx_pause);
3756
3757         if (netif_running(dev))
3758                 sky2_phy_reinit(sky2);
3759
3760         return 0;
3761 }
3762
3763 static int sky2_get_coalesce(struct net_device *dev,
3764                              struct ethtool_coalesce *ecmd)
3765 {
3766         struct sky2_port *sky2 = netdev_priv(dev);
3767         struct sky2_hw *hw = sky2->hw;
3768
3769         if (sky2_read8(hw, STAT_TX_TIMER_CTRL) == TIM_STOP)
3770                 ecmd->tx_coalesce_usecs = 0;
3771         else {
3772                 u32 clks = sky2_read32(hw, STAT_TX_TIMER_INI);
3773                 ecmd->tx_coalesce_usecs = sky2_clk2us(hw, clks);
3774         }
3775         ecmd->tx_max_coalesced_frames = sky2_read16(hw, STAT_TX_IDX_TH);
3776
3777         if (sky2_read8(hw, STAT_LEV_TIMER_CTRL) == TIM_STOP)
3778                 ecmd->rx_coalesce_usecs = 0;
3779         else {
3780                 u32 clks = sky2_read32(hw, STAT_LEV_TIMER_INI);
3781                 ecmd->rx_coalesce_usecs = sky2_clk2us(hw, clks);
3782         }
3783         ecmd->rx_max_coalesced_frames = sky2_read8(hw, STAT_FIFO_WM);
3784
3785         if (sky2_read8(hw, STAT_ISR_TIMER_CTRL) == TIM_STOP)
3786                 ecmd->rx_coalesce_usecs_irq = 0;
3787         else {
3788                 u32 clks = sky2_read32(hw, STAT_ISR_TIMER_INI);
3789                 ecmd->rx_coalesce_usecs_irq = sky2_clk2us(hw, clks);
3790         }
3791
3792         ecmd->rx_max_coalesced_frames_irq = sky2_read8(hw, STAT_FIFO_ISR_WM);
3793
3794         return 0;
3795 }
3796
3797 /* Note: this affect both ports */
3798 static int sky2_set_coalesce(struct net_device *dev,
3799                              struct ethtool_coalesce *ecmd)
3800 {
3801         struct sky2_port *sky2 = netdev_priv(dev);
3802         struct sky2_hw *hw = sky2->hw;
3803         const u32 tmax = sky2_clk2us(hw, 0x0ffffff);
3804
3805         if (ecmd->tx_coalesce_usecs > tmax ||
3806             ecmd->rx_coalesce_usecs > tmax ||
3807             ecmd->rx_coalesce_usecs_irq > tmax)
3808                 return -EINVAL;
3809
3810         if (ecmd->tx_max_coalesced_frames >= sky2->tx_ring_size-1)
3811                 return -EINVAL;
3812         if (ecmd->rx_max_coalesced_frames > RX_MAX_PENDING)
3813                 return -EINVAL;
3814         if (ecmd->rx_max_coalesced_frames_irq >RX_MAX_PENDING)
3815                 return -EINVAL;
3816
3817         if (ecmd->tx_coalesce_usecs == 0)
3818                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_STOP);
3819         else {
3820                 sky2_write32(hw, STAT_TX_TIMER_INI,
3821                              sky2_us2clk(hw, ecmd->tx_coalesce_usecs));
3822                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
3823         }
3824         sky2_write16(hw, STAT_TX_IDX_TH, ecmd->tx_max_coalesced_frames);
3825
3826         if (ecmd->rx_coalesce_usecs == 0)
3827                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_STOP);
3828         else {
3829                 sky2_write32(hw, STAT_LEV_TIMER_INI,
3830                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs));
3831                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
3832         }
3833         sky2_write8(hw, STAT_FIFO_WM, ecmd->rx_max_coalesced_frames);
3834
3835         if (ecmd->rx_coalesce_usecs_irq == 0)
3836                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_STOP);
3837         else {
3838                 sky2_write32(hw, STAT_ISR_TIMER_INI,
3839                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs_irq));
3840                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
3841         }
3842         sky2_write8(hw, STAT_FIFO_ISR_WM, ecmd->rx_max_coalesced_frames_irq);
3843         return 0;
3844 }
3845
3846 static void sky2_get_ringparam(struct net_device *dev,
3847                                struct ethtool_ringparam *ering)
3848 {
3849         struct sky2_port *sky2 = netdev_priv(dev);
3850
3851         ering->rx_max_pending = RX_MAX_PENDING;
3852         ering->rx_mini_max_pending = 0;
3853         ering->rx_jumbo_max_pending = 0;
3854         ering->tx_max_pending = TX_MAX_PENDING;
3855
3856         ering->rx_pending = sky2->rx_pending;
3857         ering->rx_mini_pending = 0;
3858         ering->rx_jumbo_pending = 0;
3859         ering->tx_pending = sky2->tx_pending;
3860 }
3861
3862 static int sky2_set_ringparam(struct net_device *dev,
3863                               struct ethtool_ringparam *ering)
3864 {
3865         struct sky2_port *sky2 = netdev_priv(dev);
3866
3867         if (ering->rx_pending > RX_MAX_PENDING ||
3868             ering->rx_pending < 8 ||
3869             ering->tx_pending < TX_MIN_PENDING ||
3870             ering->tx_pending > TX_MAX_PENDING)
3871                 return -EINVAL;
3872
3873         sky2_detach(dev);
3874
3875         sky2->rx_pending = ering->rx_pending;
3876         sky2->tx_pending = ering->tx_pending;
3877         sky2->tx_ring_size = roundup_pow_of_two(sky2->tx_pending+1);
3878
3879         return sky2_reattach(dev);
3880 }
3881
3882 static int sky2_get_regs_len(struct net_device *dev)
3883 {
3884         return 0x4000;
3885 }
3886
3887 static int sky2_reg_access_ok(struct sky2_hw *hw, unsigned int b)
3888 {
3889         /* This complicated switch statement is to make sure and
3890          * only access regions that are unreserved.
3891          * Some blocks are only valid on dual port cards.
3892          */
3893         switch (b) {
3894         /* second port */
3895         case 5:         /* Tx Arbiter 2 */
3896         case 9:         /* RX2 */
3897         case 14 ... 15: /* TX2 */
3898         case 17: case 19: /* Ram Buffer 2 */
3899         case 22 ... 23: /* Tx Ram Buffer 2 */
3900         case 25:        /* Rx MAC Fifo 1 */
3901         case 27:        /* Tx MAC Fifo 2 */
3902         case 31:        /* GPHY 2 */
3903         case 40 ... 47: /* Pattern Ram 2 */
3904         case 52: case 54: /* TCP Segmentation 2 */
3905         case 112 ... 116: /* GMAC 2 */
3906                 return hw->ports > 1;
3907
3908         case 0:         /* Control */
3909         case 2:         /* Mac address */
3910         case 4:         /* Tx Arbiter 1 */
3911         case 7:         /* PCI express reg */
3912         case 8:         /* RX1 */
3913         case 12 ... 13: /* TX1 */
3914         case 16: case 18:/* Rx Ram Buffer 1 */
3915         case 20 ... 21: /* Tx Ram Buffer 1 */
3916         case 24:        /* Rx MAC Fifo 1 */
3917         case 26:        /* Tx MAC Fifo 1 */
3918         case 28 ... 29: /* Descriptor and status unit */
3919         case 30:        /* GPHY 1*/
3920         case 32 ... 39: /* Pattern Ram 1 */
3921         case 48: case 50: /* TCP Segmentation 1 */
3922         case 56 ... 60: /* PCI space */
3923         case 80 ... 84: /* GMAC 1 */
3924                 return 1;
3925
3926         default:
3927                 return 0;
3928         }
3929 }
3930
3931 /*
3932  * Returns copy of control register region
3933  * Note: ethtool_get_regs always provides full size (16k) buffer
3934  */
3935 static void sky2_get_regs(struct net_device *dev, struct ethtool_regs *regs,
3936                           void *p)
3937 {
3938         const struct sky2_port *sky2 = netdev_priv(dev);
3939         const void __iomem *io = sky2->hw->regs;
3940         unsigned int b;
3941
3942         regs->version = 1;
3943
3944         for (b = 0; b < 128; b++) {
3945                 /* skip poisonous diagnostic ram region in block 3 */
3946                 if (b == 3)
3947                         memcpy_fromio(p + 0x10, io + 0x10, 128 - 0x10);
3948                 else if (sky2_reg_access_ok(sky2->hw, b))
3949                         memcpy_fromio(p, io, 128);
3950                 else
3951                         memset(p, 0, 128);
3952
3953                 p += 128;
3954                 io += 128;
3955         }
3956 }
3957
3958 /* In order to do Jumbo packets on these chips, need to turn off the
3959  * transmit store/forward. Therefore checksum offload won't work.
3960  */
3961 static int no_tx_offload(struct net_device *dev)
3962 {
3963         const struct sky2_port *sky2 = netdev_priv(dev);
3964         const struct sky2_hw *hw = sky2->hw;
3965
3966         return dev->mtu > ETH_DATA_LEN && hw->chip_id == CHIP_ID_YUKON_EC_U;
3967 }
3968
3969 static int sky2_set_tx_csum(struct net_device *dev, u32 data)
3970 {
3971         if (data && no_tx_offload(dev))
3972                 return -EINVAL;
3973
3974         return ethtool_op_set_tx_csum(dev, data);
3975 }
3976
3977
3978 static int sky2_set_tso(struct net_device *dev, u32 data)
3979 {
3980         if (data && no_tx_offload(dev))
3981                 return -EINVAL;
3982
3983         return ethtool_op_set_tso(dev, data);
3984 }
3985
3986 static int sky2_get_eeprom_len(struct net_device *dev)
3987 {
3988         struct sky2_port *sky2 = netdev_priv(dev);
3989         struct sky2_hw *hw = sky2->hw;
3990         u16 reg2;
3991
3992         reg2 = sky2_pci_read16(hw, PCI_DEV_REG2);
3993         return 1 << ( ((reg2 & PCI_VPD_ROM_SZ) >> 14) + 8);
3994 }
3995
3996 static int sky2_vpd_wait(const struct sky2_hw *hw, int cap, u16 busy)
3997 {
3998         unsigned long start = jiffies;
3999
4000         while ( (sky2_pci_read16(hw, cap + PCI_VPD_ADDR) & PCI_VPD_ADDR_F) == busy) {
4001                 /* Can take up to 10.6 ms for write */
4002                 if (time_after(jiffies, start + HZ/4)) {
4003                         dev_err(&hw->pdev->dev, PFX "VPD cycle timed out");
4004                         return -ETIMEDOUT;
4005                 }
4006                 mdelay(1);
4007         }
4008
4009         return 0;
4010 }
4011
4012 static int sky2_vpd_read(struct sky2_hw *hw, int cap, void *data,
4013                          u16 offset, size_t length)
4014 {
4015         int rc = 0;
4016
4017         while (length > 0) {
4018                 u32 val;
4019
4020                 sky2_pci_write16(hw, cap + PCI_VPD_ADDR, offset);
4021                 rc = sky2_vpd_wait(hw, cap, 0);
4022                 if (rc)
4023                         break;
4024
4025                 val = sky2_pci_read32(hw, cap + PCI_VPD_DATA);
4026
4027                 memcpy(data, &val, min(sizeof(val), length));
4028                 offset += sizeof(u32);
4029                 data += sizeof(u32);
4030                 length -= sizeof(u32);
4031         }
4032
4033         return rc;
4034 }
4035
4036 static int sky2_vpd_write(struct sky2_hw *hw, int cap, const void *data,
4037                           u16 offset, unsigned int length)
4038 {
4039         unsigned int i;
4040         int rc = 0;
4041
4042         for (i = 0; i < length; i += sizeof(u32)) {
4043                 u32 val = *(u32 *)(data + i);
4044
4045                 sky2_pci_write32(hw, cap + PCI_VPD_DATA, val);
4046                 sky2_pci_write32(hw, cap + PCI_VPD_ADDR, offset | PCI_VPD_ADDR_F);
4047
4048                 rc = sky2_vpd_wait(hw, cap, PCI_VPD_ADDR_F);
4049                 if (rc)
4050                         break;
4051         }
4052         return rc;
4053 }
4054
4055 static int sky2_get_eeprom(struct net_device *dev, struct ethtool_eeprom *eeprom,
4056                            u8 *data)
4057 {
4058         struct sky2_port *sky2 = netdev_priv(dev);
4059         int cap = pci_find_capability(sky2->hw->pdev, PCI_CAP_ID_VPD);
4060
4061         if (!cap)
4062                 return -EINVAL;
4063
4064         eeprom->magic = SKY2_EEPROM_MAGIC;
4065
4066         return sky2_vpd_read(sky2->hw, cap, data, eeprom->offset, eeprom->len);
4067 }
4068
4069 static int sky2_set_eeprom(struct net_device *dev, struct ethtool_eeprom *eeprom,
4070                            u8 *data)
4071 {
4072         struct sky2_port *sky2 = netdev_priv(dev);
4073         int cap = pci_find_capability(sky2->hw->pdev, PCI_CAP_ID_VPD);
4074
4075         if (!cap)
4076                 return -EINVAL;
4077
4078         if (eeprom->magic != SKY2_EEPROM_MAGIC)
4079                 return -EINVAL;
4080
4081         /* Partial writes not supported */
4082         if ((eeprom->offset & 3) || (eeprom->len & 3))
4083                 return -EINVAL;
4084
4085         return sky2_vpd_write(sky2->hw, cap, data, eeprom->offset, eeprom->len);
4086 }
4087
4088
4089 static const struct ethtool_ops sky2_ethtool_ops = {
4090         .get_settings   = sky2_get_settings,
4091         .set_settings   = sky2_set_settings,
4092         .get_drvinfo    = sky2_get_drvinfo,
4093         .get_wol        = sky2_get_wol,
4094         .set_wol        = sky2_set_wol,
4095         .get_msglevel   = sky2_get_msglevel,
4096         .set_msglevel   = sky2_set_msglevel,
4097         .nway_reset     = sky2_nway_reset,
4098         .get_regs_len   = sky2_get_regs_len,
4099         .get_regs       = sky2_get_regs,
4100         .get_link       = ethtool_op_get_link,
4101         .get_eeprom_len = sky2_get_eeprom_len,
4102         .get_eeprom     = sky2_get_eeprom,
4103         .set_eeprom     = sky2_set_eeprom,
4104         .set_sg         = ethtool_op_set_sg,
4105         .set_tx_csum    = sky2_set_tx_csum,
4106         .set_tso        = sky2_set_tso,
4107         .get_rx_csum    = sky2_get_rx_csum,
4108         .set_rx_csum    = sky2_set_rx_csum,
4109         .get_strings    = sky2_get_strings,
4110         .get_coalesce   = sky2_get_coalesce,
4111         .set_coalesce   = sky2_set_coalesce,
4112         .get_ringparam  = sky2_get_ringparam,
4113         .set_ringparam  = sky2_set_ringparam,
4114         .get_pauseparam = sky2_get_pauseparam,
4115         .set_pauseparam = sky2_set_pauseparam,
4116         .phys_id        = sky2_phys_id,
4117         .get_sset_count = sky2_get_sset_count,
4118         .get_ethtool_stats = sky2_get_ethtool_stats,
4119 };
4120
4121 #ifdef CONFIG_SKY2_DEBUG
4122
4123 static struct dentry *sky2_debug;
4124
4125
4126 /*
4127  * Read and parse the first part of Vital Product Data
4128  */
4129 #define VPD_SIZE        128
4130 #define VPD_MAGIC       0x82
4131
4132 static const struct vpd_tag {
4133         char tag[2];
4134         char *label;
4135 } vpd_tags[] = {
4136         { "PN", "Part Number" },
4137         { "EC", "Engineering Level" },
4138         { "MN", "Manufacturer" },
4139         { "SN", "Serial Number" },
4140         { "YA", "Asset Tag" },
4141         { "VL", "First Error Log Message" },
4142         { "VF", "Second Error Log Message" },
4143         { "VB", "Boot Agent ROM Configuration" },
4144         { "VE", "EFI UNDI Configuration" },
4145 };
4146
4147 static void sky2_show_vpd(struct seq_file *seq, struct sky2_hw *hw)
4148 {
4149         size_t vpd_size;
4150         loff_t offs;
4151         u8 len;
4152         unsigned char *buf;
4153         u16 reg2;
4154
4155         reg2 = sky2_pci_read16(hw, PCI_DEV_REG2);
4156         vpd_size = 1 << ( ((reg2 & PCI_VPD_ROM_SZ) >> 14) + 8);
4157
4158         seq_printf(seq, "%s Product Data\n", pci_name(hw->pdev));
4159         buf = kmalloc(vpd_size, GFP_KERNEL);
4160         if (!buf) {
4161                 seq_puts(seq, "no memory!\n");
4162                 return;
4163         }
4164
4165         if (pci_read_vpd(hw->pdev, 0, vpd_size, buf) < 0) {
4166                 seq_puts(seq, "VPD read failed\n");
4167                 goto out;
4168         }
4169
4170         if (buf[0] != VPD_MAGIC) {
4171                 seq_printf(seq, "VPD tag mismatch: %#x\n", buf[0]);
4172                 goto out;
4173         }
4174         len = buf[1];
4175         if (len == 0 || len > vpd_size - 4) {
4176                 seq_printf(seq, "Invalid id length: %d\n", len);
4177                 goto out;
4178         }
4179
4180         seq_printf(seq, "%.*s\n", len, buf + 3);
4181         offs = len + 3;
4182
4183         while (offs < vpd_size - 4) {
4184                 int i;
4185
4186                 if (!memcmp("RW", buf + offs, 2))       /* end marker */
4187                         break;
4188                 len = buf[offs + 2];
4189                 if (offs + len + 3 >= vpd_size)
4190                         break;
4191
4192                 for (i = 0; i < ARRAY_SIZE(vpd_tags); i++) {
4193                         if (!memcmp(vpd_tags[i].tag, buf + offs, 2)) {
4194                                 seq_printf(seq, " %s: %.*s\n",
4195                                            vpd_tags[i].label, len, buf + offs + 3);
4196                                 break;
4197                         }
4198                 }
4199                 offs += len + 3;
4200         }
4201 out:
4202         kfree(buf);
4203 }
4204
4205 static int sky2_debug_show(struct seq_file *seq, void *v)
4206 {
4207         struct net_device *dev = seq->private;
4208         const struct sky2_port *sky2 = netdev_priv(dev);
4209         struct sky2_hw *hw = sky2->hw;
4210         unsigned port = sky2->port;
4211         unsigned idx, last;
4212         int sop;
4213
4214         sky2_show_vpd(seq, hw);
4215
4216         seq_printf(seq, "\nIRQ src=%x mask=%x control=%x\n",
4217                    sky2_read32(hw, B0_ISRC),
4218                    sky2_read32(hw, B0_IMSK),
4219                    sky2_read32(hw, B0_Y2_SP_ICR));
4220
4221         if (!netif_running(dev)) {
4222                 seq_printf(seq, "network not running\n");
4223                 return 0;
4224         }
4225
4226         napi_disable(&hw->napi);
4227         last = sky2_read16(hw, STAT_PUT_IDX);
4228
4229         if (hw->st_idx == last)
4230                 seq_puts(seq, "Status ring (empty)\n");
4231         else {
4232                 seq_puts(seq, "Status ring\n");
4233                 for (idx = hw->st_idx; idx != last && idx < STATUS_RING_SIZE;
4234                      idx = RING_NEXT(idx, STATUS_RING_SIZE)) {
4235                         const struct sky2_status_le *le = hw->st_le + idx;
4236                         seq_printf(seq, "[%d] %#x %d %#x\n",
4237                                    idx, le->opcode, le->length, le->status);
4238                 }
4239                 seq_puts(seq, "\n");
4240         }
4241
4242         seq_printf(seq, "Tx ring pending=%u...%u report=%d done=%d\n",
4243                    sky2->tx_cons, sky2->tx_prod,
4244                    sky2_read16(hw, port == 0 ? STAT_TXA1_RIDX : STAT_TXA2_RIDX),
4245                    sky2_read16(hw, Q_ADDR(txqaddr[port], Q_DONE)));
4246
4247         /* Dump contents of tx ring */
4248         sop = 1;
4249         for (idx = sky2->tx_next; idx != sky2->tx_prod && idx < sky2->tx_ring_size;
4250              idx = RING_NEXT(idx, sky2->tx_ring_size)) {
4251                 const struct sky2_tx_le *le = sky2->tx_le + idx;
4252                 u32 a = le32_to_cpu(le->addr);
4253
4254                 if (sop)
4255                         seq_printf(seq, "%u:", idx);
4256                 sop = 0;
4257
4258                 switch(le->opcode & ~HW_OWNER) {
4259                 case OP_ADDR64:
4260                         seq_printf(seq, " %#x:", a);
4261                         break;
4262                 case OP_LRGLEN:
4263                         seq_printf(seq, " mtu=%d", a);
4264                         break;
4265                 case OP_VLAN:
4266                         seq_printf(seq, " vlan=%d", be16_to_cpu(le->length));
4267                         break;
4268                 case OP_TCPLISW:
4269                         seq_printf(seq, " csum=%#x", a);
4270                         break;
4271                 case OP_LARGESEND:
4272                         seq_printf(seq, " tso=%#x(%d)", a, le16_to_cpu(le->length));
4273                         break;
4274                 case OP_PACKET:
4275                         seq_printf(seq, " %#x(%d)", a, le16_to_cpu(le->length));
4276                         break;
4277                 case OP_BUFFER:
4278                         seq_printf(seq, " frag=%#x(%d)", a, le16_to_cpu(le->length));
4279                         break;
4280                 default:
4281                         seq_printf(seq, " op=%#x,%#x(%d)", le->opcode,
4282                                    a, le16_to_cpu(le->length));
4283                 }
4284
4285                 if (le->ctrl & EOP) {
4286                         seq_putc(seq, '\n');
4287                         sop = 1;
4288                 }
4289         }
4290
4291         seq_printf(seq, "\nRx ring hw get=%d put=%d last=%d\n",
4292                    sky2_read16(hw, Y2_QADDR(rxqaddr[port], PREF_UNIT_GET_IDX)),
4293                    sky2_read16(hw, Y2_QADDR(rxqaddr[port], PREF_UNIT_PUT_IDX)),
4294                    sky2_read16(hw, Y2_QADDR(rxqaddr[port], PREF_UNIT_LAST_IDX)));
4295
4296         sky2_read32(hw, B0_Y2_SP_LISR);
4297         napi_enable(&hw->napi);
4298         return 0;
4299 }
4300
4301 static int sky2_debug_open(struct inode *inode, struct file *file)
4302 {
4303         return single_open(file, sky2_debug_show, inode->i_private);
4304 }
4305
4306 static const struct file_operations sky2_debug_fops = {
4307         .owner          = THIS_MODULE,
4308         .open           = sky2_debug_open,
4309         .read           = seq_read,
4310         .llseek         = seq_lseek,
4311         .release        = single_release,
4312 };
4313
4314 /*
4315  * Use network device events to create/remove/rename
4316  * debugfs file entries
4317  */
4318 static int sky2_device_event(struct notifier_block *unused,
4319                              unsigned long event, void *ptr)
4320 {
4321         struct net_device *dev = ptr;
4322         struct sky2_port *sky2 = netdev_priv(dev);
4323
4324         if (dev->netdev_ops->ndo_open != sky2_up || !sky2_debug)
4325                 return NOTIFY_DONE;
4326
4327         switch(event) {
4328         case NETDEV_CHANGENAME:
4329                 if (sky2->debugfs) {
4330                         sky2->debugfs = debugfs_rename(sky2_debug, sky2->debugfs,
4331                                                        sky2_debug, dev->name);
4332                 }
4333                 break;
4334
4335         case NETDEV_GOING_DOWN:
4336                 if (sky2->debugfs) {
4337                         printk(KERN_DEBUG PFX "%s: remove debugfs\n",
4338                                dev->name);
4339                         debugfs_remove(sky2->debugfs);
4340                         sky2->debugfs = NULL;
4341                 }
4342                 break;
4343
4344         case NETDEV_UP:
4345                 sky2->debugfs = debugfs_create_file(dev->name, S_IRUGO,
4346                                                     sky2_debug, dev,
4347                                                     &sky2_debug_fops);
4348                 if (IS_ERR(sky2->debugfs))
4349                         sky2->debugfs = NULL;
4350         }
4351
4352         return NOTIFY_DONE;
4353 }
4354
4355 static struct notifier_block sky2_notifier = {
4356         .notifier_call = sky2_device_event,
4357 };
4358
4359
4360 static __init void sky2_debug_init(void)
4361 {
4362         struct dentry *ent;
4363
4364         ent = debugfs_create_dir("sky2", NULL);
4365         if (!ent || IS_ERR(ent))
4366                 return;
4367
4368         sky2_debug = ent;
4369         register_netdevice_notifier(&sky2_notifier);
4370 }
4371
4372 static __exit void sky2_debug_cleanup(void)
4373 {
4374         if (sky2_debug) {
4375                 unregister_netdevice_notifier(&sky2_notifier);
4376                 debugfs_remove(sky2_debug);
4377                 sky2_debug = NULL;
4378         }
4379 }
4380
4381 #else
4382 #define sky2_debug_init()
4383 #define sky2_debug_cleanup()
4384 #endif
4385
4386 /* Two copies of network device operations to handle special case of
4387    not allowing netpoll on second port */
4388 static const struct net_device_ops sky2_netdev_ops[2] = {
4389   {
4390         .ndo_open               = sky2_up,
4391         .ndo_stop               = sky2_down,
4392         .ndo_start_xmit         = sky2_xmit_frame,
4393         .ndo_do_ioctl           = sky2_ioctl,
4394         .ndo_validate_addr      = eth_validate_addr,
4395         .ndo_set_mac_address    = sky2_set_mac_address,
4396         .ndo_set_multicast_list = sky2_set_multicast,
4397         .ndo_change_mtu         = sky2_change_mtu,
4398         .ndo_tx_timeout         = sky2_tx_timeout,
4399 #ifdef SKY2_VLAN_TAG_USED
4400         .ndo_vlan_rx_register   = sky2_vlan_rx_register,
4401 #endif
4402 #ifdef CONFIG_NET_POLL_CONTROLLER
4403         .ndo_poll_controller    = sky2_netpoll,
4404 #endif
4405   },
4406   {
4407         .ndo_open               = sky2_up,
4408         .ndo_stop               = sky2_down,
4409         .ndo_start_xmit         = sky2_xmit_frame,
4410         .ndo_do_ioctl           = sky2_ioctl,
4411         .ndo_validate_addr      = eth_validate_addr,
4412         .ndo_set_mac_address    = sky2_set_mac_address,
4413         .ndo_set_multicast_list = sky2_set_multicast,
4414         .ndo_change_mtu         = sky2_change_mtu,
4415         .ndo_tx_timeout         = sky2_tx_timeout,
4416 #ifdef SKY2_VLAN_TAG_USED
4417         .ndo_vlan_rx_register   = sky2_vlan_rx_register,
4418 #endif
4419   },
4420 };
4421
4422 /* Initialize network device */
4423 static __devinit struct net_device *sky2_init_netdev(struct sky2_hw *hw,
4424                                                      unsigned port,
4425                                                      int highmem, int wol)
4426 {
4427         struct sky2_port *sky2;
4428         struct net_device *dev = alloc_etherdev(sizeof(*sky2));
4429
4430         if (!dev) {
4431                 dev_err(&hw->pdev->dev, "etherdev alloc failed\n");
4432                 return NULL;
4433         }
4434
4435         SET_NETDEV_DEV(dev, &hw->pdev->dev);
4436         dev->irq = hw->pdev->irq;
4437         SET_ETHTOOL_OPS(dev, &sky2_ethtool_ops);
4438         dev->watchdog_timeo = TX_WATCHDOG;
4439         dev->netdev_ops = &sky2_netdev_ops[port];
4440
4441         sky2 = netdev_priv(dev);
4442         sky2->netdev = dev;
4443         sky2->hw = hw;
4444         sky2->msg_enable = netif_msg_init(debug, default_msg);
4445
4446         /* Auto speed and flow control */
4447         sky2->flags = SKY2_FLAG_AUTO_SPEED | SKY2_FLAG_AUTO_PAUSE;
4448         if (hw->chip_id != CHIP_ID_YUKON_XL)
4449                 sky2->flags |= SKY2_FLAG_RX_CHECKSUM;
4450
4451         sky2->flow_mode = FC_BOTH;
4452
4453         sky2->duplex = -1;
4454         sky2->speed = -1;
4455         sky2->advertising = sky2_supported_modes(hw);
4456         sky2->wol = wol;
4457
4458         spin_lock_init(&sky2->phy_lock);
4459
4460         sky2->tx_pending = TX_DEF_PENDING;
4461         sky2->tx_ring_size = roundup_pow_of_two(TX_DEF_PENDING+1);
4462         sky2->rx_pending = RX_DEF_PENDING;
4463
4464         hw->dev[port] = dev;
4465
4466         sky2->port = port;
4467
4468         dev->features |= NETIF_F_TSO | NETIF_F_IP_CSUM | NETIF_F_SG;
4469         if (highmem)
4470                 dev->features |= NETIF_F_HIGHDMA;
4471
4472 #ifdef SKY2_VLAN_TAG_USED
4473         /* The workaround for FE+ status conflicts with VLAN tag detection. */
4474         if (!(sky2->hw->chip_id == CHIP_ID_YUKON_FE_P &&
4475               sky2->hw->chip_rev == CHIP_REV_YU_FE2_A0)) {
4476                 dev->features |= NETIF_F_HW_VLAN_TX | NETIF_F_HW_VLAN_RX;
4477         }
4478 #endif
4479
4480         /* read the mac address */
4481         memcpy_fromio(dev->dev_addr, hw->regs + B2_MAC_1 + port * 8, ETH_ALEN);
4482         memcpy(dev->perm_addr, dev->dev_addr, dev->addr_len);
4483
4484         return dev;
4485 }
4486
4487 static void __devinit sky2_show_addr(struct net_device *dev)
4488 {
4489         const struct sky2_port *sky2 = netdev_priv(dev);
4490
4491         if (netif_msg_probe(sky2))
4492                 printk(KERN_INFO PFX "%s: addr %pM\n",
4493                        dev->name, dev->dev_addr);
4494 }
4495
4496 /* Handle software interrupt used during MSI test */
4497 static irqreturn_t __devinit sky2_test_intr(int irq, void *dev_id)
4498 {
4499         struct sky2_hw *hw = dev_id;
4500         u32 status = sky2_read32(hw, B0_Y2_SP_ISRC2);
4501
4502         if (status == 0)
4503                 return IRQ_NONE;
4504
4505         if (status & Y2_IS_IRQ_SW) {
4506                 hw->flags |= SKY2_HW_USE_MSI;
4507                 wake_up(&hw->msi_wait);
4508                 sky2_write8(hw, B0_CTST, CS_CL_SW_IRQ);
4509         }
4510         sky2_write32(hw, B0_Y2_SP_ICR, 2);
4511
4512         return IRQ_HANDLED;
4513 }
4514
4515 /* Test interrupt path by forcing a a software IRQ */
4516 static int __devinit sky2_test_msi(struct sky2_hw *hw)
4517 {
4518         struct pci_dev *pdev = hw->pdev;
4519         int err;
4520
4521         init_waitqueue_head (&hw->msi_wait);
4522
4523         sky2_write32(hw, B0_IMSK, Y2_IS_IRQ_SW);
4524
4525         err = request_irq(pdev->irq, sky2_test_intr, 0, DRV_NAME, hw);
4526         if (err) {
4527                 dev_err(&pdev->dev, "cannot assign irq %d\n", pdev->irq);
4528                 return err;
4529         }
4530
4531         sky2_write8(hw, B0_CTST, CS_ST_SW_IRQ);
4532         sky2_read8(hw, B0_CTST);
4533
4534         wait_event_timeout(hw->msi_wait, (hw->flags & SKY2_HW_USE_MSI), HZ/10);
4535
4536         if (!(hw->flags & SKY2_HW_USE_MSI)) {
4537                 /* MSI test failed, go back to INTx mode */
4538                 dev_info(&pdev->dev, "No interrupt generated using MSI, "
4539                          "switching to INTx mode.\n");
4540
4541                 err = -EOPNOTSUPP;
4542                 sky2_write8(hw, B0_CTST, CS_CL_SW_IRQ);
4543         }
4544
4545         sky2_write32(hw, B0_IMSK, 0);
4546         sky2_read32(hw, B0_IMSK);
4547
4548         free_irq(pdev->irq, hw);
4549
4550         return err;
4551 }
4552
4553 /* This driver supports yukon2 chipset only */
4554 static const char *sky2_name(u8 chipid, char *buf, int sz)
4555 {
4556         const char *name[] = {
4557                 "XL",           /* 0xb3 */
4558                 "EC Ultra",     /* 0xb4 */
4559                 "Extreme",      /* 0xb5 */
4560                 "EC",           /* 0xb6 */
4561                 "FE",           /* 0xb7 */
4562                 "FE+",          /* 0xb8 */
4563                 "Supreme",      /* 0xb9 */
4564                 "UL 2",         /* 0xba */
4565                 "Unknown",      /* 0xbb */
4566                 "Optima",       /* 0xbc */
4567         };
4568
4569         if (chipid >= CHIP_ID_YUKON_XL && chipid <= CHIP_ID_YUKON_OPT)
4570                 strncpy(buf, name[chipid - CHIP_ID_YUKON_XL], sz);
4571         else
4572                 snprintf(buf, sz, "(chip %#x)", chipid);
4573         return buf;
4574 }
4575
4576 static int __devinit sky2_probe(struct pci_dev *pdev,
4577                                 const struct pci_device_id *ent)
4578 {
4579         struct net_device *dev;
4580         struct sky2_hw *hw;
4581         int err, using_dac = 0, wol_default;
4582         u32 reg;
4583         char buf1[16];
4584
4585         err = pci_enable_device(pdev);
4586         if (err) {
4587                 dev_err(&pdev->dev, "cannot enable PCI device\n");
4588                 goto err_out;
4589         }
4590
4591         /* Get configuration information
4592          * Note: only regular PCI config access once to test for HW issues
4593          *       other PCI access through shared memory for speed and to
4594          *       avoid MMCONFIG problems.
4595          */
4596         err = pci_read_config_dword(pdev, PCI_DEV_REG2, &reg);
4597         if (err) {
4598                 dev_err(&pdev->dev, "PCI read config failed\n");
4599                 goto err_out;
4600         }
4601
4602         if (~reg == 0) {
4603                 dev_err(&pdev->dev, "PCI configuration read error\n");
4604                 goto err_out;
4605         }
4606
4607         err = pci_request_regions(pdev, DRV_NAME);
4608         if (err) {
4609                 dev_err(&pdev->dev, "cannot obtain PCI resources\n");
4610                 goto err_out_disable;
4611         }
4612
4613         pci_set_master(pdev);
4614
4615         if (sizeof(dma_addr_t) > sizeof(u32) &&
4616             !(err = pci_set_dma_mask(pdev, DMA_BIT_MASK(64)))) {
4617                 using_dac = 1;
4618                 err = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(64));
4619                 if (err < 0) {
4620                         dev_err(&pdev->dev, "unable to obtain 64 bit DMA "
4621                                 "for consistent allocations\n");
4622                         goto err_out_free_regions;
4623                 }
4624         } else {
4625                 err = pci_set_dma_mask(pdev, DMA_BIT_MASK(32));
4626                 if (err) {
4627                         dev_err(&pdev->dev, "no usable DMA configuration\n");
4628                         goto err_out_free_regions;
4629                 }
4630         }
4631
4632
4633 #ifdef __BIG_ENDIAN
4634         /* The sk98lin vendor driver uses hardware byte swapping but
4635          * this driver uses software swapping.
4636          */
4637         reg &= ~PCI_REV_DESC;
4638         err = pci_write_config_dword(pdev,PCI_DEV_REG2, reg);
4639         if (err) {
4640                 dev_err(&pdev->dev, "PCI write config failed\n");
4641                 goto err_out_free_regions;
4642         }
4643 #endif
4644
4645         wol_default = device_may_wakeup(&pdev->dev) ? WAKE_MAGIC : 0;
4646
4647         err = -ENOMEM;
4648
4649         hw = kzalloc(sizeof(*hw) + strlen(DRV_NAME "@pci:")
4650                      + strlen(pci_name(pdev)) + 1, GFP_KERNEL);
4651         if (!hw) {
4652                 dev_err(&pdev->dev, "cannot allocate hardware struct\n");
4653                 goto err_out_free_regions;
4654         }
4655
4656         hw->pdev = pdev;
4657         sprintf(hw->irq_name, DRV_NAME "@pci:%s", pci_name(pdev));
4658
4659         hw->regs = ioremap_nocache(pci_resource_start(pdev, 0), 0x4000);
4660         if (!hw->regs) {
4661                 dev_err(&pdev->dev, "cannot map device registers\n");
4662                 goto err_out_free_hw;
4663         }
4664
4665         /* ring for status responses */
4666         hw->st_le = pci_alloc_consistent(pdev, STATUS_LE_BYTES, &hw->st_dma);
4667         if (!hw->st_le)
4668                 goto err_out_iounmap;
4669
4670         err = sky2_init(hw);
4671         if (err)
4672                 goto err_out_iounmap;
4673
4674         dev_info(&pdev->dev, "Yukon-2 %s chip revision %d\n",
4675                  sky2_name(hw->chip_id, buf1, sizeof(buf1)), hw->chip_rev);
4676
4677         sky2_reset(hw);
4678
4679         dev = sky2_init_netdev(hw, 0, using_dac, wol_default);
4680         if (!dev) {
4681                 err = -ENOMEM;
4682                 goto err_out_free_pci;
4683         }
4684
4685         if (!disable_msi && pci_enable_msi(pdev) == 0) {
4686                 err = sky2_test_msi(hw);
4687                 if (err == -EOPNOTSUPP)
4688                         pci_disable_msi(pdev);
4689                 else if (err)
4690                         goto err_out_free_netdev;
4691         }
4692
4693         err = register_netdev(dev);
4694         if (err) {
4695                 dev_err(&pdev->dev, "cannot register net device\n");
4696                 goto err_out_free_netdev;
4697         }
4698
4699         netif_carrier_off(dev);
4700
4701         netif_napi_add(dev, &hw->napi, sky2_poll, NAPI_WEIGHT);
4702
4703         err = request_irq(pdev->irq, sky2_intr,
4704                           (hw->flags & SKY2_HW_USE_MSI) ? 0 : IRQF_SHARED,
4705                           hw->irq_name, hw);
4706         if (err) {
4707                 dev_err(&pdev->dev, "cannot assign irq %d\n", pdev->irq);
4708                 goto err_out_unregister;
4709         }
4710         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
4711         napi_enable(&hw->napi);
4712
4713         sky2_show_addr(dev);
4714
4715         if (hw->ports > 1) {
4716                 struct net_device *dev1;
4717
4718                 err = -ENOMEM;
4719                 dev1 = sky2_init_netdev(hw, 1, using_dac, wol_default);
4720                 if (dev1 && (err = register_netdev(dev1)) == 0)
4721                         sky2_show_addr(dev1);
4722                 else {
4723                         dev_warn(&pdev->dev,
4724                                  "register of second port failed (%d)\n", err);
4725                         hw->dev[1] = NULL;
4726                         hw->ports = 1;
4727                         if (dev1)
4728                                 free_netdev(dev1);
4729                 }
4730         }
4731
4732         setup_timer(&hw->watchdog_timer, sky2_watchdog, (unsigned long) hw);
4733         INIT_WORK(&hw->restart_work, sky2_restart);
4734
4735         pci_set_drvdata(pdev, hw);
4736         pdev->d3_delay = 150;
4737
4738         return 0;
4739
4740 err_out_unregister:
4741         if (hw->flags & SKY2_HW_USE_MSI)
4742                 pci_disable_msi(pdev);
4743         unregister_netdev(dev);
4744 err_out_free_netdev:
4745         free_netdev(dev);
4746 err_out_free_pci:
4747         sky2_write8(hw, B0_CTST, CS_RST_SET);
4748         pci_free_consistent(pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
4749 err_out_iounmap:
4750         iounmap(hw->regs);
4751 err_out_free_hw:
4752         kfree(hw);
4753 err_out_free_regions:
4754         pci_release_regions(pdev);
4755 err_out_disable:
4756         pci_disable_device(pdev);
4757 err_out:
4758         pci_set_drvdata(pdev, NULL);
4759         return err;
4760 }
4761
4762 static void __devexit sky2_remove(struct pci_dev *pdev)
4763 {
4764         struct sky2_hw *hw = pci_get_drvdata(pdev);
4765         int i;
4766
4767         if (!hw)
4768                 return;
4769
4770         del_timer_sync(&hw->watchdog_timer);
4771         cancel_work_sync(&hw->restart_work);
4772
4773         for (i = hw->ports-1; i >= 0; --i)
4774                 unregister_netdev(hw->dev[i]);
4775
4776         sky2_write32(hw, B0_IMSK, 0);
4777
4778         sky2_power_aux(hw);
4779
4780         sky2_write8(hw, B0_CTST, CS_RST_SET);
4781         sky2_read8(hw, B0_CTST);
4782
4783         free_irq(pdev->irq, hw);
4784         if (hw->flags & SKY2_HW_USE_MSI)
4785                 pci_disable_msi(pdev);
4786         pci_free_consistent(pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
4787         pci_release_regions(pdev);
4788         pci_disable_device(pdev);
4789
4790         for (i = hw->ports-1; i >= 0; --i)
4791                 free_netdev(hw->dev[i]);
4792
4793         iounmap(hw->regs);
4794         kfree(hw);
4795
4796         pci_set_drvdata(pdev, NULL);
4797 }
4798
4799 static int sky2_suspend(struct pci_dev *pdev, pm_message_t state)
4800 {
4801         struct sky2_hw *hw = pci_get_drvdata(pdev);
4802         int i, wol = 0;
4803
4804         if (!hw)
4805                 return 0;
4806
4807         del_timer_sync(&hw->watchdog_timer);
4808         cancel_work_sync(&hw->restart_work);
4809
4810         rtnl_lock();
4811         for (i = 0; i < hw->ports; i++) {
4812                 struct net_device *dev = hw->dev[i];
4813                 struct sky2_port *sky2 = netdev_priv(dev);
4814
4815                 sky2_detach(dev);
4816
4817                 if (sky2->wol)
4818                         sky2_wol_init(sky2);
4819
4820                 wol |= sky2->wol;
4821         }
4822
4823         device_set_wakeup_enable(&pdev->dev, wol != 0);
4824
4825         sky2_write32(hw, B0_IMSK, 0);
4826         napi_disable(&hw->napi);
4827         sky2_power_aux(hw);
4828         rtnl_unlock();
4829
4830         pci_save_state(pdev);
4831         pci_enable_wake(pdev, pci_choose_state(pdev, state), wol);
4832         pci_set_power_state(pdev, pci_choose_state(pdev, state));
4833
4834         return 0;
4835 }
4836
4837 #ifdef CONFIG_PM
4838 static int sky2_resume(struct pci_dev *pdev)
4839 {
4840         struct sky2_hw *hw = pci_get_drvdata(pdev);
4841         int i, err;
4842
4843         if (!hw)
4844                 return 0;
4845
4846         err = pci_set_power_state(pdev, PCI_D0);
4847         if (err)
4848                 goto out;
4849
4850         err = pci_restore_state(pdev);
4851         if (err)
4852                 goto out;
4853
4854         pci_enable_wake(pdev, PCI_D0, 0);
4855
4856         /* Re-enable all clocks */
4857         err = pci_write_config_dword(pdev, PCI_DEV_REG3, 0);
4858         if (err) {
4859                 dev_err(&pdev->dev, "PCI write config failed\n");
4860                 goto out;
4861         }
4862
4863         sky2_reset(hw);
4864         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
4865         napi_enable(&hw->napi);
4866
4867         rtnl_lock();
4868         for (i = 0; i < hw->ports; i++) {
4869                 err = sky2_reattach(hw->dev[i]);
4870                 if (err)
4871                         goto out;
4872         }
4873         rtnl_unlock();
4874
4875         return 0;
4876 out:
4877         rtnl_unlock();
4878
4879         dev_err(&pdev->dev, "resume failed (%d)\n", err);
4880         pci_disable_device(pdev);
4881         return err;
4882 }
4883 #endif
4884
4885 static void sky2_shutdown(struct pci_dev *pdev)
4886 {
4887         sky2_suspend(pdev, PMSG_SUSPEND);
4888 }
4889
4890 static struct pci_driver sky2_driver = {
4891         .name = DRV_NAME,
4892         .id_table = sky2_id_table,
4893         .probe = sky2_probe,
4894         .remove = __devexit_p(sky2_remove),
4895 #ifdef CONFIG_PM
4896         .suspend = sky2_suspend,
4897         .resume = sky2_resume,
4898 #endif
4899         .shutdown = sky2_shutdown,
4900 };
4901
4902 static int __init sky2_init_module(void)
4903 {
4904         pr_info(PFX "driver version " DRV_VERSION "\n");
4905
4906         sky2_debug_init();
4907         return pci_register_driver(&sky2_driver);
4908 }
4909
4910 static void __exit sky2_cleanup_module(void)
4911 {
4912         pci_unregister_driver(&sky2_driver);
4913         sky2_debug_cleanup();
4914 }
4915
4916 module_init(sky2_init_module);
4917 module_exit(sky2_cleanup_module);
4918
4919 MODULE_DESCRIPTION("Marvell Yukon 2 Gigabit Ethernet driver");
4920 MODULE_AUTHOR("Stephen Hemminger <shemminger@linux-foundation.org>");
4921 MODULE_LICENSE("GPL");
4922 MODULE_VERSION(DRV_VERSION);