drm/radeon/kms: cleanup - remove radeon_share.h
[safe/jmp/linux-2.6] / drivers / gpu / drm / radeon / radeon.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __RADEON_H__
29 #define __RADEON_H__
30
31 #include "radeon_object.h"
32
33 /* TODO: Here are things that needs to be done :
34  *      - surface allocator & initializer : (bit like scratch reg) should
35  *        initialize HDP_ stuff on RS600, R600, R700 hw, well anythings
36  *        related to surface
37  *      - WB : write back stuff (do it bit like scratch reg things)
38  *      - Vblank : look at Jesse's rework and what we should do
39  *      - r600/r700: gart & cp
40  *      - cs : clean cs ioctl use bitmap & things like that.
41  *      - power management stuff
42  *      - Barrier in gart code
43  *      - Unmappabled vram ?
44  *      - TESTING, TESTING, TESTING
45  */
46
47 #include <asm/atomic.h>
48 #include <linux/wait.h>
49 #include <linux/list.h>
50 #include <linux/kref.h>
51
52 #include "radeon_mode.h"
53 #include "radeon_reg.h"
54
55 /*
56  * Modules parameters.
57  */
58 extern int radeon_no_wb;
59 extern int radeon_modeset;
60 extern int radeon_dynclks;
61 extern int radeon_r4xx_atom;
62 extern int radeon_agpmode;
63 extern int radeon_vram_limit;
64 extern int radeon_gart_size;
65 extern int radeon_benchmarking;
66 extern int radeon_testing;
67 extern int radeon_connector_table;
68 extern int radeon_tv;
69
70 /*
71  * Copy from radeon_drv.h so we don't have to include both and have conflicting
72  * symbol;
73  */
74 #define RADEON_MAX_USEC_TIMEOUT         100000  /* 100 ms */
75 #define RADEON_IB_POOL_SIZE             16
76 #define RADEON_DEBUGFS_MAX_NUM_FILES    32
77 #define RADEONFB_CONN_LIMIT             4
78
79 enum radeon_family {
80         CHIP_R100,
81         CHIP_RV100,
82         CHIP_RS100,
83         CHIP_RV200,
84         CHIP_RS200,
85         CHIP_R200,
86         CHIP_RV250,
87         CHIP_RS300,
88         CHIP_RV280,
89         CHIP_R300,
90         CHIP_R350,
91         CHIP_RV350,
92         CHIP_RV380,
93         CHIP_R420,
94         CHIP_R423,
95         CHIP_RV410,
96         CHIP_RS400,
97         CHIP_RS480,
98         CHIP_RS600,
99         CHIP_RS690,
100         CHIP_RS740,
101         CHIP_RV515,
102         CHIP_R520,
103         CHIP_RV530,
104         CHIP_RV560,
105         CHIP_RV570,
106         CHIP_R580,
107         CHIP_R600,
108         CHIP_RV610,
109         CHIP_RV630,
110         CHIP_RV620,
111         CHIP_RV635,
112         CHIP_RV670,
113         CHIP_RS780,
114         CHIP_RS880,
115         CHIP_RV770,
116         CHIP_RV730,
117         CHIP_RV710,
118         CHIP_RV740,
119         CHIP_LAST,
120 };
121
122 enum radeon_chip_flags {
123         RADEON_FAMILY_MASK = 0x0000ffffUL,
124         RADEON_FLAGS_MASK = 0xffff0000UL,
125         RADEON_IS_MOBILITY = 0x00010000UL,
126         RADEON_IS_IGP = 0x00020000UL,
127         RADEON_SINGLE_CRTC = 0x00040000UL,
128         RADEON_IS_AGP = 0x00080000UL,
129         RADEON_HAS_HIERZ = 0x00100000UL,
130         RADEON_IS_PCIE = 0x00200000UL,
131         RADEON_NEW_MEMMAP = 0x00400000UL,
132         RADEON_IS_PCI = 0x00800000UL,
133         RADEON_IS_IGPGART = 0x01000000UL,
134 };
135
136
137 /*
138  * Errata workarounds.
139  */
140 enum radeon_pll_errata {
141         CHIP_ERRATA_R300_CG             = 0x00000001,
142         CHIP_ERRATA_PLL_DUMMYREADS      = 0x00000002,
143         CHIP_ERRATA_PLL_DELAY           = 0x00000004
144 };
145
146
147 struct radeon_device;
148
149
150 /*
151  * BIOS.
152  */
153 bool radeon_get_bios(struct radeon_device *rdev);
154
155
156 /*
157  * Dummy page
158  */
159 struct radeon_dummy_page {
160         struct page     *page;
161         dma_addr_t      addr;
162 };
163 int radeon_dummy_page_init(struct radeon_device *rdev);
164 void radeon_dummy_page_fini(struct radeon_device *rdev);
165
166
167 /*
168  * Clocks
169  */
170 struct radeon_clock {
171         struct radeon_pll p1pll;
172         struct radeon_pll p2pll;
173         struct radeon_pll spll;
174         struct radeon_pll mpll;
175         /* 10 Khz units */
176         uint32_t default_mclk;
177         uint32_t default_sclk;
178 };
179
180
181 /*
182  * Fences.
183  */
184 struct radeon_fence_driver {
185         uint32_t                        scratch_reg;
186         atomic_t                        seq;
187         uint32_t                        last_seq;
188         unsigned long                   count_timeout;
189         wait_queue_head_t               queue;
190         rwlock_t                        lock;
191         struct list_head                created;
192         struct list_head                emited;
193         struct list_head                signaled;
194 };
195
196 struct radeon_fence {
197         struct radeon_device            *rdev;
198         struct kref                     kref;
199         struct list_head                list;
200         /* protected by radeon_fence.lock */
201         uint32_t                        seq;
202         unsigned long                   timeout;
203         bool                            emited;
204         bool                            signaled;
205 };
206
207 int radeon_fence_driver_init(struct radeon_device *rdev);
208 void radeon_fence_driver_fini(struct radeon_device *rdev);
209 int radeon_fence_create(struct radeon_device *rdev, struct radeon_fence **fence);
210 int radeon_fence_emit(struct radeon_device *rdev, struct radeon_fence *fence);
211 void radeon_fence_process(struct radeon_device *rdev);
212 bool radeon_fence_signaled(struct radeon_fence *fence);
213 int radeon_fence_wait(struct radeon_fence *fence, bool interruptible);
214 int radeon_fence_wait_next(struct radeon_device *rdev);
215 int radeon_fence_wait_last(struct radeon_device *rdev);
216 struct radeon_fence *radeon_fence_ref(struct radeon_fence *fence);
217 void radeon_fence_unref(struct radeon_fence **fence);
218
219 /*
220  * Tiling registers
221  */
222 struct radeon_surface_reg {
223         struct radeon_object *robj;
224 };
225
226 #define RADEON_GEM_MAX_SURFACES 8
227
228 /*
229  * Radeon buffer.
230  */
231 struct radeon_object;
232
233 struct radeon_object_list {
234         struct list_head        list;
235         struct radeon_object    *robj;
236         uint64_t                gpu_offset;
237         unsigned                rdomain;
238         unsigned                wdomain;
239         uint32_t                tiling_flags;
240 };
241
242 int radeon_object_init(struct radeon_device *rdev);
243 void radeon_object_fini(struct radeon_device *rdev);
244 int radeon_object_create(struct radeon_device *rdev,
245                          struct drm_gem_object *gobj,
246                          unsigned long size,
247                          bool kernel,
248                          uint32_t domain,
249                          bool interruptible,
250                          struct radeon_object **robj_ptr);
251 int radeon_object_kmap(struct radeon_object *robj, void **ptr);
252 void radeon_object_kunmap(struct radeon_object *robj);
253 void radeon_object_unref(struct radeon_object **robj);
254 int radeon_object_pin(struct radeon_object *robj, uint32_t domain,
255                       uint64_t *gpu_addr);
256 void radeon_object_unpin(struct radeon_object *robj);
257 int radeon_object_wait(struct radeon_object *robj);
258 int radeon_object_busy_domain(struct radeon_object *robj, uint32_t *cur_placement);
259 int radeon_object_evict_vram(struct radeon_device *rdev);
260 int radeon_object_mmap(struct radeon_object *robj, uint64_t *offset);
261 void radeon_object_force_delete(struct radeon_device *rdev);
262 void radeon_object_list_add_object(struct radeon_object_list *lobj,
263                                    struct list_head *head);
264 int radeon_object_list_validate(struct list_head *head, void *fence);
265 void radeon_object_list_unvalidate(struct list_head *head);
266 void radeon_object_list_clean(struct list_head *head);
267 int radeon_object_fbdev_mmap(struct radeon_object *robj,
268                              struct vm_area_struct *vma);
269 unsigned long radeon_object_size(struct radeon_object *robj);
270 void radeon_object_clear_surface_reg(struct radeon_object *robj);
271 int radeon_object_check_tiling(struct radeon_object *robj, bool has_moved,
272                                bool force_drop);
273 void radeon_object_set_tiling_flags(struct radeon_object *robj,
274                                     uint32_t tiling_flags, uint32_t pitch);
275 void radeon_object_get_tiling_flags(struct radeon_object *robj, uint32_t *tiling_flags, uint32_t *pitch);
276 void radeon_bo_move_notify(struct ttm_buffer_object *bo,
277                            struct ttm_mem_reg *mem);
278 void radeon_bo_fault_reserve_notify(struct ttm_buffer_object *bo);
279 /*
280  * GEM objects.
281  */
282 struct radeon_gem {
283         struct list_head        objects;
284 };
285
286 int radeon_gem_init(struct radeon_device *rdev);
287 void radeon_gem_fini(struct radeon_device *rdev);
288 int radeon_gem_object_create(struct radeon_device *rdev, int size,
289                              int alignment, int initial_domain,
290                              bool discardable, bool kernel,
291                              bool interruptible,
292                              struct drm_gem_object **obj);
293 int radeon_gem_object_pin(struct drm_gem_object *obj, uint32_t pin_domain,
294                           uint64_t *gpu_addr);
295 void radeon_gem_object_unpin(struct drm_gem_object *obj);
296
297
298 /*
299  * GART structures, functions & helpers
300  */
301 struct radeon_mc;
302
303 struct radeon_gart_table_ram {
304         volatile uint32_t               *ptr;
305 };
306
307 struct radeon_gart_table_vram {
308         struct radeon_object            *robj;
309         volatile uint32_t               *ptr;
310 };
311
312 union radeon_gart_table {
313         struct radeon_gart_table_ram    ram;
314         struct radeon_gart_table_vram   vram;
315 };
316
317 struct radeon_gart {
318         dma_addr_t                      table_addr;
319         unsigned                        num_gpu_pages;
320         unsigned                        num_cpu_pages;
321         unsigned                        table_size;
322         union radeon_gart_table         table;
323         struct page                     **pages;
324         dma_addr_t                      *pages_addr;
325         bool                            ready;
326 };
327
328 int radeon_gart_table_ram_alloc(struct radeon_device *rdev);
329 void radeon_gart_table_ram_free(struct radeon_device *rdev);
330 int radeon_gart_table_vram_alloc(struct radeon_device *rdev);
331 void radeon_gart_table_vram_free(struct radeon_device *rdev);
332 int radeon_gart_init(struct radeon_device *rdev);
333 void radeon_gart_fini(struct radeon_device *rdev);
334 void radeon_gart_unbind(struct radeon_device *rdev, unsigned offset,
335                         int pages);
336 int radeon_gart_bind(struct radeon_device *rdev, unsigned offset,
337                      int pages, struct page **pagelist);
338
339
340 /*
341  * GPU MC structures, functions & helpers
342  */
343 struct radeon_mc {
344         resource_size_t         aper_size;
345         resource_size_t         aper_base;
346         resource_size_t         agp_base;
347         /* for some chips with <= 32MB we need to lie
348          * about vram size near mc fb location */
349         u64                     mc_vram_size;
350         u64                     gtt_location;
351         u64                     gtt_size;
352         u64                     gtt_start;
353         u64                     gtt_end;
354         u64                     vram_location;
355         u64                     vram_start;
356         u64                     vram_end;
357         unsigned                vram_width;
358         u64                     real_vram_size;
359         int                     vram_mtrr;
360         bool                    vram_is_ddr;
361 };
362
363 int radeon_mc_setup(struct radeon_device *rdev);
364
365
366 /*
367  * GPU scratch registers structures, functions & helpers
368  */
369 struct radeon_scratch {
370         unsigned                num_reg;
371         bool                    free[32];
372         uint32_t                reg[32];
373 };
374
375 int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg);
376 void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg);
377
378
379 /*
380  * IRQS.
381  */
382 struct radeon_irq {
383         bool            installed;
384         bool            sw_int;
385         /* FIXME: use a define max crtc rather than hardcode it */
386         bool            crtc_vblank_int[2];
387 };
388
389 int radeon_irq_kms_init(struct radeon_device *rdev);
390 void radeon_irq_kms_fini(struct radeon_device *rdev);
391
392
393 /*
394  * CP & ring.
395  */
396 struct radeon_ib {
397         struct list_head        list;
398         unsigned long           idx;
399         uint64_t                gpu_addr;
400         struct radeon_fence     *fence;
401         volatile uint32_t       *ptr;
402         uint32_t                length_dw;
403 };
404
405 struct radeon_ib_pool {
406         struct mutex            mutex;
407         struct radeon_object    *robj;
408         struct list_head        scheduled_ibs;
409         struct radeon_ib        ibs[RADEON_IB_POOL_SIZE];
410         bool                    ready;
411         DECLARE_BITMAP(alloc_bm, RADEON_IB_POOL_SIZE);
412 };
413
414 struct radeon_cp {
415         struct radeon_object    *ring_obj;
416         volatile uint32_t       *ring;
417         unsigned                rptr;
418         unsigned                wptr;
419         unsigned                wptr_old;
420         unsigned                ring_size;
421         unsigned                ring_free_dw;
422         int                     count_dw;
423         uint64_t                gpu_addr;
424         uint32_t                align_mask;
425         uint32_t                ptr_mask;
426         struct mutex            mutex;
427         bool                    ready;
428 };
429
430 struct r600_blit {
431         struct radeon_object    *shader_obj;
432         u64 shader_gpu_addr;
433         u32 vs_offset, ps_offset;
434         u32 state_offset;
435         u32 state_len;
436         u32 vb_used, vb_total;
437         struct radeon_ib *vb_ib;
438 };
439
440 int radeon_ib_get(struct radeon_device *rdev, struct radeon_ib **ib);
441 void radeon_ib_free(struct radeon_device *rdev, struct radeon_ib **ib);
442 int radeon_ib_schedule(struct radeon_device *rdev, struct radeon_ib *ib);
443 int radeon_ib_pool_init(struct radeon_device *rdev);
444 void radeon_ib_pool_fini(struct radeon_device *rdev);
445 int radeon_ib_test(struct radeon_device *rdev);
446 /* Ring access between begin & end cannot sleep */
447 void radeon_ring_free_size(struct radeon_device *rdev);
448 int radeon_ring_lock(struct radeon_device *rdev, unsigned ndw);
449 void radeon_ring_unlock_commit(struct radeon_device *rdev);
450 void radeon_ring_unlock_undo(struct radeon_device *rdev);
451 int radeon_ring_test(struct radeon_device *rdev);
452 int radeon_ring_init(struct radeon_device *rdev, unsigned ring_size);
453 void radeon_ring_fini(struct radeon_device *rdev);
454
455
456 /*
457  * CS.
458  */
459 struct radeon_cs_reloc {
460         struct drm_gem_object           *gobj;
461         struct radeon_object            *robj;
462         struct radeon_object_list       lobj;
463         uint32_t                        handle;
464         uint32_t                        flags;
465 };
466
467 struct radeon_cs_chunk {
468         uint32_t                chunk_id;
469         uint32_t                length_dw;
470         uint32_t                *kdata;
471 };
472
473 struct radeon_cs_parser {
474         struct radeon_device    *rdev;
475         struct drm_file         *filp;
476         /* chunks */
477         unsigned                nchunks;
478         struct radeon_cs_chunk  *chunks;
479         uint64_t                *chunks_array;
480         /* IB */
481         unsigned                idx;
482         /* relocations */
483         unsigned                nrelocs;
484         struct radeon_cs_reloc  *relocs;
485         struct radeon_cs_reloc  **relocs_ptr;
486         struct list_head        validated;
487         /* indices of various chunks */
488         int                     chunk_ib_idx;
489         int                     chunk_relocs_idx;
490         struct radeon_ib        *ib;
491         void                    *track;
492         unsigned                family;
493 };
494
495 struct radeon_cs_packet {
496         unsigned        idx;
497         unsigned        type;
498         unsigned        reg;
499         unsigned        opcode;
500         int             count;
501         unsigned        one_reg_wr;
502 };
503
504 typedef int (*radeon_packet0_check_t)(struct radeon_cs_parser *p,
505                                       struct radeon_cs_packet *pkt,
506                                       unsigned idx, unsigned reg);
507 typedef int (*radeon_packet3_check_t)(struct radeon_cs_parser *p,
508                                       struct radeon_cs_packet *pkt);
509
510
511 /*
512  * AGP
513  */
514 int radeon_agp_init(struct radeon_device *rdev);
515 void radeon_agp_fini(struct radeon_device *rdev);
516
517
518 /*
519  * Writeback
520  */
521 struct radeon_wb {
522         struct radeon_object    *wb_obj;
523         volatile uint32_t       *wb;
524         uint64_t                gpu_addr;
525 };
526
527 /**
528  * struct radeon_pm - power management datas
529  * @max_bandwidth:      maximum bandwidth the gpu has (MByte/s)
530  * @igp_sideport_mclk:  sideport memory clock Mhz (rs690,rs740,rs780,rs880)
531  * @igp_system_mclk:    system clock Mhz (rs690,rs740,rs780,rs880)
532  * @igp_ht_link_clk:    ht link clock Mhz (rs690,rs740,rs780,rs880)
533  * @igp_ht_link_width:  ht link width in bits (rs690,rs740,rs780,rs880)
534  * @k8_bandwidth:       k8 bandwidth the gpu has (MByte/s) (IGP)
535  * @sideport_bandwidth: sideport bandwidth the gpu has (MByte/s) (IGP)
536  * @ht_bandwidth:       ht bandwidth the gpu has (MByte/s) (IGP)
537  * @core_bandwidth:     core GPU bandwidth the gpu has (MByte/s) (IGP)
538  * @sclk:               GPU clock Mhz (core bandwith depends of this clock)
539  * @needed_bandwidth:   current bandwidth needs
540  *
541  * It keeps track of various data needed to take powermanagement decision.
542  * Bandwith need is used to determine minimun clock of the GPU and memory.
543  * Equation between gpu/memory clock and available bandwidth is hw dependent
544  * (type of memory, bus size, efficiency, ...)
545  */
546 struct radeon_pm {
547         fixed20_12              max_bandwidth;
548         fixed20_12              igp_sideport_mclk;
549         fixed20_12              igp_system_mclk;
550         fixed20_12              igp_ht_link_clk;
551         fixed20_12              igp_ht_link_width;
552         fixed20_12              k8_bandwidth;
553         fixed20_12              sideport_bandwidth;
554         fixed20_12              ht_bandwidth;
555         fixed20_12              core_bandwidth;
556         fixed20_12              sclk;
557         fixed20_12              needed_bandwidth;
558 };
559
560
561 /*
562  * Benchmarking
563  */
564 void radeon_benchmark(struct radeon_device *rdev);
565
566
567 /*
568  * Testing
569  */
570 void radeon_test_moves(struct radeon_device *rdev);
571
572
573 /*
574  * Debugfs
575  */
576 int radeon_debugfs_add_files(struct radeon_device *rdev,
577                              struct drm_info_list *files,
578                              unsigned nfiles);
579 int radeon_debugfs_fence_init(struct radeon_device *rdev);
580 int r100_debugfs_rbbm_init(struct radeon_device *rdev);
581 int r100_debugfs_cp_init(struct radeon_device *rdev);
582
583
584 /*
585  * ASIC specific functions.
586  */
587 struct radeon_asic {
588         int (*init)(struct radeon_device *rdev);
589         void (*fini)(struct radeon_device *rdev);
590         int (*resume)(struct radeon_device *rdev);
591         int (*suspend)(struct radeon_device *rdev);
592         void (*errata)(struct radeon_device *rdev);
593         void (*vram_info)(struct radeon_device *rdev);
594         int (*gpu_reset)(struct radeon_device *rdev);
595         int (*mc_init)(struct radeon_device *rdev);
596         void (*mc_fini)(struct radeon_device *rdev);
597         int (*wb_init)(struct radeon_device *rdev);
598         void (*wb_fini)(struct radeon_device *rdev);
599         int (*gart_enable)(struct radeon_device *rdev);
600         void (*gart_disable)(struct radeon_device *rdev);
601         void (*gart_tlb_flush)(struct radeon_device *rdev);
602         int (*gart_set_page)(struct radeon_device *rdev, int i, uint64_t addr);
603         int (*cp_init)(struct radeon_device *rdev, unsigned ring_size);
604         void (*cp_fini)(struct radeon_device *rdev);
605         void (*cp_disable)(struct radeon_device *rdev);
606         void (*cp_commit)(struct radeon_device *rdev);
607         void (*ring_start)(struct radeon_device *rdev);
608         int (*ring_test)(struct radeon_device *rdev);
609         void (*ring_ib_execute)(struct radeon_device *rdev, struct radeon_ib *ib);
610         int (*ib_test)(struct radeon_device *rdev);
611         int (*irq_set)(struct radeon_device *rdev);
612         int (*irq_process)(struct radeon_device *rdev);
613         u32 (*get_vblank_counter)(struct radeon_device *rdev, int crtc);
614         void (*fence_ring_emit)(struct radeon_device *rdev, struct radeon_fence *fence);
615         int (*cs_parse)(struct radeon_cs_parser *p);
616         int (*copy_blit)(struct radeon_device *rdev,
617                          uint64_t src_offset,
618                          uint64_t dst_offset,
619                          unsigned num_pages,
620                          struct radeon_fence *fence);
621         int (*copy_dma)(struct radeon_device *rdev,
622                         uint64_t src_offset,
623                         uint64_t dst_offset,
624                         unsigned num_pages,
625                         struct radeon_fence *fence);
626         int (*copy)(struct radeon_device *rdev,
627                     uint64_t src_offset,
628                     uint64_t dst_offset,
629                     unsigned num_pages,
630                     struct radeon_fence *fence);
631         void (*set_engine_clock)(struct radeon_device *rdev, uint32_t eng_clock);
632         void (*set_memory_clock)(struct radeon_device *rdev, uint32_t mem_clock);
633         void (*set_pcie_lanes)(struct radeon_device *rdev, int lanes);
634         void (*set_clock_gating)(struct radeon_device *rdev, int enable);
635         int (*set_surface_reg)(struct radeon_device *rdev, int reg,
636                                uint32_t tiling_flags, uint32_t pitch,
637                                uint32_t offset, uint32_t obj_size);
638         int (*clear_surface_reg)(struct radeon_device *rdev, int reg);
639         void (*bandwidth_update)(struct radeon_device *rdev);
640 };
641
642 /*
643  * Asic structures
644  */
645 struct r100_asic {
646         const unsigned  *reg_safe_bm;
647         unsigned        reg_safe_bm_size;
648 };
649
650 struct r300_asic {
651         const unsigned  *reg_safe_bm;
652         unsigned        reg_safe_bm_size;
653 };
654
655 struct r600_asic {
656         unsigned max_pipes;
657         unsigned max_tile_pipes;
658         unsigned max_simds;
659         unsigned max_backends;
660         unsigned max_gprs;
661         unsigned max_threads;
662         unsigned max_stack_entries;
663         unsigned max_hw_contexts;
664         unsigned max_gs_threads;
665         unsigned sx_max_export_size;
666         unsigned sx_max_export_pos_size;
667         unsigned sx_max_export_smx_size;
668         unsigned sq_num_cf_insts;
669 };
670
671 struct rv770_asic {
672         unsigned max_pipes;
673         unsigned max_tile_pipes;
674         unsigned max_simds;
675         unsigned max_backends;
676         unsigned max_gprs;
677         unsigned max_threads;
678         unsigned max_stack_entries;
679         unsigned max_hw_contexts;
680         unsigned max_gs_threads;
681         unsigned sx_max_export_size;
682         unsigned sx_max_export_pos_size;
683         unsigned sx_max_export_smx_size;
684         unsigned sq_num_cf_insts;
685         unsigned sx_num_of_sets;
686         unsigned sc_prim_fifo_size;
687         unsigned sc_hiz_tile_fifo_size;
688         unsigned sc_earlyz_tile_fifo_fize;
689 };
690
691 union radeon_asic_config {
692         struct r300_asic        r300;
693         struct r100_asic        r100;
694         struct r600_asic        r600;
695         struct rv770_asic       rv770;
696 };
697
698
699 /*
700  * IOCTL.
701  */
702 int radeon_gem_info_ioctl(struct drm_device *dev, void *data,
703                           struct drm_file *filp);
704 int radeon_gem_create_ioctl(struct drm_device *dev, void *data,
705                             struct drm_file *filp);
706 int radeon_gem_pin_ioctl(struct drm_device *dev, void *data,
707                          struct drm_file *file_priv);
708 int radeon_gem_unpin_ioctl(struct drm_device *dev, void *data,
709                            struct drm_file *file_priv);
710 int radeon_gem_pwrite_ioctl(struct drm_device *dev, void *data,
711                             struct drm_file *file_priv);
712 int radeon_gem_pread_ioctl(struct drm_device *dev, void *data,
713                            struct drm_file *file_priv);
714 int radeon_gem_set_domain_ioctl(struct drm_device *dev, void *data,
715                                 struct drm_file *filp);
716 int radeon_gem_mmap_ioctl(struct drm_device *dev, void *data,
717                           struct drm_file *filp);
718 int radeon_gem_busy_ioctl(struct drm_device *dev, void *data,
719                           struct drm_file *filp);
720 int radeon_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
721                               struct drm_file *filp);
722 int radeon_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
723 int radeon_gem_set_tiling_ioctl(struct drm_device *dev, void *data,
724                                 struct drm_file *filp);
725 int radeon_gem_get_tiling_ioctl(struct drm_device *dev, void *data,
726                                 struct drm_file *filp);
727
728
729 /*
730  * Core structure, functions and helpers.
731  */
732 typedef uint32_t (*radeon_rreg_t)(struct radeon_device*, uint32_t);
733 typedef void (*radeon_wreg_t)(struct radeon_device*, uint32_t, uint32_t);
734
735 struct radeon_device {
736         struct device                   *dev;
737         struct drm_device               *ddev;
738         struct pci_dev                  *pdev;
739         /* ASIC */
740         union radeon_asic_config        config;
741         enum radeon_family              family;
742         unsigned long                   flags;
743         int                             usec_timeout;
744         enum radeon_pll_errata          pll_errata;
745         int                             num_gb_pipes;
746         int                             num_z_pipes;
747         int                             disp_priority;
748         /* BIOS */
749         uint8_t                         *bios;
750         bool                            is_atom_bios;
751         uint16_t                        bios_header_start;
752         struct radeon_object            *stollen_vga_memory;
753         struct fb_info                  *fbdev_info;
754         struct radeon_object            *fbdev_robj;
755         struct radeon_framebuffer       *fbdev_rfb;
756         /* Register mmio */
757         resource_size_t                 rmmio_base;
758         resource_size_t                 rmmio_size;
759         void                            *rmmio;
760         radeon_rreg_t                   mc_rreg;
761         radeon_wreg_t                   mc_wreg;
762         radeon_rreg_t                   pll_rreg;
763         radeon_wreg_t                   pll_wreg;
764         uint32_t                        pcie_reg_mask;
765         radeon_rreg_t                   pciep_rreg;
766         radeon_wreg_t                   pciep_wreg;
767         struct radeon_clock             clock;
768         struct radeon_mc                mc;
769         struct radeon_gart              gart;
770         struct radeon_mode_info         mode_info;
771         struct radeon_scratch           scratch;
772         struct radeon_mman              mman;
773         struct radeon_fence_driver      fence_drv;
774         struct radeon_cp                cp;
775         struct radeon_ib_pool           ib_pool;
776         struct radeon_irq               irq;
777         struct radeon_asic              *asic;
778         struct radeon_gem               gem;
779         struct radeon_pm                pm;
780         struct mutex                    cs_mutex;
781         struct radeon_wb                wb;
782         struct radeon_dummy_page        dummy_page;
783         bool                            gpu_lockup;
784         bool                            shutdown;
785         bool                            suspend;
786         bool                            need_dma32;
787         bool                            new_init_path;
788         struct radeon_surface_reg surface_regs[RADEON_GEM_MAX_SURFACES];
789         const struct firmware *me_fw;   /* all family ME firmware */
790         const struct firmware *pfp_fw;  /* r6/700 PFP firmware */
791         struct r600_blit r600_blit;
792 };
793
794 int radeon_device_init(struct radeon_device *rdev,
795                        struct drm_device *ddev,
796                        struct pci_dev *pdev,
797                        uint32_t flags);
798 void radeon_device_fini(struct radeon_device *rdev);
799 int radeon_gpu_wait_for_idle(struct radeon_device *rdev);
800
801 /* r600 blit */
802 int r600_blit_prepare_copy(struct radeon_device *rdev, int size_bytes);
803 void r600_blit_done_copy(struct radeon_device *rdev, struct radeon_fence *fence);
804 void r600_kms_blit_copy(struct radeon_device *rdev,
805                         u64 src_gpu_addr, u64 dst_gpu_addr,
806                         int size_bytes);
807
808 static inline uint32_t r100_mm_rreg(struct radeon_device *rdev, uint32_t reg)
809 {
810         if (reg < 0x10000)
811                 return readl(((void __iomem *)rdev->rmmio) + reg);
812         else {
813                 writel(reg, ((void __iomem *)rdev->rmmio) + RADEON_MM_INDEX);
814                 return readl(((void __iomem *)rdev->rmmio) + RADEON_MM_DATA);
815         }
816 }
817
818 static inline void r100_mm_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
819 {
820         if (reg < 0x10000)
821                 writel(v, ((void __iomem *)rdev->rmmio) + reg);
822         else {
823                 writel(reg, ((void __iomem *)rdev->rmmio) + RADEON_MM_INDEX);
824                 writel(v, ((void __iomem *)rdev->rmmio) + RADEON_MM_DATA);
825         }
826 }
827
828
829 /*
830  * Registers read & write functions.
831  */
832 #define RREG8(reg) readb(((void __iomem *)rdev->rmmio) + (reg))
833 #define WREG8(reg, v) writeb(v, ((void __iomem *)rdev->rmmio) + (reg))
834 #define RREG32(reg) r100_mm_rreg(rdev, (reg))
835 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", r100_mm_rreg(rdev, (reg)))
836 #define WREG32(reg, v) r100_mm_wreg(rdev, (reg), (v))
837 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
838 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
839 #define RREG32_PLL(reg) rdev->pll_rreg(rdev, (reg))
840 #define WREG32_PLL(reg, v) rdev->pll_wreg(rdev, (reg), (v))
841 #define RREG32_MC(reg) rdev->mc_rreg(rdev, (reg))
842 #define WREG32_MC(reg, v) rdev->mc_wreg(rdev, (reg), (v))
843 #define RREG32_PCIE(reg) rv370_pcie_rreg(rdev, (reg))
844 #define WREG32_PCIE(reg, v) rv370_pcie_wreg(rdev, (reg), (v))
845 #define WREG32_P(reg, val, mask)                                \
846         do {                                                    \
847                 uint32_t tmp_ = RREG32(reg);                    \
848                 tmp_ &= (mask);                                 \
849                 tmp_ |= ((val) & ~(mask));                      \
850                 WREG32(reg, tmp_);                              \
851         } while (0)
852 #define WREG32_PLL_P(reg, val, mask)                            \
853         do {                                                    \
854                 uint32_t tmp_ = RREG32_PLL(reg);                \
855                 tmp_ &= (mask);                                 \
856                 tmp_ |= ((val) & ~(mask));                      \
857                 WREG32_PLL(reg, tmp_);                          \
858         } while (0)
859 #define DREG32_SYS(sqf, rdev, reg) seq_printf((sqf), #reg " : 0x%08X\n", r100_mm_rreg((rdev), (reg)))
860
861 /*
862  * Indirect registers accessor
863  */
864 static inline uint32_t rv370_pcie_rreg(struct radeon_device *rdev, uint32_t reg)
865 {
866         uint32_t r;
867
868         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
869         r = RREG32(RADEON_PCIE_DATA);
870         return r;
871 }
872
873 static inline void rv370_pcie_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
874 {
875         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
876         WREG32(RADEON_PCIE_DATA, (v));
877 }
878
879 void r100_pll_errata_after_index(struct radeon_device *rdev);
880
881
882 /*
883  * ASICs helpers.
884  */
885 #define ASIC_IS_RN50(rdev) ((rdev->pdev->device == 0x515e) || \
886                             (rdev->pdev->device == 0x5969))
887 #define ASIC_IS_RV100(rdev) ((rdev->family == CHIP_RV100) || \
888                 (rdev->family == CHIP_RV200) || \
889                 (rdev->family == CHIP_RS100) || \
890                 (rdev->family == CHIP_RS200) || \
891                 (rdev->family == CHIP_RV250) || \
892                 (rdev->family == CHIP_RV280) || \
893                 (rdev->family == CHIP_RS300))
894 #define ASIC_IS_R300(rdev) ((rdev->family == CHIP_R300)  ||     \
895                 (rdev->family == CHIP_RV350) ||                 \
896                 (rdev->family == CHIP_R350)  ||                 \
897                 (rdev->family == CHIP_RV380) ||                 \
898                 (rdev->family == CHIP_R420)  ||                 \
899                 (rdev->family == CHIP_R423)  ||                 \
900                 (rdev->family == CHIP_RV410) ||                 \
901                 (rdev->family == CHIP_RS400) ||                 \
902                 (rdev->family == CHIP_RS480))
903 #define ASIC_IS_AVIVO(rdev) ((rdev->family >= CHIP_RS600))
904 #define ASIC_IS_DCE3(rdev) ((rdev->family >= CHIP_RV620))
905 #define ASIC_IS_DCE32(rdev) ((rdev->family >= CHIP_RV730))
906
907
908 /*
909  * BIOS helpers.
910  */
911 #define RBIOS8(i) (rdev->bios[i])
912 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
913 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
914
915 int radeon_combios_init(struct radeon_device *rdev);
916 void radeon_combios_fini(struct radeon_device *rdev);
917 int radeon_atombios_init(struct radeon_device *rdev);
918 void radeon_atombios_fini(struct radeon_device *rdev);
919
920
921 /*
922  * RING helpers.
923  */
924 static inline void radeon_ring_write(struct radeon_device *rdev, uint32_t v)
925 {
926 #if DRM_DEBUG_CODE
927         if (rdev->cp.count_dw <= 0) {
928                 DRM_ERROR("radeon: writting more dword to ring than expected !\n");
929         }
930 #endif
931         rdev->cp.ring[rdev->cp.wptr++] = v;
932         rdev->cp.wptr &= rdev->cp.ptr_mask;
933         rdev->cp.count_dw--;
934         rdev->cp.ring_free_dw--;
935 }
936
937
938 /*
939  * ASICs macro.
940  */
941 #define radeon_init(rdev) (rdev)->asic->init((rdev))
942 #define radeon_fini(rdev) (rdev)->asic->fini((rdev))
943 #define radeon_resume(rdev) (rdev)->asic->resume((rdev))
944 #define radeon_suspend(rdev) (rdev)->asic->suspend((rdev))
945 #define radeon_cs_parse(p) rdev->asic->cs_parse((p))
946 #define radeon_errata(rdev) (rdev)->asic->errata((rdev))
947 #define radeon_vram_info(rdev) (rdev)->asic->vram_info((rdev))
948 #define radeon_gpu_reset(rdev) (rdev)->asic->gpu_reset((rdev))
949 #define radeon_mc_init(rdev) (rdev)->asic->mc_init((rdev))
950 #define radeon_mc_fini(rdev) (rdev)->asic->mc_fini((rdev))
951 #define radeon_wb_init(rdev) (rdev)->asic->wb_init((rdev))
952 #define radeon_wb_fini(rdev) (rdev)->asic->wb_fini((rdev))
953 #define radeon_gart_enable(rdev) (rdev)->asic->gart_enable((rdev))
954 #define radeon_gart_disable(rdev) (rdev)->asic->gart_disable((rdev))
955 #define radeon_gart_tlb_flush(rdev) (rdev)->asic->gart_tlb_flush((rdev))
956 #define radeon_gart_set_page(rdev, i, p) (rdev)->asic->gart_set_page((rdev), (i), (p))
957 #define radeon_cp_init(rdev,rsize) (rdev)->asic->cp_init((rdev), (rsize))
958 #define radeon_cp_fini(rdev) (rdev)->asic->cp_fini((rdev))
959 #define radeon_cp_disable(rdev) (rdev)->asic->cp_disable((rdev))
960 #define radeon_cp_commit(rdev) (rdev)->asic->cp_commit((rdev))
961 #define radeon_ring_start(rdev) (rdev)->asic->ring_start((rdev))
962 #define radeon_ring_test(rdev) (rdev)->asic->ring_test((rdev))
963 #define radeon_ring_ib_execute(rdev, ib) (rdev)->asic->ring_ib_execute((rdev), (ib))
964 #define radeon_ib_test(rdev) (rdev)->asic->ib_test((rdev))
965 #define radeon_irq_set(rdev) (rdev)->asic->irq_set((rdev))
966 #define radeon_irq_process(rdev) (rdev)->asic->irq_process((rdev))
967 #define radeon_get_vblank_counter(rdev, crtc) (rdev)->asic->get_vblank_counter((rdev), (crtc))
968 #define radeon_fence_ring_emit(rdev, fence) (rdev)->asic->fence_ring_emit((rdev), (fence))
969 #define radeon_copy_blit(rdev, s, d, np, f) (rdev)->asic->copy_blit((rdev), (s), (d), (np), (f))
970 #define radeon_copy_dma(rdev, s, d, np, f) (rdev)->asic->copy_dma((rdev), (s), (d), (np), (f))
971 #define radeon_copy(rdev, s, d, np, f) (rdev)->asic->copy((rdev), (s), (d), (np), (f))
972 #define radeon_set_engine_clock(rdev, e) (rdev)->asic->set_engine_clock((rdev), (e))
973 #define radeon_set_memory_clock(rdev, e) (rdev)->asic->set_engine_clock((rdev), (e))
974 #define radeon_set_pcie_lanes(rdev, l) (rdev)->asic->set_pcie_lanes((rdev), (l))
975 #define radeon_set_clock_gating(rdev, e) (rdev)->asic->set_clock_gating((rdev), (e))
976 #define radeon_set_surface_reg(rdev, r, f, p, o, s) ((rdev)->asic->set_surface_reg((rdev), (r), (f), (p), (o), (s)))
977 #define radeon_clear_surface_reg(rdev, r) ((rdev)->asic->clear_surface_reg((rdev), (r)))
978 #define radeon_bandwidth_update(rdev) (rdev)->asic->bandwidth_update((rdev))
979
980 /* Common functions */
981 extern int radeon_modeset_init(struct radeon_device *rdev);
982 extern void radeon_modeset_fini(struct radeon_device *rdev);
983 extern bool radeon_card_posted(struct radeon_device *rdev);
984 extern int radeon_clocks_init(struct radeon_device *rdev);
985 extern void radeon_clocks_fini(struct radeon_device *rdev);
986 extern void radeon_scratch_init(struct radeon_device *rdev);
987 extern void radeon_surface_init(struct radeon_device *rdev);
988 extern int radeon_cs_parser_init(struct radeon_cs_parser *p, void *data);
989
990 /* r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280 */
991 struct r100_mc_save {
992         u32     GENMO_WT;
993         u32     CRTC_EXT_CNTL;
994         u32     CRTC_GEN_CNTL;
995         u32     CRTC2_GEN_CNTL;
996         u32     CUR_OFFSET;
997         u32     CUR2_OFFSET;
998 };
999 extern void r100_cp_disable(struct radeon_device *rdev);
1000 extern int r100_cp_init(struct radeon_device *rdev, unsigned ring_size);
1001 extern void r100_cp_fini(struct radeon_device *rdev);
1002 extern void r100_pci_gart_tlb_flush(struct radeon_device *rdev);
1003 extern int r100_pci_gart_enable(struct radeon_device *rdev);
1004 extern void r100_pci_gart_disable(struct radeon_device *rdev);
1005 extern int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
1006 extern int r100_debugfs_mc_info_init(struct radeon_device *rdev);
1007 extern int r100_gui_wait_for_idle(struct radeon_device *rdev);
1008 extern void r100_ib_fini(struct radeon_device *rdev);
1009 extern int r100_ib_init(struct radeon_device *rdev);
1010 extern void r100_irq_disable(struct radeon_device *rdev);
1011 extern int r100_irq_set(struct radeon_device *rdev);
1012 extern void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save);
1013 extern void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save);
1014 extern void r100_vram_init_sizes(struct radeon_device *rdev);
1015 extern void r100_wb_disable(struct radeon_device *rdev);
1016 extern void r100_wb_fini(struct radeon_device *rdev);
1017 extern int r100_wb_init(struct radeon_device *rdev);
1018
1019 /* r300,r350,rv350,rv370,rv380 */
1020 extern void r300_set_reg_safe(struct radeon_device *rdev);
1021 extern void r300_mc_program(struct radeon_device *rdev);
1022 extern void r300_vram_info(struct radeon_device *rdev);
1023 extern void rv370_pcie_gart_disable(struct radeon_device *rdev);
1024
1025 /* r420,r423,rv410 */
1026 extern u32 r420_mc_rreg(struct radeon_device *rdev, u32 reg);
1027 extern void r420_mc_wreg(struct radeon_device *rdev, u32 reg, u32 v);
1028 extern int r420_debugfs_pipes_info_init(struct radeon_device *rdev);
1029
1030 /* rv515 */
1031 extern void rv515_bandwidth_avivo_update(struct radeon_device *rdev);
1032
1033 /* rs690, rs740 */
1034 extern void rs690_line_buffer_adjust(struct radeon_device *rdev,
1035                                         struct drm_display_mode *mode1,
1036                                         struct drm_display_mode *mode2);
1037
1038 /* r600, rv610, rv630, rv620, rv635, rv670, rs780, rs880 */
1039 extern bool r600_card_posted(struct radeon_device *rdev);
1040 extern void r600_cp_stop(struct radeon_device *rdev);
1041 extern void r600_ring_init(struct radeon_device *rdev, unsigned ring_size);
1042 extern int r600_cp_resume(struct radeon_device *rdev);
1043 extern int r600_count_pipe_bits(uint32_t val);
1044 extern int r600_gart_clear_page(struct radeon_device *rdev, int i);
1045 extern int r600_mc_wait_for_idle(struct radeon_device *rdev);
1046 extern void r600_pcie_gart_tlb_flush(struct radeon_device *rdev);
1047 extern int r600_ib_test(struct radeon_device *rdev);
1048 extern int r600_ring_test(struct radeon_device *rdev);
1049 extern int r600_wb_init(struct radeon_device *rdev);
1050 extern void r600_wb_fini(struct radeon_device *rdev);
1051 extern void r600_scratch_init(struct radeon_device *rdev);
1052 extern int r600_blit_init(struct radeon_device *rdev);
1053 extern void r600_blit_fini(struct radeon_device *rdev);
1054 extern int r600_cp_init_microcode(struct radeon_device *rdev);
1055
1056 #endif