libata-link: linkify reset
[safe/jmp/linux-2.6] / drivers / ata / sata_sil24.c
1 /*
2  * sata_sil24.c - Driver for Silicon Image 3124/3132 SATA-2 controllers
3  *
4  * Copyright 2005  Tejun Heo
5  *
6  * Based on preview driver from Silicon Image.
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms of the GNU General Public License as published by the
10  * Free Software Foundation; either version 2, or (at your option) any
11  * later version.
12  *
13  * This program is distributed in the hope that it will be useful, but
14  * WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
16  * General Public License for more details.
17  *
18  */
19
20 #include <linux/kernel.h>
21 #include <linux/module.h>
22 #include <linux/pci.h>
23 #include <linux/blkdev.h>
24 #include <linux/delay.h>
25 #include <linux/interrupt.h>
26 #include <linux/dma-mapping.h>
27 #include <linux/device.h>
28 #include <scsi/scsi_host.h>
29 #include <scsi/scsi_cmnd.h>
30 #include <linux/libata.h>
31
32 #define DRV_NAME        "sata_sil24"
33 #define DRV_VERSION     "1.0"
34
35 /*
36  * Port request block (PRB) 32 bytes
37  */
38 struct sil24_prb {
39         __le16  ctrl;
40         __le16  prot;
41         __le32  rx_cnt;
42         u8      fis[6 * 4];
43 };
44
45 /*
46  * Scatter gather entry (SGE) 16 bytes
47  */
48 struct sil24_sge {
49         __le64  addr;
50         __le32  cnt;
51         __le32  flags;
52 };
53
54 /*
55  * Port multiplier
56  */
57 struct sil24_port_multiplier {
58         __le32  diag;
59         __le32  sactive;
60 };
61
62 enum {
63         SIL24_HOST_BAR          = 0,
64         SIL24_PORT_BAR          = 2,
65
66         /*
67          * Global controller registers (128 bytes @ BAR0)
68          */
69                 /* 32 bit regs */
70         HOST_SLOT_STAT          = 0x00, /* 32 bit slot stat * 4 */
71         HOST_CTRL               = 0x40,
72         HOST_IRQ_STAT           = 0x44,
73         HOST_PHY_CFG            = 0x48,
74         HOST_BIST_CTRL          = 0x50,
75         HOST_BIST_PTRN          = 0x54,
76         HOST_BIST_STAT          = 0x58,
77         HOST_MEM_BIST_STAT      = 0x5c,
78         HOST_FLASH_CMD          = 0x70,
79                 /* 8 bit regs */
80         HOST_FLASH_DATA         = 0x74,
81         HOST_TRANSITION_DETECT  = 0x75,
82         HOST_GPIO_CTRL          = 0x76,
83         HOST_I2C_ADDR           = 0x78, /* 32 bit */
84         HOST_I2C_DATA           = 0x7c,
85         HOST_I2C_XFER_CNT       = 0x7e,
86         HOST_I2C_CTRL           = 0x7f,
87
88         /* HOST_SLOT_STAT bits */
89         HOST_SSTAT_ATTN         = (1 << 31),
90
91         /* HOST_CTRL bits */
92         HOST_CTRL_M66EN         = (1 << 16), /* M66EN PCI bus signal */
93         HOST_CTRL_TRDY          = (1 << 17), /* latched PCI TRDY */
94         HOST_CTRL_STOP          = (1 << 18), /* latched PCI STOP */
95         HOST_CTRL_DEVSEL        = (1 << 19), /* latched PCI DEVSEL */
96         HOST_CTRL_REQ64         = (1 << 20), /* latched PCI REQ64 */
97         HOST_CTRL_GLOBAL_RST    = (1 << 31), /* global reset */
98
99         /*
100          * Port registers
101          * (8192 bytes @ +0x0000, +0x2000, +0x4000 and +0x6000 @ BAR2)
102          */
103         PORT_REGS_SIZE          = 0x2000,
104
105         PORT_LRAM               = 0x0000, /* 31 LRAM slots and PMP regs */
106         PORT_LRAM_SLOT_SZ       = 0x0080, /* 32 bytes PRB + 2 SGE, ACT... */
107
108         PORT_PMP                = 0x0f80, /* 8 bytes PMP * 16 (128 bytes) */
109         PORT_PMP_STATUS         = 0x0000, /* port device status offset */
110         PORT_PMP_QACTIVE        = 0x0004, /* port device QActive offset */
111         PORT_PMP_SIZE           = 0x0008, /* 8 bytes per PMP */
112
113                 /* 32 bit regs */
114         PORT_CTRL_STAT          = 0x1000, /* write: ctrl-set, read: stat */
115         PORT_CTRL_CLR           = 0x1004, /* write: ctrl-clear */
116         PORT_IRQ_STAT           = 0x1008, /* high: status, low: interrupt */
117         PORT_IRQ_ENABLE_SET     = 0x1010, /* write: enable-set */
118         PORT_IRQ_ENABLE_CLR     = 0x1014, /* write: enable-clear */
119         PORT_ACTIVATE_UPPER_ADDR= 0x101c,
120         PORT_EXEC_FIFO          = 0x1020, /* command execution fifo */
121         PORT_CMD_ERR            = 0x1024, /* command error number */
122         PORT_FIS_CFG            = 0x1028,
123         PORT_FIFO_THRES         = 0x102c,
124                 /* 16 bit regs */
125         PORT_DECODE_ERR_CNT     = 0x1040,
126         PORT_DECODE_ERR_THRESH  = 0x1042,
127         PORT_CRC_ERR_CNT        = 0x1044,
128         PORT_CRC_ERR_THRESH     = 0x1046,
129         PORT_HSHK_ERR_CNT       = 0x1048,
130         PORT_HSHK_ERR_THRESH    = 0x104a,
131                 /* 32 bit regs */
132         PORT_PHY_CFG            = 0x1050,
133         PORT_SLOT_STAT          = 0x1800,
134         PORT_CMD_ACTIVATE       = 0x1c00, /* 64 bit cmd activate * 31 (248 bytes) */
135         PORT_CONTEXT            = 0x1e04,
136         PORT_EXEC_DIAG          = 0x1e00, /* 32bit exec diag * 16 (64 bytes, 0-10 used on 3124) */
137         PORT_PSD_DIAG           = 0x1e40, /* 32bit psd diag * 16 (64 bytes, 0-8 used on 3124) */
138         PORT_SCONTROL           = 0x1f00,
139         PORT_SSTATUS            = 0x1f04,
140         PORT_SERROR             = 0x1f08,
141         PORT_SACTIVE            = 0x1f0c,
142
143         /* PORT_CTRL_STAT bits */
144         PORT_CS_PORT_RST        = (1 << 0), /* port reset */
145         PORT_CS_DEV_RST         = (1 << 1), /* device reset */
146         PORT_CS_INIT            = (1 << 2), /* port initialize */
147         PORT_CS_IRQ_WOC         = (1 << 3), /* interrupt write one to clear */
148         PORT_CS_CDB16           = (1 << 5), /* 0=12b cdb, 1=16b cdb */
149         PORT_CS_PMP_RESUME      = (1 << 6), /* PMP resume */
150         PORT_CS_32BIT_ACTV      = (1 << 10), /* 32-bit activation */
151         PORT_CS_PMP_EN          = (1 << 13), /* port multiplier enable */
152         PORT_CS_RDY             = (1 << 31), /* port ready to accept commands */
153
154         /* PORT_IRQ_STAT/ENABLE_SET/CLR */
155         /* bits[11:0] are masked */
156         PORT_IRQ_COMPLETE       = (1 << 0), /* command(s) completed */
157         PORT_IRQ_ERROR          = (1 << 1), /* command execution error */
158         PORT_IRQ_PORTRDY_CHG    = (1 << 2), /* port ready change */
159         PORT_IRQ_PWR_CHG        = (1 << 3), /* power management change */
160         PORT_IRQ_PHYRDY_CHG     = (1 << 4), /* PHY ready change */
161         PORT_IRQ_COMWAKE        = (1 << 5), /* COMWAKE received */
162         PORT_IRQ_UNK_FIS        = (1 << 6), /* unknown FIS received */
163         PORT_IRQ_DEV_XCHG       = (1 << 7), /* device exchanged */
164         PORT_IRQ_8B10B          = (1 << 8), /* 8b/10b decode error threshold */
165         PORT_IRQ_CRC            = (1 << 9), /* CRC error threshold */
166         PORT_IRQ_HANDSHAKE      = (1 << 10), /* handshake error threshold */
167         PORT_IRQ_SDB_NOTIFY     = (1 << 11), /* SDB notify received */
168
169         DEF_PORT_IRQ            = PORT_IRQ_COMPLETE | PORT_IRQ_ERROR |
170                                   PORT_IRQ_PHYRDY_CHG | PORT_IRQ_DEV_XCHG |
171                                   PORT_IRQ_UNK_FIS,
172
173         /* bits[27:16] are unmasked (raw) */
174         PORT_IRQ_RAW_SHIFT      = 16,
175         PORT_IRQ_MASKED_MASK    = 0x7ff,
176         PORT_IRQ_RAW_MASK       = (0x7ff << PORT_IRQ_RAW_SHIFT),
177
178         /* ENABLE_SET/CLR specific, intr steering - 2 bit field */
179         PORT_IRQ_STEER_SHIFT    = 30,
180         PORT_IRQ_STEER_MASK     = (3 << PORT_IRQ_STEER_SHIFT),
181
182         /* PORT_CMD_ERR constants */
183         PORT_CERR_DEV           = 1, /* Error bit in D2H Register FIS */
184         PORT_CERR_SDB           = 2, /* Error bit in SDB FIS */
185         PORT_CERR_DATA          = 3, /* Error in data FIS not detected by dev */
186         PORT_CERR_SEND          = 4, /* Initial cmd FIS transmission failure */
187         PORT_CERR_INCONSISTENT  = 5, /* Protocol mismatch */
188         PORT_CERR_DIRECTION     = 6, /* Data direction mismatch */
189         PORT_CERR_UNDERRUN      = 7, /* Ran out of SGEs while writing */
190         PORT_CERR_OVERRUN       = 8, /* Ran out of SGEs while reading */
191         PORT_CERR_PKT_PROT      = 11, /* DIR invalid in 1st PIO setup of ATAPI */
192         PORT_CERR_SGT_BOUNDARY  = 16, /* PLD ecode 00 - SGT not on qword boundary */
193         PORT_CERR_SGT_TGTABRT   = 17, /* PLD ecode 01 - target abort */
194         PORT_CERR_SGT_MSTABRT   = 18, /* PLD ecode 10 - master abort */
195         PORT_CERR_SGT_PCIPERR   = 19, /* PLD ecode 11 - PCI parity err while fetching SGT */
196         PORT_CERR_CMD_BOUNDARY  = 24, /* ctrl[15:13] 001 - PRB not on qword boundary */
197         PORT_CERR_CMD_TGTABRT   = 25, /* ctrl[15:13] 010 - target abort */
198         PORT_CERR_CMD_MSTABRT   = 26, /* ctrl[15:13] 100 - master abort */
199         PORT_CERR_CMD_PCIPERR   = 27, /* ctrl[15:13] 110 - PCI parity err while fetching PRB */
200         PORT_CERR_XFR_UNDEF     = 32, /* PSD ecode 00 - undefined */
201         PORT_CERR_XFR_TGTABRT   = 33, /* PSD ecode 01 - target abort */
202         PORT_CERR_XFR_MSTABRT   = 34, /* PSD ecode 10 - master abort */
203         PORT_CERR_XFR_PCIPERR   = 35, /* PSD ecode 11 - PCI prity err during transfer */
204         PORT_CERR_SENDSERVICE   = 36, /* FIS received while sending service */
205
206         /* bits of PRB control field */
207         PRB_CTRL_PROTOCOL       = (1 << 0), /* override def. ATA protocol */
208         PRB_CTRL_PACKET_READ    = (1 << 4), /* PACKET cmd read */
209         PRB_CTRL_PACKET_WRITE   = (1 << 5), /* PACKET cmd write */
210         PRB_CTRL_NIEN           = (1 << 6), /* Mask completion irq */
211         PRB_CTRL_SRST           = (1 << 7), /* Soft reset request (ign BSY?) */
212
213         /* PRB protocol field */
214         PRB_PROT_PACKET         = (1 << 0),
215         PRB_PROT_TCQ            = (1 << 1),
216         PRB_PROT_NCQ            = (1 << 2),
217         PRB_PROT_READ           = (1 << 3),
218         PRB_PROT_WRITE          = (1 << 4),
219         PRB_PROT_TRANSPARENT    = (1 << 5),
220
221         /*
222          * Other constants
223          */
224         SGE_TRM                 = (1 << 31), /* Last SGE in chain */
225         SGE_LNK                 = (1 << 30), /* linked list
226                                                 Points to SGT, not SGE */
227         SGE_DRD                 = (1 << 29), /* discard data read (/dev/null)
228                                                 data address ignored */
229
230         SIL24_MAX_CMDS          = 31,
231
232         /* board id */
233         BID_SIL3124             = 0,
234         BID_SIL3132             = 1,
235         BID_SIL3131             = 2,
236
237         /* host flags */
238         SIL24_COMMON_FLAGS      = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
239                                   ATA_FLAG_MMIO | ATA_FLAG_PIO_DMA |
240                                   ATA_FLAG_NCQ | ATA_FLAG_SKIP_D2H_BSY |
241                                   ATA_FLAG_ACPI_SATA,
242         SIL24_FLAG_PCIX_IRQ_WOC = (1 << 24), /* IRQ loss errata on PCI-X */
243
244         IRQ_STAT_4PORTS         = 0xf,
245 };
246
247 struct sil24_ata_block {
248         struct sil24_prb prb;
249         struct sil24_sge sge[LIBATA_MAX_PRD];
250 };
251
252 struct sil24_atapi_block {
253         struct sil24_prb prb;
254         u8 cdb[16];
255         struct sil24_sge sge[LIBATA_MAX_PRD - 1];
256 };
257
258 union sil24_cmd_block {
259         struct sil24_ata_block ata;
260         struct sil24_atapi_block atapi;
261 };
262
263 static struct sil24_cerr_info {
264         unsigned int err_mask, action;
265         const char *desc;
266 } sil24_cerr_db[] = {
267         [0]                     = { AC_ERR_DEV, ATA_EH_REVALIDATE,
268                                     "device error" },
269         [PORT_CERR_DEV]         = { AC_ERR_DEV, ATA_EH_REVALIDATE,
270                                     "device error via D2H FIS" },
271         [PORT_CERR_SDB]         = { AC_ERR_DEV, ATA_EH_REVALIDATE,
272                                     "device error via SDB FIS" },
273         [PORT_CERR_DATA]        = { AC_ERR_ATA_BUS, ATA_EH_SOFTRESET,
274                                     "error in data FIS" },
275         [PORT_CERR_SEND]        = { AC_ERR_ATA_BUS, ATA_EH_SOFTRESET,
276                                     "failed to transmit command FIS" },
277         [PORT_CERR_INCONSISTENT] = { AC_ERR_HSM, ATA_EH_SOFTRESET,
278                                      "protocol mismatch" },
279         [PORT_CERR_DIRECTION]   = { AC_ERR_HSM, ATA_EH_SOFTRESET,
280                                     "data directon mismatch" },
281         [PORT_CERR_UNDERRUN]    = { AC_ERR_HSM, ATA_EH_SOFTRESET,
282                                     "ran out of SGEs while writing" },
283         [PORT_CERR_OVERRUN]     = { AC_ERR_HSM, ATA_EH_SOFTRESET,
284                                     "ran out of SGEs while reading" },
285         [PORT_CERR_PKT_PROT]    = { AC_ERR_HSM, ATA_EH_SOFTRESET,
286                                     "invalid data directon for ATAPI CDB" },
287         [PORT_CERR_SGT_BOUNDARY] = { AC_ERR_SYSTEM, ATA_EH_SOFTRESET,
288                                      "SGT no on qword boundary" },
289         [PORT_CERR_SGT_TGTABRT] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
290                                     "PCI target abort while fetching SGT" },
291         [PORT_CERR_SGT_MSTABRT] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
292                                     "PCI master abort while fetching SGT" },
293         [PORT_CERR_SGT_PCIPERR] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
294                                     "PCI parity error while fetching SGT" },
295         [PORT_CERR_CMD_BOUNDARY] = { AC_ERR_SYSTEM, ATA_EH_SOFTRESET,
296                                      "PRB not on qword boundary" },
297         [PORT_CERR_CMD_TGTABRT] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
298                                     "PCI target abort while fetching PRB" },
299         [PORT_CERR_CMD_MSTABRT] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
300                                     "PCI master abort while fetching PRB" },
301         [PORT_CERR_CMD_PCIPERR] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
302                                     "PCI parity error while fetching PRB" },
303         [PORT_CERR_XFR_UNDEF]   = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
304                                     "undefined error while transferring data" },
305         [PORT_CERR_XFR_TGTABRT] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
306                                     "PCI target abort while transferring data" },
307         [PORT_CERR_XFR_MSTABRT] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
308                                     "PCI master abort while transferring data" },
309         [PORT_CERR_XFR_PCIPERR] = { AC_ERR_HOST_BUS, ATA_EH_SOFTRESET,
310                                     "PCI parity error while transferring data" },
311         [PORT_CERR_SENDSERVICE] = { AC_ERR_HSM, ATA_EH_SOFTRESET,
312                                     "FIS received while sending service FIS" },
313 };
314
315 /*
316  * ap->private_data
317  *
318  * The preview driver always returned 0 for status.  We emulate it
319  * here from the previous interrupt.
320  */
321 struct sil24_port_priv {
322         union sil24_cmd_block *cmd_block;       /* 32 cmd blocks */
323         dma_addr_t cmd_block_dma;               /* DMA base addr for them */
324         struct ata_taskfile tf;                 /* Cached taskfile registers */
325 };
326
327 static void sil24_dev_config(struct ata_device *dev);
328 static u8 sil24_check_status(struct ata_port *ap);
329 static int sil24_scr_read(struct ata_port *ap, unsigned sc_reg, u32 *val);
330 static int sil24_scr_write(struct ata_port *ap, unsigned sc_reg, u32 val);
331 static void sil24_tf_read(struct ata_port *ap, struct ata_taskfile *tf);
332 static void sil24_qc_prep(struct ata_queued_cmd *qc);
333 static unsigned int sil24_qc_issue(struct ata_queued_cmd *qc);
334 static void sil24_irq_clear(struct ata_port *ap);
335 static void sil24_freeze(struct ata_port *ap);
336 static void sil24_thaw(struct ata_port *ap);
337 static void sil24_error_handler(struct ata_port *ap);
338 static void sil24_post_internal_cmd(struct ata_queued_cmd *qc);
339 static int sil24_port_start(struct ata_port *ap);
340 static int sil24_init_one(struct pci_dev *pdev, const struct pci_device_id *ent);
341 #ifdef CONFIG_PM
342 static int sil24_pci_device_resume(struct pci_dev *pdev);
343 #endif
344
345 static const struct pci_device_id sil24_pci_tbl[] = {
346         { PCI_VDEVICE(CMD, 0x3124), BID_SIL3124 },
347         { PCI_VDEVICE(INTEL, 0x3124), BID_SIL3124 },
348         { PCI_VDEVICE(CMD, 0x3132), BID_SIL3132 },
349         { PCI_VDEVICE(CMD, 0x0242), BID_SIL3132 },
350         { PCI_VDEVICE(CMD, 0x3131), BID_SIL3131 },
351         { PCI_VDEVICE(CMD, 0x3531), BID_SIL3131 },
352
353         { } /* terminate list */
354 };
355
356 static struct pci_driver sil24_pci_driver = {
357         .name                   = DRV_NAME,
358         .id_table               = sil24_pci_tbl,
359         .probe                  = sil24_init_one,
360         .remove                 = ata_pci_remove_one,
361 #ifdef CONFIG_PM
362         .suspend                = ata_pci_device_suspend,
363         .resume                 = sil24_pci_device_resume,
364 #endif
365 };
366
367 static struct scsi_host_template sil24_sht = {
368         .module                 = THIS_MODULE,
369         .name                   = DRV_NAME,
370         .ioctl                  = ata_scsi_ioctl,
371         .queuecommand           = ata_scsi_queuecmd,
372         .change_queue_depth     = ata_scsi_change_queue_depth,
373         .can_queue              = SIL24_MAX_CMDS,
374         .this_id                = ATA_SHT_THIS_ID,
375         .sg_tablesize           = LIBATA_MAX_PRD,
376         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
377         .emulated               = ATA_SHT_EMULATED,
378         .use_clustering         = ATA_SHT_USE_CLUSTERING,
379         .proc_name              = DRV_NAME,
380         .dma_boundary           = ATA_DMA_BOUNDARY,
381         .slave_configure        = ata_scsi_slave_config,
382         .slave_destroy          = ata_scsi_slave_destroy,
383         .bios_param             = ata_std_bios_param,
384 };
385
386 static const struct ata_port_operations sil24_ops = {
387         .port_disable           = ata_port_disable,
388
389         .dev_config             = sil24_dev_config,
390
391         .check_status           = sil24_check_status,
392         .check_altstatus        = sil24_check_status,
393         .dev_select             = ata_noop_dev_select,
394
395         .tf_read                = sil24_tf_read,
396
397         .qc_prep                = sil24_qc_prep,
398         .qc_issue               = sil24_qc_issue,
399
400         .irq_clear              = sil24_irq_clear,
401         .irq_on                 = ata_dummy_irq_on,
402         .irq_ack                = ata_dummy_irq_ack,
403
404         .scr_read               = sil24_scr_read,
405         .scr_write              = sil24_scr_write,
406
407         .freeze                 = sil24_freeze,
408         .thaw                   = sil24_thaw,
409         .error_handler          = sil24_error_handler,
410         .post_internal_cmd      = sil24_post_internal_cmd,
411
412         .port_start             = sil24_port_start,
413 };
414
415 /*
416  * Use bits 30-31 of port_flags to encode available port numbers.
417  * Current maxium is 4.
418  */
419 #define SIL24_NPORTS2FLAG(nports)       ((((unsigned)(nports) - 1) & 0x3) << 30)
420 #define SIL24_FLAG2NPORTS(flag)         ((((flag) >> 30) & 0x3) + 1)
421
422 static const struct ata_port_info sil24_port_info[] = {
423         /* sil_3124 */
424         {
425                 .flags          = SIL24_COMMON_FLAGS | SIL24_NPORTS2FLAG(4) |
426                                   SIL24_FLAG_PCIX_IRQ_WOC,
427                 .pio_mask       = 0x1f,                 /* pio0-4 */
428                 .mwdma_mask     = 0x07,                 /* mwdma0-2 */
429                 .udma_mask      = ATA_UDMA5,            /* udma0-5 */
430                 .port_ops       = &sil24_ops,
431         },
432         /* sil_3132 */
433         {
434                 .flags          = SIL24_COMMON_FLAGS | SIL24_NPORTS2FLAG(2),
435                 .pio_mask       = 0x1f,                 /* pio0-4 */
436                 .mwdma_mask     = 0x07,                 /* mwdma0-2 */
437                 .udma_mask      = ATA_UDMA5,            /* udma0-5 */
438                 .port_ops       = &sil24_ops,
439         },
440         /* sil_3131/sil_3531 */
441         {
442                 .flags          = SIL24_COMMON_FLAGS | SIL24_NPORTS2FLAG(1),
443                 .pio_mask       = 0x1f,                 /* pio0-4 */
444                 .mwdma_mask     = 0x07,                 /* mwdma0-2 */
445                 .udma_mask      = ATA_UDMA5,            /* udma0-5 */
446                 .port_ops       = &sil24_ops,
447         },
448 };
449
450 static int sil24_tag(int tag)
451 {
452         if (unlikely(ata_tag_internal(tag)))
453                 return 0;
454         return tag;
455 }
456
457 static void sil24_dev_config(struct ata_device *dev)
458 {
459         void __iomem *port = dev->link->ap->ioaddr.cmd_addr;
460
461         if (dev->cdb_len == 16)
462                 writel(PORT_CS_CDB16, port + PORT_CTRL_STAT);
463         else
464                 writel(PORT_CS_CDB16, port + PORT_CTRL_CLR);
465 }
466
467 static void sil24_read_tf(struct ata_port *ap, int tag, struct ata_taskfile *tf)
468 {
469         void __iomem *port = ap->ioaddr.cmd_addr;
470         struct sil24_prb __iomem *prb;
471         u8 fis[6 * 4];
472
473         prb = port + PORT_LRAM + sil24_tag(tag) * PORT_LRAM_SLOT_SZ;
474         memcpy_fromio(fis, prb->fis, sizeof(fis));
475         ata_tf_from_fis(fis, tf);
476 }
477
478 static u8 sil24_check_status(struct ata_port *ap)
479 {
480         struct sil24_port_priv *pp = ap->private_data;
481         return pp->tf.command;
482 }
483
484 static int sil24_scr_map[] = {
485         [SCR_CONTROL]   = 0,
486         [SCR_STATUS]    = 1,
487         [SCR_ERROR]     = 2,
488         [SCR_ACTIVE]    = 3,
489 };
490
491 static int sil24_scr_read(struct ata_port *ap, unsigned sc_reg, u32 *val)
492 {
493         void __iomem *scr_addr = ap->ioaddr.scr_addr;
494
495         if (sc_reg < ARRAY_SIZE(sil24_scr_map)) {
496                 void __iomem *addr;
497                 addr = scr_addr + sil24_scr_map[sc_reg] * 4;
498                 *val = readl(scr_addr + sil24_scr_map[sc_reg] * 4);
499                 return 0;
500         }
501         return -EINVAL;
502 }
503
504 static int sil24_scr_write(struct ata_port *ap, unsigned sc_reg, u32 val)
505 {
506         void __iomem *scr_addr = ap->ioaddr.scr_addr;
507
508         if (sc_reg < ARRAY_SIZE(sil24_scr_map)) {
509                 void __iomem *addr;
510                 addr = scr_addr + sil24_scr_map[sc_reg] * 4;
511                 writel(val, scr_addr + sil24_scr_map[sc_reg] * 4);
512                 return 0;
513         }
514         return -EINVAL;
515 }
516
517 static void sil24_tf_read(struct ata_port *ap, struct ata_taskfile *tf)
518 {
519         struct sil24_port_priv *pp = ap->private_data;
520         *tf = pp->tf;
521 }
522
523 static int sil24_init_port(struct ata_port *ap)
524 {
525         void __iomem *port = ap->ioaddr.cmd_addr;
526         u32 tmp;
527
528         writel(PORT_CS_INIT, port + PORT_CTRL_STAT);
529         ata_wait_register(port + PORT_CTRL_STAT,
530                           PORT_CS_INIT, PORT_CS_INIT, 10, 100);
531         tmp = ata_wait_register(port + PORT_CTRL_STAT,
532                                 PORT_CS_RDY, 0, 10, 100);
533
534         if ((tmp & (PORT_CS_INIT | PORT_CS_RDY)) != PORT_CS_RDY)
535                 return -EIO;
536         return 0;
537 }
538
539 static int sil24_exec_polled_cmd(struct ata_port *ap, int pmp,
540                                  const struct ata_taskfile *tf,
541                                  int is_cmd, u32 ctrl,
542                                  unsigned long timeout_msec)
543 {
544         void __iomem *port = ap->ioaddr.cmd_addr;
545         struct sil24_port_priv *pp = ap->private_data;
546         struct sil24_prb *prb = &pp->cmd_block[0].ata.prb;
547         dma_addr_t paddr = pp->cmd_block_dma;
548         u32 irq_enabled, irq_mask, irq_stat;
549         int rc;
550
551         prb->ctrl = cpu_to_le16(ctrl);
552         ata_tf_to_fis(tf, pmp, is_cmd, prb->fis);
553
554         /* temporarily plug completion and error interrupts */
555         irq_enabled = readl(port + PORT_IRQ_ENABLE_SET);
556         writel(PORT_IRQ_COMPLETE | PORT_IRQ_ERROR, port + PORT_IRQ_ENABLE_CLR);
557
558         writel((u32)paddr, port + PORT_CMD_ACTIVATE);
559         writel((u64)paddr >> 32, port + PORT_CMD_ACTIVATE + 4);
560
561         irq_mask = (PORT_IRQ_COMPLETE | PORT_IRQ_ERROR) << PORT_IRQ_RAW_SHIFT;
562         irq_stat = ata_wait_register(port + PORT_IRQ_STAT, irq_mask, 0x0,
563                                      10, timeout_msec);
564
565         writel(irq_mask, port + PORT_IRQ_STAT); /* clear IRQs */
566         irq_stat >>= PORT_IRQ_RAW_SHIFT;
567
568         if (irq_stat & PORT_IRQ_COMPLETE)
569                 rc = 0;
570         else {
571                 /* force port into known state */
572                 sil24_init_port(ap);
573
574                 if (irq_stat & PORT_IRQ_ERROR)
575                         rc = -EIO;
576                 else
577                         rc = -EBUSY;
578         }
579
580         /* restore IRQ enabled */
581         writel(irq_enabled, port + PORT_IRQ_ENABLE_SET);
582
583         return rc;
584 }
585
586 static int sil24_do_softreset(struct ata_link *link, unsigned int *class,
587                               int pmp, unsigned long deadline)
588 {
589         struct ata_port *ap = link->ap;
590         unsigned long timeout_msec = 0;
591         struct ata_taskfile tf;
592         const char *reason;
593         int rc;
594
595         DPRINTK("ENTER\n");
596
597         if (ata_link_offline(link)) {
598                 DPRINTK("PHY reports no device\n");
599                 *class = ATA_DEV_NONE;
600                 goto out;
601         }
602
603         /* put the port into known state */
604         if (sil24_init_port(ap)) {
605                 reason ="port not ready";
606                 goto err;
607         }
608
609         /* do SRST */
610         if (time_after(deadline, jiffies))
611                 timeout_msec = jiffies_to_msecs(deadline - jiffies);
612
613         ata_tf_init(link->device, &tf); /* doesn't really matter */
614         rc = sil24_exec_polled_cmd(ap, pmp, &tf, 0, PRB_CTRL_SRST,
615                                    timeout_msec);
616         if (rc == -EBUSY) {
617                 reason = "timeout";
618                 goto err;
619         } else if (rc) {
620                 reason = "SRST command error";
621                 goto err;
622         }
623
624         sil24_read_tf(ap, 0, &tf);
625         *class = ata_dev_classify(&tf);
626
627         if (*class == ATA_DEV_UNKNOWN)
628                 *class = ATA_DEV_NONE;
629
630  out:
631         DPRINTK("EXIT, class=%u\n", *class);
632         return 0;
633
634  err:
635         ata_link_printk(link, KERN_ERR, "softreset failed (%s)\n", reason);
636         return -EIO;
637 }
638
639 static int sil24_softreset(struct ata_link *link, unsigned int *class,
640                            unsigned long deadline)
641 {
642         return sil24_do_softreset(link, class, 0, deadline);
643 }
644
645 static int sil24_hardreset(struct ata_link *link, unsigned int *class,
646                            unsigned long deadline)
647 {
648         struct ata_port *ap = link->ap;
649         void __iomem *port = ap->ioaddr.cmd_addr;
650         const char *reason;
651         int tout_msec, rc;
652         u32 tmp;
653
654         /* sil24 does the right thing(tm) without any protection */
655         sata_set_spd(link);
656
657         tout_msec = 100;
658         if (ata_link_online(link))
659                 tout_msec = 5000;
660
661         writel(PORT_CS_DEV_RST, port + PORT_CTRL_STAT);
662         tmp = ata_wait_register(port + PORT_CTRL_STAT,
663                                 PORT_CS_DEV_RST, PORT_CS_DEV_RST, 10, tout_msec);
664
665         /* SStatus oscillates between zero and valid status after
666          * DEV_RST, debounce it.
667          */
668         rc = sata_link_debounce(link, sata_deb_timing_long, deadline);
669         if (rc) {
670                 reason = "PHY debouncing failed";
671                 goto err;
672         }
673
674         if (tmp & PORT_CS_DEV_RST) {
675                 if (ata_link_offline(link))
676                         return 0;
677                 reason = "link not ready";
678                 goto err;
679         }
680
681         /* Sil24 doesn't store signature FIS after hardreset, so we
682          * can't wait for BSY to clear.  Some devices take a long time
683          * to get ready and those devices will choke if we don't wait
684          * for BSY clearance here.  Tell libata to perform follow-up
685          * softreset.
686          */
687         return -EAGAIN;
688
689  err:
690         ata_link_printk(link, KERN_ERR, "hardreset failed (%s)\n", reason);
691         return -EIO;
692 }
693
694 static inline void sil24_fill_sg(struct ata_queued_cmd *qc,
695                                  struct sil24_sge *sge)
696 {
697         struct scatterlist *sg;
698
699         ata_for_each_sg(sg, qc) {
700                 sge->addr = cpu_to_le64(sg_dma_address(sg));
701                 sge->cnt = cpu_to_le32(sg_dma_len(sg));
702                 if (ata_sg_is_last(sg, qc))
703                         sge->flags = cpu_to_le32(SGE_TRM);
704                 else
705                         sge->flags = 0;
706                 sge++;
707         }
708 }
709
710 static void sil24_qc_prep(struct ata_queued_cmd *qc)
711 {
712         struct ata_port *ap = qc->ap;
713         struct sil24_port_priv *pp = ap->private_data;
714         union sil24_cmd_block *cb;
715         struct sil24_prb *prb;
716         struct sil24_sge *sge;
717         u16 ctrl = 0;
718
719         cb = &pp->cmd_block[sil24_tag(qc->tag)];
720
721         switch (qc->tf.protocol) {
722         case ATA_PROT_PIO:
723         case ATA_PROT_DMA:
724         case ATA_PROT_NCQ:
725         case ATA_PROT_NODATA:
726                 prb = &cb->ata.prb;
727                 sge = cb->ata.sge;
728                 break;
729
730         case ATA_PROT_ATAPI:
731         case ATA_PROT_ATAPI_DMA:
732         case ATA_PROT_ATAPI_NODATA:
733                 prb = &cb->atapi.prb;
734                 sge = cb->atapi.sge;
735                 memset(cb->atapi.cdb, 0, 32);
736                 memcpy(cb->atapi.cdb, qc->cdb, qc->dev->cdb_len);
737
738                 if (qc->tf.protocol != ATA_PROT_ATAPI_NODATA) {
739                         if (qc->tf.flags & ATA_TFLAG_WRITE)
740                                 ctrl = PRB_CTRL_PACKET_WRITE;
741                         else
742                                 ctrl = PRB_CTRL_PACKET_READ;
743                 }
744                 break;
745
746         default:
747                 prb = NULL;     /* shut up, gcc */
748                 sge = NULL;
749                 BUG();
750         }
751
752         prb->ctrl = cpu_to_le16(ctrl);
753         ata_tf_to_fis(&qc->tf, 0, 1, prb->fis);
754
755         if (qc->flags & ATA_QCFLAG_DMAMAP)
756                 sil24_fill_sg(qc, sge);
757 }
758
759 static unsigned int sil24_qc_issue(struct ata_queued_cmd *qc)
760 {
761         struct ata_port *ap = qc->ap;
762         struct sil24_port_priv *pp = ap->private_data;
763         void __iomem *port = ap->ioaddr.cmd_addr;
764         unsigned int tag = sil24_tag(qc->tag);
765         dma_addr_t paddr;
766         void __iomem *activate;
767
768         paddr = pp->cmd_block_dma + tag * sizeof(*pp->cmd_block);
769         activate = port + PORT_CMD_ACTIVATE + tag * 8;
770
771         writel((u32)paddr, activate);
772         writel((u64)paddr >> 32, activate + 4);
773
774         return 0;
775 }
776
777 static void sil24_irq_clear(struct ata_port *ap)
778 {
779         /* unused */
780 }
781
782 static void sil24_freeze(struct ata_port *ap)
783 {
784         void __iomem *port = ap->ioaddr.cmd_addr;
785
786         /* Port-wide IRQ mask in HOST_CTRL doesn't really work, clear
787          * PORT_IRQ_ENABLE instead.
788          */
789         writel(0xffff, port + PORT_IRQ_ENABLE_CLR);
790 }
791
792 static void sil24_thaw(struct ata_port *ap)
793 {
794         void __iomem *port = ap->ioaddr.cmd_addr;
795         u32 tmp;
796
797         /* clear IRQ */
798         tmp = readl(port + PORT_IRQ_STAT);
799         writel(tmp, port + PORT_IRQ_STAT);
800
801         /* turn IRQ back on */
802         writel(DEF_PORT_IRQ, port + PORT_IRQ_ENABLE_SET);
803 }
804
805 static void sil24_error_intr(struct ata_port *ap)
806 {
807         void __iomem *port = ap->ioaddr.cmd_addr;
808         struct sil24_port_priv *pp = ap->private_data;
809         struct ata_eh_info *ehi = &ap->link.eh_info;
810         int freeze = 0;
811         u32 irq_stat;
812
813         /* on error, we need to clear IRQ explicitly */
814         irq_stat = readl(port + PORT_IRQ_STAT);
815         writel(irq_stat, port + PORT_IRQ_STAT);
816
817         /* first, analyze and record host port events */
818         ata_ehi_clear_desc(ehi);
819
820         ata_ehi_push_desc(ehi, "irq_stat 0x%08x", irq_stat);
821
822         if (irq_stat & (PORT_IRQ_PHYRDY_CHG | PORT_IRQ_DEV_XCHG)) {
823                 ata_ehi_hotplugged(ehi);
824                 ata_ehi_push_desc(ehi, "%s",
825                                   irq_stat & PORT_IRQ_PHYRDY_CHG ?
826                                   "PHY RDY changed" : "device exchanged");
827                 freeze = 1;
828         }
829
830         if (irq_stat & PORT_IRQ_UNK_FIS) {
831                 ehi->err_mask |= AC_ERR_HSM;
832                 ehi->action |= ATA_EH_SOFTRESET;
833                 ata_ehi_push_desc(ehi, "unknown FIS");
834                 freeze = 1;
835         }
836
837         /* deal with command error */
838         if (irq_stat & PORT_IRQ_ERROR) {
839                 struct sil24_cerr_info *ci = NULL;
840                 unsigned int err_mask = 0, action = 0;
841                 struct ata_queued_cmd *qc;
842                 u32 cerr;
843
844                 /* analyze CMD_ERR */
845                 cerr = readl(port + PORT_CMD_ERR);
846                 if (cerr < ARRAY_SIZE(sil24_cerr_db))
847                         ci = &sil24_cerr_db[cerr];
848
849                 if (ci && ci->desc) {
850                         err_mask |= ci->err_mask;
851                         action |= ci->action;
852                         ata_ehi_push_desc(ehi, "%s", ci->desc);
853                 } else {
854                         err_mask |= AC_ERR_OTHER;
855                         action |= ATA_EH_SOFTRESET;
856                         ata_ehi_push_desc(ehi, "unknown command error %d",
857                                           cerr);
858                 }
859
860                 /* record error info */
861                 qc = ata_qc_from_tag(ap, ap->link.active_tag);
862                 if (qc) {
863                         sil24_read_tf(ap, qc->tag, &pp->tf);
864                         qc->err_mask |= err_mask;
865                 } else
866                         ehi->err_mask |= err_mask;
867
868                 ehi->action |= action;
869         }
870
871         /* freeze or abort */
872         if (freeze)
873                 ata_port_freeze(ap);
874         else
875                 ata_port_abort(ap);
876 }
877
878 static void sil24_finish_qc(struct ata_queued_cmd *qc)
879 {
880         struct ata_port *ap = qc->ap;
881         struct sil24_port_priv *pp = ap->private_data;
882
883         if (qc->flags & ATA_QCFLAG_RESULT_TF)
884                 sil24_read_tf(ap, qc->tag, &pp->tf);
885 }
886
887 static inline void sil24_host_intr(struct ata_port *ap)
888 {
889         void __iomem *port = ap->ioaddr.cmd_addr;
890         u32 slot_stat, qc_active;
891         int rc;
892
893         /* If PCIX_IRQ_WOC, there's an inherent race window between
894          * clearing IRQ pending status and reading PORT_SLOT_STAT
895          * which may cause spurious interrupts afterwards.  This is
896          * unavoidable and much better than losing interrupts which
897          * happens if IRQ pending is cleared after reading
898          * PORT_SLOT_STAT.
899          */
900         if (ap->flags & SIL24_FLAG_PCIX_IRQ_WOC)
901                 writel(PORT_IRQ_COMPLETE, port + PORT_IRQ_STAT);
902
903         slot_stat = readl(port + PORT_SLOT_STAT);
904
905         if (unlikely(slot_stat & HOST_SSTAT_ATTN)) {
906                 sil24_error_intr(ap);
907                 return;
908         }
909
910         qc_active = slot_stat & ~HOST_SSTAT_ATTN;
911         rc = ata_qc_complete_multiple(ap, qc_active, sil24_finish_qc);
912         if (rc > 0)
913                 return;
914         if (rc < 0) {
915                 struct ata_eh_info *ehi = &ap->link.eh_info;
916                 ehi->err_mask |= AC_ERR_HSM;
917                 ehi->action |= ATA_EH_SOFTRESET;
918                 ata_port_freeze(ap);
919                 return;
920         }
921
922         /* spurious interrupts are expected if PCIX_IRQ_WOC */
923         if (!(ap->flags & SIL24_FLAG_PCIX_IRQ_WOC) && ata_ratelimit())
924                 ata_port_printk(ap, KERN_INFO, "spurious interrupt "
925                         "(slot_stat 0x%x active_tag %d sactive 0x%x)\n",
926                         slot_stat, ap->link.active_tag, ap->link.sactive);
927 }
928
929 static irqreturn_t sil24_interrupt(int irq, void *dev_instance)
930 {
931         struct ata_host *host = dev_instance;
932         void __iomem *host_base = host->iomap[SIL24_HOST_BAR];
933         unsigned handled = 0;
934         u32 status;
935         int i;
936
937         status = readl(host_base + HOST_IRQ_STAT);
938
939         if (status == 0xffffffff) {
940                 printk(KERN_ERR DRV_NAME ": IRQ status == 0xffffffff, "
941                        "PCI fault or device removal?\n");
942                 goto out;
943         }
944
945         if (!(status & IRQ_STAT_4PORTS))
946                 goto out;
947
948         spin_lock(&host->lock);
949
950         for (i = 0; i < host->n_ports; i++)
951                 if (status & (1 << i)) {
952                         struct ata_port *ap = host->ports[i];
953                         if (ap && !(ap->flags & ATA_FLAG_DISABLED)) {
954                                 sil24_host_intr(ap);
955                                 handled++;
956                         } else
957                                 printk(KERN_ERR DRV_NAME
958                                        ": interrupt from disabled port %d\n", i);
959                 }
960
961         spin_unlock(&host->lock);
962  out:
963         return IRQ_RETVAL(handled);
964 }
965
966 static void sil24_error_handler(struct ata_port *ap)
967 {
968         struct ata_eh_context *ehc = &ap->link.eh_context;
969
970         if (sil24_init_port(ap)) {
971                 ata_eh_freeze_port(ap);
972                 ehc->i.action |= ATA_EH_HARDRESET;
973         }
974
975         /* perform recovery */
976         ata_do_eh(ap, ata_std_prereset, sil24_softreset, sil24_hardreset,
977                   ata_std_postreset);
978 }
979
980 static void sil24_post_internal_cmd(struct ata_queued_cmd *qc)
981 {
982         struct ata_port *ap = qc->ap;
983
984         /* make DMA engine forget about the failed command */
985         if (qc->flags & ATA_QCFLAG_FAILED)
986                 sil24_init_port(ap);
987 }
988
989 static int sil24_port_start(struct ata_port *ap)
990 {
991         struct device *dev = ap->host->dev;
992         struct sil24_port_priv *pp;
993         union sil24_cmd_block *cb;
994         size_t cb_size = sizeof(*cb) * SIL24_MAX_CMDS;
995         dma_addr_t cb_dma;
996         int rc;
997
998         pp = devm_kzalloc(dev, sizeof(*pp), GFP_KERNEL);
999         if (!pp)
1000                 return -ENOMEM;
1001
1002         pp->tf.command = ATA_DRDY;
1003
1004         cb = dmam_alloc_coherent(dev, cb_size, &cb_dma, GFP_KERNEL);
1005         if (!cb)
1006                 return -ENOMEM;
1007         memset(cb, 0, cb_size);
1008
1009         rc = ata_pad_alloc(ap, dev);
1010         if (rc)
1011                 return rc;
1012
1013         pp->cmd_block = cb;
1014         pp->cmd_block_dma = cb_dma;
1015
1016         ap->private_data = pp;
1017
1018         return 0;
1019 }
1020
1021 static void sil24_init_controller(struct ata_host *host)
1022 {
1023         void __iomem *host_base = host->iomap[SIL24_HOST_BAR];
1024         void __iomem *port_base = host->iomap[SIL24_PORT_BAR];
1025         u32 tmp;
1026         int i;
1027
1028         /* GPIO off */
1029         writel(0, host_base + HOST_FLASH_CMD);
1030
1031         /* clear global reset & mask interrupts during initialization */
1032         writel(0, host_base + HOST_CTRL);
1033
1034         /* init ports */
1035         for (i = 0; i < host->n_ports; i++) {
1036                 void __iomem *port = port_base + i * PORT_REGS_SIZE;
1037
1038                 /* Initial PHY setting */
1039                 writel(0x20c, port + PORT_PHY_CFG);
1040
1041                 /* Clear port RST */
1042                 tmp = readl(port + PORT_CTRL_STAT);
1043                 if (tmp & PORT_CS_PORT_RST) {
1044                         writel(PORT_CS_PORT_RST, port + PORT_CTRL_CLR);
1045                         tmp = ata_wait_register(port + PORT_CTRL_STAT,
1046                                                 PORT_CS_PORT_RST,
1047                                                 PORT_CS_PORT_RST, 10, 100);
1048                         if (tmp & PORT_CS_PORT_RST)
1049                                 dev_printk(KERN_ERR, host->dev,
1050                                            "failed to clear port RST\n");
1051                 }
1052
1053                 /* Configure IRQ WoC */
1054                 if (host->ports[0]->flags & SIL24_FLAG_PCIX_IRQ_WOC)
1055                         writel(PORT_CS_IRQ_WOC, port + PORT_CTRL_STAT);
1056                 else
1057                         writel(PORT_CS_IRQ_WOC, port + PORT_CTRL_CLR);
1058
1059                 /* Zero error counters. */
1060                 writel(0x8000, port + PORT_DECODE_ERR_THRESH);
1061                 writel(0x8000, port + PORT_CRC_ERR_THRESH);
1062                 writel(0x8000, port + PORT_HSHK_ERR_THRESH);
1063                 writel(0x0000, port + PORT_DECODE_ERR_CNT);
1064                 writel(0x0000, port + PORT_CRC_ERR_CNT);
1065                 writel(0x0000, port + PORT_HSHK_ERR_CNT);
1066
1067                 /* Always use 64bit activation */
1068                 writel(PORT_CS_32BIT_ACTV, port + PORT_CTRL_CLR);
1069
1070                 /* Clear port multiplier enable and resume bits */
1071                 writel(PORT_CS_PMP_EN | PORT_CS_PMP_RESUME,
1072                        port + PORT_CTRL_CLR);
1073         }
1074
1075         /* Turn on interrupts */
1076         writel(IRQ_STAT_4PORTS, host_base + HOST_CTRL);
1077 }
1078
1079 static int sil24_init_one(struct pci_dev *pdev, const struct pci_device_id *ent)
1080 {
1081         static int printed_version = 0;
1082         struct ata_port_info pi = sil24_port_info[ent->driver_data];
1083         const struct ata_port_info *ppi[] = { &pi, NULL };
1084         void __iomem * const *iomap;
1085         struct ata_host *host;
1086         int i, rc;
1087         u32 tmp;
1088
1089         if (!printed_version++)
1090                 dev_printk(KERN_DEBUG, &pdev->dev, "version " DRV_VERSION "\n");
1091
1092         /* acquire resources */
1093         rc = pcim_enable_device(pdev);
1094         if (rc)
1095                 return rc;
1096
1097         rc = pcim_iomap_regions(pdev,
1098                                 (1 << SIL24_HOST_BAR) | (1 << SIL24_PORT_BAR),
1099                                 DRV_NAME);
1100         if (rc)
1101                 return rc;
1102         iomap = pcim_iomap_table(pdev);
1103
1104         /* apply workaround for completion IRQ loss on PCI-X errata */
1105         if (pi.flags & SIL24_FLAG_PCIX_IRQ_WOC) {
1106                 tmp = readl(iomap[SIL24_HOST_BAR] + HOST_CTRL);
1107                 if (tmp & (HOST_CTRL_TRDY | HOST_CTRL_STOP | HOST_CTRL_DEVSEL))
1108                         dev_printk(KERN_INFO, &pdev->dev,
1109                                    "Applying completion IRQ loss on PCI-X "
1110                                    "errata fix\n");
1111                 else
1112                         pi.flags &= ~SIL24_FLAG_PCIX_IRQ_WOC;
1113         }
1114
1115         /* allocate and fill host */
1116         host = ata_host_alloc_pinfo(&pdev->dev, ppi,
1117                                     SIL24_FLAG2NPORTS(ppi[0]->flags));
1118         if (!host)
1119                 return -ENOMEM;
1120         host->iomap = iomap;
1121
1122         for (i = 0; i < host->n_ports; i++) {
1123                 void __iomem *port = iomap[SIL24_PORT_BAR] + i * PORT_REGS_SIZE;
1124
1125                 host->ports[i]->ioaddr.cmd_addr = port;
1126                 host->ports[i]->ioaddr.scr_addr = port + PORT_SCONTROL;
1127
1128                 ata_std_ports(&host->ports[i]->ioaddr);
1129         }
1130
1131         /* configure and activate the device */
1132         if (!pci_set_dma_mask(pdev, DMA_64BIT_MASK)) {
1133                 rc = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
1134                 if (rc) {
1135                         rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1136                         if (rc) {
1137                                 dev_printk(KERN_ERR, &pdev->dev,
1138                                            "64-bit DMA enable failed\n");
1139                                 return rc;
1140                         }
1141                 }
1142         } else {
1143                 rc = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
1144                 if (rc) {
1145                         dev_printk(KERN_ERR, &pdev->dev,
1146                                    "32-bit DMA enable failed\n");
1147                         return rc;
1148                 }
1149                 rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1150                 if (rc) {
1151                         dev_printk(KERN_ERR, &pdev->dev,
1152                                    "32-bit consistent DMA enable failed\n");
1153                         return rc;
1154                 }
1155         }
1156
1157         sil24_init_controller(host);
1158
1159         pci_set_master(pdev);
1160         return ata_host_activate(host, pdev->irq, sil24_interrupt, IRQF_SHARED,
1161                                  &sil24_sht);
1162 }
1163
1164 #ifdef CONFIG_PM
1165 static int sil24_pci_device_resume(struct pci_dev *pdev)
1166 {
1167         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1168         void __iomem *host_base = host->iomap[SIL24_HOST_BAR];
1169         int rc;
1170
1171         rc = ata_pci_device_do_resume(pdev);
1172         if (rc)
1173                 return rc;
1174
1175         if (pdev->dev.power.power_state.event == PM_EVENT_SUSPEND)
1176                 writel(HOST_CTRL_GLOBAL_RST, host_base + HOST_CTRL);
1177
1178         sil24_init_controller(host);
1179
1180         ata_host_resume(host);
1181
1182         return 0;
1183 }
1184 #endif
1185
1186 static int __init sil24_init(void)
1187 {
1188         return pci_register_driver(&sil24_pci_driver);
1189 }
1190
1191 static void __exit sil24_exit(void)
1192 {
1193         pci_unregister_driver(&sil24_pci_driver);
1194 }
1195
1196 MODULE_AUTHOR("Tejun Heo");
1197 MODULE_DESCRIPTION("Silicon Image 3124/3132 SATA low-level driver");
1198 MODULE_LICENSE("GPL");
1199 MODULE_DEVICE_TABLE(pci, sil24_pci_tbl);
1200
1201 module_init(sil24_init);
1202 module_exit(sil24_exit);