x86: rename the struct pt_regs members for 32/64-bit consistency
[safe/jmp/linux-2.6] / arch / x86 / mach-voyager / voyager_smp.c
1 /* -*- mode: c; c-basic-offset: 8 -*- */
2
3 /* Copyright (C) 1999,2001
4  *
5  * Author: J.E.J.Bottomley@HansenPartnership.com
6  *
7  * linux/arch/i386/kernel/voyager_smp.c
8  *
9  * This file provides all the same external entries as smp.c but uses
10  * the voyager hal to provide the functionality
11  */
12 #include <linux/module.h>
13 #include <linux/mm.h>
14 #include <linux/kernel_stat.h>
15 #include <linux/delay.h>
16 #include <linux/mc146818rtc.h>
17 #include <linux/cache.h>
18 #include <linux/interrupt.h>
19 #include <linux/init.h>
20 #include <linux/kernel.h>
21 #include <linux/bootmem.h>
22 #include <linux/completion.h>
23 #include <asm/desc.h>
24 #include <asm/voyager.h>
25 #include <asm/vic.h>
26 #include <asm/mtrr.h>
27 #include <asm/pgalloc.h>
28 #include <asm/tlbflush.h>
29 #include <asm/arch_hooks.h>
30
31 /* TLB state -- visible externally, indexed physically */
32 DEFINE_PER_CPU_SHARED_ALIGNED(struct tlb_state, cpu_tlbstate) = { &init_mm, 0 };
33
34 /* CPU IRQ affinity -- set to all ones initially */
35 static unsigned long cpu_irq_affinity[NR_CPUS] __cacheline_aligned =
36         {[0 ... NR_CPUS-1]  = ~0UL };
37
38 /* per CPU data structure (for /proc/cpuinfo et al), visible externally
39  * indexed physically */
40 DEFINE_PER_CPU_SHARED_ALIGNED(struct cpuinfo_x86, cpu_info);
41 EXPORT_PER_CPU_SYMBOL(cpu_info);
42
43 /* physical ID of the CPU used to boot the system */
44 unsigned char boot_cpu_id;
45
46 /* The memory line addresses for the Quad CPIs */
47 struct voyager_qic_cpi *voyager_quad_cpi_addr[NR_CPUS] __cacheline_aligned;
48
49 /* The masks for the Extended VIC processors, filled in by cat_init */
50 __u32 voyager_extended_vic_processors = 0;
51
52 /* Masks for the extended Quad processors which cannot be VIC booted */
53 __u32 voyager_allowed_boot_processors = 0;
54
55 /* The mask for the Quad Processors (both extended and non-extended) */
56 __u32 voyager_quad_processors = 0;
57
58 /* Total count of live CPUs, used in process.c to display
59  * the CPU information and in irq.c for the per CPU irq
60  * activity count.  Finally exported by i386_ksyms.c */
61 static int voyager_extended_cpus = 1;
62
63 /* Have we found an SMP box - used by time.c to do the profiling
64    interrupt for timeslicing; do not set to 1 until the per CPU timer
65    interrupt is active */
66 int smp_found_config = 0;
67
68 /* Used for the invalidate map that's also checked in the spinlock */
69 static volatile unsigned long smp_invalidate_needed;
70
71 /* Bitmask of currently online CPUs - used by setup.c for
72    /proc/cpuinfo, visible externally but still physical */
73 cpumask_t cpu_online_map = CPU_MASK_NONE;
74 EXPORT_SYMBOL(cpu_online_map);
75
76 /* Bitmask of CPUs present in the system - exported by i386_syms.c, used
77  * by scheduler but indexed physically */
78 cpumask_t phys_cpu_present_map = CPU_MASK_NONE;
79
80 /* The internal functions */
81 static void send_CPI(__u32 cpuset, __u8 cpi);
82 static void ack_CPI(__u8 cpi);
83 static int ack_QIC_CPI(__u8 cpi);
84 static void ack_special_QIC_CPI(__u8 cpi);
85 static void ack_VIC_CPI(__u8 cpi);
86 static void send_CPI_allbutself(__u8 cpi);
87 static void mask_vic_irq(unsigned int irq);
88 static void unmask_vic_irq(unsigned int irq);
89 static unsigned int startup_vic_irq(unsigned int irq);
90 static void enable_local_vic_irq(unsigned int irq);
91 static void disable_local_vic_irq(unsigned int irq);
92 static void before_handle_vic_irq(unsigned int irq);
93 static void after_handle_vic_irq(unsigned int irq);
94 static void set_vic_irq_affinity(unsigned int irq, cpumask_t mask);
95 static void ack_vic_irq(unsigned int irq);
96 static void vic_enable_cpi(void);
97 static void do_boot_cpu(__u8 cpuid);
98 static void do_quad_bootstrap(void);
99
100 int hard_smp_processor_id(void);
101 int safe_smp_processor_id(void);
102
103 /* Inline functions */
104 static inline void send_one_QIC_CPI(__u8 cpu, __u8 cpi)
105 {
106         voyager_quad_cpi_addr[cpu]->qic_cpi[cpi].cpi =
107             (smp_processor_id() << 16) + cpi;
108 }
109
110 static inline void send_QIC_CPI(__u32 cpuset, __u8 cpi)
111 {
112         int cpu;
113
114         for_each_online_cpu(cpu) {
115                 if (cpuset & (1 << cpu)) {
116 #ifdef VOYAGER_DEBUG
117                         if (!cpu_isset(cpu, cpu_online_map))
118                                 VDEBUG(("CPU%d sending cpi %d to CPU%d not in "
119                                         "cpu_online_map\n",
120                                         hard_smp_processor_id(), cpi, cpu));
121 #endif
122                         send_one_QIC_CPI(cpu, cpi - QIC_CPI_OFFSET);
123                 }
124         }
125 }
126
127 static inline void wrapper_smp_local_timer_interrupt(void)
128 {
129         irq_enter();
130         smp_local_timer_interrupt();
131         irq_exit();
132 }
133
134 static inline void send_one_CPI(__u8 cpu, __u8 cpi)
135 {
136         if (voyager_quad_processors & (1 << cpu))
137                 send_one_QIC_CPI(cpu, cpi - QIC_CPI_OFFSET);
138         else
139                 send_CPI(1 << cpu, cpi);
140 }
141
142 static inline void send_CPI_allbutself(__u8 cpi)
143 {
144         __u8 cpu = smp_processor_id();
145         __u32 mask = cpus_addr(cpu_online_map)[0] & ~(1 << cpu);
146         send_CPI(mask, cpi);
147 }
148
149 static inline int is_cpu_quad(void)
150 {
151         __u8 cpumask = inb(VIC_PROC_WHO_AM_I);
152         return ((cpumask & QUAD_IDENTIFIER) == QUAD_IDENTIFIER);
153 }
154
155 static inline int is_cpu_extended(void)
156 {
157         __u8 cpu = hard_smp_processor_id();
158
159         return (voyager_extended_vic_processors & (1 << cpu));
160 }
161
162 static inline int is_cpu_vic_boot(void)
163 {
164         __u8 cpu = hard_smp_processor_id();
165
166         return (voyager_extended_vic_processors
167                 & voyager_allowed_boot_processors & (1 << cpu));
168 }
169
170 static inline void ack_CPI(__u8 cpi)
171 {
172         switch (cpi) {
173         case VIC_CPU_BOOT_CPI:
174                 if (is_cpu_quad() && !is_cpu_vic_boot())
175                         ack_QIC_CPI(cpi);
176                 else
177                         ack_VIC_CPI(cpi);
178                 break;
179         case VIC_SYS_INT:
180         case VIC_CMN_INT:
181                 /* These are slightly strange.  Even on the Quad card,
182                  * They are vectored as VIC CPIs */
183                 if (is_cpu_quad())
184                         ack_special_QIC_CPI(cpi);
185                 else
186                         ack_VIC_CPI(cpi);
187                 break;
188         default:
189                 printk("VOYAGER ERROR: CPI%d is in common CPI code\n", cpi);
190                 break;
191         }
192 }
193
194 /* local variables */
195
196 /* The VIC IRQ descriptors -- these look almost identical to the
197  * 8259 IRQs except that masks and things must be kept per processor
198  */
199 static struct irq_chip vic_chip = {
200         .name = "VIC",
201         .startup = startup_vic_irq,
202         .mask = mask_vic_irq,
203         .unmask = unmask_vic_irq,
204         .set_affinity = set_vic_irq_affinity,
205 };
206
207 /* used to count up as CPUs are brought on line (starts at 0) */
208 static int cpucount = 0;
209
210 /* steal a page from the bottom of memory for the trampoline and
211  * squirrel its address away here.  This will be in kernel virtual
212  * space */
213 static __u32 trampoline_base;
214
215 /* The per cpu profile stuff - used in smp_local_timer_interrupt */
216 static DEFINE_PER_CPU(int, prof_multiplier) = 1;
217 static DEFINE_PER_CPU(int, prof_old_multiplier) = 1;
218 static DEFINE_PER_CPU(int, prof_counter) = 1;
219
220 /* the map used to check if a CPU has booted */
221 static __u32 cpu_booted_map;
222
223 /* the synchronize flag used to hold all secondary CPUs spinning in
224  * a tight loop until the boot sequence is ready for them */
225 static cpumask_t smp_commenced_mask = CPU_MASK_NONE;
226
227 /* This is for the new dynamic CPU boot code */
228 cpumask_t cpu_callin_map = CPU_MASK_NONE;
229 cpumask_t cpu_callout_map = CPU_MASK_NONE;
230 cpumask_t cpu_possible_map = CPU_MASK_NONE;
231 EXPORT_SYMBOL(cpu_possible_map);
232
233 /* The per processor IRQ masks (these are usually kept in sync) */
234 static __u16 vic_irq_mask[NR_CPUS] __cacheline_aligned;
235
236 /* the list of IRQs to be enabled by the VIC_ENABLE_IRQ_CPI */
237 static __u16 vic_irq_enable_mask[NR_CPUS] __cacheline_aligned = { 0 };
238
239 /* Lock for enable/disable of VIC interrupts */
240 static __cacheline_aligned DEFINE_SPINLOCK(vic_irq_lock);
241
242 /* The boot processor is correctly set up in PC mode when it
243  * comes up, but the secondaries need their master/slave 8259
244  * pairs initializing correctly */
245
246 /* Interrupt counters (per cpu) and total - used to try to
247  * even up the interrupt handling routines */
248 static long vic_intr_total = 0;
249 static long vic_intr_count[NR_CPUS] __cacheline_aligned = { 0 };
250 static unsigned long vic_tick[NR_CPUS] __cacheline_aligned = { 0 };
251
252 /* Since we can only use CPI0, we fake all the other CPIs */
253 static unsigned long vic_cpi_mailbox[NR_CPUS] __cacheline_aligned;
254
255 /* debugging routine to read the isr of the cpu's pic */
256 static inline __u16 vic_read_isr(void)
257 {
258         __u16 isr;
259
260         outb(0x0b, 0xa0);
261         isr = inb(0xa0) << 8;
262         outb(0x0b, 0x20);
263         isr |= inb(0x20);
264
265         return isr;
266 }
267
268 static __init void qic_setup(void)
269 {
270         if (!is_cpu_quad()) {
271                 /* not a quad, no setup */
272                 return;
273         }
274         outb(QIC_DEFAULT_MASK0, QIC_MASK_REGISTER0);
275         outb(QIC_CPI_ENABLE, QIC_MASK_REGISTER1);
276
277         if (is_cpu_extended()) {
278                 /* the QIC duplicate of the VIC base register */
279                 outb(VIC_DEFAULT_CPI_BASE, QIC_VIC_CPI_BASE_REGISTER);
280                 outb(QIC_DEFAULT_CPI_BASE, QIC_CPI_BASE_REGISTER);
281
282                 /* FIXME: should set up the QIC timer and memory parity
283                  * error vectors here */
284         }
285 }
286
287 static __init void vic_setup_pic(void)
288 {
289         outb(1, VIC_REDIRECT_REGISTER_1);
290         /* clear the claim registers for dynamic routing */
291         outb(0, VIC_CLAIM_REGISTER_0);
292         outb(0, VIC_CLAIM_REGISTER_1);
293
294         outb(0, VIC_PRIORITY_REGISTER);
295         /* Set the Primary and Secondary Microchannel vector
296          * bases to be the same as the ordinary interrupts
297          *
298          * FIXME: This would be more efficient using separate
299          * vectors. */
300         outb(FIRST_EXTERNAL_VECTOR, VIC_PRIMARY_MC_BASE);
301         outb(FIRST_EXTERNAL_VECTOR, VIC_SECONDARY_MC_BASE);
302         /* Now initiallise the master PIC belonging to this CPU by
303          * sending the four ICWs */
304
305         /* ICW1: level triggered, ICW4 needed */
306         outb(0x19, 0x20);
307
308         /* ICW2: vector base */
309         outb(FIRST_EXTERNAL_VECTOR, 0x21);
310
311         /* ICW3: slave at line 2 */
312         outb(0x04, 0x21);
313
314         /* ICW4: 8086 mode */
315         outb(0x01, 0x21);
316
317         /* now the same for the slave PIC */
318
319         /* ICW1: level trigger, ICW4 needed */
320         outb(0x19, 0xA0);
321
322         /* ICW2: slave vector base */
323         outb(FIRST_EXTERNAL_VECTOR + 8, 0xA1);
324
325         /* ICW3: slave ID */
326         outb(0x02, 0xA1);
327
328         /* ICW4: 8086 mode */
329         outb(0x01, 0xA1);
330 }
331
332 static void do_quad_bootstrap(void)
333 {
334         if (is_cpu_quad() && is_cpu_vic_boot()) {
335                 int i;
336                 unsigned long flags;
337                 __u8 cpuid = hard_smp_processor_id();
338
339                 local_irq_save(flags);
340
341                 for (i = 0; i < 4; i++) {
342                         /* FIXME: this would be >>3 &0x7 on the 32 way */
343                         if (((cpuid >> 2) & 0x03) == i)
344                                 /* don't lower our own mask! */
345                                 continue;
346
347                         /* masquerade as local Quad CPU */
348                         outb(QIC_CPUID_ENABLE | i, QIC_PROCESSOR_ID);
349                         /* enable the startup CPI */
350                         outb(QIC_BOOT_CPI_MASK, QIC_MASK_REGISTER1);
351                         /* restore cpu id */
352                         outb(0, QIC_PROCESSOR_ID);
353                 }
354                 local_irq_restore(flags);
355         }
356 }
357
358 /* Set up all the basic stuff: read the SMP config and make all the
359  * SMP information reflect only the boot cpu.  All others will be
360  * brought on-line later. */
361 void __init find_smp_config(void)
362 {
363         int i;
364
365         boot_cpu_id = hard_smp_processor_id();
366
367         printk("VOYAGER SMP: Boot cpu is %d\n", boot_cpu_id);
368
369         /* initialize the CPU structures (moved from smp_boot_cpus) */
370         for (i = 0; i < NR_CPUS; i++) {
371                 cpu_irq_affinity[i] = ~0;
372         }
373         cpu_online_map = cpumask_of_cpu(boot_cpu_id);
374
375         /* The boot CPU must be extended */
376         voyager_extended_vic_processors = 1 << boot_cpu_id;
377         /* initially, all of the first 8 CPUs can boot */
378         voyager_allowed_boot_processors = 0xff;
379         /* set up everything for just this CPU, we can alter
380          * this as we start the other CPUs later */
381         /* now get the CPU disposition from the extended CMOS */
382         cpus_addr(phys_cpu_present_map)[0] =
383             voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK);
384         cpus_addr(phys_cpu_present_map)[0] |=
385             voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK + 1) << 8;
386         cpus_addr(phys_cpu_present_map)[0] |=
387             voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK +
388                                        2) << 16;
389         cpus_addr(phys_cpu_present_map)[0] |=
390             voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK +
391                                        3) << 24;
392         cpu_possible_map = phys_cpu_present_map;
393         printk("VOYAGER SMP: phys_cpu_present_map = 0x%lx\n",
394                cpus_addr(phys_cpu_present_map)[0]);
395         /* Here we set up the VIC to enable SMP */
396         /* enable the CPIs by writing the base vector to their register */
397         outb(VIC_DEFAULT_CPI_BASE, VIC_CPI_BASE_REGISTER);
398         outb(1, VIC_REDIRECT_REGISTER_1);
399         /* set the claim registers for static routing --- Boot CPU gets
400          * all interrupts untill all other CPUs started */
401         outb(0xff, VIC_CLAIM_REGISTER_0);
402         outb(0xff, VIC_CLAIM_REGISTER_1);
403         /* Set the Primary and Secondary Microchannel vector
404          * bases to be the same as the ordinary interrupts
405          *
406          * FIXME: This would be more efficient using separate
407          * vectors. */
408         outb(FIRST_EXTERNAL_VECTOR, VIC_PRIMARY_MC_BASE);
409         outb(FIRST_EXTERNAL_VECTOR, VIC_SECONDARY_MC_BASE);
410
411         /* Finally tell the firmware that we're driving */
412         outb(inb(VOYAGER_SUS_IN_CONTROL_PORT) | VOYAGER_IN_CONTROL_FLAG,
413              VOYAGER_SUS_IN_CONTROL_PORT);
414
415         current_thread_info()->cpu = boot_cpu_id;
416         x86_write_percpu(cpu_number, boot_cpu_id);
417 }
418
419 /*
420  *      The bootstrap kernel entry code has set these up. Save them
421  *      for a given CPU, id is physical */
422 void __init smp_store_cpu_info(int id)
423 {
424         struct cpuinfo_x86 *c = &cpu_data(id);
425
426         *c = boot_cpu_data;
427
428         identify_secondary_cpu(c);
429 }
430
431 /* set up the trampoline and return the physical address of the code */
432 static __u32 __init setup_trampoline(void)
433 {
434         /* these two are global symbols in trampoline.S */
435         extern const __u8 trampoline_end[];
436         extern const __u8 trampoline_data[];
437
438         memcpy((__u8 *) trampoline_base, trampoline_data,
439                trampoline_end - trampoline_data);
440         return virt_to_phys((__u8 *) trampoline_base);
441 }
442
443 /* Routine initially called when a non-boot CPU is brought online */
444 static void __init start_secondary(void *unused)
445 {
446         __u8 cpuid = hard_smp_processor_id();
447         /* external functions not defined in the headers */
448         extern void calibrate_delay(void);
449
450         cpu_init();
451
452         /* OK, we're in the routine */
453         ack_CPI(VIC_CPU_BOOT_CPI);
454
455         /* setup the 8259 master slave pair belonging to this CPU ---
456          * we won't actually receive any until the boot CPU
457          * relinquishes it's static routing mask */
458         vic_setup_pic();
459
460         qic_setup();
461
462         if (is_cpu_quad() && !is_cpu_vic_boot()) {
463                 /* clear the boot CPI */
464                 __u8 dummy;
465
466                 dummy =
467                     voyager_quad_cpi_addr[cpuid]->qic_cpi[VIC_CPU_BOOT_CPI].cpi;
468                 printk("read dummy %d\n", dummy);
469         }
470
471         /* lower the mask to receive CPIs */
472         vic_enable_cpi();
473
474         VDEBUG(("VOYAGER SMP: CPU%d, stack at about %p\n", cpuid, &cpuid));
475
476         /* enable interrupts */
477         local_irq_enable();
478
479         /* get our bogomips */
480         calibrate_delay();
481
482         /* save our processor parameters */
483         smp_store_cpu_info(cpuid);
484
485         /* if we're a quad, we may need to bootstrap other CPUs */
486         do_quad_bootstrap();
487
488         /* FIXME: this is rather a poor hack to prevent the CPU
489          * activating softirqs while it's supposed to be waiting for
490          * permission to proceed.  Without this, the new per CPU stuff
491          * in the softirqs will fail */
492         local_irq_disable();
493         cpu_set(cpuid, cpu_callin_map);
494
495         /* signal that we're done */
496         cpu_booted_map = 1;
497
498         while (!cpu_isset(cpuid, smp_commenced_mask))
499                 rep_nop();
500         local_irq_enable();
501
502         local_flush_tlb();
503
504         cpu_set(cpuid, cpu_online_map);
505         wmb();
506         cpu_idle();
507 }
508
509 /* Routine to kick start the given CPU and wait for it to report ready
510  * (or timeout in startup).  When this routine returns, the requested
511  * CPU is either fully running and configured or known to be dead.
512  *
513  * We call this routine sequentially 1 CPU at a time, so no need for
514  * locking */
515
516 static void __init do_boot_cpu(__u8 cpu)
517 {
518         struct task_struct *idle;
519         int timeout;
520         unsigned long flags;
521         int quad_boot = (1 << cpu) & voyager_quad_processors
522             & ~(voyager_extended_vic_processors
523                 & voyager_allowed_boot_processors);
524
525         /* This is an area in head.S which was used to set up the
526          * initial kernel stack.  We need to alter this to give the
527          * booting CPU a new stack (taken from its idle process) */
528         extern struct {
529                 __u8 *sp;
530                 unsigned short ss;
531         } stack_start;
532         /* This is the format of the CPI IDT gate (in real mode) which
533          * we're hijacking to boot the CPU */
534         union IDTFormat {
535                 struct seg {
536                         __u16 Offset;
537                         __u16 Segment;
538                 } idt;
539                 __u32 val;
540         } hijack_source;
541
542         __u32 *hijack_vector;
543         __u32 start_phys_address = setup_trampoline();
544
545         /* There's a clever trick to this: The linux trampoline is
546          * compiled to begin at absolute location zero, so make the
547          * address zero but have the data segment selector compensate
548          * for the actual address */
549         hijack_source.idt.Offset = start_phys_address & 0x000F;
550         hijack_source.idt.Segment = (start_phys_address >> 4) & 0xFFFF;
551
552         cpucount++;
553         alternatives_smp_switch(1);
554
555         idle = fork_idle(cpu);
556         if (IS_ERR(idle))
557                 panic("failed fork for CPU%d", cpu);
558         idle->thread.ip = (unsigned long)start_secondary;
559         /* init_tasks (in sched.c) is indexed logically */
560         stack_start.sp = (void *)idle->thread.sp;
561
562         init_gdt(cpu);
563         per_cpu(current_task, cpu) = idle;
564         early_gdt_descr.address = (unsigned long)get_cpu_gdt_table(cpu);
565         irq_ctx_init(cpu);
566
567         /* Note: Don't modify initial ss override */
568         VDEBUG(("VOYAGER SMP: Booting CPU%d at 0x%lx[%x:%x], stack %p\n", cpu,
569                 (unsigned long)hijack_source.val, hijack_source.idt.Segment,
570                 hijack_source.idt.Offset, stack_start.sp));
571
572         /* init lowmem identity mapping */
573         clone_pgd_range(swapper_pg_dir, swapper_pg_dir + USER_PGD_PTRS,
574                         min_t(unsigned long, KERNEL_PGD_PTRS, USER_PGD_PTRS));
575         flush_tlb_all();
576
577         if (quad_boot) {
578                 printk("CPU %d: non extended Quad boot\n", cpu);
579                 hijack_vector =
580                     (__u32 *)
581                     phys_to_virt((VIC_CPU_BOOT_CPI + QIC_DEFAULT_CPI_BASE) * 4);
582                 *hijack_vector = hijack_source.val;
583         } else {
584                 printk("CPU%d: extended VIC boot\n", cpu);
585                 hijack_vector =
586                     (__u32 *)
587                     phys_to_virt((VIC_CPU_BOOT_CPI + VIC_DEFAULT_CPI_BASE) * 4);
588                 *hijack_vector = hijack_source.val;
589                 /* VIC errata, may also receive interrupt at this address */
590                 hijack_vector =
591                     (__u32 *)
592                     phys_to_virt((VIC_CPU_BOOT_ERRATA_CPI +
593                                   VIC_DEFAULT_CPI_BASE) * 4);
594                 *hijack_vector = hijack_source.val;
595         }
596         /* All non-boot CPUs start with interrupts fully masked.  Need
597          * to lower the mask of the CPI we're about to send.  We do
598          * this in the VIC by masquerading as the processor we're
599          * about to boot and lowering its interrupt mask */
600         local_irq_save(flags);
601         if (quad_boot) {
602                 send_one_QIC_CPI(cpu, VIC_CPU_BOOT_CPI);
603         } else {
604                 outb(VIC_CPU_MASQUERADE_ENABLE | cpu, VIC_PROCESSOR_ID);
605                 /* here we're altering registers belonging to `cpu' */
606
607                 outb(VIC_BOOT_INTERRUPT_MASK, 0x21);
608                 /* now go back to our original identity */
609                 outb(boot_cpu_id, VIC_PROCESSOR_ID);
610
611                 /* and boot the CPU */
612
613                 send_CPI((1 << cpu), VIC_CPU_BOOT_CPI);
614         }
615         cpu_booted_map = 0;
616         local_irq_restore(flags);
617
618         /* now wait for it to become ready (or timeout) */
619         for (timeout = 0; timeout < 50000; timeout++) {
620                 if (cpu_booted_map)
621                         break;
622                 udelay(100);
623         }
624         /* reset the page table */
625         zap_low_mappings();
626
627         if (cpu_booted_map) {
628                 VDEBUG(("CPU%d: Booted successfully, back in CPU %d\n",
629                         cpu, smp_processor_id()));
630
631                 printk("CPU%d: ", cpu);
632                 print_cpu_info(&cpu_data(cpu));
633                 wmb();
634                 cpu_set(cpu, cpu_callout_map);
635                 cpu_set(cpu, cpu_present_map);
636         } else {
637                 printk("CPU%d FAILED TO BOOT: ", cpu);
638                 if (*
639                     ((volatile unsigned char *)phys_to_virt(start_phys_address))
640                     == 0xA5)
641                         printk("Stuck.\n");
642                 else
643                         printk("Not responding.\n");
644
645                 cpucount--;
646         }
647 }
648
649 void __init smp_boot_cpus(void)
650 {
651         int i;
652
653         /* CAT BUS initialisation must be done after the memory */
654         /* FIXME: The L4 has a catbus too, it just needs to be
655          * accessed in a totally different way */
656         if (voyager_level == 5) {
657                 voyager_cat_init();
658
659                 /* now that the cat has probed the Voyager System Bus, sanity
660                  * check the cpu map */
661                 if (((voyager_quad_processors | voyager_extended_vic_processors)
662                      & cpus_addr(phys_cpu_present_map)[0]) !=
663                     cpus_addr(phys_cpu_present_map)[0]) {
664                         /* should panic */
665                         printk("\n\n***WARNING*** "
666                                "Sanity check of CPU present map FAILED\n");
667                 }
668         } else if (voyager_level == 4)
669                 voyager_extended_vic_processors =
670                     cpus_addr(phys_cpu_present_map)[0];
671
672         /* this sets up the idle task to run on the current cpu */
673         voyager_extended_cpus = 1;
674         /* Remove the global_irq_holder setting, it triggers a BUG() on
675          * schedule at the moment */
676         //global_irq_holder = boot_cpu_id;
677
678         /* FIXME: Need to do something about this but currently only works
679          * on CPUs with a tsc which none of mine have.
680          smp_tune_scheduling();
681          */
682         smp_store_cpu_info(boot_cpu_id);
683         printk("CPU%d: ", boot_cpu_id);
684         print_cpu_info(&cpu_data(boot_cpu_id));
685
686         if (is_cpu_quad()) {
687                 /* booting on a Quad CPU */
688                 printk("VOYAGER SMP: Boot CPU is Quad\n");
689                 qic_setup();
690                 do_quad_bootstrap();
691         }
692
693         /* enable our own CPIs */
694         vic_enable_cpi();
695
696         cpu_set(boot_cpu_id, cpu_online_map);
697         cpu_set(boot_cpu_id, cpu_callout_map);
698
699         /* loop over all the extended VIC CPUs and boot them.  The
700          * Quad CPUs must be bootstrapped by their extended VIC cpu */
701         for (i = 0; i < NR_CPUS; i++) {
702                 if (i == boot_cpu_id || !cpu_isset(i, phys_cpu_present_map))
703                         continue;
704                 do_boot_cpu(i);
705                 /* This udelay seems to be needed for the Quad boots
706                  * don't remove unless you know what you're doing */
707                 udelay(1000);
708         }
709         /* we could compute the total bogomips here, but why bother?,
710          * Code added from smpboot.c */
711         {
712                 unsigned long bogosum = 0;
713                 for (i = 0; i < NR_CPUS; i++)
714                         if (cpu_isset(i, cpu_online_map))
715                                 bogosum += cpu_data(i).loops_per_jiffy;
716                 printk(KERN_INFO "Total of %d processors activated "
717                        "(%lu.%02lu BogoMIPS).\n",
718                        cpucount + 1, bogosum / (500000 / HZ),
719                        (bogosum / (5000 / HZ)) % 100);
720         }
721         voyager_extended_cpus = hweight32(voyager_extended_vic_processors);
722         printk("VOYAGER: Extended (interrupt handling CPUs): "
723                "%d, non-extended: %d\n", voyager_extended_cpus,
724                num_booting_cpus() - voyager_extended_cpus);
725         /* that's it, switch to symmetric mode */
726         outb(0, VIC_PRIORITY_REGISTER);
727         outb(0, VIC_CLAIM_REGISTER_0);
728         outb(0, VIC_CLAIM_REGISTER_1);
729
730         VDEBUG(("VOYAGER SMP: Booted with %d CPUs\n", num_booting_cpus()));
731 }
732
733 /* Reload the secondary CPUs task structure (this function does not
734  * return ) */
735 void __init initialize_secondary(void)
736 {
737 #if 0
738         // AC kernels only
739         set_current(hard_get_current());
740 #endif
741
742         /*
743          * We don't actually need to load the full TSS,
744          * basically just the stack pointer and the eip.
745          */
746
747         asm volatile ("movl %0,%%esp\n\t"
748                       "jmp *%1"::"r" (current->thread.sp),
749                       "r"(current->thread.ip));
750 }
751
752 /* handle a Voyager SYS_INT -- If we don't, the base board will
753  * panic the system.
754  *
755  * System interrupts occur because some problem was detected on the
756  * various busses.  To find out what you have to probe all the
757  * hardware via the CAT bus.  FIXME: At the moment we do nothing. */
758 fastcall void smp_vic_sys_interrupt(struct pt_regs *regs)
759 {
760         ack_CPI(VIC_SYS_INT);
761         printk("Voyager SYSTEM INTERRUPT\n");
762 }
763
764 /* Handle a voyager CMN_INT; These interrupts occur either because of
765  * a system status change or because a single bit memory error
766  * occurred.  FIXME: At the moment, ignore all this. */
767 fastcall void smp_vic_cmn_interrupt(struct pt_regs *regs)
768 {
769         static __u8 in_cmn_int = 0;
770         static DEFINE_SPINLOCK(cmn_int_lock);
771
772         /* common ints are broadcast, so make sure we only do this once */
773         _raw_spin_lock(&cmn_int_lock);
774         if (in_cmn_int)
775                 goto unlock_end;
776
777         in_cmn_int++;
778         _raw_spin_unlock(&cmn_int_lock);
779
780         VDEBUG(("Voyager COMMON INTERRUPT\n"));
781
782         if (voyager_level == 5)
783                 voyager_cat_do_common_interrupt();
784
785         _raw_spin_lock(&cmn_int_lock);
786         in_cmn_int = 0;
787       unlock_end:
788         _raw_spin_unlock(&cmn_int_lock);
789         ack_CPI(VIC_CMN_INT);
790 }
791
792 /*
793  * Reschedule call back. Nothing to do, all the work is done
794  * automatically when we return from the interrupt.  */
795 static void smp_reschedule_interrupt(void)
796 {
797         /* do nothing */
798 }
799
800 static struct mm_struct *flush_mm;
801 static unsigned long flush_va;
802 static DEFINE_SPINLOCK(tlbstate_lock);
803
804 /*
805  * We cannot call mmdrop() because we are in interrupt context,
806  * instead update mm->cpu_vm_mask.
807  *
808  * We need to reload %cr3 since the page tables may be going
809  * away from under us..
810  */
811 static inline void leave_mm(unsigned long cpu)
812 {
813         if (per_cpu(cpu_tlbstate, cpu).state == TLBSTATE_OK)
814                 BUG();
815         cpu_clear(cpu, per_cpu(cpu_tlbstate, cpu).active_mm->cpu_vm_mask);
816         load_cr3(swapper_pg_dir);
817 }
818
819 /*
820  * Invalidate call-back
821  */
822 static void smp_invalidate_interrupt(void)
823 {
824         __u8 cpu = smp_processor_id();
825
826         if (!test_bit(cpu, &smp_invalidate_needed))
827                 return;
828         /* This will flood messages.  Don't uncomment unless you see
829          * Problems with cross cpu invalidation
830          VDEBUG(("VOYAGER SMP: CPU%d received INVALIDATE_CPI\n",
831          smp_processor_id()));
832          */
833
834         if (flush_mm == per_cpu(cpu_tlbstate, cpu).active_mm) {
835                 if (per_cpu(cpu_tlbstate, cpu).state == TLBSTATE_OK) {
836                         if (flush_va == TLB_FLUSH_ALL)
837                                 local_flush_tlb();
838                         else
839                                 __flush_tlb_one(flush_va);
840                 } else
841                         leave_mm(cpu);
842         }
843         smp_mb__before_clear_bit();
844         clear_bit(cpu, &smp_invalidate_needed);
845         smp_mb__after_clear_bit();
846 }
847
848 /* All the new flush operations for 2.4 */
849
850 /* This routine is called with a physical cpu mask */
851 static void
852 voyager_flush_tlb_others(unsigned long cpumask, struct mm_struct *mm,
853                          unsigned long va)
854 {
855         int stuck = 50000;
856
857         if (!cpumask)
858                 BUG();
859         if ((cpumask & cpus_addr(cpu_online_map)[0]) != cpumask)
860                 BUG();
861         if (cpumask & (1 << smp_processor_id()))
862                 BUG();
863         if (!mm)
864                 BUG();
865
866         spin_lock(&tlbstate_lock);
867
868         flush_mm = mm;
869         flush_va = va;
870         atomic_set_mask(cpumask, &smp_invalidate_needed);
871         /*
872          * We have to send the CPI only to
873          * CPUs affected.
874          */
875         send_CPI(cpumask, VIC_INVALIDATE_CPI);
876
877         while (smp_invalidate_needed) {
878                 mb();
879                 if (--stuck == 0) {
880                         printk("***WARNING*** Stuck doing invalidate CPI "
881                                "(CPU%d)\n", smp_processor_id());
882                         break;
883                 }
884         }
885
886         /* Uncomment only to debug invalidation problems
887            VDEBUG(("VOYAGER SMP: Completed invalidate CPI (CPU%d)\n", cpu));
888          */
889
890         flush_mm = NULL;
891         flush_va = 0;
892         spin_unlock(&tlbstate_lock);
893 }
894
895 void flush_tlb_current_task(void)
896 {
897         struct mm_struct *mm = current->mm;
898         unsigned long cpu_mask;
899
900         preempt_disable();
901
902         cpu_mask = cpus_addr(mm->cpu_vm_mask)[0] & ~(1 << smp_processor_id());
903         local_flush_tlb();
904         if (cpu_mask)
905                 voyager_flush_tlb_others(cpu_mask, mm, TLB_FLUSH_ALL);
906
907         preempt_enable();
908 }
909
910 void flush_tlb_mm(struct mm_struct *mm)
911 {
912         unsigned long cpu_mask;
913
914         preempt_disable();
915
916         cpu_mask = cpus_addr(mm->cpu_vm_mask)[0] & ~(1 << smp_processor_id());
917
918         if (current->active_mm == mm) {
919                 if (current->mm)
920                         local_flush_tlb();
921                 else
922                         leave_mm(smp_processor_id());
923         }
924         if (cpu_mask)
925                 voyager_flush_tlb_others(cpu_mask, mm, TLB_FLUSH_ALL);
926
927         preempt_enable();
928 }
929
930 void flush_tlb_page(struct vm_area_struct *vma, unsigned long va)
931 {
932         struct mm_struct *mm = vma->vm_mm;
933         unsigned long cpu_mask;
934
935         preempt_disable();
936
937         cpu_mask = cpus_addr(mm->cpu_vm_mask)[0] & ~(1 << smp_processor_id());
938         if (current->active_mm == mm) {
939                 if (current->mm)
940                         __flush_tlb_one(va);
941                 else
942                         leave_mm(smp_processor_id());
943         }
944
945         if (cpu_mask)
946                 voyager_flush_tlb_others(cpu_mask, mm, va);
947
948         preempt_enable();
949 }
950
951 EXPORT_SYMBOL(flush_tlb_page);
952
953 /* enable the requested IRQs */
954 static void smp_enable_irq_interrupt(void)
955 {
956         __u8 irq;
957         __u8 cpu = get_cpu();
958
959         VDEBUG(("VOYAGER SMP: CPU%d enabling irq mask 0x%x\n", cpu,
960                 vic_irq_enable_mask[cpu]));
961
962         spin_lock(&vic_irq_lock);
963         for (irq = 0; irq < 16; irq++) {
964                 if (vic_irq_enable_mask[cpu] & (1 << irq))
965                         enable_local_vic_irq(irq);
966         }
967         vic_irq_enable_mask[cpu] = 0;
968         spin_unlock(&vic_irq_lock);
969
970         put_cpu_no_resched();
971 }
972
973 /*
974  *      CPU halt call-back
975  */
976 static void smp_stop_cpu_function(void *dummy)
977 {
978         VDEBUG(("VOYAGER SMP: CPU%d is STOPPING\n", smp_processor_id()));
979         cpu_clear(smp_processor_id(), cpu_online_map);
980         local_irq_disable();
981         for (;;)
982                 halt();
983 }
984
985 static DEFINE_SPINLOCK(call_lock);
986
987 struct call_data_struct {
988         void (*func) (void *info);
989         void *info;
990         volatile unsigned long started;
991         volatile unsigned long finished;
992         int wait;
993 };
994
995 static struct call_data_struct *call_data;
996
997 /* execute a thread on a new CPU.  The function to be called must be
998  * previously set up.  This is used to schedule a function for
999  * execution on all CPUs - set up the function then broadcast a
1000  * function_interrupt CPI to come here on each CPU */
1001 static void smp_call_function_interrupt(void)
1002 {
1003         void (*func) (void *info) = call_data->func;
1004         void *info = call_data->info;
1005         /* must take copy of wait because call_data may be replaced
1006          * unless the function is waiting for us to finish */
1007         int wait = call_data->wait;
1008         __u8 cpu = smp_processor_id();
1009
1010         /*
1011          * Notify initiating CPU that I've grabbed the data and am
1012          * about to execute the function
1013          */
1014         mb();
1015         if (!test_and_clear_bit(cpu, &call_data->started)) {
1016                 /* If the bit wasn't set, this could be a replay */
1017                 printk(KERN_WARNING "VOYAGER SMP: CPU %d received call funtion"
1018                        " with no call pending\n", cpu);
1019                 return;
1020         }
1021         /*
1022          * At this point the info structure may be out of scope unless wait==1
1023          */
1024         irq_enter();
1025         (*func) (info);
1026         __get_cpu_var(irq_stat).irq_call_count++;
1027         irq_exit();
1028         if (wait) {
1029                 mb();
1030                 clear_bit(cpu, &call_data->finished);
1031         }
1032 }
1033
1034 static int
1035 voyager_smp_call_function_mask(cpumask_t cpumask,
1036                                void (*func) (void *info), void *info, int wait)
1037 {
1038         struct call_data_struct data;
1039         u32 mask = cpus_addr(cpumask)[0];
1040
1041         mask &= ~(1 << smp_processor_id());
1042
1043         if (!mask)
1044                 return 0;
1045
1046         /* Can deadlock when called with interrupts disabled */
1047         WARN_ON(irqs_disabled());
1048
1049         data.func = func;
1050         data.info = info;
1051         data.started = mask;
1052         data.wait = wait;
1053         if (wait)
1054                 data.finished = mask;
1055
1056         spin_lock(&call_lock);
1057         call_data = &data;
1058         wmb();
1059         /* Send a message to all other CPUs and wait for them to respond */
1060         send_CPI(mask, VIC_CALL_FUNCTION_CPI);
1061
1062         /* Wait for response */
1063         while (data.started)
1064                 barrier();
1065
1066         if (wait)
1067                 while (data.finished)
1068                         barrier();
1069
1070         spin_unlock(&call_lock);
1071
1072         return 0;
1073 }
1074
1075 /* Sorry about the name.  In an APIC based system, the APICs
1076  * themselves are programmed to send a timer interrupt.  This is used
1077  * by linux to reschedule the processor.  Voyager doesn't have this,
1078  * so we use the system clock to interrupt one processor, which in
1079  * turn, broadcasts a timer CPI to all the others --- we receive that
1080  * CPI here.  We don't use this actually for counting so losing
1081  * ticks doesn't matter
1082  *
1083  * FIXME: For those CPUs which actually have a local APIC, we could
1084  * try to use it to trigger this interrupt instead of having to
1085  * broadcast the timer tick.  Unfortunately, all my pentium DYADs have
1086  * no local APIC, so I can't do this
1087  *
1088  * This function is currently a placeholder and is unused in the code */
1089 fastcall void smp_apic_timer_interrupt(struct pt_regs *regs)
1090 {
1091         struct pt_regs *old_regs = set_irq_regs(regs);
1092         wrapper_smp_local_timer_interrupt();
1093         set_irq_regs(old_regs);
1094 }
1095
1096 /* All of the QUAD interrupt GATES */
1097 fastcall void smp_qic_timer_interrupt(struct pt_regs *regs)
1098 {
1099         struct pt_regs *old_regs = set_irq_regs(regs);
1100         ack_QIC_CPI(QIC_TIMER_CPI);
1101         wrapper_smp_local_timer_interrupt();
1102         set_irq_regs(old_regs);
1103 }
1104
1105 fastcall void smp_qic_invalidate_interrupt(struct pt_regs *regs)
1106 {
1107         ack_QIC_CPI(QIC_INVALIDATE_CPI);
1108         smp_invalidate_interrupt();
1109 }
1110
1111 fastcall void smp_qic_reschedule_interrupt(struct pt_regs *regs)
1112 {
1113         ack_QIC_CPI(QIC_RESCHEDULE_CPI);
1114         smp_reschedule_interrupt();
1115 }
1116
1117 fastcall void smp_qic_enable_irq_interrupt(struct pt_regs *regs)
1118 {
1119         ack_QIC_CPI(QIC_ENABLE_IRQ_CPI);
1120         smp_enable_irq_interrupt();
1121 }
1122
1123 fastcall void smp_qic_call_function_interrupt(struct pt_regs *regs)
1124 {
1125         ack_QIC_CPI(QIC_CALL_FUNCTION_CPI);
1126         smp_call_function_interrupt();
1127 }
1128
1129 fastcall void smp_vic_cpi_interrupt(struct pt_regs *regs)
1130 {
1131         struct pt_regs *old_regs = set_irq_regs(regs);
1132         __u8 cpu = smp_processor_id();
1133
1134         if (is_cpu_quad())
1135                 ack_QIC_CPI(VIC_CPI_LEVEL0);
1136         else
1137                 ack_VIC_CPI(VIC_CPI_LEVEL0);
1138
1139         if (test_and_clear_bit(VIC_TIMER_CPI, &vic_cpi_mailbox[cpu]))
1140                 wrapper_smp_local_timer_interrupt();
1141         if (test_and_clear_bit(VIC_INVALIDATE_CPI, &vic_cpi_mailbox[cpu]))
1142                 smp_invalidate_interrupt();
1143         if (test_and_clear_bit(VIC_RESCHEDULE_CPI, &vic_cpi_mailbox[cpu]))
1144                 smp_reschedule_interrupt();
1145         if (test_and_clear_bit(VIC_ENABLE_IRQ_CPI, &vic_cpi_mailbox[cpu]))
1146                 smp_enable_irq_interrupt();
1147         if (test_and_clear_bit(VIC_CALL_FUNCTION_CPI, &vic_cpi_mailbox[cpu]))
1148                 smp_call_function_interrupt();
1149         set_irq_regs(old_regs);
1150 }
1151
1152 static void do_flush_tlb_all(void *info)
1153 {
1154         unsigned long cpu = smp_processor_id();
1155
1156         __flush_tlb_all();
1157         if (per_cpu(cpu_tlbstate, cpu).state == TLBSTATE_LAZY)
1158                 leave_mm(cpu);
1159 }
1160
1161 /* flush the TLB of every active CPU in the system */
1162 void flush_tlb_all(void)
1163 {
1164         on_each_cpu(do_flush_tlb_all, 0, 1, 1);
1165 }
1166
1167 /* used to set up the trampoline for other CPUs when the memory manager
1168  * is sorted out */
1169 void __init smp_alloc_memory(void)
1170 {
1171         trampoline_base = (__u32) alloc_bootmem_low_pages(PAGE_SIZE);
1172         if (__pa(trampoline_base) >= 0x93000)
1173                 BUG();
1174 }
1175
1176 /* send a reschedule CPI to one CPU by physical CPU number*/
1177 static void voyager_smp_send_reschedule(int cpu)
1178 {
1179         send_one_CPI(cpu, VIC_RESCHEDULE_CPI);
1180 }
1181
1182 int hard_smp_processor_id(void)
1183 {
1184         __u8 i;
1185         __u8 cpumask = inb(VIC_PROC_WHO_AM_I);
1186         if ((cpumask & QUAD_IDENTIFIER) == QUAD_IDENTIFIER)
1187                 return cpumask & 0x1F;
1188
1189         for (i = 0; i < 8; i++) {
1190                 if (cpumask & (1 << i))
1191                         return i;
1192         }
1193         printk("** WARNING ** Illegal cpuid returned by VIC: %d", cpumask);
1194         return 0;
1195 }
1196
1197 int safe_smp_processor_id(void)
1198 {
1199         return hard_smp_processor_id();
1200 }
1201
1202 /* broadcast a halt to all other CPUs */
1203 static void voyager_smp_send_stop(void)
1204 {
1205         smp_call_function(smp_stop_cpu_function, NULL, 1, 1);
1206 }
1207
1208 /* this function is triggered in time.c when a clock tick fires
1209  * we need to re-broadcast the tick to all CPUs */
1210 void smp_vic_timer_interrupt(void)
1211 {
1212         send_CPI_allbutself(VIC_TIMER_CPI);
1213         smp_local_timer_interrupt();
1214 }
1215
1216 /* local (per CPU) timer interrupt.  It does both profiling and
1217  * process statistics/rescheduling.
1218  *
1219  * We do profiling in every local tick, statistics/rescheduling
1220  * happen only every 'profiling multiplier' ticks. The default
1221  * multiplier is 1 and it can be changed by writing the new multiplier
1222  * value into /proc/profile.
1223  */
1224 void smp_local_timer_interrupt(void)
1225 {
1226         int cpu = smp_processor_id();
1227         long weight;
1228
1229         profile_tick(CPU_PROFILING);
1230         if (--per_cpu(prof_counter, cpu) <= 0) {
1231                 /*
1232                  * The multiplier may have changed since the last time we got
1233                  * to this point as a result of the user writing to
1234                  * /proc/profile. In this case we need to adjust the APIC
1235                  * timer accordingly.
1236                  *
1237                  * Interrupts are already masked off at this point.
1238                  */
1239                 per_cpu(prof_counter, cpu) = per_cpu(prof_multiplier, cpu);
1240                 if (per_cpu(prof_counter, cpu) !=
1241                     per_cpu(prof_old_multiplier, cpu)) {
1242                         /* FIXME: need to update the vic timer tick here */
1243                         per_cpu(prof_old_multiplier, cpu) =
1244                             per_cpu(prof_counter, cpu);
1245                 }
1246
1247                 update_process_times(user_mode_vm(get_irq_regs()));
1248         }
1249
1250         if (((1 << cpu) & voyager_extended_vic_processors) == 0)
1251                 /* only extended VIC processors participate in
1252                  * interrupt distribution */
1253                 return;
1254
1255         /*
1256          * We take the 'long' return path, and there every subsystem
1257          * grabs the appropriate locks (kernel lock/ irq lock).
1258          *
1259          * we might want to decouple profiling from the 'long path',
1260          * and do the profiling totally in assembly.
1261          *
1262          * Currently this isn't too much of an issue (performance wise),
1263          * we can take more than 100K local irqs per second on a 100 MHz P5.
1264          */
1265
1266         if ((++vic_tick[cpu] & 0x7) != 0)
1267                 return;
1268         /* get here every 16 ticks (about every 1/6 of a second) */
1269
1270         /* Change our priority to give someone else a chance at getting
1271          * the IRQ. The algorithm goes like this:
1272          *
1273          * In the VIC, the dynamically routed interrupt is always
1274          * handled by the lowest priority eligible (i.e. receiving
1275          * interrupts) CPU.  If >1 eligible CPUs are equal lowest, the
1276          * lowest processor number gets it.
1277          *
1278          * The priority of a CPU is controlled by a special per-CPU
1279          * VIC priority register which is 3 bits wide 0 being lowest
1280          * and 7 highest priority..
1281          *
1282          * Therefore we subtract the average number of interrupts from
1283          * the number we've fielded.  If this number is negative, we
1284          * lower the activity count and if it is positive, we raise
1285          * it.
1286          *
1287          * I'm afraid this still leads to odd looking interrupt counts:
1288          * the totals are all roughly equal, but the individual ones
1289          * look rather skewed.
1290          *
1291          * FIXME: This algorithm is total crap when mixed with SMP
1292          * affinity code since we now try to even up the interrupt
1293          * counts when an affinity binding is keeping them on a
1294          * particular CPU*/
1295         weight = (vic_intr_count[cpu] * voyager_extended_cpus
1296                   - vic_intr_total) >> 4;
1297         weight += 4;
1298         if (weight > 7)
1299                 weight = 7;
1300         if (weight < 0)
1301                 weight = 0;
1302
1303         outb((__u8) weight, VIC_PRIORITY_REGISTER);
1304
1305 #ifdef VOYAGER_DEBUG
1306         if ((vic_tick[cpu] & 0xFFF) == 0) {
1307                 /* print this message roughly every 25 secs */
1308                 printk("VOYAGER SMP: vic_tick[%d] = %lu, weight = %ld\n",
1309                        cpu, vic_tick[cpu], weight);
1310         }
1311 #endif
1312 }
1313
1314 /* setup the profiling timer */
1315 int setup_profiling_timer(unsigned int multiplier)
1316 {
1317         int i;
1318
1319         if ((!multiplier))
1320                 return -EINVAL;
1321
1322         /*
1323          * Set the new multiplier for each CPU. CPUs don't start using the
1324          * new values until the next timer interrupt in which they do process
1325          * accounting.
1326          */
1327         for (i = 0; i < NR_CPUS; ++i)
1328                 per_cpu(prof_multiplier, i) = multiplier;
1329
1330         return 0;
1331 }
1332
1333 /* This is a bit of a mess, but forced on us by the genirq changes
1334  * there's no genirq handler that really does what voyager wants
1335  * so hack it up with the simple IRQ handler */
1336 static void fastcall handle_vic_irq(unsigned int irq, struct irq_desc *desc)
1337 {
1338         before_handle_vic_irq(irq);
1339         handle_simple_irq(irq, desc);
1340         after_handle_vic_irq(irq);
1341 }
1342
1343 /*  The CPIs are handled in the per cpu 8259s, so they must be
1344  *  enabled to be received: FIX: enabling the CPIs in the early
1345  *  boot sequence interferes with bug checking; enable them later
1346  *  on in smp_init */
1347 #define VIC_SET_GATE(cpi, vector) \
1348         set_intr_gate((cpi) + VIC_DEFAULT_CPI_BASE, (vector))
1349 #define QIC_SET_GATE(cpi, vector) \
1350         set_intr_gate((cpi) + QIC_DEFAULT_CPI_BASE, (vector))
1351
1352 void __init smp_intr_init(void)
1353 {
1354         int i;
1355
1356         /* initialize the per cpu irq mask to all disabled */
1357         for (i = 0; i < NR_CPUS; i++)
1358                 vic_irq_mask[i] = 0xFFFF;
1359
1360         VIC_SET_GATE(VIC_CPI_LEVEL0, vic_cpi_interrupt);
1361
1362         VIC_SET_GATE(VIC_SYS_INT, vic_sys_interrupt);
1363         VIC_SET_GATE(VIC_CMN_INT, vic_cmn_interrupt);
1364
1365         QIC_SET_GATE(QIC_TIMER_CPI, qic_timer_interrupt);
1366         QIC_SET_GATE(QIC_INVALIDATE_CPI, qic_invalidate_interrupt);
1367         QIC_SET_GATE(QIC_RESCHEDULE_CPI, qic_reschedule_interrupt);
1368         QIC_SET_GATE(QIC_ENABLE_IRQ_CPI, qic_enable_irq_interrupt);
1369         QIC_SET_GATE(QIC_CALL_FUNCTION_CPI, qic_call_function_interrupt);
1370
1371         /* now put the VIC descriptor into the first 48 IRQs
1372          *
1373          * This is for later: first 16 correspond to PC IRQs; next 16
1374          * are Primary MC IRQs and final 16 are Secondary MC IRQs */
1375         for (i = 0; i < 48; i++)
1376                 set_irq_chip_and_handler(i, &vic_chip, handle_vic_irq);
1377 }
1378
1379 /* send a CPI at level cpi to a set of cpus in cpuset (set 1 bit per
1380  * processor to receive CPI */
1381 static void send_CPI(__u32 cpuset, __u8 cpi)
1382 {
1383         int cpu;
1384         __u32 quad_cpuset = (cpuset & voyager_quad_processors);
1385
1386         if (cpi < VIC_START_FAKE_CPI) {
1387                 /* fake CPI are only used for booting, so send to the
1388                  * extended quads as well---Quads must be VIC booted */
1389                 outb((__u8) (cpuset), VIC_CPI_Registers[cpi]);
1390                 return;
1391         }
1392         if (quad_cpuset)
1393                 send_QIC_CPI(quad_cpuset, cpi);
1394         cpuset &= ~quad_cpuset;
1395         cpuset &= 0xff;         /* only first 8 CPUs vaild for VIC CPI */
1396         if (cpuset == 0)
1397                 return;
1398         for_each_online_cpu(cpu) {
1399                 if (cpuset & (1 << cpu))
1400                         set_bit(cpi, &vic_cpi_mailbox[cpu]);
1401         }
1402         if (cpuset)
1403                 outb((__u8) cpuset, VIC_CPI_Registers[VIC_CPI_LEVEL0]);
1404 }
1405
1406 /* Acknowledge receipt of CPI in the QIC, clear in QIC hardware and
1407  * set the cache line to shared by reading it.
1408  *
1409  * DON'T make this inline otherwise the cache line read will be
1410  * optimised away
1411  * */
1412 static int ack_QIC_CPI(__u8 cpi)
1413 {
1414         __u8 cpu = hard_smp_processor_id();
1415
1416         cpi &= 7;
1417
1418         outb(1 << cpi, QIC_INTERRUPT_CLEAR1);
1419         return voyager_quad_cpi_addr[cpu]->qic_cpi[cpi].cpi;
1420 }
1421
1422 static void ack_special_QIC_CPI(__u8 cpi)
1423 {
1424         switch (cpi) {
1425         case VIC_CMN_INT:
1426                 outb(QIC_CMN_INT, QIC_INTERRUPT_CLEAR0);
1427                 break;
1428         case VIC_SYS_INT:
1429                 outb(QIC_SYS_INT, QIC_INTERRUPT_CLEAR0);
1430                 break;
1431         }
1432         /* also clear at the VIC, just in case (nop for non-extended proc) */
1433         ack_VIC_CPI(cpi);
1434 }
1435
1436 /* Acknowledge receipt of CPI in the VIC (essentially an EOI) */
1437 static void ack_VIC_CPI(__u8 cpi)
1438 {
1439 #ifdef VOYAGER_DEBUG
1440         unsigned long flags;
1441         __u16 isr;
1442         __u8 cpu = smp_processor_id();
1443
1444         local_irq_save(flags);
1445         isr = vic_read_isr();
1446         if ((isr & (1 << (cpi & 7))) == 0) {
1447                 printk("VOYAGER SMP: CPU%d lost CPI%d\n", cpu, cpi);
1448         }
1449 #endif
1450         /* send specific EOI; the two system interrupts have
1451          * bit 4 set for a separate vector but behave as the
1452          * corresponding 3 bit intr */
1453         outb_p(0x60 | (cpi & 7), 0x20);
1454
1455 #ifdef VOYAGER_DEBUG
1456         if ((vic_read_isr() & (1 << (cpi & 7))) != 0) {
1457                 printk("VOYAGER SMP: CPU%d still asserting CPI%d\n", cpu, cpi);
1458         }
1459         local_irq_restore(flags);
1460 #endif
1461 }
1462
1463 /* cribbed with thanks from irq.c */
1464 #define __byte(x,y)     (((unsigned char *)&(y))[x])
1465 #define cached_21(cpu)  (__byte(0,vic_irq_mask[cpu]))
1466 #define cached_A1(cpu)  (__byte(1,vic_irq_mask[cpu]))
1467
1468 static unsigned int startup_vic_irq(unsigned int irq)
1469 {
1470         unmask_vic_irq(irq);
1471
1472         return 0;
1473 }
1474
1475 /* The enable and disable routines.  This is where we run into
1476  * conflicting architectural philosophy.  Fundamentally, the voyager
1477  * architecture does not expect to have to disable interrupts globally
1478  * (the IRQ controllers belong to each CPU).  The processor masquerade
1479  * which is used to start the system shouldn't be used in a running OS
1480  * since it will cause great confusion if two separate CPUs drive to
1481  * the same IRQ controller (I know, I've tried it).
1482  *
1483  * The solution is a variant on the NCR lazy SPL design:
1484  *
1485  * 1) To disable an interrupt, do nothing (other than set the
1486  *    IRQ_DISABLED flag).  This dares the interrupt actually to arrive.
1487  *
1488  * 2) If the interrupt dares to come in, raise the local mask against
1489  *    it (this will result in all the CPU masks being raised
1490  *    eventually).
1491  *
1492  * 3) To enable the interrupt, lower the mask on the local CPU and
1493  *    broadcast an Interrupt enable CPI which causes all other CPUs to
1494  *    adjust their masks accordingly.  */
1495
1496 static void unmask_vic_irq(unsigned int irq)
1497 {
1498         /* linux doesn't to processor-irq affinity, so enable on
1499          * all CPUs we know about */
1500         int cpu = smp_processor_id(), real_cpu;
1501         __u16 mask = (1 << irq);
1502         __u32 processorList = 0;
1503         unsigned long flags;
1504
1505         VDEBUG(("VOYAGER: unmask_vic_irq(%d) CPU%d affinity 0x%lx\n",
1506                 irq, cpu, cpu_irq_affinity[cpu]));
1507         spin_lock_irqsave(&vic_irq_lock, flags);
1508         for_each_online_cpu(real_cpu) {
1509                 if (!(voyager_extended_vic_processors & (1 << real_cpu)))
1510                         continue;
1511                 if (!(cpu_irq_affinity[real_cpu] & mask)) {
1512                         /* irq has no affinity for this CPU, ignore */
1513                         continue;
1514                 }
1515                 if (real_cpu == cpu) {
1516                         enable_local_vic_irq(irq);
1517                 } else if (vic_irq_mask[real_cpu] & mask) {
1518                         vic_irq_enable_mask[real_cpu] |= mask;
1519                         processorList |= (1 << real_cpu);
1520                 }
1521         }
1522         spin_unlock_irqrestore(&vic_irq_lock, flags);
1523         if (processorList)
1524                 send_CPI(processorList, VIC_ENABLE_IRQ_CPI);
1525 }
1526
1527 static void mask_vic_irq(unsigned int irq)
1528 {
1529         /* lazy disable, do nothing */
1530 }
1531
1532 static void enable_local_vic_irq(unsigned int irq)
1533 {
1534         __u8 cpu = smp_processor_id();
1535         __u16 mask = ~(1 << irq);
1536         __u16 old_mask = vic_irq_mask[cpu];
1537
1538         vic_irq_mask[cpu] &= mask;
1539         if (vic_irq_mask[cpu] == old_mask)
1540                 return;
1541
1542         VDEBUG(("VOYAGER DEBUG: Enabling irq %d in hardware on CPU %d\n",
1543                 irq, cpu));
1544
1545         if (irq & 8) {
1546                 outb_p(cached_A1(cpu), 0xA1);
1547                 (void)inb_p(0xA1);
1548         } else {
1549                 outb_p(cached_21(cpu), 0x21);
1550                 (void)inb_p(0x21);
1551         }
1552 }
1553
1554 static void disable_local_vic_irq(unsigned int irq)
1555 {
1556         __u8 cpu = smp_processor_id();
1557         __u16 mask = (1 << irq);
1558         __u16 old_mask = vic_irq_mask[cpu];
1559
1560         if (irq == 7)
1561                 return;
1562
1563         vic_irq_mask[cpu] |= mask;
1564         if (old_mask == vic_irq_mask[cpu])
1565                 return;
1566
1567         VDEBUG(("VOYAGER DEBUG: Disabling irq %d in hardware on CPU %d\n",
1568                 irq, cpu));
1569
1570         if (irq & 8) {
1571                 outb_p(cached_A1(cpu), 0xA1);
1572                 (void)inb_p(0xA1);
1573         } else {
1574                 outb_p(cached_21(cpu), 0x21);
1575                 (void)inb_p(0x21);
1576         }
1577 }
1578
1579 /* The VIC is level triggered, so the ack can only be issued after the
1580  * interrupt completes.  However, we do Voyager lazy interrupt
1581  * handling here: It is an extremely expensive operation to mask an
1582  * interrupt in the vic, so we merely set a flag (IRQ_DISABLED).  If
1583  * this interrupt actually comes in, then we mask and ack here to push
1584  * the interrupt off to another CPU */
1585 static void before_handle_vic_irq(unsigned int irq)
1586 {
1587         irq_desc_t *desc = irq_desc + irq;
1588         __u8 cpu = smp_processor_id();
1589
1590         _raw_spin_lock(&vic_irq_lock);
1591         vic_intr_total++;
1592         vic_intr_count[cpu]++;
1593
1594         if (!(cpu_irq_affinity[cpu] & (1 << irq))) {
1595                 /* The irq is not in our affinity mask, push it off
1596                  * onto another CPU */
1597                 VDEBUG(("VOYAGER DEBUG: affinity triggered disable of irq %d "
1598                         "on cpu %d\n", irq, cpu));
1599                 disable_local_vic_irq(irq);
1600                 /* set IRQ_INPROGRESS to prevent the handler in irq.c from
1601                  * actually calling the interrupt routine */
1602                 desc->status |= IRQ_REPLAY | IRQ_INPROGRESS;
1603         } else if (desc->status & IRQ_DISABLED) {
1604                 /* Damn, the interrupt actually arrived, do the lazy
1605                  * disable thing. The interrupt routine in irq.c will
1606                  * not handle a IRQ_DISABLED interrupt, so nothing more
1607                  * need be done here */
1608                 VDEBUG(("VOYAGER DEBUG: lazy disable of irq %d on CPU %d\n",
1609                         irq, cpu));
1610                 disable_local_vic_irq(irq);
1611                 desc->status |= IRQ_REPLAY;
1612         } else {
1613                 desc->status &= ~IRQ_REPLAY;
1614         }
1615
1616         _raw_spin_unlock(&vic_irq_lock);
1617 }
1618
1619 /* Finish the VIC interrupt: basically mask */
1620 static void after_handle_vic_irq(unsigned int irq)
1621 {
1622         irq_desc_t *desc = irq_desc + irq;
1623
1624         _raw_spin_lock(&vic_irq_lock);
1625         {
1626                 unsigned int status = desc->status & ~IRQ_INPROGRESS;
1627 #ifdef VOYAGER_DEBUG
1628                 __u16 isr;
1629 #endif
1630
1631                 desc->status = status;
1632                 if ((status & IRQ_DISABLED))
1633                         disable_local_vic_irq(irq);
1634 #ifdef VOYAGER_DEBUG
1635                 /* DEBUG: before we ack, check what's in progress */
1636                 isr = vic_read_isr();
1637                 if ((isr & (1 << irq) && !(status & IRQ_REPLAY)) == 0) {
1638                         int i;
1639                         __u8 cpu = smp_processor_id();
1640                         __u8 real_cpu;
1641                         int mask;       /* Um... initialize me??? --RR */
1642
1643                         printk("VOYAGER SMP: CPU%d lost interrupt %d\n",
1644                                cpu, irq);
1645                         for_each_possible_cpu(real_cpu, mask) {
1646
1647                                 outb(VIC_CPU_MASQUERADE_ENABLE | real_cpu,
1648                                      VIC_PROCESSOR_ID);
1649                                 isr = vic_read_isr();
1650                                 if (isr & (1 << irq)) {
1651                                         printk
1652                                             ("VOYAGER SMP: CPU%d ack irq %d\n",
1653                                              real_cpu, irq);
1654                                         ack_vic_irq(irq);
1655                                 }
1656                                 outb(cpu, VIC_PROCESSOR_ID);
1657                         }
1658                 }
1659 #endif /* VOYAGER_DEBUG */
1660                 /* as soon as we ack, the interrupt is eligible for
1661                  * receipt by another CPU so everything must be in
1662                  * order here  */
1663                 ack_vic_irq(irq);
1664                 if (status & IRQ_REPLAY) {
1665                         /* replay is set if we disable the interrupt
1666                          * in the before_handle_vic_irq() routine, so
1667                          * clear the in progress bit here to allow the
1668                          * next CPU to handle this correctly */
1669                         desc->status &= ~(IRQ_REPLAY | IRQ_INPROGRESS);
1670                 }
1671 #ifdef VOYAGER_DEBUG
1672                 isr = vic_read_isr();
1673                 if ((isr & (1 << irq)) != 0)
1674                         printk("VOYAGER SMP: after_handle_vic_irq() after "
1675                                "ack irq=%d, isr=0x%x\n", irq, isr);
1676 #endif /* VOYAGER_DEBUG */
1677         }
1678         _raw_spin_unlock(&vic_irq_lock);
1679
1680         /* All code after this point is out of the main path - the IRQ
1681          * may be intercepted by another CPU if reasserted */
1682 }
1683
1684 /* Linux processor - interrupt affinity manipulations.
1685  *
1686  * For each processor, we maintain a 32 bit irq affinity mask.
1687  * Initially it is set to all 1's so every processor accepts every
1688  * interrupt.  In this call, we change the processor's affinity mask:
1689  *
1690  * Change from enable to disable:
1691  *
1692  * If the interrupt ever comes in to the processor, we will disable it
1693  * and ack it to push it off to another CPU, so just accept the mask here.
1694  *
1695  * Change from disable to enable:
1696  *
1697  * change the mask and then do an interrupt enable CPI to re-enable on
1698  * the selected processors */
1699
1700 void set_vic_irq_affinity(unsigned int irq, cpumask_t mask)
1701 {
1702         /* Only extended processors handle interrupts */
1703         unsigned long real_mask;
1704         unsigned long irq_mask = 1 << irq;
1705         int cpu;
1706
1707         real_mask = cpus_addr(mask)[0] & voyager_extended_vic_processors;
1708
1709         if (cpus_addr(mask)[0] == 0)
1710                 /* can't have no CPUs to accept the interrupt -- extremely
1711                  * bad things will happen */
1712                 return;
1713
1714         if (irq == 0)
1715                 /* can't change the affinity of the timer IRQ.  This
1716                  * is due to the constraint in the voyager
1717                  * architecture that the CPI also comes in on and IRQ
1718                  * line and we have chosen IRQ0 for this.  If you
1719                  * raise the mask on this interrupt, the processor
1720                  * will no-longer be able to accept VIC CPIs */
1721                 return;
1722
1723         if (irq >= 32)
1724                 /* You can only have 32 interrupts in a voyager system
1725                  * (and 32 only if you have a secondary microchannel
1726                  * bus) */
1727                 return;
1728
1729         for_each_online_cpu(cpu) {
1730                 unsigned long cpu_mask = 1 << cpu;
1731
1732                 if (cpu_mask & real_mask) {
1733                         /* enable the interrupt for this cpu */
1734                         cpu_irq_affinity[cpu] |= irq_mask;
1735                 } else {
1736                         /* disable the interrupt for this cpu */
1737                         cpu_irq_affinity[cpu] &= ~irq_mask;
1738                 }
1739         }
1740         /* this is magic, we now have the correct affinity maps, so
1741          * enable the interrupt.  This will send an enable CPI to
1742          * those CPUs who need to enable it in their local masks,
1743          * causing them to correct for the new affinity . If the
1744          * interrupt is currently globally disabled, it will simply be
1745          * disabled again as it comes in (voyager lazy disable).  If
1746          * the affinity map is tightened to disable the interrupt on a
1747          * cpu, it will be pushed off when it comes in */
1748         unmask_vic_irq(irq);
1749 }
1750
1751 static void ack_vic_irq(unsigned int irq)
1752 {
1753         if (irq & 8) {
1754                 outb(0x62, 0x20);       /* Specific EOI to cascade */
1755                 outb(0x60 | (irq & 7), 0xA0);
1756         } else {
1757                 outb(0x60 | (irq & 7), 0x20);
1758         }
1759 }
1760
1761 /* enable the CPIs.  In the VIC, the CPIs are delivered by the 8259
1762  * but are not vectored by it.  This means that the 8259 mask must be
1763  * lowered to receive them */
1764 static __init void vic_enable_cpi(void)
1765 {
1766         __u8 cpu = smp_processor_id();
1767
1768         /* just take a copy of the current mask (nop for boot cpu) */
1769         vic_irq_mask[cpu] = vic_irq_mask[boot_cpu_id];
1770
1771         enable_local_vic_irq(VIC_CPI_LEVEL0);
1772         enable_local_vic_irq(VIC_CPI_LEVEL1);
1773         /* for sys int and cmn int */
1774         enable_local_vic_irq(7);
1775
1776         if (is_cpu_quad()) {
1777                 outb(QIC_DEFAULT_MASK0, QIC_MASK_REGISTER0);
1778                 outb(QIC_CPI_ENABLE, QIC_MASK_REGISTER1);
1779                 VDEBUG(("VOYAGER SMP: QIC ENABLE CPI: CPU%d: MASK 0x%x\n",
1780                         cpu, QIC_CPI_ENABLE));
1781         }
1782
1783         VDEBUG(("VOYAGER SMP: ENABLE CPI: CPU%d: MASK 0x%x\n",
1784                 cpu, vic_irq_mask[cpu]));
1785 }
1786
1787 void voyager_smp_dump()
1788 {
1789         int old_cpu = smp_processor_id(), cpu;
1790
1791         /* dump the interrupt masks of each processor */
1792         for_each_online_cpu(cpu) {
1793                 __u16 imr, isr, irr;
1794                 unsigned long flags;
1795
1796                 local_irq_save(flags);
1797                 outb(VIC_CPU_MASQUERADE_ENABLE | cpu, VIC_PROCESSOR_ID);
1798                 imr = (inb(0xa1) << 8) | inb(0x21);
1799                 outb(0x0a, 0xa0);
1800                 irr = inb(0xa0) << 8;
1801                 outb(0x0a, 0x20);
1802                 irr |= inb(0x20);
1803                 outb(0x0b, 0xa0);
1804                 isr = inb(0xa0) << 8;
1805                 outb(0x0b, 0x20);
1806                 isr |= inb(0x20);
1807                 outb(old_cpu, VIC_PROCESSOR_ID);
1808                 local_irq_restore(flags);
1809                 printk("\tCPU%d: mask=0x%x, IMR=0x%x, IRR=0x%x, ISR=0x%x\n",
1810                        cpu, vic_irq_mask[cpu], imr, irr, isr);
1811 #if 0
1812                 /* These lines are put in to try to unstick an un ack'd irq */
1813                 if (isr != 0) {
1814                         int irq;
1815                         for (irq = 0; irq < 16; irq++) {
1816                                 if (isr & (1 << irq)) {
1817                                         printk("\tCPU%d: ack irq %d\n",
1818                                                cpu, irq);
1819                                         local_irq_save(flags);
1820                                         outb(VIC_CPU_MASQUERADE_ENABLE | cpu,
1821                                              VIC_PROCESSOR_ID);
1822                                         ack_vic_irq(irq);
1823                                         outb(old_cpu, VIC_PROCESSOR_ID);
1824                                         local_irq_restore(flags);
1825                                 }
1826                         }
1827                 }
1828 #endif
1829         }
1830 }
1831
1832 void smp_voyager_power_off(void *dummy)
1833 {
1834         if (smp_processor_id() == boot_cpu_id)
1835                 voyager_power_off();
1836         else
1837                 smp_stop_cpu_function(NULL);
1838 }
1839
1840 static void __init voyager_smp_prepare_cpus(unsigned int max_cpus)
1841 {
1842         /* FIXME: ignore max_cpus for now */
1843         smp_boot_cpus();
1844 }
1845
1846 static void __cpuinit voyager_smp_prepare_boot_cpu(void)
1847 {
1848         init_gdt(smp_processor_id());
1849         switch_to_new_gdt();
1850
1851         cpu_set(smp_processor_id(), cpu_online_map);
1852         cpu_set(smp_processor_id(), cpu_callout_map);
1853         cpu_set(smp_processor_id(), cpu_possible_map);
1854         cpu_set(smp_processor_id(), cpu_present_map);
1855 }
1856
1857 static int __cpuinit voyager_cpu_up(unsigned int cpu)
1858 {
1859         /* This only works at boot for x86.  See "rewrite" above. */
1860         if (cpu_isset(cpu, smp_commenced_mask))
1861                 return -ENOSYS;
1862
1863         /* In case one didn't come up */
1864         if (!cpu_isset(cpu, cpu_callin_map))
1865                 return -EIO;
1866         /* Unleash the CPU! */
1867         cpu_set(cpu, smp_commenced_mask);
1868         while (!cpu_isset(cpu, cpu_online_map))
1869                 mb();
1870         return 0;
1871 }
1872
1873 static void __init voyager_smp_cpus_done(unsigned int max_cpus)
1874 {
1875         zap_low_mappings();
1876 }
1877
1878 void __init smp_setup_processor_id(void)
1879 {
1880         current_thread_info()->cpu = hard_smp_processor_id();
1881         x86_write_percpu(cpu_number, hard_smp_processor_id());
1882 }
1883
1884 struct smp_ops smp_ops = {
1885         .smp_prepare_boot_cpu = voyager_smp_prepare_boot_cpu,
1886         .smp_prepare_cpus = voyager_smp_prepare_cpus,
1887         .cpu_up = voyager_cpu_up,
1888         .smp_cpus_done = voyager_smp_cpus_done,
1889
1890         .smp_send_stop = voyager_smp_send_stop,
1891         .smp_send_reschedule = voyager_smp_send_reschedule,
1892         .smp_call_function_mask = voyager_smp_call_function_mask,
1893 };