Merge branch 'linus' into tmp.x86.mpparse.new
[safe/jmp/linux-2.6] / arch / x86 / kernel / smpboot.c
1 /*
2  *      x86 SMP booting functions
3  *
4  *      (c) 1995 Alan Cox, Building #3 <alan@redhat.com>
5  *      (c) 1998, 1999, 2000 Ingo Molnar <mingo@redhat.com>
6  *      Copyright 2001 Andi Kleen, SuSE Labs.
7  *
8  *      Much of the core SMP work is based on previous work by Thomas Radke, to
9  *      whom a great many thanks are extended.
10  *
11  *      Thanks to Intel for making available several different Pentium,
12  *      Pentium Pro and Pentium-II/Xeon MP machines.
13  *      Original development of Linux SMP code supported by Caldera.
14  *
15  *      This code is released under the GNU General Public License version 2 or
16  *      later.
17  *
18  *      Fixes
19  *              Felix Koop      :       NR_CPUS used properly
20  *              Jose Renau      :       Handle single CPU case.
21  *              Alan Cox        :       By repeated request 8) - Total BogoMIPS report.
22  *              Greg Wright     :       Fix for kernel stacks panic.
23  *              Erich Boleyn    :       MP v1.4 and additional changes.
24  *      Matthias Sattler        :       Changes for 2.1 kernel map.
25  *      Michel Lespinasse       :       Changes for 2.1 kernel map.
26  *      Michael Chastain        :       Change trampoline.S to gnu as.
27  *              Alan Cox        :       Dumb bug: 'B' step PPro's are fine
28  *              Ingo Molnar     :       Added APIC timers, based on code
29  *                                      from Jose Renau
30  *              Ingo Molnar     :       various cleanups and rewrites
31  *              Tigran Aivazian :       fixed "0.00 in /proc/uptime on SMP" bug.
32  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs
33  *      Andi Kleen              :       Changed for SMP boot into long mode.
34  *              Martin J. Bligh :       Added support for multi-quad systems
35  *              Dave Jones      :       Report invalid combinations of Athlon CPUs.
36  *              Rusty Russell   :       Hacked into shape for new "hotplug" boot process.
37  *      Andi Kleen              :       Converted to new state machine.
38  *      Ashok Raj               :       CPU hotplug support
39  *      Glauber Costa           :       i386 and x86_64 integration
40  */
41
42 #include <linux/init.h>
43 #include <linux/smp.h>
44 #include <linux/module.h>
45 #include <linux/sched.h>
46 #include <linux/percpu.h>
47 #include <linux/bootmem.h>
48 #include <linux/err.h>
49 #include <linux/nmi.h>
50
51 #include <asm/acpi.h>
52 #include <asm/desc.h>
53 #include <asm/nmi.h>
54 #include <asm/irq.h>
55 #include <asm/smp.h>
56 #include <asm/trampoline.h>
57 #include <asm/cpu.h>
58 #include <asm/numa.h>
59 #include <asm/pgtable.h>
60 #include <asm/tlbflush.h>
61 #include <asm/mtrr.h>
62 #include <asm/nmi.h>
63 #include <asm/vmi.h>
64 #include <asm/genapic.h>
65 #include <linux/mc146818rtc.h>
66
67 #include <mach_apic.h>
68 #include <mach_wakecpu.h>
69 #include <smpboot_hooks.h>
70
71 /*
72  * FIXME: For x86_64, those are defined in other files. But moving them here,
73  * would make the setup areas dependent on smp, which is a loss. When we
74  * integrate apic between arches, we can probably do a better job, but
75  * right now, they'll stay here -- glommer
76  */
77
78 /* which logical CPU number maps to which CPU (physical APIC ID) */
79 u16 x86_cpu_to_apicid_init[NR_CPUS] __initdata =
80                         { [0 ... NR_CPUS-1] = BAD_APICID };
81 void *x86_cpu_to_apicid_early_ptr;
82
83 u16 x86_bios_cpu_apicid_init[NR_CPUS] __initdata
84                                 = { [0 ... NR_CPUS-1] = BAD_APICID };
85 void *x86_bios_cpu_apicid_early_ptr;
86
87 #ifdef CONFIG_X86_32
88 u8 apicid_2_node[MAX_APICID];
89 static int low_mappings;
90 #endif
91
92 /* State of each CPU */
93 DEFINE_PER_CPU(int, cpu_state) = { 0 };
94
95 /* Store all idle threads, this can be reused instead of creating
96 * a new thread. Also avoids complicated thread destroy functionality
97 * for idle threads.
98 */
99 #ifdef CONFIG_HOTPLUG_CPU
100 /*
101  * Needed only for CONFIG_HOTPLUG_CPU because __cpuinitdata is
102  * removed after init for !CONFIG_HOTPLUG_CPU.
103  */
104 static DEFINE_PER_CPU(struct task_struct *, idle_thread_array);
105 #define get_idle_for_cpu(x)      (per_cpu(idle_thread_array, x))
106 #define set_idle_for_cpu(x, p)   (per_cpu(idle_thread_array, x) = (p))
107 #else
108 struct task_struct *idle_thread_array[NR_CPUS] __cpuinitdata ;
109 #define get_idle_for_cpu(x)      (idle_thread_array[(x)])
110 #define set_idle_for_cpu(x, p)   (idle_thread_array[(x)] = (p))
111 #endif
112
113 /* Number of siblings per CPU package */
114 int smp_num_siblings = 1;
115 EXPORT_SYMBOL(smp_num_siblings);
116
117 /* Last level cache ID of each logical CPU */
118 DEFINE_PER_CPU(u16, cpu_llc_id) = BAD_APICID;
119
120 /* bitmap of online cpus */
121 cpumask_t cpu_online_map __read_mostly;
122 EXPORT_SYMBOL(cpu_online_map);
123
124 cpumask_t cpu_callin_map;
125 cpumask_t cpu_callout_map;
126 cpumask_t cpu_possible_map;
127 EXPORT_SYMBOL(cpu_possible_map);
128
129 /* representing HT siblings of each logical CPU */
130 DEFINE_PER_CPU(cpumask_t, cpu_sibling_map);
131 EXPORT_PER_CPU_SYMBOL(cpu_sibling_map);
132
133 /* representing HT and core siblings of each logical CPU */
134 DEFINE_PER_CPU(cpumask_t, cpu_core_map);
135 EXPORT_PER_CPU_SYMBOL(cpu_core_map);
136
137 /* Per CPU bogomips and other parameters */
138 DEFINE_PER_CPU_SHARED_ALIGNED(struct cpuinfo_x86, cpu_info);
139 EXPORT_PER_CPU_SYMBOL(cpu_info);
140
141 static atomic_t init_deasserted;
142
143 static int boot_cpu_logical_apicid;
144
145 /* representing cpus for which sibling maps can be computed */
146 static cpumask_t cpu_sibling_setup_map;
147
148 /* Set if we find a B stepping CPU */
149 int __cpuinitdata smp_b_stepping;
150
151 #if defined(CONFIG_NUMA) && defined(CONFIG_X86_32)
152
153 /* which logical CPUs are on which nodes */
154 cpumask_t node_to_cpumask_map[MAX_NUMNODES] __read_mostly =
155                                 { [0 ... MAX_NUMNODES-1] = CPU_MASK_NONE };
156 EXPORT_SYMBOL(node_to_cpumask_map);
157 /* which node each logical CPU is on */
158 int cpu_to_node_map[NR_CPUS] __read_mostly = { [0 ... NR_CPUS-1] = 0 };
159 EXPORT_SYMBOL(cpu_to_node_map);
160
161 /* set up a mapping between cpu and node. */
162 static void map_cpu_to_node(int cpu, int node)
163 {
164         printk(KERN_INFO "Mapping cpu %d to node %d\n", cpu, node);
165         cpu_set(cpu, node_to_cpumask_map[node]);
166         cpu_to_node_map[cpu] = node;
167 }
168
169 /* undo a mapping between cpu and node. */
170 static void unmap_cpu_to_node(int cpu)
171 {
172         int node;
173
174         printk(KERN_INFO "Unmapping cpu %d from all nodes\n", cpu);
175         for (node = 0; node < MAX_NUMNODES; node++)
176                 cpu_clear(cpu, node_to_cpumask_map[node]);
177         cpu_to_node_map[cpu] = 0;
178 }
179 #else /* !(CONFIG_NUMA && CONFIG_X86_32) */
180 #define map_cpu_to_node(cpu, node)      ({})
181 #define unmap_cpu_to_node(cpu)  ({})
182 #endif
183
184 #ifdef CONFIG_X86_32
185 u8 cpu_2_logical_apicid[NR_CPUS] __read_mostly =
186                                         { [0 ... NR_CPUS-1] = BAD_APICID };
187
188 static void map_cpu_to_logical_apicid(void)
189 {
190         int cpu = smp_processor_id();
191         int apicid = logical_smp_processor_id();
192         int node = apicid_to_node(apicid);
193
194         if (!node_online(node))
195                 node = first_online_node;
196
197         cpu_2_logical_apicid[cpu] = apicid;
198         map_cpu_to_node(cpu, node);
199 }
200
201 static void unmap_cpu_to_logical_apicid(int cpu)
202 {
203         cpu_2_logical_apicid[cpu] = BAD_APICID;
204         unmap_cpu_to_node(cpu);
205 }
206 #else
207 #define unmap_cpu_to_logical_apicid(cpu) do {} while (0)
208 #define map_cpu_to_logical_apicid()  do {} while (0)
209 #endif
210
211 /*
212  * Report back to the Boot Processor.
213  * Running on AP.
214  */
215 static void __cpuinit smp_callin(void)
216 {
217         int cpuid, phys_id;
218         unsigned long timeout;
219
220         /*
221          * If waken up by an INIT in an 82489DX configuration
222          * we may get here before an INIT-deassert IPI reaches
223          * our local APIC.  We have to wait for the IPI or we'll
224          * lock up on an APIC access.
225          */
226         wait_for_init_deassert(&init_deasserted);
227
228         /*
229          * (This works even if the APIC is not enabled.)
230          */
231         phys_id = GET_APIC_ID(read_apic_id());
232         cpuid = smp_processor_id();
233         if (cpu_isset(cpuid, cpu_callin_map)) {
234                 panic("%s: phys CPU#%d, CPU#%d already present??\n", __func__,
235                                         phys_id, cpuid);
236         }
237         Dprintk("CPU#%d (phys ID: %d) waiting for CALLOUT\n", cpuid, phys_id);
238
239         /*
240          * STARTUP IPIs are fragile beasts as they might sometimes
241          * trigger some glue motherboard logic. Complete APIC bus
242          * silence for 1 second, this overestimates the time the
243          * boot CPU is spending to send the up to 2 STARTUP IPIs
244          * by a factor of two. This should be enough.
245          */
246
247         /*
248          * Waiting 2s total for startup (udelay is not yet working)
249          */
250         timeout = jiffies + 2*HZ;
251         while (time_before(jiffies, timeout)) {
252                 /*
253                  * Has the boot CPU finished it's STARTUP sequence?
254                  */
255                 if (cpu_isset(cpuid, cpu_callout_map))
256                         break;
257                 cpu_relax();
258         }
259
260         if (!time_before(jiffies, timeout)) {
261                 panic("%s: CPU%d started up but did not get a callout!\n",
262                       __func__, cpuid);
263         }
264
265         /*
266          * the boot CPU has finished the init stage and is spinning
267          * on callin_map until we finish. We are free to set up this
268          * CPU, first the APIC. (this is probably redundant on most
269          * boards)
270          */
271
272         Dprintk("CALLIN, before setup_local_APIC().\n");
273         smp_callin_clear_local_apic();
274         setup_local_APIC();
275         end_local_APIC_setup();
276         map_cpu_to_logical_apicid();
277
278         /*
279          * Get our bogomips.
280          *
281          * Need to enable IRQs because it can take longer and then
282          * the NMI watchdog might kill us.
283          */
284         local_irq_enable();
285         calibrate_delay();
286         local_irq_disable();
287         Dprintk("Stack at about %p\n", &cpuid);
288
289         /*
290          * Save our processor parameters
291          */
292         smp_store_cpu_info(cpuid);
293
294         /*
295          * Allow the master to continue.
296          */
297         cpu_set(cpuid, cpu_callin_map);
298 }
299
300 /*
301  * Activate a secondary processor.
302  */
303 static void __cpuinit start_secondary(void *unused)
304 {
305         /*
306          * Don't put *anything* before cpu_init(), SMP booting is too
307          * fragile that we want to limit the things done here to the
308          * most necessary things.
309          */
310 #ifdef CONFIG_VMI
311         vmi_bringup();
312 #endif
313         cpu_init();
314         preempt_disable();
315         smp_callin();
316
317         /* otherwise gcc will move up smp_processor_id before the cpu_init */
318         barrier();
319         /*
320          * Check TSC synchronization with the BP:
321          */
322         check_tsc_sync_target();
323
324         if (nmi_watchdog == NMI_IO_APIC) {
325                 disable_8259A_irq(0);
326                 enable_NMI_through_LVT0();
327                 enable_8259A_irq(0);
328         }
329
330 #ifdef CONFIG_X86_32
331         while (low_mappings)
332                 cpu_relax();
333         __flush_tlb_all();
334 #endif
335
336         /* This must be done before setting cpu_online_map */
337         set_cpu_sibling_map(raw_smp_processor_id());
338         wmb();
339
340         /*
341          * We need to hold call_lock, so there is no inconsistency
342          * between the time smp_call_function() determines number of
343          * IPI recipients, and the time when the determination is made
344          * for which cpus receive the IPI. Holding this
345          * lock helps us to not include this cpu in a currently in progress
346          * smp_call_function().
347          */
348         lock_ipi_call_lock();
349 #ifdef CONFIG_X86_64
350         spin_lock(&vector_lock);
351
352         /* Setup the per cpu irq handling data structures */
353         __setup_vector_irq(smp_processor_id());
354         /*
355          * Allow the master to continue.
356          */
357         spin_unlock(&vector_lock);
358 #endif
359         cpu_set(smp_processor_id(), cpu_online_map);
360         unlock_ipi_call_lock();
361         per_cpu(cpu_state, smp_processor_id()) = CPU_ONLINE;
362
363         setup_secondary_clock();
364
365         wmb();
366         cpu_idle();
367 }
368
369 #ifdef CONFIG_X86_32
370 /*
371  * Everything has been set up for the secondary
372  * CPUs - they just need to reload everything
373  * from the task structure
374  * This function must not return.
375  */
376 void __devinit initialize_secondary(void)
377 {
378         /*
379          * We don't actually need to load the full TSS,
380          * basically just the stack pointer and the ip.
381          */
382
383         asm volatile(
384                 "movl %0,%%esp\n\t"
385                 "jmp *%1"
386                 :
387                 :"m" (current->thread.sp), "m" (current->thread.ip));
388 }
389 #endif
390
391 static void __cpuinit smp_apply_quirks(struct cpuinfo_x86 *c)
392 {
393 #ifdef CONFIG_X86_32
394         /*
395          * Mask B, Pentium, but not Pentium MMX
396          */
397         if (c->x86_vendor == X86_VENDOR_INTEL &&
398             c->x86 == 5 &&
399             c->x86_mask >= 1 && c->x86_mask <= 4 &&
400             c->x86_model <= 3)
401                 /*
402                  * Remember we have B step Pentia with bugs
403                  */
404                 smp_b_stepping = 1;
405
406         /*
407          * Certain Athlons might work (for various values of 'work') in SMP
408          * but they are not certified as MP capable.
409          */
410         if ((c->x86_vendor == X86_VENDOR_AMD) && (c->x86 == 6)) {
411
412                 if (num_possible_cpus() == 1)
413                         goto valid_k7;
414
415                 /* Athlon 660/661 is valid. */
416                 if ((c->x86_model == 6) && ((c->x86_mask == 0) ||
417                     (c->x86_mask == 1)))
418                         goto valid_k7;
419
420                 /* Duron 670 is valid */
421                 if ((c->x86_model == 7) && (c->x86_mask == 0))
422                         goto valid_k7;
423
424                 /*
425                  * Athlon 662, Duron 671, and Athlon >model 7 have capability
426                  * bit. It's worth noting that the A5 stepping (662) of some
427                  * Athlon XP's have the MP bit set.
428                  * See http://www.heise.de/newsticker/data/jow-18.10.01-000 for
429                  * more.
430                  */
431                 if (((c->x86_model == 6) && (c->x86_mask >= 2)) ||
432                     ((c->x86_model == 7) && (c->x86_mask >= 1)) ||
433                      (c->x86_model > 7))
434                         if (cpu_has_mp)
435                                 goto valid_k7;
436
437                 /* If we get here, not a certified SMP capable AMD system. */
438                 add_taint(TAINT_UNSAFE_SMP);
439         }
440
441 valid_k7:
442         ;
443 #endif
444 }
445
446 static void __cpuinit smp_checks(void)
447 {
448         if (smp_b_stepping)
449                 printk(KERN_WARNING "WARNING: SMP operation may be unreliable"
450                                     "with B stepping processors.\n");
451
452         /*
453          * Don't taint if we are running SMP kernel on a single non-MP
454          * approved Athlon
455          */
456         if (tainted & TAINT_UNSAFE_SMP) {
457                 if (num_online_cpus())
458                         printk(KERN_INFO "WARNING: This combination of AMD"
459                                 "processors is not suitable for SMP.\n");
460                 else
461                         tainted &= ~TAINT_UNSAFE_SMP;
462         }
463 }
464
465 /*
466  * The bootstrap kernel entry code has set these up. Save them for
467  * a given CPU
468  */
469
470 void __cpuinit smp_store_cpu_info(int id)
471 {
472         struct cpuinfo_x86 *c = &cpu_data(id);
473
474         *c = boot_cpu_data;
475         c->cpu_index = id;
476         if (id != 0)
477                 identify_secondary_cpu(c);
478         smp_apply_quirks(c);
479 }
480
481
482 void __cpuinit set_cpu_sibling_map(int cpu)
483 {
484         int i;
485         struct cpuinfo_x86 *c = &cpu_data(cpu);
486
487         cpu_set(cpu, cpu_sibling_setup_map);
488
489         if (smp_num_siblings > 1) {
490                 for_each_cpu_mask(i, cpu_sibling_setup_map) {
491                         if (c->phys_proc_id == cpu_data(i).phys_proc_id &&
492                             c->cpu_core_id == cpu_data(i).cpu_core_id) {
493                                 cpu_set(i, per_cpu(cpu_sibling_map, cpu));
494                                 cpu_set(cpu, per_cpu(cpu_sibling_map, i));
495                                 cpu_set(i, per_cpu(cpu_core_map, cpu));
496                                 cpu_set(cpu, per_cpu(cpu_core_map, i));
497                                 cpu_set(i, c->llc_shared_map);
498                                 cpu_set(cpu, cpu_data(i).llc_shared_map);
499                         }
500                 }
501         } else {
502                 cpu_set(cpu, per_cpu(cpu_sibling_map, cpu));
503         }
504
505         cpu_set(cpu, c->llc_shared_map);
506
507         if (current_cpu_data.x86_max_cores == 1) {
508                 per_cpu(cpu_core_map, cpu) = per_cpu(cpu_sibling_map, cpu);
509                 c->booted_cores = 1;
510                 return;
511         }
512
513         for_each_cpu_mask(i, cpu_sibling_setup_map) {
514                 if (per_cpu(cpu_llc_id, cpu) != BAD_APICID &&
515                     per_cpu(cpu_llc_id, cpu) == per_cpu(cpu_llc_id, i)) {
516                         cpu_set(i, c->llc_shared_map);
517                         cpu_set(cpu, cpu_data(i).llc_shared_map);
518                 }
519                 if (c->phys_proc_id == cpu_data(i).phys_proc_id) {
520                         cpu_set(i, per_cpu(cpu_core_map, cpu));
521                         cpu_set(cpu, per_cpu(cpu_core_map, i));
522                         /*
523                          *  Does this new cpu bringup a new core?
524                          */
525                         if (cpus_weight(per_cpu(cpu_sibling_map, cpu)) == 1) {
526                                 /*
527                                  * for each core in package, increment
528                                  * the booted_cores for this new cpu
529                                  */
530                                 if (first_cpu(per_cpu(cpu_sibling_map, i)) == i)
531                                         c->booted_cores++;
532                                 /*
533                                  * increment the core count for all
534                                  * the other cpus in this package
535                                  */
536                                 if (i != cpu)
537                                         cpu_data(i).booted_cores++;
538                         } else if (i != cpu && !c->booted_cores)
539                                 c->booted_cores = cpu_data(i).booted_cores;
540                 }
541         }
542 }
543
544 /* maps the cpu to the sched domain representing multi-core */
545 cpumask_t cpu_coregroup_map(int cpu)
546 {
547         struct cpuinfo_x86 *c = &cpu_data(cpu);
548         /*
549          * For perf, we return last level cache shared map.
550          * And for power savings, we return cpu_core_map
551          */
552         if (sched_mc_power_savings || sched_smt_power_savings)
553                 return per_cpu(cpu_core_map, cpu);
554         else
555                 return c->llc_shared_map;
556 }
557
558 static void impress_friends(void)
559 {
560         int cpu;
561         unsigned long bogosum = 0;
562         /*
563          * Allow the user to impress friends.
564          */
565         Dprintk("Before bogomips.\n");
566         for_each_possible_cpu(cpu)
567                 if (cpu_isset(cpu, cpu_callout_map))
568                         bogosum += cpu_data(cpu).loops_per_jiffy;
569         printk(KERN_INFO
570                 "Total of %d processors activated (%lu.%02lu BogoMIPS).\n",
571                 num_online_cpus(),
572                 bogosum/(500000/HZ),
573                 (bogosum/(5000/HZ))%100);
574
575         Dprintk("Before bogocount - setting activated=1.\n");
576 }
577
578 static inline void __inquire_remote_apic(int apicid)
579 {
580         unsigned i, regs[] = { APIC_ID >> 4, APIC_LVR >> 4, APIC_SPIV >> 4 };
581         char *names[] = { "ID", "VERSION", "SPIV" };
582         int timeout;
583         u32 status;
584
585         printk(KERN_INFO "Inquiring remote APIC #%d...\n", apicid);
586
587         for (i = 0; i < ARRAY_SIZE(regs); i++) {
588                 printk(KERN_INFO "... APIC #%d %s: ", apicid, names[i]);
589
590                 /*
591                  * Wait for idle.
592                  */
593                 status = safe_apic_wait_icr_idle();
594                 if (status)
595                         printk(KERN_CONT
596                                "a previous APIC delivery may have failed\n");
597
598                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(apicid));
599                 apic_write_around(APIC_ICR, APIC_DM_REMRD | regs[i]);
600
601                 timeout = 0;
602                 do {
603                         udelay(100);
604                         status = apic_read(APIC_ICR) & APIC_ICR_RR_MASK;
605                 } while (status == APIC_ICR_RR_INPROG && timeout++ < 1000);
606
607                 switch (status) {
608                 case APIC_ICR_RR_VALID:
609                         status = apic_read(APIC_RRR);
610                         printk(KERN_CONT "%08x\n", status);
611                         break;
612                 default:
613                         printk(KERN_CONT "failed\n");
614                 }
615         }
616 }
617
618 #ifdef WAKE_SECONDARY_VIA_NMI
619 /*
620  * Poke the other CPU in the eye via NMI to wake it up. Remember that the normal
621  * INIT, INIT, STARTUP sequence will reset the chip hard for us, and this
622  * won't ... remember to clear down the APIC, etc later.
623  */
624 static int __devinit
625 wakeup_secondary_cpu(int logical_apicid, unsigned long start_eip)
626 {
627         unsigned long send_status, accept_status = 0;
628         int maxlvt;
629
630         /* Target chip */
631         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(logical_apicid));
632
633         /* Boot on the stack */
634         /* Kick the second */
635         apic_write_around(APIC_ICR, APIC_DM_NMI | APIC_DEST_LOGICAL);
636
637         Dprintk("Waiting for send to finish...\n");
638         send_status = safe_apic_wait_icr_idle();
639
640         /*
641          * Give the other CPU some time to accept the IPI.
642          */
643         udelay(200);
644         /*
645          * Due to the Pentium erratum 3AP.
646          */
647         maxlvt = lapic_get_maxlvt();
648         if (maxlvt > 3) {
649                 apic_read_around(APIC_SPIV);
650                 apic_write(APIC_ESR, 0);
651         }
652         accept_status = (apic_read(APIC_ESR) & 0xEF);
653         Dprintk("NMI sent.\n");
654
655         if (send_status)
656                 printk(KERN_ERR "APIC never delivered???\n");
657         if (accept_status)
658                 printk(KERN_ERR "APIC delivery error (%lx).\n", accept_status);
659
660         return (send_status | accept_status);
661 }
662 #endif  /* WAKE_SECONDARY_VIA_NMI */
663
664 #ifdef WAKE_SECONDARY_VIA_INIT
665 static int __devinit
666 wakeup_secondary_cpu(int phys_apicid, unsigned long start_eip)
667 {
668         unsigned long send_status, accept_status = 0;
669         int maxlvt, num_starts, j;
670
671         if (get_uv_system_type() == UV_NON_UNIQUE_APIC) {
672                 send_status = uv_wakeup_secondary(phys_apicid, start_eip);
673                 atomic_set(&init_deasserted, 1);
674                 return send_status;
675         }
676
677         /*
678          * Be paranoid about clearing APIC errors.
679          */
680         if (APIC_INTEGRATED(apic_version[phys_apicid])) {
681                 apic_read_around(APIC_SPIV);
682                 apic_write(APIC_ESR, 0);
683                 apic_read(APIC_ESR);
684         }
685
686         Dprintk("Asserting INIT.\n");
687
688         /*
689          * Turn INIT on target chip
690          */
691         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
692
693         /*
694          * Send IPI
695          */
696         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_INT_ASSERT
697                                 | APIC_DM_INIT);
698
699         Dprintk("Waiting for send to finish...\n");
700         send_status = safe_apic_wait_icr_idle();
701
702         mdelay(10);
703
704         Dprintk("Deasserting INIT.\n");
705
706         /* Target chip */
707         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
708
709         /* Send IPI */
710         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_DM_INIT);
711
712         Dprintk("Waiting for send to finish...\n");
713         send_status = safe_apic_wait_icr_idle();
714
715         mb();
716         atomic_set(&init_deasserted, 1);
717
718         /*
719          * Should we send STARTUP IPIs ?
720          *
721          * Determine this based on the APIC version.
722          * If we don't have an integrated APIC, don't send the STARTUP IPIs.
723          */
724         if (APIC_INTEGRATED(apic_version[phys_apicid]))
725                 num_starts = 2;
726         else
727                 num_starts = 0;
728
729         /*
730          * Paravirt / VMI wants a startup IPI hook here to set up the
731          * target processor state.
732          */
733         startup_ipi_hook(phys_apicid, (unsigned long) start_secondary,
734 #ifdef CONFIG_X86_64
735                          (unsigned long)init_rsp);
736 #else
737                          (unsigned long)stack_start.sp);
738 #endif
739
740         /*
741          * Run STARTUP IPI loop.
742          */
743         Dprintk("#startup loops: %d.\n", num_starts);
744
745         maxlvt = lapic_get_maxlvt();
746
747         for (j = 1; j <= num_starts; j++) {
748                 Dprintk("Sending STARTUP #%d.\n", j);
749                 apic_read_around(APIC_SPIV);
750                 apic_write(APIC_ESR, 0);
751                 apic_read(APIC_ESR);
752                 Dprintk("After apic_write.\n");
753
754                 /*
755                  * STARTUP IPI
756                  */
757
758                 /* Target chip */
759                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
760
761                 /* Boot on the stack */
762                 /* Kick the second */
763                 apic_write_around(APIC_ICR, APIC_DM_STARTUP
764                                         | (start_eip >> 12));
765
766                 /*
767                  * Give the other CPU some time to accept the IPI.
768                  */
769                 udelay(300);
770
771                 Dprintk("Startup point 1.\n");
772
773                 Dprintk("Waiting for send to finish...\n");
774                 send_status = safe_apic_wait_icr_idle();
775
776                 /*
777                  * Give the other CPU some time to accept the IPI.
778                  */
779                 udelay(200);
780                 /*
781                  * Due to the Pentium erratum 3AP.
782                  */
783                 if (maxlvt > 3) {
784                         apic_read_around(APIC_SPIV);
785                         apic_write(APIC_ESR, 0);
786                 }
787                 accept_status = (apic_read(APIC_ESR) & 0xEF);
788                 if (send_status || accept_status)
789                         break;
790         }
791         Dprintk("After Startup.\n");
792
793         if (send_status)
794                 printk(KERN_ERR "APIC never delivered???\n");
795         if (accept_status)
796                 printk(KERN_ERR "APIC delivery error (%lx).\n", accept_status);
797
798         return (send_status | accept_status);
799 }
800 #endif  /* WAKE_SECONDARY_VIA_INIT */
801
802 struct create_idle {
803         struct work_struct work;
804         struct task_struct *idle;
805         struct completion done;
806         int cpu;
807 };
808
809 static void __cpuinit do_fork_idle(struct work_struct *work)
810 {
811         struct create_idle *c_idle =
812                 container_of(work, struct create_idle, work);
813
814         c_idle->idle = fork_idle(c_idle->cpu);
815         complete(&c_idle->done);
816 }
817
818 static int __cpuinit do_boot_cpu(int apicid, int cpu)
819 /*
820  * NOTE - on most systems this is a PHYSICAL apic ID, but on multiquad
821  * (ie clustered apic addressing mode), this is a LOGICAL apic ID.
822  * Returns zero if CPU booted OK, else error code from wakeup_secondary_cpu.
823  */
824 {
825         unsigned long boot_error = 0;
826         int timeout;
827         unsigned long start_ip;
828         unsigned short nmi_high = 0, nmi_low = 0;
829         struct create_idle c_idle = {
830                 .cpu = cpu,
831                 .done = COMPLETION_INITIALIZER_ONSTACK(c_idle.done),
832         };
833         INIT_WORK(&c_idle.work, do_fork_idle);
834 #ifdef CONFIG_X86_64
835         /* allocate memory for gdts of secondary cpus. Hotplug is considered */
836         if (!cpu_gdt_descr[cpu].address &&
837                 !(cpu_gdt_descr[cpu].address = get_zeroed_page(GFP_KERNEL))) {
838                 printk(KERN_ERR "Failed to allocate GDT for CPU %d\n", cpu);
839                 return -1;
840         }
841
842         /* Allocate node local memory for AP pdas */
843         if (cpu_pda(cpu) == &boot_cpu_pda[cpu]) {
844                 struct x8664_pda *newpda, *pda;
845                 int node = cpu_to_node(cpu);
846                 pda = cpu_pda(cpu);
847                 newpda = kmalloc_node(sizeof(struct x8664_pda), GFP_ATOMIC,
848                                       node);
849                 if (newpda) {
850                         memcpy(newpda, pda, sizeof(struct x8664_pda));
851                         cpu_pda(cpu) = newpda;
852                 } else
853                         printk(KERN_ERR
854                 "Could not allocate node local PDA for CPU %d on node %d\n",
855                                 cpu, node);
856         }
857 #endif
858
859         alternatives_smp_switch(1);
860
861         c_idle.idle = get_idle_for_cpu(cpu);
862
863         /*
864          * We can't use kernel_thread since we must avoid to
865          * reschedule the child.
866          */
867         if (c_idle.idle) {
868                 c_idle.idle->thread.sp = (unsigned long) (((struct pt_regs *)
869                         (THREAD_SIZE +  task_stack_page(c_idle.idle))) - 1);
870                 init_idle(c_idle.idle, cpu);
871                 goto do_rest;
872         }
873
874         if (!keventd_up() || current_is_keventd())
875                 c_idle.work.func(&c_idle.work);
876         else {
877                 schedule_work(&c_idle.work);
878                 wait_for_completion(&c_idle.done);
879         }
880
881         if (IS_ERR(c_idle.idle)) {
882                 printk("failed fork for CPU %d\n", cpu);
883                 return PTR_ERR(c_idle.idle);
884         }
885
886         set_idle_for_cpu(cpu, c_idle.idle);
887 do_rest:
888 #ifdef CONFIG_X86_32
889         per_cpu(current_task, cpu) = c_idle.idle;
890         init_gdt(cpu);
891         early_gdt_descr.address = (unsigned long)get_cpu_gdt_table(cpu);
892         c_idle.idle->thread.ip = (unsigned long) start_secondary;
893         /* Stack for startup_32 can be just as for start_secondary onwards */
894         stack_start.sp = (void *) c_idle.idle->thread.sp;
895         irq_ctx_init(cpu);
896 #else
897         cpu_pda(cpu)->pcurrent = c_idle.idle;
898         init_rsp = c_idle.idle->thread.sp;
899         load_sp0(&per_cpu(init_tss, cpu), &c_idle.idle->thread);
900         initial_code = (unsigned long)start_secondary;
901         clear_tsk_thread_flag(c_idle.idle, TIF_FORK);
902 #endif
903
904         /* start_ip had better be page-aligned! */
905         start_ip = setup_trampoline();
906
907         /* So we see what's up   */
908         printk(KERN_INFO "Booting processor %d/%d ip %lx\n",
909                           cpu, apicid, start_ip);
910
911         /*
912          * This grunge runs the startup process for
913          * the targeted processor.
914          */
915
916         atomic_set(&init_deasserted, 0);
917
918         if (get_uv_system_type() != UV_NON_UNIQUE_APIC) {
919
920                 Dprintk("Setting warm reset code and vector.\n");
921
922                 store_NMI_vector(&nmi_high, &nmi_low);
923
924                 smpboot_setup_warm_reset_vector(start_ip);
925                 /*
926                  * Be paranoid about clearing APIC errors.
927                 */
928                 apic_write(APIC_ESR, 0);
929                 apic_read(APIC_ESR);
930         }
931
932         /*
933          * Starting actual IPI sequence...
934          */
935         boot_error = wakeup_secondary_cpu(apicid, start_ip);
936
937         if (!boot_error) {
938                 /*
939                  * allow APs to start initializing.
940                  */
941                 Dprintk("Before Callout %d.\n", cpu);
942                 cpu_set(cpu, cpu_callout_map);
943                 Dprintk("After Callout %d.\n", cpu);
944
945                 /*
946                  * Wait 5s total for a response
947                  */
948                 for (timeout = 0; timeout < 50000; timeout++) {
949                         if (cpu_isset(cpu, cpu_callin_map))
950                                 break;  /* It has booted */
951                         udelay(100);
952                 }
953
954                 if (cpu_isset(cpu, cpu_callin_map)) {
955                         /* number CPUs logically, starting from 1 (BSP is 0) */
956                         Dprintk("OK.\n");
957                         printk(KERN_INFO "CPU%d: ", cpu);
958                         print_cpu_info(&cpu_data(cpu));
959                         Dprintk("CPU has booted.\n");
960                 } else {
961                         boot_error = 1;
962                         if (*((volatile unsigned char *)trampoline_base)
963                                         == 0xA5)
964                                 /* trampoline started but...? */
965                                 printk(KERN_ERR "Stuck ??\n");
966                         else
967                                 /* trampoline code not run */
968                                 printk(KERN_ERR "Not responding.\n");
969                         if (get_uv_system_type() != UV_NON_UNIQUE_APIC)
970                                 inquire_remote_apic(apicid);
971                 }
972         }
973
974         if (boot_error) {
975                 /* Try to put things back the way they were before ... */
976                 unmap_cpu_to_logical_apicid(cpu);
977 #ifdef CONFIG_X86_64
978                 clear_node_cpumask(cpu); /* was set by numa_add_cpu */
979 #endif
980                 cpu_clear(cpu, cpu_callout_map); /* was set by do_boot_cpu() */
981                 cpu_clear(cpu, cpu_initialized); /* was set by cpu_init() */
982                 cpu_clear(cpu, cpu_present_map);
983                 per_cpu(x86_cpu_to_apicid, cpu) = BAD_APICID;
984         }
985
986         /* mark "stuck" area as not stuck */
987         *((volatile unsigned long *)trampoline_base) = 0;
988
989         /*
990          * Cleanup possible dangling ends...
991          */
992         smpboot_restore_warm_reset_vector();
993
994         return boot_error;
995 }
996
997 int __cpuinit native_cpu_up(unsigned int cpu)
998 {
999         int apicid = cpu_present_to_apicid(cpu);
1000         unsigned long flags;
1001         int err;
1002
1003         WARN_ON(irqs_disabled());
1004
1005         Dprintk("++++++++++++++++++++=_---CPU UP  %u\n", cpu);
1006
1007         if (apicid == BAD_APICID || apicid == boot_cpu_physical_apicid ||
1008             !physid_isset(apicid, phys_cpu_present_map)) {
1009                 printk(KERN_ERR "%s: bad cpu %d\n", __func__, cpu);
1010                 return -EINVAL;
1011         }
1012
1013         /*
1014          * Already booted CPU?
1015          */
1016         if (cpu_isset(cpu, cpu_callin_map)) {
1017                 Dprintk("do_boot_cpu %d Already started\n", cpu);
1018                 return -ENOSYS;
1019         }
1020
1021         /*
1022          * Save current MTRR state in case it was changed since early boot
1023          * (e.g. by the ACPI SMI) to initialize new CPUs with MTRRs in sync:
1024          */
1025         mtrr_save_state();
1026
1027         per_cpu(cpu_state, cpu) = CPU_UP_PREPARE;
1028
1029 #ifdef CONFIG_X86_32
1030         /* init low mem mapping */
1031         clone_pgd_range(swapper_pg_dir, swapper_pg_dir + KERNEL_PGD_BOUNDARY,
1032                 min_t(unsigned long, KERNEL_PGD_PTRS, KERNEL_PGD_BOUNDARY));
1033         flush_tlb_all();
1034         low_mappings = 1;
1035
1036         err = do_boot_cpu(apicid, cpu);
1037
1038         zap_low_mappings();
1039         low_mappings = 0;
1040 #else
1041         err = do_boot_cpu(apicid, cpu);
1042 #endif
1043         if (err) {
1044                 Dprintk("do_boot_cpu failed %d\n", err);
1045                 return -EIO;
1046         }
1047
1048         /*
1049          * Check TSC synchronization with the AP (keep irqs disabled
1050          * while doing so):
1051          */
1052         local_irq_save(flags);
1053         check_tsc_sync_source(cpu);
1054         local_irq_restore(flags);
1055
1056         while (!cpu_online(cpu)) {
1057                 cpu_relax();
1058                 touch_nmi_watchdog();
1059         }
1060
1061         return 0;
1062 }
1063
1064 /*
1065  * Fall back to non SMP mode after errors.
1066  *
1067  * RED-PEN audit/test this more. I bet there is more state messed up here.
1068  */
1069 static __init void disable_smp(void)
1070 {
1071         cpu_present_map = cpumask_of_cpu(0);
1072         cpu_possible_map = cpumask_of_cpu(0);
1073 #ifdef CONFIG_X86_32
1074         smpboot_clear_io_apic_irqs();
1075 #endif
1076         if (smp_found_config)
1077                 phys_cpu_present_map =
1078                                 physid_mask_of_physid(boot_cpu_physical_apicid);
1079         else
1080                 phys_cpu_present_map = physid_mask_of_physid(0);
1081         map_cpu_to_logical_apicid();
1082         cpu_set(0, per_cpu(cpu_sibling_map, 0));
1083         cpu_set(0, per_cpu(cpu_core_map, 0));
1084 }
1085
1086 /*
1087  * Various sanity checks.
1088  */
1089 static int __init smp_sanity_check(unsigned max_cpus)
1090 {
1091         preempt_disable();
1092         if (!physid_isset(hard_smp_processor_id(), phys_cpu_present_map)) {
1093                 printk(KERN_WARNING "weird, boot CPU (#%d) not listed"
1094                                     "by the BIOS.\n", hard_smp_processor_id());
1095                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1096         }
1097
1098         /*
1099          * If we couldn't find an SMP configuration at boot time,
1100          * get out of here now!
1101          */
1102         if (!smp_found_config && !acpi_lapic) {
1103                 preempt_enable();
1104                 printk(KERN_NOTICE "SMP motherboard not detected.\n");
1105                 disable_smp();
1106                 if (APIC_init_uniprocessor())
1107                         printk(KERN_NOTICE "Local APIC not detected."
1108                                            " Using dummy APIC emulation.\n");
1109                 return -1;
1110         }
1111
1112         /*
1113          * Should not be necessary because the MP table should list the boot
1114          * CPU too, but we do it for the sake of robustness anyway.
1115          */
1116         if (!check_phys_apicid_present(boot_cpu_physical_apicid)) {
1117                 printk(KERN_NOTICE
1118                         "weird, boot CPU (#%d) not listed by the BIOS.\n",
1119                         boot_cpu_physical_apicid);
1120                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1121         }
1122         preempt_enable();
1123
1124         /*
1125          * If we couldn't find a local APIC, then get out of here now!
1126          */
1127         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid]) &&
1128             !cpu_has_apic) {
1129                 printk(KERN_ERR "BIOS bug, local APIC #%d not detected!...\n",
1130                         boot_cpu_physical_apicid);
1131                 printk(KERN_ERR "... forcing use of dummy APIC emulation."
1132                                 "(tell your hw vendor)\n");
1133                 smpboot_clear_io_apic();
1134                 return -1;
1135         }
1136
1137         verify_local_APIC();
1138
1139         /*
1140          * If SMP should be disabled, then really disable it!
1141          */
1142         if (!max_cpus) {
1143                 printk(KERN_INFO "SMP mode deactivated,"
1144                                  "forcing use of dummy APIC emulation.\n");
1145                 smpboot_clear_io_apic();
1146 #ifdef CONFIG_X86_32
1147                 connect_bsp_APIC();
1148 #endif
1149                 setup_local_APIC();
1150                 end_local_APIC_setup();
1151                 return -1;
1152         }
1153
1154         return 0;
1155 }
1156
1157 static void __init smp_cpu_index_default(void)
1158 {
1159         int i;
1160         struct cpuinfo_x86 *c;
1161
1162         for_each_possible_cpu(i) {
1163                 c = &cpu_data(i);
1164                 /* mark all to hotplug */
1165                 c->cpu_index = NR_CPUS;
1166         }
1167 }
1168
1169 /*
1170  * Prepare for SMP bootup.  The MP table or ACPI has been read
1171  * earlier.  Just do some sanity checking here and enable APIC mode.
1172  */
1173 void __init native_smp_prepare_cpus(unsigned int max_cpus)
1174 {
1175         preempt_disable();
1176         nmi_watchdog_default();
1177         smp_cpu_index_default();
1178         current_cpu_data = boot_cpu_data;
1179         cpu_callin_map = cpumask_of_cpu(0);
1180         mb();
1181         /*
1182          * Setup boot CPU information
1183          */
1184         smp_store_cpu_info(0); /* Final full version of the data */
1185         boot_cpu_logical_apicid = logical_smp_processor_id();
1186         current_thread_info()->cpu = 0;  /* needed? */
1187         set_cpu_sibling_map(0);
1188
1189         if (smp_sanity_check(max_cpus) < 0) {
1190                 printk(KERN_INFO "SMP disabled\n");
1191                 disable_smp();
1192                 goto out;
1193         }
1194
1195         preempt_disable();
1196         if (GET_APIC_ID(read_apic_id()) != boot_cpu_physical_apicid) {
1197                 panic("Boot APIC ID in local APIC unexpected (%d vs %d)",
1198                      GET_APIC_ID(read_apic_id()), boot_cpu_physical_apicid);
1199                 /* Or can we switch back to PIC here? */
1200         }
1201         preempt_enable();
1202
1203 #ifdef CONFIG_X86_32
1204         connect_bsp_APIC();
1205 #endif
1206         /*
1207          * Switch from PIC to APIC mode.
1208          */
1209         setup_local_APIC();
1210
1211 #ifdef CONFIG_X86_64
1212         /*
1213          * Enable IO APIC before setting up error vector
1214          */
1215         if (!skip_ioapic_setup && nr_ioapics)
1216                 enable_IO_APIC();
1217 #endif
1218         end_local_APIC_setup();
1219
1220         map_cpu_to_logical_apicid();
1221
1222         setup_portio_remap();
1223
1224         smpboot_setup_io_apic();
1225         /*
1226          * Set up local APIC timer on boot CPU.
1227          */
1228
1229         printk(KERN_INFO "CPU%d: ", 0);
1230         print_cpu_info(&cpu_data(0));
1231         setup_boot_clock();
1232 out:
1233         preempt_enable();
1234 }
1235 /*
1236  * Early setup to make printk work.
1237  */
1238 void __init native_smp_prepare_boot_cpu(void)
1239 {
1240         int me = smp_processor_id();
1241 #ifdef CONFIG_X86_32
1242         init_gdt(me);
1243         switch_to_new_gdt();
1244 #endif
1245         /* already set me in cpu_online_map in boot_cpu_init() */
1246         cpu_set(me, cpu_callout_map);
1247         per_cpu(cpu_state, me) = CPU_ONLINE;
1248 }
1249
1250 void __init native_smp_cpus_done(unsigned int max_cpus)
1251 {
1252         Dprintk("Boot done.\n");
1253
1254         impress_friends();
1255         smp_checks();
1256 #ifdef CONFIG_X86_IO_APIC
1257         setup_ioapic_dest();
1258 #endif
1259         check_nmi_watchdog();
1260 }
1261
1262 #ifdef CONFIG_HOTPLUG_CPU
1263
1264 #  ifdef CONFIG_X86_32
1265 void cpu_exit_clear(void)
1266 {
1267         int cpu = raw_smp_processor_id();
1268
1269         idle_task_exit();
1270
1271         cpu_uninit();
1272         irq_ctx_exit(cpu);
1273
1274         cpu_clear(cpu, cpu_callout_map);
1275         cpu_clear(cpu, cpu_callin_map);
1276
1277         unmap_cpu_to_logical_apicid(cpu);
1278 }
1279 #  endif /* CONFIG_X86_32 */
1280
1281 static void remove_siblinginfo(int cpu)
1282 {
1283         int sibling;
1284         struct cpuinfo_x86 *c = &cpu_data(cpu);
1285
1286         for_each_cpu_mask(sibling, per_cpu(cpu_core_map, cpu)) {
1287                 cpu_clear(cpu, per_cpu(cpu_core_map, sibling));
1288                 /*/
1289                  * last thread sibling in this cpu core going down
1290                  */
1291                 if (cpus_weight(per_cpu(cpu_sibling_map, cpu)) == 1)
1292                         cpu_data(sibling).booted_cores--;
1293         }
1294
1295         for_each_cpu_mask(sibling, per_cpu(cpu_sibling_map, cpu))
1296                 cpu_clear(cpu, per_cpu(cpu_sibling_map, sibling));
1297         cpus_clear(per_cpu(cpu_sibling_map, cpu));
1298         cpus_clear(per_cpu(cpu_core_map, cpu));
1299         c->phys_proc_id = 0;
1300         c->cpu_core_id = 0;
1301         cpu_clear(cpu, cpu_sibling_setup_map);
1302 }
1303
1304 static int additional_cpus __initdata = -1;
1305
1306 static __init int setup_additional_cpus(char *s)
1307 {
1308         return s && get_option(&s, &additional_cpus) ? 0 : -EINVAL;
1309 }
1310 early_param("additional_cpus", setup_additional_cpus);
1311
1312 /*
1313  * cpu_possible_map should be static, it cannot change as cpu's
1314  * are onlined, or offlined. The reason is per-cpu data-structures
1315  * are allocated by some modules at init time, and dont expect to
1316  * do this dynamically on cpu arrival/departure.
1317  * cpu_present_map on the other hand can change dynamically.
1318  * In case when cpu_hotplug is not compiled, then we resort to current
1319  * behaviour, which is cpu_possible == cpu_present.
1320  * - Ashok Raj
1321  *
1322  * Three ways to find out the number of additional hotplug CPUs:
1323  * - If the BIOS specified disabled CPUs in ACPI/mptables use that.
1324  * - The user can overwrite it with additional_cpus=NUM
1325  * - Otherwise don't reserve additional CPUs.
1326  * We do this because additional CPUs waste a lot of memory.
1327  * -AK
1328  */
1329 __init void prefill_possible_map(void)
1330 {
1331         int i;
1332         int possible;
1333
1334         if (additional_cpus == -1) {
1335                 if (disabled_cpus > 0)
1336                         additional_cpus = disabled_cpus;
1337                 else
1338                         additional_cpus = 0;
1339         }
1340         possible = num_processors + additional_cpus;
1341         if (possible > NR_CPUS)
1342                 possible = NR_CPUS;
1343
1344         printk(KERN_INFO "SMP: Allowing %d CPUs, %d hotplug CPUs\n",
1345                 possible, max_t(int, possible - num_processors, 0));
1346
1347         for (i = 0; i < possible; i++)
1348                 cpu_set(i, cpu_possible_map);
1349 }
1350
1351 static void __ref remove_cpu_from_maps(int cpu)
1352 {
1353         cpu_clear(cpu, cpu_online_map);
1354 #ifdef CONFIG_X86_64
1355         cpu_clear(cpu, cpu_callout_map);
1356         cpu_clear(cpu, cpu_callin_map);
1357         /* was set by cpu_init() */
1358         clear_bit(cpu, (unsigned long *)&cpu_initialized);
1359         clear_node_cpumask(cpu);
1360 #endif
1361 }
1362
1363 int __cpu_disable(void)
1364 {
1365         int cpu = smp_processor_id();
1366
1367         /*
1368          * Perhaps use cpufreq to drop frequency, but that could go
1369          * into generic code.
1370          *
1371          * We won't take down the boot processor on i386 due to some
1372          * interrupts only being able to be serviced by the BSP.
1373          * Especially so if we're not using an IOAPIC   -zwane
1374          */
1375         if (cpu == 0)
1376                 return -EBUSY;
1377
1378         if (nmi_watchdog == NMI_LOCAL_APIC)
1379                 stop_apic_nmi_watchdog(NULL);
1380         clear_local_APIC();
1381
1382         /*
1383          * HACK:
1384          * Allow any queued timer interrupts to get serviced
1385          * This is only a temporary solution until we cleanup
1386          * fixup_irqs as we do for IA64.
1387          */
1388         local_irq_enable();
1389         mdelay(1);
1390
1391         local_irq_disable();
1392         remove_siblinginfo(cpu);
1393
1394         /* It's now safe to remove this processor from the online map */
1395         remove_cpu_from_maps(cpu);
1396         fixup_irqs(cpu_online_map);
1397         return 0;
1398 }
1399
1400 void __cpu_die(unsigned int cpu)
1401 {
1402         /* We don't do anything here: idle task is faking death itself. */
1403         unsigned int i;
1404
1405         for (i = 0; i < 10; i++) {
1406                 /* They ack this in play_dead by setting CPU_DEAD */
1407                 if (per_cpu(cpu_state, cpu) == CPU_DEAD) {
1408                         printk(KERN_INFO "CPU %d is now offline\n", cpu);
1409                         if (1 == num_online_cpus())
1410                                 alternatives_smp_switch(0);
1411                         return;
1412                 }
1413                 msleep(100);
1414         }
1415         printk(KERN_ERR "CPU %u didn't die...\n", cpu);
1416 }
1417 #else /* ... !CONFIG_HOTPLUG_CPU */
1418 int __cpu_disable(void)
1419 {
1420         return -ENOSYS;
1421 }
1422
1423 void __cpu_die(unsigned int cpu)
1424 {
1425         /* We said "no" in __cpu_disable */
1426         BUG();
1427 }
1428 #endif
1429
1430 /*
1431  * If the BIOS enumerates physical processors before logical,
1432  * maxcpus=N at enumeration-time can be used to disable HT.
1433  */
1434 static int __init parse_maxcpus(char *arg)
1435 {
1436         extern unsigned int maxcpus;
1437
1438         maxcpus = simple_strtoul(arg, NULL, 0);
1439         return 0;
1440 }
1441 early_param("maxcpus", parse_maxcpus);