x86, mce: support action-optional machine checks
[safe/jmp/linux-2.6] / arch / x86 / include / asm / mce.h
1 #ifndef _ASM_X86_MCE_H
2 #define _ASM_X86_MCE_H
3
4 #include <linux/types.h>
5 #include <asm/ioctls.h>
6
7 /*
8  * Machine Check support for x86
9  */
10
11 #define MCG_BANKCNT_MASK        0xff         /* Number of Banks */
12 #define MCG_CTL_P               (1ULL<<8)    /* MCG_CAP register available */
13 #define MCG_EXT_P               (1ULL<<9)    /* Extended registers available */
14 #define MCG_CMCI_P              (1ULL<<10)   /* CMCI supported */
15 #define MCG_EXT_CNT_MASK        0xff0000     /* Number of Extended registers */
16 #define MCG_EXT_CNT_SHIFT       16
17 #define MCG_EXT_CNT(c)          (((c) & MCG_EXT_CNT_MASK) >> MCG_EXT_CNT_SHIFT)
18 #define MCG_SER_P               (1ULL<<24)   /* MCA recovery/new status bits */
19
20 #define MCG_STATUS_RIPV  (1ULL<<0)   /* restart ip valid */
21 #define MCG_STATUS_EIPV  (1ULL<<1)   /* ip points to correct instruction */
22 #define MCG_STATUS_MCIP  (1ULL<<2)   /* machine check in progress */
23
24 #define MCI_STATUS_VAL   (1ULL<<63)  /* valid error */
25 #define MCI_STATUS_OVER  (1ULL<<62)  /* previous errors lost */
26 #define MCI_STATUS_UC    (1ULL<<61)  /* uncorrected error */
27 #define MCI_STATUS_EN    (1ULL<<60)  /* error enabled */
28 #define MCI_STATUS_MISCV (1ULL<<59)  /* misc error reg. valid */
29 #define MCI_STATUS_ADDRV (1ULL<<58)  /* addr reg. valid */
30 #define MCI_STATUS_PCC   (1ULL<<57)  /* processor context corrupt */
31 #define MCI_STATUS_S     (1ULL<<56)  /* Signaled machine check */
32 #define MCI_STATUS_AR    (1ULL<<55)  /* Action required */
33
34 /* MISC register defines */
35 #define MCM_ADDR_SEGOFF  0      /* segment offset */
36 #define MCM_ADDR_LINEAR  1      /* linear address */
37 #define MCM_ADDR_PHYS    2      /* physical address */
38 #define MCM_ADDR_MEM     3      /* memory address */
39 #define MCM_ADDR_GENERIC 7      /* generic */
40
41 /* Fields are zero when not available */
42 struct mce {
43         __u64 status;
44         __u64 misc;
45         __u64 addr;
46         __u64 mcgstatus;
47         __u64 ip;
48         __u64 tsc;      /* cpu time stamp counter */
49         __u64 time;     /* wall time_t when error was detected */
50         __u8  cpuvendor;        /* cpu vendor as encoded in system.h */
51         __u8  pad1;
52         __u16 pad2;
53         __u32 cpuid;    /* CPUID 1 EAX */
54         __u8  cs;               /* code segment */
55         __u8  bank;     /* machine check bank */
56         __u8  cpu;      /* cpu number; obsolete; use extcpu now */
57         __u8  finished;   /* entry is valid */
58         __u32 extcpu;   /* linux cpu number that detected the error */
59         __u32 socketid; /* CPU socket ID */
60         __u32 apicid;   /* CPU initial apic ID */
61         __u64 mcgcap;   /* MCGCAP MSR: machine check capabilities of CPU */
62 };
63
64 /*
65  * This structure contains all data related to the MCE log.  Also
66  * carries a signature to make it easier to find from external
67  * debugging tools.  Each entry is only valid when its finished flag
68  * is set.
69  */
70
71 #define MCE_LOG_LEN 32
72
73 struct mce_log {
74         char signature[12]; /* "MACHINECHECK" */
75         unsigned len;       /* = MCE_LOG_LEN */
76         unsigned next;
77         unsigned flags;
78         unsigned recordlen;     /* length of struct mce */
79         struct mce entry[MCE_LOG_LEN];
80 };
81
82 #define MCE_OVERFLOW 0          /* bit 0 in flags means overflow */
83
84 #define MCE_LOG_SIGNATURE       "MACHINECHECK"
85
86 #define MCE_GET_RECORD_LEN   _IOR('M', 1, int)
87 #define MCE_GET_LOG_LEN      _IOR('M', 2, int)
88 #define MCE_GETCLEAR_FLAGS   _IOR('M', 3, int)
89
90 /* Software defined banks */
91 #define MCE_EXTENDED_BANK       128
92 #define MCE_THERMAL_BANK        MCE_EXTENDED_BANK + 0
93
94 #define K8_MCE_THRESHOLD_BASE      (MCE_EXTENDED_BANK + 1)      /* MCE_AMD */
95 #define K8_MCE_THRESHOLD_BANK_0    (MCE_THRESHOLD_BASE + 0 * 9)
96 #define K8_MCE_THRESHOLD_BANK_1    (MCE_THRESHOLD_BASE + 1 * 9)
97 #define K8_MCE_THRESHOLD_BANK_2    (MCE_THRESHOLD_BASE + 2 * 9)
98 #define K8_MCE_THRESHOLD_BANK_3    (MCE_THRESHOLD_BASE + 3 * 9)
99 #define K8_MCE_THRESHOLD_BANK_4    (MCE_THRESHOLD_BASE + 4 * 9)
100 #define K8_MCE_THRESHOLD_BANK_5    (MCE_THRESHOLD_BASE + 5 * 9)
101 #define K8_MCE_THRESHOLD_DRAM_ECC  (MCE_THRESHOLD_BANK_4 + 0)
102
103 #ifdef __KERNEL__
104
105 extern int mce_disabled;
106
107 #include <asm/atomic.h>
108 #include <linux/percpu.h>
109
110 void mce_setup(struct mce *m);
111 void mce_log(struct mce *m);
112 DECLARE_PER_CPU(struct sys_device, mce_dev);
113 extern void (*threshold_cpu_callback)(unsigned long action, unsigned int cpu);
114
115 /*
116  * To support more than 128 would need to escape the predefined
117  * Linux defined extended banks first.
118  */
119 #define MAX_NR_BANKS (MCE_EXTENDED_BANK - 1)
120
121 #ifdef CONFIG_X86_MCE_INTEL
122 void mce_intel_feature_init(struct cpuinfo_x86 *c);
123 void cmci_clear(void);
124 void cmci_reenable(void);
125 void cmci_rediscover(int dying);
126 void cmci_recheck(void);
127 #else
128 static inline void mce_intel_feature_init(struct cpuinfo_x86 *c) { }
129 static inline void cmci_clear(void) {}
130 static inline void cmci_reenable(void) {}
131 static inline void cmci_rediscover(int dying) {}
132 static inline void cmci_recheck(void) {}
133 #endif
134
135 #ifdef CONFIG_X86_MCE_AMD
136 void mce_amd_feature_init(struct cpuinfo_x86 *c);
137 #else
138 static inline void mce_amd_feature_init(struct cpuinfo_x86 *c) { }
139 #endif
140
141 int mce_available(struct cpuinfo_x86 *c);
142
143 DECLARE_PER_CPU(unsigned, mce_exception_count);
144 DECLARE_PER_CPU(unsigned, mce_poll_count);
145
146 void mce_log_therm_throt_event(__u64 status);
147
148 extern atomic_t mce_entry;
149
150 void do_machine_check(struct pt_regs *, long);
151
152 typedef DECLARE_BITMAP(mce_banks_t, MAX_NR_BANKS);
153 DECLARE_PER_CPU(mce_banks_t, mce_poll_banks);
154
155 enum mcp_flags {
156         MCP_TIMESTAMP = (1 << 0),       /* log time stamp */
157         MCP_UC = (1 << 1),              /* log uncorrected errors */
158         MCP_DONTLOG = (1 << 2),         /* only clear, don't log */
159 };
160 void machine_check_poll(enum mcp_flags flags, mce_banks_t *b);
161
162 int mce_notify_irq(void);
163 void mce_notify_process(void);
164
165 DECLARE_PER_CPU(struct mce, injectm);
166 extern struct file_operations mce_chrdev_ops;
167
168 #ifdef CONFIG_X86_MCE
169 void mcheck_init(struct cpuinfo_x86 *c);
170 #else
171 #define mcheck_init(c) do { } while (0)
172 #endif
173
174 extern void (*mce_threshold_vector)(void);
175
176 #endif /* __KERNEL__ */
177 #endif /* _ASM_X86_MCE_H */