[POWERPC] Merge pci_process_bridge_OF_ranges()
[safe/jmp/linux-2.6] / arch / powerpc / kernel / pci_32.c
1 /*
2  * Common pmac/prep/chrp pci routines. -- Cort
3  */
4
5 #include <linux/kernel.h>
6 #include <linux/pci.h>
7 #include <linux/delay.h>
8 #include <linux/string.h>
9 #include <linux/init.h>
10 #include <linux/capability.h>
11 #include <linux/sched.h>
12 #include <linux/errno.h>
13 #include <linux/bootmem.h>
14 #include <linux/irq.h>
15 #include <linux/list.h>
16
17 #include <asm/processor.h>
18 #include <asm/io.h>
19 #include <asm/prom.h>
20 #include <asm/sections.h>
21 #include <asm/pci-bridge.h>
22 #include <asm/byteorder.h>
23 #include <asm/uaccess.h>
24 #include <asm/machdep.h>
25
26 #undef DEBUG
27
28 #ifdef DEBUG
29 #define DBG(x...) printk(x)
30 #else
31 #define DBG(x...)
32 #endif
33
34 unsigned long isa_io_base     = 0;
35 unsigned long pci_dram_offset = 0;
36 int pcibios_assign_bus_offset = 1;
37
38 void pcibios_make_OF_bus_map(void);
39
40 static int pci_relocate_bridge_resource(struct pci_bus *bus, int i);
41 static int probe_resource(struct pci_bus *parent, struct resource *pr,
42                           struct resource *res, struct resource **conflict);
43 static void update_bridge_base(struct pci_bus *bus, int i);
44 static void pcibios_fixup_resources(struct pci_dev* dev);
45 static void fixup_broken_pcnet32(struct pci_dev* dev);
46 static int reparent_resources(struct resource *parent, struct resource *res);
47 static void fixup_cpc710_pci64(struct pci_dev* dev);
48 #ifdef CONFIG_PPC_OF
49 static u8* pci_to_OF_bus_map;
50 #endif
51
52 /* By default, we don't re-assign bus numbers. We do this only on
53  * some pmacs
54  */
55 int pci_assign_all_buses;
56
57 LIST_HEAD(hose_list);
58
59 static int pci_bus_count;
60
61 static void
62 fixup_hide_host_resource_fsl(struct pci_dev* dev)
63 {
64         int i, class = dev->class >> 8;
65
66         if ((class == PCI_CLASS_PROCESSOR_POWERPC) &&
67                 (dev->hdr_type == PCI_HEADER_TYPE_NORMAL) &&
68                 (dev->bus->parent == NULL)) {
69                 for (i = 0; i < DEVICE_COUNT_RESOURCE; i++) {
70                         dev->resource[i].start = 0;
71                         dev->resource[i].end = 0;
72                         dev->resource[i].flags = 0;
73                 }
74         }
75 }
76 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MOTOROLA, PCI_ANY_ID, fixup_hide_host_resource_fsl); 
77 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_FREESCALE, PCI_ANY_ID, fixup_hide_host_resource_fsl); 
78
79 static void
80 fixup_broken_pcnet32(struct pci_dev* dev)
81 {
82         if ((dev->class>>8 == PCI_CLASS_NETWORK_ETHERNET)) {
83                 dev->vendor = PCI_VENDOR_ID_AMD;
84                 pci_write_config_word(dev, PCI_VENDOR_ID, PCI_VENDOR_ID_AMD);
85         }
86 }
87 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TRIDENT, PCI_ANY_ID,                     fixup_broken_pcnet32);
88
89 static void
90 fixup_cpc710_pci64(struct pci_dev* dev)
91 {
92         /* Hide the PCI64 BARs from the kernel as their content doesn't
93          * fit well in the resource management
94          */
95         dev->resource[0].start = dev->resource[0].end = 0;
96         dev->resource[0].flags = 0;
97         dev->resource[1].start = dev->resource[1].end = 0;
98         dev->resource[1].flags = 0;
99 }
100 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_IBM,     PCI_DEVICE_ID_IBM_CPC710_PCI64, fixup_cpc710_pci64);
101
102 static void
103 pcibios_fixup_resources(struct pci_dev *dev)
104 {
105         struct pci_controller* hose = (struct pci_controller *)dev->sysdata;
106         int i;
107         unsigned long offset;
108
109         if (!hose) {
110                 printk(KERN_ERR "No hose for PCI dev %s!\n", pci_name(dev));
111                 return;
112         }
113         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++) {
114                 struct resource *res = dev->resource + i;
115                 if (!res->flags)
116                         continue;
117                 if (res->end == 0xffffffff) {
118                         DBG("PCI:%s Resource %d [%016llx-%016llx] is unassigned\n",
119                             pci_name(dev), i, (u64)res->start, (u64)res->end);
120                         res->end -= res->start;
121                         res->start = 0;
122                         res->flags |= IORESOURCE_UNSET;
123                         continue;
124                 }
125                 offset = 0;
126                 if (res->flags & IORESOURCE_MEM) {
127                         offset = hose->pci_mem_offset;
128                 } else if (res->flags & IORESOURCE_IO) {
129                         offset = (unsigned long) hose->io_base_virt
130                                 - isa_io_base;
131                 }
132                 if (offset != 0) {
133                         res->start += offset;
134                         res->end += offset;
135                         DBG("Fixup res %d (%lx) of dev %s: %llx -> %llx\n",
136                             i, res->flags, pci_name(dev),
137                             (u64)res->start - offset, (u64)res->start);
138                 }
139         }
140
141         /* Call machine specific resource fixup */
142         if (ppc_md.pcibios_fixup_resources)
143                 ppc_md.pcibios_fixup_resources(dev);
144 }
145 DECLARE_PCI_FIXUP_HEADER(PCI_ANY_ID,            PCI_ANY_ID,                     pcibios_fixup_resources);
146
147 void pcibios_resource_to_bus(struct pci_dev *dev, struct pci_bus_region *region,
148                         struct resource *res)
149 {
150         unsigned long offset = 0;
151         struct pci_controller *hose = dev->sysdata;
152
153         if (hose && res->flags & IORESOURCE_IO)
154                 offset = (unsigned long)hose->io_base_virt - isa_io_base;
155         else if (hose && res->flags & IORESOURCE_MEM)
156                 offset = hose->pci_mem_offset;
157         region->start = res->start - offset;
158         region->end = res->end - offset;
159 }
160 EXPORT_SYMBOL(pcibios_resource_to_bus);
161
162 void pcibios_bus_to_resource(struct pci_dev *dev, struct resource *res,
163                              struct pci_bus_region *region)
164 {
165         unsigned long offset = 0;
166         struct pci_controller *hose = dev->sysdata;
167
168         if (hose && res->flags & IORESOURCE_IO)
169                 offset = (unsigned long)hose->io_base_virt - isa_io_base;
170         else if (hose && res->flags & IORESOURCE_MEM)
171                 offset = hose->pci_mem_offset;
172         res->start = region->start + offset;
173         res->end = region->end + offset;
174 }
175 EXPORT_SYMBOL(pcibios_bus_to_resource);
176
177 /*
178  * We need to avoid collisions with `mirrored' VGA ports
179  * and other strange ISA hardware, so we always want the
180  * addresses to be allocated in the 0x000-0x0ff region
181  * modulo 0x400.
182  *
183  * Why? Because some silly external IO cards only decode
184  * the low 10 bits of the IO address. The 0x00-0xff region
185  * is reserved for motherboard devices that decode all 16
186  * bits, so it's ok to allocate at, say, 0x2800-0x28ff,
187  * but we want to try to avoid allocating at 0x2900-0x2bff
188  * which might have be mirrored at 0x0100-0x03ff..
189  */
190 void pcibios_align_resource(void *data, struct resource *res,
191                                 resource_size_t size, resource_size_t align)
192 {
193         struct pci_dev *dev = data;
194
195         if (res->flags & IORESOURCE_IO) {
196                 resource_size_t start = res->start;
197
198                 if (size > 0x100) {
199                         printk(KERN_ERR "PCI: I/O Region %s/%d too large"
200                                " (%lld bytes)\n", pci_name(dev),
201                                dev->resource - res, (unsigned long long)size);
202                 }
203
204                 if (start & 0x300) {
205                         start = (start + 0x3ff) & ~0x3ff;
206                         res->start = start;
207                 }
208         }
209 }
210 EXPORT_SYMBOL(pcibios_align_resource);
211
212 /*
213  *  Handle resources of PCI devices.  If the world were perfect, we could
214  *  just allocate all the resource regions and do nothing more.  It isn't.
215  *  On the other hand, we cannot just re-allocate all devices, as it would
216  *  require us to know lots of host bridge internals.  So we attempt to
217  *  keep as much of the original configuration as possible, but tweak it
218  *  when it's found to be wrong.
219  *
220  *  Known BIOS problems we have to work around:
221  *      - I/O or memory regions not configured
222  *      - regions configured, but not enabled in the command register
223  *      - bogus I/O addresses above 64K used
224  *      - expansion ROMs left enabled (this may sound harmless, but given
225  *        the fact the PCI specs explicitly allow address decoders to be
226  *        shared between expansion ROMs and other resource regions, it's
227  *        at least dangerous)
228  *
229  *  Our solution:
230  *      (1) Allocate resources for all buses behind PCI-to-PCI bridges.
231  *          This gives us fixed barriers on where we can allocate.
232  *      (2) Allocate resources for all enabled devices.  If there is
233  *          a collision, just mark the resource as unallocated. Also
234  *          disable expansion ROMs during this step.
235  *      (3) Try to allocate resources for disabled devices.  If the
236  *          resources were assigned correctly, everything goes well,
237  *          if they weren't, they won't disturb allocation of other
238  *          resources.
239  *      (4) Assign new addresses to resources which were either
240  *          not configured at all or misconfigured.  If explicitly
241  *          requested by the user, configure expansion ROM address
242  *          as well.
243  */
244
245 static void __init
246 pcibios_allocate_bus_resources(struct list_head *bus_list)
247 {
248         struct pci_bus *bus;
249         int i;
250         struct resource *res, *pr;
251
252         /* Depth-First Search on bus tree */
253         list_for_each_entry(bus, bus_list, node) {
254                 for (i = 0; i < 4; ++i) {
255                         if ((res = bus->resource[i]) == NULL || !res->flags
256                             || res->start > res->end)
257                                 continue;
258                         if (bus->parent == NULL)
259                                 pr = (res->flags & IORESOURCE_IO)?
260                                         &ioport_resource: &iomem_resource;
261                         else {
262                                 pr = pci_find_parent_resource(bus->self, res);
263                                 if (pr == res) {
264                                         /* this happens when the generic PCI
265                                          * code (wrongly) decides that this
266                                          * bridge is transparent  -- paulus
267                                          */
268                                         continue;
269                                 }
270                         }
271
272                         DBG("PCI: bridge rsrc %llx..%llx (%lx), parent %p\n",
273                             (u64)res->start, (u64)res->end, res->flags, pr);
274                         if (pr) {
275                                 if (request_resource(pr, res) == 0)
276                                         continue;
277                                 /*
278                                  * Must be a conflict with an existing entry.
279                                  * Move that entry (or entries) under the
280                                  * bridge resource and try again.
281                                  */
282                                 if (reparent_resources(pr, res) == 0)
283                                         continue;
284                         }
285                         printk(KERN_ERR "PCI: Cannot allocate resource region "
286                                "%d of PCI bridge %d\n", i, bus->number);
287                         if (pci_relocate_bridge_resource(bus, i))
288                                 bus->resource[i] = NULL;
289                 }
290                 pcibios_allocate_bus_resources(&bus->children);
291         }
292 }
293
294 /*
295  * Reparent resource children of pr that conflict with res
296  * under res, and make res replace those children.
297  */
298 static int __init
299 reparent_resources(struct resource *parent, struct resource *res)
300 {
301         struct resource *p, **pp;
302         struct resource **firstpp = NULL;
303
304         for (pp = &parent->child; (p = *pp) != NULL; pp = &p->sibling) {
305                 if (p->end < res->start)
306                         continue;
307                 if (res->end < p->start)
308                         break;
309                 if (p->start < res->start || p->end > res->end)
310                         return -1;      /* not completely contained */
311                 if (firstpp == NULL)
312                         firstpp = pp;
313         }
314         if (firstpp == NULL)
315                 return -1;      /* didn't find any conflicting entries? */
316         res->parent = parent;
317         res->child = *firstpp;
318         res->sibling = *pp;
319         *firstpp = res;
320         *pp = NULL;
321         for (p = res->child; p != NULL; p = p->sibling) {
322                 p->parent = res;
323                 DBG(KERN_INFO "PCI: reparented %s [%llx..%llx] under %s\n",
324                     p->name, (u64)p->start, (u64)p->end, res->name);
325         }
326         return 0;
327 }
328
329 /*
330  * A bridge has been allocated a range which is outside the range
331  * of its parent bridge, so it needs to be moved.
332  */
333 static int __init
334 pci_relocate_bridge_resource(struct pci_bus *bus, int i)
335 {
336         struct resource *res, *pr, *conflict;
337         unsigned long try, size;
338         int j;
339         struct pci_bus *parent = bus->parent;
340
341         if (parent == NULL) {
342                 /* shouldn't ever happen */
343                 printk(KERN_ERR "PCI: can't move host bridge resource\n");
344                 return -1;
345         }
346         res = bus->resource[i];
347         if (res == NULL)
348                 return -1;
349         pr = NULL;
350         for (j = 0; j < 4; j++) {
351                 struct resource *r = parent->resource[j];
352                 if (!r)
353                         continue;
354                 if ((res->flags ^ r->flags) & (IORESOURCE_IO | IORESOURCE_MEM))
355                         continue;
356                 if (!((res->flags ^ r->flags) & IORESOURCE_PREFETCH)) {
357                         pr = r;
358                         break;
359                 }
360                 if (res->flags & IORESOURCE_PREFETCH)
361                         pr = r;
362         }
363         if (pr == NULL)
364                 return -1;
365         size = res->end - res->start;
366         if (pr->start > pr->end || size > pr->end - pr->start)
367                 return -1;
368         try = pr->end;
369         for (;;) {
370                 res->start = try - size;
371                 res->end = try;
372                 if (probe_resource(bus->parent, pr, res, &conflict) == 0)
373                         break;
374                 if (conflict->start <= pr->start + size)
375                         return -1;
376                 try = conflict->start - 1;
377         }
378         if (request_resource(pr, res)) {
379                 DBG(KERN_ERR "PCI: huh? couldn't move to %llx..%llx\n",
380                     (u64)res->start, (u64)res->end);
381                 return -1;              /* "can't happen" */
382         }
383         update_bridge_base(bus, i);
384         printk(KERN_INFO "PCI: bridge %d resource %d moved to %llx..%llx\n",
385                bus->number, i, (unsigned long long)res->start,
386                (unsigned long long)res->end);
387         return 0;
388 }
389
390 static int __init
391 probe_resource(struct pci_bus *parent, struct resource *pr,
392                struct resource *res, struct resource **conflict)
393 {
394         struct pci_bus *bus;
395         struct pci_dev *dev;
396         struct resource *r;
397         int i;
398
399         for (r = pr->child; r != NULL; r = r->sibling) {
400                 if (r->end >= res->start && res->end >= r->start) {
401                         *conflict = r;
402                         return 1;
403                 }
404         }
405         list_for_each_entry(bus, &parent->children, node) {
406                 for (i = 0; i < 4; ++i) {
407                         if ((r = bus->resource[i]) == NULL)
408                                 continue;
409                         if (!r->flags || r->start > r->end || r == res)
410                                 continue;
411                         if (pci_find_parent_resource(bus->self, r) != pr)
412                                 continue;
413                         if (r->end >= res->start && res->end >= r->start) {
414                                 *conflict = r;
415                                 return 1;
416                         }
417                 }
418         }
419         list_for_each_entry(dev, &parent->devices, bus_list) {
420                 for (i = 0; i < 6; ++i) {
421                         r = &dev->resource[i];
422                         if (!r->flags || (r->flags & IORESOURCE_UNSET))
423                                 continue;
424                         if (pci_find_parent_resource(dev, r) != pr)
425                                 continue;
426                         if (r->end >= res->start && res->end >= r->start) {
427                                 *conflict = r;
428                                 return 1;
429                         }
430                 }
431         }
432         return 0;
433 }
434
435 void __init
436 update_bridge_resource(struct pci_dev *dev, struct resource *res)
437 {
438         u8 io_base_lo, io_limit_lo;
439         u16 mem_base, mem_limit;
440         u16 cmd;
441         unsigned long start, end, off;
442         struct pci_controller *hose = dev->sysdata;
443
444         if (!hose) {
445                 printk("update_bridge_base: no hose?\n");
446                 return;
447         }
448         pci_read_config_word(dev, PCI_COMMAND, &cmd);
449         pci_write_config_word(dev, PCI_COMMAND,
450                               cmd & ~(PCI_COMMAND_IO | PCI_COMMAND_MEMORY));
451         if (res->flags & IORESOURCE_IO) {
452                 off = (unsigned long) hose->io_base_virt - isa_io_base;
453                 start = res->start - off;
454                 end = res->end - off;
455                 io_base_lo = (start >> 8) & PCI_IO_RANGE_MASK;
456                 io_limit_lo = (end >> 8) & PCI_IO_RANGE_MASK;
457                 if (end > 0xffff)
458                         io_base_lo |= PCI_IO_RANGE_TYPE_32;
459                 else
460                         io_base_lo |= PCI_IO_RANGE_TYPE_16;
461                 pci_write_config_word(dev, PCI_IO_BASE_UPPER16,
462                                 start >> 16);
463                 pci_write_config_word(dev, PCI_IO_LIMIT_UPPER16,
464                                 end >> 16);
465                 pci_write_config_byte(dev, PCI_IO_BASE, io_base_lo);
466                 pci_write_config_byte(dev, PCI_IO_LIMIT, io_limit_lo);
467
468         } else if ((res->flags & (IORESOURCE_MEM | IORESOURCE_PREFETCH))
469                    == IORESOURCE_MEM) {
470                 off = hose->pci_mem_offset;
471                 mem_base = ((res->start - off) >> 16) & PCI_MEMORY_RANGE_MASK;
472                 mem_limit = ((res->end - off) >> 16) & PCI_MEMORY_RANGE_MASK;
473                 pci_write_config_word(dev, PCI_MEMORY_BASE, mem_base);
474                 pci_write_config_word(dev, PCI_MEMORY_LIMIT, mem_limit);
475
476         } else if ((res->flags & (IORESOURCE_MEM | IORESOURCE_PREFETCH))
477                    == (IORESOURCE_MEM | IORESOURCE_PREFETCH)) {
478                 off = hose->pci_mem_offset;
479                 mem_base = ((res->start - off) >> 16) & PCI_PREF_RANGE_MASK;
480                 mem_limit = ((res->end - off) >> 16) & PCI_PREF_RANGE_MASK;
481                 pci_write_config_word(dev, PCI_PREF_MEMORY_BASE, mem_base);
482                 pci_write_config_word(dev, PCI_PREF_MEMORY_LIMIT, mem_limit);
483
484         } else {
485                 DBG(KERN_ERR "PCI: ugh, bridge %s res has flags=%lx\n",
486                     pci_name(dev), res->flags);
487         }
488         pci_write_config_word(dev, PCI_COMMAND, cmd);
489 }
490
491 static void __init
492 update_bridge_base(struct pci_bus *bus, int i)
493 {
494         struct resource *res = bus->resource[i];
495         struct pci_dev *dev = bus->self;
496         update_bridge_resource(dev, res);
497 }
498
499 static inline void alloc_resource(struct pci_dev *dev, int idx)
500 {
501         struct resource *pr, *r = &dev->resource[idx];
502
503         DBG("PCI:%s: Resource %d: %016llx-%016llx (f=%lx)\n",
504             pci_name(dev), idx, (u64)r->start, (u64)r->end, r->flags);
505         pr = pci_find_parent_resource(dev, r);
506         if (!pr || request_resource(pr, r) < 0) {
507                 printk(KERN_ERR "PCI: Cannot allocate resource region %d"
508                        " of device %s\n", idx, pci_name(dev));
509                 if (pr)
510                         DBG("PCI:  parent is %p: %016llx-%016llx (f=%lx)\n",
511                             pr, (u64)pr->start, (u64)pr->end, pr->flags);
512                 /* We'll assign a new address later */
513                 r->flags |= IORESOURCE_UNSET;
514                 r->end -= r->start;
515                 r->start = 0;
516         }
517 }
518
519 static void __init
520 pcibios_allocate_resources(int pass)
521 {
522         struct pci_dev *dev = NULL;
523         int idx, disabled;
524         u16 command;
525         struct resource *r;
526
527         for_each_pci_dev(dev) {
528                 pci_read_config_word(dev, PCI_COMMAND, &command);
529                 for (idx = 0; idx < 6; idx++) {
530                         r = &dev->resource[idx];
531                         if (r->parent)          /* Already allocated */
532                                 continue;
533                         if (!r->flags || (r->flags & IORESOURCE_UNSET))
534                                 continue;       /* Not assigned at all */
535                         if (r->flags & IORESOURCE_IO)
536                                 disabled = !(command & PCI_COMMAND_IO);
537                         else
538                                 disabled = !(command & PCI_COMMAND_MEMORY);
539                         if (pass == disabled)
540                                 alloc_resource(dev, idx);
541                 }
542                 if (pass)
543                         continue;
544                 r = &dev->resource[PCI_ROM_RESOURCE];
545                 if (r->flags & IORESOURCE_ROM_ENABLE) {
546                         /* Turn the ROM off, leave the resource region, but keep it unregistered. */
547                         u32 reg;
548                         DBG("PCI: Switching off ROM of %s\n", pci_name(dev));
549                         r->flags &= ~IORESOURCE_ROM_ENABLE;
550                         pci_read_config_dword(dev, dev->rom_base_reg, &reg);
551                         pci_write_config_dword(dev, dev->rom_base_reg,
552                                                reg & ~PCI_ROM_ADDRESS_ENABLE);
553                 }
554         }
555 }
556
557 static void __init
558 pcibios_assign_resources(void)
559 {
560         struct pci_dev *dev = NULL;
561         int idx;
562         struct resource *r;
563
564         for_each_pci_dev(dev) {
565                 int class = dev->class >> 8;
566
567                 /* Don't touch classless devices and host bridges */
568                 if (!class || class == PCI_CLASS_BRIDGE_HOST)
569                         continue;
570
571                 for (idx = 0; idx < 6; idx++) {
572                         r = &dev->resource[idx];
573
574                         /*
575                          * We shall assign a new address to this resource,
576                          * either because the BIOS (sic) forgot to do so
577                          * or because we have decided the old address was
578                          * unusable for some reason.
579                          */
580                         if ((r->flags & IORESOURCE_UNSET) && r->end &&
581                             (!ppc_md.pcibios_enable_device_hook ||
582                              !ppc_md.pcibios_enable_device_hook(dev, 1))) {
583                                 int rc;
584
585                                 r->flags &= ~IORESOURCE_UNSET;
586                                 rc = pci_assign_resource(dev, idx);
587                                 BUG_ON(rc);
588                         }
589                 }
590
591 #if 0 /* don't assign ROMs */
592                 r = &dev->resource[PCI_ROM_RESOURCE];
593                 r->end -= r->start;
594                 r->start = 0;
595                 if (r->end)
596                         pci_assign_resource(dev, PCI_ROM_RESOURCE);
597 #endif
598         }
599 }
600
601 #ifdef CONFIG_PPC_OF
602 /*
603  * Functions below are used on OpenFirmware machines.
604  */
605 static void
606 make_one_node_map(struct device_node* node, u8 pci_bus)
607 {
608         const int *bus_range;
609         int len;
610
611         if (pci_bus >= pci_bus_count)
612                 return;
613         bus_range = of_get_property(node, "bus-range", &len);
614         if (bus_range == NULL || len < 2 * sizeof(int)) {
615                 printk(KERN_WARNING "Can't get bus-range for %s, "
616                        "assuming it starts at 0\n", node->full_name);
617                 pci_to_OF_bus_map[pci_bus] = 0;
618         } else
619                 pci_to_OF_bus_map[pci_bus] = bus_range[0];
620
621         for (node=node->child; node != 0;node = node->sibling) {
622                 struct pci_dev* dev;
623                 const unsigned int *class_code, *reg;
624         
625                 class_code = of_get_property(node, "class-code", NULL);
626                 if (!class_code || ((*class_code >> 8) != PCI_CLASS_BRIDGE_PCI &&
627                         (*class_code >> 8) != PCI_CLASS_BRIDGE_CARDBUS))
628                         continue;
629                 reg = of_get_property(node, "reg", NULL);
630                 if (!reg)
631                         continue;
632                 dev = pci_get_bus_and_slot(pci_bus, ((reg[0] >> 8) & 0xff));
633                 if (!dev || !dev->subordinate) {
634                         pci_dev_put(dev);
635                         continue;
636                 }
637                 make_one_node_map(node, dev->subordinate->number);
638                 pci_dev_put(dev);
639         }
640 }
641         
642 void
643 pcibios_make_OF_bus_map(void)
644 {
645         int i;
646         struct pci_controller *hose, *tmp;
647         struct property *map_prop;
648         struct device_node *dn;
649
650         pci_to_OF_bus_map = kmalloc(pci_bus_count, GFP_KERNEL);
651         if (!pci_to_OF_bus_map) {
652                 printk(KERN_ERR "Can't allocate OF bus map !\n");
653                 return;
654         }
655
656         /* We fill the bus map with invalid values, that helps
657          * debugging.
658          */
659         for (i=0; i<pci_bus_count; i++)
660                 pci_to_OF_bus_map[i] = 0xff;
661
662         /* For each hose, we begin searching bridges */
663         list_for_each_entry_safe(hose, tmp, &hose_list, list_node) {
664                 struct device_node* node = hose->dn;
665
666                 if (!node)
667                         continue;
668                 make_one_node_map(node, hose->first_busno);
669         }
670         dn = of_find_node_by_path("/");
671         map_prop = of_find_property(dn, "pci-OF-bus-map", NULL);
672         if (map_prop) {
673                 BUG_ON(pci_bus_count > map_prop->length);
674                 memcpy(map_prop->value, pci_to_OF_bus_map, pci_bus_count);
675         }
676         of_node_put(dn);
677 #ifdef DEBUG
678         printk("PCI->OF bus map:\n");
679         for (i=0; i<pci_bus_count; i++) {
680                 if (pci_to_OF_bus_map[i] == 0xff)
681                         continue;
682                 printk("%d -> %d\n", i, pci_to_OF_bus_map[i]);
683         }
684 #endif
685 }
686
687 typedef int (*pci_OF_scan_iterator)(struct device_node* node, void* data);
688
689 static struct device_node*
690 scan_OF_pci_childs(struct device_node* node, pci_OF_scan_iterator filter, void* data)
691 {
692         struct device_node* sub_node;
693
694         for (; node != 0;node = node->sibling) {
695                 const unsigned int *class_code;
696         
697                 if (filter(node, data))
698                         return node;
699
700                 /* For PCI<->PCI bridges or CardBus bridges, we go down
701                  * Note: some OFs create a parent node "multifunc-device" as
702                  * a fake root for all functions of a multi-function device,
703                  * we go down them as well.
704                  */
705                 class_code = of_get_property(node, "class-code", NULL);
706                 if ((!class_code || ((*class_code >> 8) != PCI_CLASS_BRIDGE_PCI &&
707                         (*class_code >> 8) != PCI_CLASS_BRIDGE_CARDBUS)) &&
708                         strcmp(node->name, "multifunc-device"))
709                         continue;
710                 sub_node = scan_OF_pci_childs(node->child, filter, data);
711                 if (sub_node)
712                         return sub_node;
713         }
714         return NULL;
715 }
716
717 static struct device_node *scan_OF_for_pci_dev(struct device_node *parent,
718                                                unsigned int devfn)
719 {
720         struct device_node *np = NULL;
721         const u32 *reg;
722         unsigned int psize;
723
724         while ((np = of_get_next_child(parent, np)) != NULL) {
725                 reg = of_get_property(np, "reg", &psize);
726                 if (reg == NULL || psize < 4)
727                         continue;
728                 if (((reg[0] >> 8) & 0xff) == devfn)
729                         return np;
730         }
731         return NULL;
732 }
733
734
735 static struct device_node *scan_OF_for_pci_bus(struct pci_bus *bus)
736 {
737         struct device_node *parent, *np;
738
739         /* Are we a root bus ? */
740         if (bus->self == NULL || bus->parent == NULL) {
741                 struct pci_controller *hose = pci_bus_to_host(bus);
742                 if (hose == NULL)
743                         return NULL;
744                 return of_node_get(hose->dn);
745         }
746
747         /* not a root bus, we need to get our parent */
748         parent = scan_OF_for_pci_bus(bus->parent);
749         if (parent == NULL)
750                 return NULL;
751
752         /* now iterate for children for a match */
753         np = scan_OF_for_pci_dev(parent, bus->self->devfn);
754         of_node_put(parent);
755
756         return np;
757 }
758
759 /*
760  * Scans the OF tree for a device node matching a PCI device
761  */
762 struct device_node *
763 pci_busdev_to_OF_node(struct pci_bus *bus, int devfn)
764 {
765         struct device_node *parent, *np;
766
767         if (!have_of)
768                 return NULL;
769
770         DBG("pci_busdev_to_OF_node(%d,0x%x)\n", bus->number, devfn);
771         parent = scan_OF_for_pci_bus(bus);
772         if (parent == NULL)
773                 return NULL;
774         DBG(" parent is %s\n", parent ? parent->full_name : "<NULL>");
775         np = scan_OF_for_pci_dev(parent, devfn);
776         of_node_put(parent);
777         DBG(" result is %s\n", np ? np->full_name : "<NULL>");
778
779         /* XXX most callers don't release the returned node
780          * mostly because ppc64 doesn't increase the refcount,
781          * we need to fix that.
782          */
783         return np;
784 }
785 EXPORT_SYMBOL(pci_busdev_to_OF_node);
786
787 struct device_node*
788 pci_device_to_OF_node(struct pci_dev *dev)
789 {
790         return pci_busdev_to_OF_node(dev->bus, dev->devfn);
791 }
792 EXPORT_SYMBOL(pci_device_to_OF_node);
793
794 static int
795 find_OF_pci_device_filter(struct device_node* node, void* data)
796 {
797         return ((void *)node == data);
798 }
799
800 /*
801  * Returns the PCI device matching a given OF node
802  */
803 int
804 pci_device_from_OF_node(struct device_node* node, u8* bus, u8* devfn)
805 {
806         const unsigned int *reg;
807         struct pci_controller* hose;
808         struct pci_dev* dev = NULL;
809         
810         if (!have_of)
811                 return -ENODEV;
812         /* Make sure it's really a PCI device */
813         hose = pci_find_hose_for_OF_device(node);
814         if (!hose || !hose->dn)
815                 return -ENODEV;
816         if (!scan_OF_pci_childs(hose->dn->child,
817                         find_OF_pci_device_filter, (void *)node))
818                 return -ENODEV;
819         reg = of_get_property(node, "reg", NULL);
820         if (!reg)
821                 return -ENODEV;
822         *bus = (reg[0] >> 16) & 0xff;
823         *devfn = ((reg[0] >> 8) & 0xff);
824
825         /* Ok, here we need some tweak. If we have already renumbered
826          * all busses, we can't rely on the OF bus number any more.
827          * the pci_to_OF_bus_map is not enough as several PCI busses
828          * may match the same OF bus number.
829          */
830         if (!pci_to_OF_bus_map)
831                 return 0;
832
833         for_each_pci_dev(dev)
834                 if (pci_to_OF_bus_map[dev->bus->number] == *bus &&
835                                 dev->devfn == *devfn) {
836                         *bus = dev->bus->number;
837                         pci_dev_put(dev);
838                         return 0;
839                 }
840
841         return -ENODEV;
842 }
843 EXPORT_SYMBOL(pci_device_from_OF_node);
844
845 /* We create the "pci-OF-bus-map" property now so it appears in the
846  * /proc device tree
847  */
848 void __init
849 pci_create_OF_bus_map(void)
850 {
851         struct property* of_prop;
852         struct device_node *dn;
853
854         of_prop = (struct property*) alloc_bootmem(sizeof(struct property) + 256);
855         if (!of_prop)
856                 return;
857         dn = of_find_node_by_path("/");
858         if (dn) {
859                 memset(of_prop, -1, sizeof(struct property) + 256);
860                 of_prop->name = "pci-OF-bus-map";
861                 of_prop->length = 256;
862                 of_prop->value = &of_prop[1];
863                 prom_add_property(dn, of_prop);
864                 of_node_put(dn);
865         }
866 }
867
868 #else /* CONFIG_PPC_OF */
869 void pcibios_make_OF_bus_map(void)
870 {
871 }
872 #endif /* CONFIG_PPC_OF */
873
874 #ifdef CONFIG_PPC_PMAC
875 /*
876  * This set of routines checks for PCI<->PCI bridges that have closed
877  * IO resources and have child devices. It tries to re-open an IO
878  * window on them.
879  *
880  * This is a _temporary_ fix to workaround a problem with Apple's OF
881  * closing IO windows on P2P bridges when the OF drivers of cards
882  * below this bridge don't claim any IO range (typically ATI or
883  * Adaptec).
884  *
885  * A more complete fix would be to use drivers/pci/setup-bus.c, which
886  * involves a working pcibios_fixup_pbus_ranges(), some more care about
887  * ordering when creating the host bus resources, and maybe a few more
888  * minor tweaks
889  */
890
891 /* Initialize bridges with base/limit values we have collected */
892 static void __init
893 do_update_p2p_io_resource(struct pci_bus *bus, int enable_vga)
894 {
895         struct pci_dev *bridge = bus->self;
896         struct pci_controller* hose = (struct pci_controller *)bridge->sysdata;
897         u32 l;
898         u16 w;
899         struct resource res;
900
901         if (bus->resource[0] == NULL)
902                 return;
903         res = *(bus->resource[0]);
904
905         DBG("Remapping Bus %d, bridge: %s\n", bus->number, pci_name(bridge));
906         res.start -= ((unsigned long) hose->io_base_virt - isa_io_base);
907         res.end -= ((unsigned long) hose->io_base_virt - isa_io_base);
908         DBG("  IO window: %016llx-%016llx\n", res.start, res.end);
909
910         /* Set up the top and bottom of the PCI I/O segment for this bus. */
911         pci_read_config_dword(bridge, PCI_IO_BASE, &l);
912         l &= 0xffff000f;
913         l |= (res.start >> 8) & 0x00f0;
914         l |= res.end & 0xf000;
915         pci_write_config_dword(bridge, PCI_IO_BASE, l);
916
917         if ((l & PCI_IO_RANGE_TYPE_MASK) == PCI_IO_RANGE_TYPE_32) {
918                 l = (res.start >> 16) | (res.end & 0xffff0000);
919                 pci_write_config_dword(bridge, PCI_IO_BASE_UPPER16, l);
920         }
921
922         pci_read_config_word(bridge, PCI_COMMAND, &w);
923         w |= PCI_COMMAND_IO;
924         pci_write_config_word(bridge, PCI_COMMAND, w);
925
926 #if 0 /* Enabling this causes XFree 4.2.0 to hang during PCI probe */
927         if (enable_vga) {
928                 pci_read_config_word(bridge, PCI_BRIDGE_CONTROL, &w);
929                 w |= PCI_BRIDGE_CTL_VGA;
930                 pci_write_config_word(bridge, PCI_BRIDGE_CONTROL, w);
931         }
932 #endif
933 }
934
935 /* This function is pretty basic and actually quite broken for the
936  * general case, it's enough for us right now though. It's supposed
937  * to tell us if we need to open an IO range at all or not and what
938  * size.
939  */
940 static int __init
941 check_for_io_childs(struct pci_bus *bus, struct resource* res, int *found_vga)
942 {
943         struct pci_dev *dev;
944         int     i;
945         int     rc = 0;
946
947 #define push_end(res, mask) do {                \
948         BUG_ON((mask+1) & mask);                \
949         res->end = (res->end + mask) | mask;    \
950 } while (0)
951
952         list_for_each_entry(dev, &bus->devices, bus_list) {
953                 u16 class = dev->class >> 8;
954
955                 if (class == PCI_CLASS_DISPLAY_VGA ||
956                     class == PCI_CLASS_NOT_DEFINED_VGA)
957                         *found_vga = 1;
958                 if (class >> 8 == PCI_BASE_CLASS_BRIDGE && dev->subordinate)
959                         rc |= check_for_io_childs(dev->subordinate, res, found_vga);
960                 if (class == PCI_CLASS_BRIDGE_CARDBUS)
961                         push_end(res, 0xfff);
962
963                 for (i=0; i<PCI_NUM_RESOURCES; i++) {
964                         struct resource *r;
965                         unsigned long r_size;
966
967                         if (dev->class >> 8 == PCI_CLASS_BRIDGE_PCI
968                             && i >= PCI_BRIDGE_RESOURCES)
969                                 continue;
970                         r = &dev->resource[i];
971                         r_size = r->end - r->start;
972                         if (r_size < 0xfff)
973                                 r_size = 0xfff;
974                         if (r->flags & IORESOURCE_IO && (r_size) != 0) {
975                                 rc = 1;
976                                 push_end(res, r_size);
977                         }
978                 }
979         }
980
981         return rc;
982 }
983
984 /* Here we scan all P2P bridges of a given level that have a closed
985  * IO window. Note that the test for the presence of a VGA card should
986  * be improved to take into account already configured P2P bridges,
987  * currently, we don't see them and might end up configuring 2 bridges
988  * with VGA pass through enabled
989  */
990 static void __init
991 do_fixup_p2p_level(struct pci_bus *bus)
992 {
993         struct pci_bus *b;
994         int i, parent_io;
995         int has_vga = 0;
996
997         for (parent_io=0; parent_io<4; parent_io++)
998                 if (bus->resource[parent_io]
999                     && bus->resource[parent_io]->flags & IORESOURCE_IO)
1000                         break;
1001         if (parent_io >= 4)
1002                 return;
1003
1004         list_for_each_entry(b, &bus->children, node) {
1005                 struct pci_dev *d = b->self;
1006                 struct pci_controller* hose = (struct pci_controller *)d->sysdata;
1007                 struct resource *res = b->resource[0];
1008                 struct resource tmp_res;
1009                 unsigned long max;
1010                 int found_vga = 0;
1011
1012                 memset(&tmp_res, 0, sizeof(tmp_res));
1013                 tmp_res.start = bus->resource[parent_io]->start;
1014
1015                 /* We don't let low addresses go through that closed P2P bridge, well,
1016                  * that may not be necessary but I feel safer that way
1017                  */
1018                 if (tmp_res.start == 0)
1019                         tmp_res.start = 0x1000;
1020         
1021                 if (!list_empty(&b->devices) && res && res->flags == 0 &&
1022                     res != bus->resource[parent_io] &&
1023                     (d->class >> 8) == PCI_CLASS_BRIDGE_PCI &&
1024                     check_for_io_childs(b, &tmp_res, &found_vga)) {
1025                         u8 io_base_lo;
1026
1027                         printk(KERN_INFO "Fixing up IO bus %s\n", b->name);
1028
1029                         if (found_vga) {
1030                                 if (has_vga) {
1031                                         printk(KERN_WARNING "Skipping VGA, already active"
1032                                             " on bus segment\n");
1033                                         found_vga = 0;
1034                                 } else
1035                                         has_vga = 1;
1036                         }
1037                         pci_read_config_byte(d, PCI_IO_BASE, &io_base_lo);
1038
1039                         if ((io_base_lo & PCI_IO_RANGE_TYPE_MASK) == PCI_IO_RANGE_TYPE_32)
1040                                 max = ((unsigned long) hose->io_base_virt
1041                                         - isa_io_base) + 0xffffffff;
1042                         else
1043                                 max = ((unsigned long) hose->io_base_virt
1044                                         - isa_io_base) + 0xffff;
1045
1046                         *res = tmp_res;
1047                         res->flags = IORESOURCE_IO;
1048                         res->name = b->name;
1049                 
1050                         /* Find a resource in the parent where we can allocate */
1051                         for (i = 0 ; i < 4; i++) {
1052                                 struct resource *r = bus->resource[i];
1053                                 if (!r)
1054                                         continue;
1055                                 if ((r->flags & IORESOURCE_IO) == 0)
1056                                         continue;
1057                                 DBG("Trying to allocate from %016llx, size %016llx from parent"
1058                                     " res %d: %016llx -> %016llx\n",
1059                                         res->start, res->end, i, r->start, r->end);
1060                         
1061                                 if (allocate_resource(r, res, res->end + 1, res->start, max,
1062                                     res->end + 1, NULL, NULL) < 0) {
1063                                         DBG("Failed !\n");
1064                                         continue;
1065                                 }
1066                                 do_update_p2p_io_resource(b, found_vga);
1067                                 break;
1068                         }
1069                 }
1070                 do_fixup_p2p_level(b);
1071         }
1072 }
1073
1074 static void
1075 pcibios_fixup_p2p_bridges(void)
1076 {
1077         struct pci_bus *b;
1078
1079         list_for_each_entry(b, &pci_root_buses, node)
1080                 do_fixup_p2p_level(b);
1081 }
1082
1083 #endif /* CONFIG_PPC_PMAC */
1084
1085 static int __init
1086 pcibios_init(void)
1087 {
1088         struct pci_controller *hose, *tmp;
1089         struct pci_bus *bus;
1090         int next_busno = 0;
1091
1092         printk(KERN_INFO "PCI: Probing PCI hardware\n");
1093
1094         /* Scan all of the recorded PCI controllers.  */
1095         list_for_each_entry_safe(hose, tmp, &hose_list, list_node) {
1096                 if (pci_assign_all_buses)
1097                         hose->first_busno = next_busno;
1098                 hose->last_busno = 0xff;
1099                 bus = pci_scan_bus_parented(hose->parent, hose->first_busno,
1100                                             hose->ops, hose);
1101                 if (bus)
1102                         pci_bus_add_devices(bus);
1103                 hose->last_busno = bus->subordinate;
1104                 if (pci_assign_all_buses || next_busno <= hose->last_busno)
1105                         next_busno = hose->last_busno + pcibios_assign_bus_offset;
1106         }
1107         pci_bus_count = next_busno;
1108
1109         /* OpenFirmware based machines need a map of OF bus
1110          * numbers vs. kernel bus numbers since we may have to
1111          * remap them.
1112          */
1113         if (pci_assign_all_buses && have_of)
1114                 pcibios_make_OF_bus_map();
1115
1116         /* Call machine dependent fixup */
1117         if (ppc_md.pcibios_fixup)
1118                 ppc_md.pcibios_fixup();
1119
1120         /* Allocate and assign resources */
1121         pcibios_allocate_bus_resources(&pci_root_buses);
1122         pcibios_allocate_resources(0);
1123         pcibios_allocate_resources(1);
1124 #ifdef CONFIG_PPC_PMAC
1125         pcibios_fixup_p2p_bridges();
1126 #endif /* CONFIG_PPC_PMAC */
1127         pcibios_assign_resources();
1128
1129         /* Call machine dependent post-init code */
1130         if (ppc_md.pcibios_after_init)
1131                 ppc_md.pcibios_after_init();
1132
1133         return 0;
1134 }
1135
1136 subsys_initcall(pcibios_init);
1137
1138 void pcibios_fixup_bus(struct pci_bus *bus)
1139 {
1140         struct pci_controller *hose = (struct pci_controller *) bus->sysdata;
1141         unsigned long io_offset;
1142         struct resource *res;
1143         struct pci_dev *dev;
1144         int i;
1145
1146         io_offset = (unsigned long)hose->io_base_virt - isa_io_base;
1147         if (bus->parent == NULL) {
1148                 /* This is a host bridge - fill in its resources */
1149                 hose->bus = bus;
1150
1151                 bus->resource[0] = res = &hose->io_resource;
1152                 if (!res->flags) {
1153                         if (io_offset)
1154                                 printk(KERN_ERR "I/O resource not set for host"
1155                                        " bridge %d\n", hose->global_number);
1156                         res->start = 0;
1157                         res->end = IO_SPACE_LIMIT;
1158                         res->flags = IORESOURCE_IO;
1159                 }
1160                 res->start += io_offset;
1161                 res->end += io_offset;
1162
1163                 for (i = 0; i < 3; ++i) {
1164                         res = &hose->mem_resources[i];
1165                         if (!res->flags) {
1166                                 if (i > 0)
1167                                         continue;
1168                                 printk(KERN_ERR "Memory resource not set for "
1169                                        "host bridge %d\n", hose->global_number);
1170                                 res->start = hose->pci_mem_offset;
1171                                 res->end = ~0U;
1172                                 res->flags = IORESOURCE_MEM;
1173                         }
1174                         bus->resource[i+1] = res;
1175                 }
1176         } else {
1177                 /* This is a subordinate bridge */
1178                 pci_read_bridge_bases(bus);
1179
1180                 for (i = 0; i < 4; ++i) {
1181                         if ((res = bus->resource[i]) == NULL)
1182                                 continue;
1183                         if (!res->flags || bus->self->transparent)
1184                                 continue;
1185                         if (io_offset && (res->flags & IORESOURCE_IO)) {
1186                                 res->start += io_offset;
1187                                 res->end += io_offset;
1188                         } else if (hose->pci_mem_offset
1189                                    && (res->flags & IORESOURCE_MEM)) {
1190                                 res->start += hose->pci_mem_offset;
1191                                 res->end += hose->pci_mem_offset;
1192                         }
1193                 }
1194         }
1195
1196         /* Platform specific bus fixups */
1197         if (ppc_md.pcibios_fixup_bus)
1198                 ppc_md.pcibios_fixup_bus(bus);
1199
1200         /* Read default IRQs and fixup if necessary */
1201         list_for_each_entry(dev, &bus->devices, bus_list) {
1202                 pci_read_irq_line(dev);
1203                 if (ppc_md.pci_irq_fixup)
1204                         ppc_md.pci_irq_fixup(dev);
1205         }
1206 }
1207
1208 /* the next one is stolen from the alpha port... */
1209 void __init
1210 pcibios_update_irq(struct pci_dev *dev, int irq)
1211 {
1212         pci_write_config_byte(dev, PCI_INTERRUPT_LINE, irq);
1213         /* XXX FIXME - update OF device tree node interrupt property */
1214 }
1215
1216 int pcibios_enable_device(struct pci_dev *dev, int mask)
1217 {
1218         u16 cmd, old_cmd;
1219         int idx;
1220         struct resource *r;
1221
1222         if (ppc_md.pcibios_enable_device_hook)
1223                 if (ppc_md.pcibios_enable_device_hook(dev, 0))
1224                         return -EINVAL;
1225                 
1226         pci_read_config_word(dev, PCI_COMMAND, &cmd);
1227         old_cmd = cmd;
1228         for (idx=0; idx<6; idx++) {
1229                 r = &dev->resource[idx];
1230                 if (r->flags & IORESOURCE_UNSET) {
1231                         printk(KERN_ERR "PCI: Device %s not available because of resource collisions\n", pci_name(dev));
1232                         return -EINVAL;
1233                 }
1234                 if (r->flags & IORESOURCE_IO)
1235                         cmd |= PCI_COMMAND_IO;
1236                 if (r->flags & IORESOURCE_MEM)
1237                         cmd |= PCI_COMMAND_MEMORY;
1238         }
1239         if (cmd != old_cmd) {
1240                 printk("PCI: Enabling device %s (%04x -> %04x)\n",
1241                        pci_name(dev), old_cmd, cmd);
1242                 pci_write_config_word(dev, PCI_COMMAND, cmd);
1243         }
1244         return 0;
1245 }
1246
1247 static struct pci_controller*
1248 pci_bus_to_hose(int bus)
1249 {
1250         struct pci_controller *hose, *tmp;
1251
1252         list_for_each_entry_safe(hose, tmp, &hose_list, list_node)
1253                 if (bus >= hose->first_busno && bus <= hose->last_busno)
1254                         return hose;
1255         return NULL;
1256 }
1257
1258 /* Provide information on locations of various I/O regions in physical
1259  * memory.  Do this on a per-card basis so that we choose the right
1260  * root bridge.
1261  * Note that the returned IO or memory base is a physical address
1262  */
1263
1264 long sys_pciconfig_iobase(long which, unsigned long bus, unsigned long devfn)
1265 {
1266         struct pci_controller* hose;
1267         long result = -EOPNOTSUPP;
1268
1269         /* Argh ! Please forgive me for that hack, but that's the
1270          * simplest way to get existing XFree to not lockup on some
1271          * G5 machines... So when something asks for bus 0 io base
1272          * (bus 0 is HT root), we return the AGP one instead.
1273          */
1274 #ifdef CONFIG_PPC_PMAC
1275         if (machine_is(powermac) && machine_is_compatible("MacRISC4"))
1276                 if (bus == 0)
1277                         bus = 0xf0;
1278 #endif /* CONFIG_PPC_PMAC */
1279
1280         hose = pci_bus_to_hose(bus);
1281         if (!hose)
1282                 return -ENODEV;
1283
1284         switch (which) {
1285         case IOBASE_BRIDGE_NUMBER:
1286                 return (long)hose->first_busno;
1287         case IOBASE_MEMORY:
1288                 return (long)hose->pci_mem_offset;
1289         case IOBASE_IO:
1290                 return (long)hose->io_base_phys;
1291         case IOBASE_ISA_IO:
1292                 return (long)isa_io_base;
1293         case IOBASE_ISA_MEM:
1294                 return (long)isa_mem_base;
1295         }
1296
1297         return result;
1298 }
1299
1300 unsigned long pci_address_to_pio(phys_addr_t address)
1301 {
1302         struct pci_controller *hose, *tmp;
1303
1304         list_for_each_entry_safe(hose, tmp, &hose_list, list_node) {
1305                 unsigned int size = hose->io_resource.end -
1306                         hose->io_resource.start + 1;
1307                 if (address >= hose->io_base_phys &&
1308                     address < (hose->io_base_phys + size)) {
1309                         unsigned long base =
1310                                 (unsigned long)hose->io_base_virt - _IO_BASE;
1311                         return base + (address - hose->io_base_phys);
1312                 }
1313         }
1314         return (unsigned int)-1;
1315 }
1316 EXPORT_SYMBOL(pci_address_to_pio);
1317
1318 /*
1319  * Null PCI config access functions, for the case when we can't
1320  * find a hose.
1321  */
1322 #define NULL_PCI_OP(rw, size, type)                                     \
1323 static int                                                              \
1324 null_##rw##_config_##size(struct pci_dev *dev, int offset, type val)    \
1325 {                                                                       \
1326         return PCIBIOS_DEVICE_NOT_FOUND;                                \
1327 }
1328
1329 static int
1330 null_read_config(struct pci_bus *bus, unsigned int devfn, int offset,
1331                  int len, u32 *val)
1332 {
1333         return PCIBIOS_DEVICE_NOT_FOUND;
1334 }
1335
1336 static int
1337 null_write_config(struct pci_bus *bus, unsigned int devfn, int offset,
1338                   int len, u32 val)
1339 {
1340         return PCIBIOS_DEVICE_NOT_FOUND;
1341 }
1342
1343 static struct pci_ops null_pci_ops =
1344 {
1345         .read = null_read_config,
1346         .write = null_write_config,
1347 };
1348
1349 /*
1350  * These functions are used early on before PCI scanning is done
1351  * and all of the pci_dev and pci_bus structures have been created.
1352  */
1353 static struct pci_bus *
1354 fake_pci_bus(struct pci_controller *hose, int busnr)
1355 {
1356         static struct pci_bus bus;
1357
1358         if (hose == 0) {
1359                 hose = pci_bus_to_hose(busnr);
1360                 if (hose == 0)
1361                         printk(KERN_ERR "Can't find hose for PCI bus %d!\n", busnr);
1362         }
1363         bus.number = busnr;
1364         bus.sysdata = hose;
1365         bus.ops = hose? hose->ops: &null_pci_ops;
1366         return &bus;
1367 }
1368
1369 #define EARLY_PCI_OP(rw, size, type)                                    \
1370 int early_##rw##_config_##size(struct pci_controller *hose, int bus,    \
1371                                int devfn, int offset, type value)       \
1372 {                                                                       \
1373         return pci_bus_##rw##_config_##size(fake_pci_bus(hose, bus),    \
1374                                             devfn, offset, value);      \
1375 }
1376
1377 EARLY_PCI_OP(read, byte, u8 *)
1378 EARLY_PCI_OP(read, word, u16 *)
1379 EARLY_PCI_OP(read, dword, u32 *)
1380 EARLY_PCI_OP(write, byte, u8)
1381 EARLY_PCI_OP(write, word, u16)
1382 EARLY_PCI_OP(write, dword, u32)
1383
1384 extern int pci_bus_find_capability (struct pci_bus *bus, unsigned int devfn, int cap);
1385 int early_find_capability(struct pci_controller *hose, int bus, int devfn,
1386                           int cap)
1387 {
1388         return pci_bus_find_capability(fake_pci_bus(hose, bus), devfn, cap);
1389 }