[PATCH] move ->eh_strategy_handler to the transport class
[safe/jmp/linux-2.6] / drivers / scsi / sata_mv.c
1 /*
2  * sata_mv.c - Marvell SATA support
3  *
4  * Copyright 2005: EMC Corporation, all rights reserved.
5  * Copyright 2005 Red Hat, Inc.  All rights reserved.
6  *
7  * Please ALWAYS copy linux-ide@vger.kernel.org on emails.
8  *
9  * This program is free software; you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License as published by
11  * the Free Software Foundation; version 2 of the License.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
21  *
22  */
23
24 #include <linux/kernel.h>
25 #include <linux/module.h>
26 #include <linux/pci.h>
27 #include <linux/init.h>
28 #include <linux/blkdev.h>
29 #include <linux/delay.h>
30 #include <linux/interrupt.h>
31 #include <linux/sched.h>
32 #include <linux/dma-mapping.h>
33 #include <linux/device.h>
34 #include <scsi/scsi_host.h>
35 #include <scsi/scsi_cmnd.h>
36 #include <linux/libata.h>
37 #include <asm/io.h>
38
39 #define DRV_NAME        "sata_mv"
40 #define DRV_VERSION     "0.6"
41
42 enum {
43         /* BAR's are enumerated in terms of pci_resource_start() terms */
44         MV_PRIMARY_BAR          = 0,    /* offset 0x10: memory space */
45         MV_IO_BAR               = 2,    /* offset 0x18: IO space */
46         MV_MISC_BAR             = 3,    /* offset 0x1c: FLASH, NVRAM, SRAM */
47
48         MV_MAJOR_REG_AREA_SZ    = 0x10000,      /* 64KB */
49         MV_MINOR_REG_AREA_SZ    = 0x2000,       /* 8KB */
50
51         MV_PCI_REG_BASE         = 0,
52         MV_IRQ_COAL_REG_BASE    = 0x18000,      /* 6xxx part only */
53         MV_SATAHC0_REG_BASE     = 0x20000,
54         MV_FLASH_CTL            = 0x1046c,
55         MV_GPIO_PORT_CTL        = 0x104f0,
56         MV_RESET_CFG            = 0x180d8,
57
58         MV_PCI_REG_SZ           = MV_MAJOR_REG_AREA_SZ,
59         MV_SATAHC_REG_SZ        = MV_MAJOR_REG_AREA_SZ,
60         MV_SATAHC_ARBTR_REG_SZ  = MV_MINOR_REG_AREA_SZ,         /* arbiter */
61         MV_PORT_REG_SZ          = MV_MINOR_REG_AREA_SZ,
62
63         MV_USE_Q_DEPTH          = ATA_DEF_QUEUE,
64
65         MV_MAX_Q_DEPTH          = 32,
66         MV_MAX_Q_DEPTH_MASK     = MV_MAX_Q_DEPTH - 1,
67
68         /* CRQB needs alignment on a 1KB boundary. Size == 1KB
69          * CRPB needs alignment on a 256B boundary. Size == 256B
70          * SG count of 176 leads to MV_PORT_PRIV_DMA_SZ == 4KB
71          * ePRD (SG) entries need alignment on a 16B boundary. Size == 16B
72          */
73         MV_CRQB_Q_SZ            = (32 * MV_MAX_Q_DEPTH),
74         MV_CRPB_Q_SZ            = (8 * MV_MAX_Q_DEPTH),
75         MV_MAX_SG_CT            = 176,
76         MV_SG_TBL_SZ            = (16 * MV_MAX_SG_CT),
77         MV_PORT_PRIV_DMA_SZ     = (MV_CRQB_Q_SZ + MV_CRPB_Q_SZ + MV_SG_TBL_SZ),
78
79         MV_PORTS_PER_HC         = 4,
80         /* == (port / MV_PORTS_PER_HC) to determine HC from 0-7 port */
81         MV_PORT_HC_SHIFT        = 2,
82         /* == (port % MV_PORTS_PER_HC) to determine hard port from 0-7 port */
83         MV_PORT_MASK            = 3,
84
85         /* Host Flags */
86         MV_FLAG_DUAL_HC         = (1 << 30),  /* two SATA Host Controllers */
87         MV_FLAG_IRQ_COALESCE    = (1 << 29),  /* IRQ coalescing capability */
88         MV_COMMON_FLAGS         = (ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
89                                    ATA_FLAG_SATA_RESET | ATA_FLAG_MMIO |
90                                    ATA_FLAG_NO_ATAPI),
91         MV_6XXX_FLAGS           = MV_FLAG_IRQ_COALESCE,
92
93         CRQB_FLAG_READ          = (1 << 0),
94         CRQB_TAG_SHIFT          = 1,
95         CRQB_CMD_ADDR_SHIFT     = 8,
96         CRQB_CMD_CS             = (0x2 << 11),
97         CRQB_CMD_LAST           = (1 << 15),
98
99         CRPB_FLAG_STATUS_SHIFT  = 8,
100
101         EPRD_FLAG_END_OF_TBL    = (1 << 31),
102
103         /* PCI interface registers */
104
105         PCI_COMMAND_OFS         = 0xc00,
106
107         PCI_MAIN_CMD_STS_OFS    = 0xd30,
108         STOP_PCI_MASTER         = (1 << 2),
109         PCI_MASTER_EMPTY        = (1 << 3),
110         GLOB_SFT_RST            = (1 << 4),
111
112         MV_PCI_MODE             = 0xd00,
113         MV_PCI_EXP_ROM_BAR_CTL  = 0xd2c,
114         MV_PCI_DISC_TIMER       = 0xd04,
115         MV_PCI_MSI_TRIGGER      = 0xc38,
116         MV_PCI_SERR_MASK        = 0xc28,
117         MV_PCI_XBAR_TMOUT       = 0x1d04,
118         MV_PCI_ERR_LOW_ADDRESS  = 0x1d40,
119         MV_PCI_ERR_HIGH_ADDRESS = 0x1d44,
120         MV_PCI_ERR_ATTRIBUTE    = 0x1d48,
121         MV_PCI_ERR_COMMAND      = 0x1d50,
122
123         PCI_IRQ_CAUSE_OFS               = 0x1d58,
124         PCI_IRQ_MASK_OFS                = 0x1d5c,
125         PCI_UNMASK_ALL_IRQS     = 0x7fffff,     /* bits 22-0 */
126
127         HC_MAIN_IRQ_CAUSE_OFS   = 0x1d60,
128         HC_MAIN_IRQ_MASK_OFS    = 0x1d64,
129         PORT0_ERR               = (1 << 0),     /* shift by port # */
130         PORT0_DONE              = (1 << 1),     /* shift by port # */
131         HC0_IRQ_PEND            = 0x1ff,        /* bits 0-8 = HC0's ports */
132         HC_SHIFT                = 9,            /* bits 9-17 = HC1's ports */
133         PCI_ERR                 = (1 << 18),
134         TRAN_LO_DONE            = (1 << 19),    /* 6xxx: IRQ coalescing */
135         TRAN_HI_DONE            = (1 << 20),    /* 6xxx: IRQ coalescing */
136         PORTS_0_7_COAL_DONE     = (1 << 21),    /* 6xxx: IRQ coalescing */
137         GPIO_INT                = (1 << 22),
138         SELF_INT                = (1 << 23),
139         TWSI_INT                = (1 << 24),
140         HC_MAIN_RSVD            = (0x7f << 25), /* bits 31-25 */
141         HC_MAIN_MASKED_IRQS     = (TRAN_LO_DONE | TRAN_HI_DONE |
142                                    PORTS_0_7_COAL_DONE | GPIO_INT | TWSI_INT |
143                                    HC_MAIN_RSVD),
144
145         /* SATAHC registers */
146         HC_CFG_OFS              = 0,
147
148         HC_IRQ_CAUSE_OFS        = 0x14,
149         CRPB_DMA_DONE           = (1 << 0),     /* shift by port # */
150         HC_IRQ_COAL             = (1 << 4),     /* IRQ coalescing */
151         DEV_IRQ                 = (1 << 8),     /* shift by port # */
152
153         /* Shadow block registers */
154         SHD_BLK_OFS             = 0x100,
155         SHD_CTL_AST_OFS         = 0x20,         /* ofs from SHD_BLK_OFS */
156
157         /* SATA registers */
158         SATA_STATUS_OFS         = 0x300,  /* ctrl, err regs follow status */
159         SATA_ACTIVE_OFS         = 0x350,
160         PHY_MODE3               = 0x310,
161         PHY_MODE4               = 0x314,
162         PHY_MODE2               = 0x330,
163         MV5_PHY_MODE            = 0x74,
164         MV5_LT_MODE             = 0x30,
165         MV5_PHY_CTL             = 0x0C,
166         SATA_INTERFACE_CTL      = 0x050,
167
168         MV_M2_PREAMP_MASK       = 0x7e0,
169
170         /* Port registers */
171         EDMA_CFG_OFS            = 0,
172         EDMA_CFG_Q_DEPTH        = 0,                    /* queueing disabled */
173         EDMA_CFG_NCQ            = (1 << 5),
174         EDMA_CFG_NCQ_GO_ON_ERR  = (1 << 14),            /* continue on error */
175         EDMA_CFG_RD_BRST_EXT    = (1 << 11),            /* read burst 512B */
176         EDMA_CFG_WR_BUFF_LEN    = (1 << 13),            /* write buffer 512B */
177
178         EDMA_ERR_IRQ_CAUSE_OFS  = 0x8,
179         EDMA_ERR_IRQ_MASK_OFS   = 0xc,
180         EDMA_ERR_D_PAR          = (1 << 0),
181         EDMA_ERR_PRD_PAR        = (1 << 1),
182         EDMA_ERR_DEV            = (1 << 2),
183         EDMA_ERR_DEV_DCON       = (1 << 3),
184         EDMA_ERR_DEV_CON        = (1 << 4),
185         EDMA_ERR_SERR           = (1 << 5),
186         EDMA_ERR_SELF_DIS       = (1 << 7),
187         EDMA_ERR_BIST_ASYNC     = (1 << 8),
188         EDMA_ERR_CRBQ_PAR       = (1 << 9),
189         EDMA_ERR_CRPB_PAR       = (1 << 10),
190         EDMA_ERR_INTRL_PAR      = (1 << 11),
191         EDMA_ERR_IORDY          = (1 << 12),
192         EDMA_ERR_LNK_CTRL_RX    = (0xf << 13),
193         EDMA_ERR_LNK_CTRL_RX_2  = (1 << 15),
194         EDMA_ERR_LNK_DATA_RX    = (0xf << 17),
195         EDMA_ERR_LNK_CTRL_TX    = (0x1f << 21),
196         EDMA_ERR_LNK_DATA_TX    = (0x1f << 26),
197         EDMA_ERR_TRANS_PROTO    = (1 << 31),
198         EDMA_ERR_FATAL          = (EDMA_ERR_D_PAR | EDMA_ERR_PRD_PAR |
199                                    EDMA_ERR_DEV_DCON | EDMA_ERR_CRBQ_PAR |
200                                    EDMA_ERR_CRPB_PAR | EDMA_ERR_INTRL_PAR |
201                                    EDMA_ERR_IORDY | EDMA_ERR_LNK_CTRL_RX_2 |
202                                    EDMA_ERR_LNK_DATA_RX |
203                                    EDMA_ERR_LNK_DATA_TX |
204                                    EDMA_ERR_TRANS_PROTO),
205
206         EDMA_REQ_Q_BASE_HI_OFS  = 0x10,
207         EDMA_REQ_Q_IN_PTR_OFS   = 0x14,         /* also contains BASE_LO */
208
209         EDMA_REQ_Q_OUT_PTR_OFS  = 0x18,
210         EDMA_REQ_Q_PTR_SHIFT    = 5,
211
212         EDMA_RSP_Q_BASE_HI_OFS  = 0x1c,
213         EDMA_RSP_Q_IN_PTR_OFS   = 0x20,
214         EDMA_RSP_Q_OUT_PTR_OFS  = 0x24,         /* also contains BASE_LO */
215         EDMA_RSP_Q_PTR_SHIFT    = 3,
216
217         EDMA_CMD_OFS            = 0x28,
218         EDMA_EN                 = (1 << 0),
219         EDMA_DS                 = (1 << 1),
220         ATA_RST                 = (1 << 2),
221
222         EDMA_IORDY_TMOUT        = 0x34,
223         EDMA_ARB_CFG            = 0x38,
224
225         /* Host private flags (hp_flags) */
226         MV_HP_FLAG_MSI          = (1 << 0),
227         MV_HP_ERRATA_50XXB0     = (1 << 1),
228         MV_HP_ERRATA_50XXB2     = (1 << 2),
229         MV_HP_ERRATA_60X1B2     = (1 << 3),
230         MV_HP_ERRATA_60X1C0     = (1 << 4),
231         MV_HP_ERRATA_XX42A0     = (1 << 5),
232         MV_HP_50XX              = (1 << 6),
233         MV_HP_GEN_IIE           = (1 << 7),
234
235         /* Port private flags (pp_flags) */
236         MV_PP_FLAG_EDMA_EN      = (1 << 0),
237         MV_PP_FLAG_EDMA_DS_ACT  = (1 << 1),
238 };
239
240 #define IS_50XX(hpriv) ((hpriv)->hp_flags & MV_HP_50XX)
241 #define IS_60XX(hpriv) (((hpriv)->hp_flags & MV_HP_50XX) == 0)
242 #define IS_GEN_I(hpriv) IS_50XX(hpriv)
243 #define IS_GEN_II(hpriv) IS_60XX(hpriv)
244 #define IS_GEN_IIE(hpriv) ((hpriv)->hp_flags & MV_HP_GEN_IIE)
245
246 enum {
247         /* Our DMA boundary is determined by an ePRD being unable to handle
248          * anything larger than 64KB
249          */
250         MV_DMA_BOUNDARY         = 0xffffU,
251
252         EDMA_REQ_Q_BASE_LO_MASK = 0xfffffc00U,
253
254         EDMA_RSP_Q_BASE_LO_MASK = 0xffffff00U,
255 };
256
257 enum chip_type {
258         chip_504x,
259         chip_508x,
260         chip_5080,
261         chip_604x,
262         chip_608x,
263         chip_6042,
264         chip_7042,
265 };
266
267 /* Command ReQuest Block: 32B */
268 struct mv_crqb {
269         u32                     sg_addr;
270         u32                     sg_addr_hi;
271         u16                     ctrl_flags;
272         u16                     ata_cmd[11];
273 };
274
275 struct mv_crqb_iie {
276         u32                     addr;
277         u32                     addr_hi;
278         u32                     flags;
279         u32                     len;
280         u32                     ata_cmd[4];
281 };
282
283 /* Command ResPonse Block: 8B */
284 struct mv_crpb {
285         u16                     id;
286         u16                     flags;
287         u32                     tmstmp;
288 };
289
290 /* EDMA Physical Region Descriptor (ePRD); A.K.A. SG */
291 struct mv_sg {
292         u32                     addr;
293         u32                     flags_size;
294         u32                     addr_hi;
295         u32                     reserved;
296 };
297
298 struct mv_port_priv {
299         struct mv_crqb          *crqb;
300         dma_addr_t              crqb_dma;
301         struct mv_crpb          *crpb;
302         dma_addr_t              crpb_dma;
303         struct mv_sg            *sg_tbl;
304         dma_addr_t              sg_tbl_dma;
305
306         unsigned                req_producer;           /* cp of req_in_ptr */
307         unsigned                rsp_consumer;           /* cp of rsp_out_ptr */
308         u32                     pp_flags;
309 };
310
311 struct mv_port_signal {
312         u32                     amps;
313         u32                     pre;
314 };
315
316 struct mv_host_priv;
317 struct mv_hw_ops {
318         void (*phy_errata)(struct mv_host_priv *hpriv, void __iomem *mmio,
319                            unsigned int port);
320         void (*enable_leds)(struct mv_host_priv *hpriv, void __iomem *mmio);
321         void (*read_preamp)(struct mv_host_priv *hpriv, int idx,
322                            void __iomem *mmio);
323         int (*reset_hc)(struct mv_host_priv *hpriv, void __iomem *mmio,
324                         unsigned int n_hc);
325         void (*reset_flash)(struct mv_host_priv *hpriv, void __iomem *mmio);
326         void (*reset_bus)(struct pci_dev *pdev, void __iomem *mmio);
327 };
328
329 struct mv_host_priv {
330         u32                     hp_flags;
331         struct mv_port_signal   signal[8];
332         const struct mv_hw_ops  *ops;
333 };
334
335 static void mv_irq_clear(struct ata_port *ap);
336 static u32 mv_scr_read(struct ata_port *ap, unsigned int sc_reg_in);
337 static void mv_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val);
338 static u32 mv5_scr_read(struct ata_port *ap, unsigned int sc_reg_in);
339 static void mv5_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val);
340 static void mv_phy_reset(struct ata_port *ap);
341 static void __mv_phy_reset(struct ata_port *ap, int can_sleep);
342 static void mv_host_stop(struct ata_host_set *host_set);
343 static int mv_port_start(struct ata_port *ap);
344 static void mv_port_stop(struct ata_port *ap);
345 static void mv_qc_prep(struct ata_queued_cmd *qc);
346 static void mv_qc_prep_iie(struct ata_queued_cmd *qc);
347 static unsigned int mv_qc_issue(struct ata_queued_cmd *qc);
348 static irqreturn_t mv_interrupt(int irq, void *dev_instance,
349                                 struct pt_regs *regs);
350 static void mv_eng_timeout(struct ata_port *ap);
351 static int mv_init_one(struct pci_dev *pdev, const struct pci_device_id *ent);
352
353 static void mv5_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
354                            unsigned int port);
355 static void mv5_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio);
356 static void mv5_read_preamp(struct mv_host_priv *hpriv, int idx,
357                            void __iomem *mmio);
358 static int mv5_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
359                         unsigned int n_hc);
360 static void mv5_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio);
361 static void mv5_reset_bus(struct pci_dev *pdev, void __iomem *mmio);
362
363 static void mv6_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
364                            unsigned int port);
365 static void mv6_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio);
366 static void mv6_read_preamp(struct mv_host_priv *hpriv, int idx,
367                            void __iomem *mmio);
368 static int mv6_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
369                         unsigned int n_hc);
370 static void mv6_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio);
371 static void mv_reset_pci_bus(struct pci_dev *pdev, void __iomem *mmio);
372 static void mv_channel_reset(struct mv_host_priv *hpriv, void __iomem *mmio,
373                              unsigned int port_no);
374 static void mv_stop_and_reset(struct ata_port *ap);
375
376 static struct scsi_host_template mv_sht = {
377         .module                 = THIS_MODULE,
378         .name                   = DRV_NAME,
379         .ioctl                  = ata_scsi_ioctl,
380         .queuecommand           = ata_scsi_queuecmd,
381         .this_id                = ATA_SHT_THIS_ID,
382         .sg_tablesize           = MV_MAX_SG_CT / 2,
383         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
384         .emulated               = ATA_SHT_EMULATED,
385         .use_clustering         = ATA_SHT_USE_CLUSTERING,
386         .proc_name              = DRV_NAME,
387         .dma_boundary           = MV_DMA_BOUNDARY,
388         .slave_configure        = ata_scsi_slave_config,
389         .bios_param             = ata_std_bios_param,
390 };
391
392 static const struct ata_port_operations mv5_ops = {
393         .port_disable           = ata_port_disable,
394
395         .tf_load                = ata_tf_load,
396         .tf_read                = ata_tf_read,
397         .check_status           = ata_check_status,
398         .exec_command           = ata_exec_command,
399         .dev_select             = ata_std_dev_select,
400
401         .phy_reset              = mv_phy_reset,
402
403         .qc_prep                = mv_qc_prep,
404         .qc_issue               = mv_qc_issue,
405
406         .eng_timeout            = mv_eng_timeout,
407
408         .irq_handler            = mv_interrupt,
409         .irq_clear              = mv_irq_clear,
410
411         .scr_read               = mv5_scr_read,
412         .scr_write              = mv5_scr_write,
413
414         .port_start             = mv_port_start,
415         .port_stop              = mv_port_stop,
416         .host_stop              = mv_host_stop,
417 };
418
419 static const struct ata_port_operations mv6_ops = {
420         .port_disable           = ata_port_disable,
421
422         .tf_load                = ata_tf_load,
423         .tf_read                = ata_tf_read,
424         .check_status           = ata_check_status,
425         .exec_command           = ata_exec_command,
426         .dev_select             = ata_std_dev_select,
427
428         .phy_reset              = mv_phy_reset,
429
430         .qc_prep                = mv_qc_prep,
431         .qc_issue               = mv_qc_issue,
432
433         .eng_timeout            = mv_eng_timeout,
434
435         .irq_handler            = mv_interrupt,
436         .irq_clear              = mv_irq_clear,
437
438         .scr_read               = mv_scr_read,
439         .scr_write              = mv_scr_write,
440
441         .port_start             = mv_port_start,
442         .port_stop              = mv_port_stop,
443         .host_stop              = mv_host_stop,
444 };
445
446 static const struct ata_port_operations mv_iie_ops = {
447         .port_disable           = ata_port_disable,
448
449         .tf_load                = ata_tf_load,
450         .tf_read                = ata_tf_read,
451         .check_status           = ata_check_status,
452         .exec_command           = ata_exec_command,
453         .dev_select             = ata_std_dev_select,
454
455         .phy_reset              = mv_phy_reset,
456
457         .qc_prep                = mv_qc_prep_iie,
458         .qc_issue               = mv_qc_issue,
459
460         .eng_timeout            = mv_eng_timeout,
461
462         .irq_handler            = mv_interrupt,
463         .irq_clear              = mv_irq_clear,
464
465         .scr_read               = mv_scr_read,
466         .scr_write              = mv_scr_write,
467
468         .port_start             = mv_port_start,
469         .port_stop              = mv_port_stop,
470         .host_stop              = mv_host_stop,
471 };
472
473 static const struct ata_port_info mv_port_info[] = {
474         {  /* chip_504x */
475                 .sht            = &mv_sht,
476                 .host_flags     = MV_COMMON_FLAGS,
477                 .pio_mask       = 0x1f, /* pio0-4 */
478                 .udma_mask      = 0x7f, /* udma0-6 */
479                 .port_ops       = &mv5_ops,
480         },
481         {  /* chip_508x */
482                 .sht            = &mv_sht,
483                 .host_flags     = (MV_COMMON_FLAGS | MV_FLAG_DUAL_HC),
484                 .pio_mask       = 0x1f, /* pio0-4 */
485                 .udma_mask      = 0x7f, /* udma0-6 */
486                 .port_ops       = &mv5_ops,
487         },
488         {  /* chip_5080 */
489                 .sht            = &mv_sht,
490                 .host_flags     = (MV_COMMON_FLAGS | MV_FLAG_DUAL_HC),
491                 .pio_mask       = 0x1f, /* pio0-4 */
492                 .udma_mask      = 0x7f, /* udma0-6 */
493                 .port_ops       = &mv5_ops,
494         },
495         {  /* chip_604x */
496                 .sht            = &mv_sht,
497                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS),
498                 .pio_mask       = 0x1f, /* pio0-4 */
499                 .udma_mask      = 0x7f, /* udma0-6 */
500                 .port_ops       = &mv6_ops,
501         },
502         {  /* chip_608x */
503                 .sht            = &mv_sht,
504                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS |
505                                    MV_FLAG_DUAL_HC),
506                 .pio_mask       = 0x1f, /* pio0-4 */
507                 .udma_mask      = 0x7f, /* udma0-6 */
508                 .port_ops       = &mv6_ops,
509         },
510         {  /* chip_6042 */
511                 .sht            = &mv_sht,
512                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS),
513                 .pio_mask       = 0x1f, /* pio0-4 */
514                 .udma_mask      = 0x7f, /* udma0-6 */
515                 .port_ops       = &mv_iie_ops,
516         },
517         {  /* chip_7042 */
518                 .sht            = &mv_sht,
519                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS |
520                                    MV_FLAG_DUAL_HC),
521                 .pio_mask       = 0x1f, /* pio0-4 */
522                 .udma_mask      = 0x7f, /* udma0-6 */
523                 .port_ops       = &mv_iie_ops,
524         },
525 };
526
527 static const struct pci_device_id mv_pci_tbl[] = {
528         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5040), 0, 0, chip_504x},
529         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5041), 0, 0, chip_504x},
530         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5080), 0, 0, chip_5080},
531         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5081), 0, 0, chip_508x},
532
533         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6040), 0, 0, chip_604x},
534         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6041), 0, 0, chip_604x},
535         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6042), 0, 0, chip_6042},
536         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6080), 0, 0, chip_608x},
537         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6081), 0, 0, chip_608x},
538
539         {PCI_DEVICE(PCI_VENDOR_ID_ADAPTEC2, 0x0241), 0, 0, chip_604x},
540         {}                      /* terminate list */
541 };
542
543 static struct pci_driver mv_pci_driver = {
544         .name                   = DRV_NAME,
545         .id_table               = mv_pci_tbl,
546         .probe                  = mv_init_one,
547         .remove                 = ata_pci_remove_one,
548 };
549
550 static const struct mv_hw_ops mv5xxx_ops = {
551         .phy_errata             = mv5_phy_errata,
552         .enable_leds            = mv5_enable_leds,
553         .read_preamp            = mv5_read_preamp,
554         .reset_hc               = mv5_reset_hc,
555         .reset_flash            = mv5_reset_flash,
556         .reset_bus              = mv5_reset_bus,
557 };
558
559 static const struct mv_hw_ops mv6xxx_ops = {
560         .phy_errata             = mv6_phy_errata,
561         .enable_leds            = mv6_enable_leds,
562         .read_preamp            = mv6_read_preamp,
563         .reset_hc               = mv6_reset_hc,
564         .reset_flash            = mv6_reset_flash,
565         .reset_bus              = mv_reset_pci_bus,
566 };
567
568 /*
569  * module options
570  */
571 static int msi;       /* Use PCI msi; either zero (off, default) or non-zero */
572
573
574 /*
575  * Functions
576  */
577
578 static inline void writelfl(unsigned long data, void __iomem *addr)
579 {
580         writel(data, addr);
581         (void) readl(addr);     /* flush to avoid PCI posted write */
582 }
583
584 static inline void __iomem *mv_hc_base(void __iomem *base, unsigned int hc)
585 {
586         return (base + MV_SATAHC0_REG_BASE + (hc * MV_SATAHC_REG_SZ));
587 }
588
589 static inline unsigned int mv_hc_from_port(unsigned int port)
590 {
591         return port >> MV_PORT_HC_SHIFT;
592 }
593
594 static inline unsigned int mv_hardport_from_port(unsigned int port)
595 {
596         return port & MV_PORT_MASK;
597 }
598
599 static inline void __iomem *mv_hc_base_from_port(void __iomem *base,
600                                                  unsigned int port)
601 {
602         return mv_hc_base(base, mv_hc_from_port(port));
603 }
604
605 static inline void __iomem *mv_port_base(void __iomem *base, unsigned int port)
606 {
607         return  mv_hc_base_from_port(base, port) +
608                 MV_SATAHC_ARBTR_REG_SZ +
609                 (mv_hardport_from_port(port) * MV_PORT_REG_SZ);
610 }
611
612 static inline void __iomem *mv_ap_base(struct ata_port *ap)
613 {
614         return mv_port_base(ap->host_set->mmio_base, ap->port_no);
615 }
616
617 static inline int mv_get_hc_count(unsigned long host_flags)
618 {
619         return ((host_flags & MV_FLAG_DUAL_HC) ? 2 : 1);
620 }
621
622 static void mv_irq_clear(struct ata_port *ap)
623 {
624 }
625
626 /**
627  *      mv_start_dma - Enable eDMA engine
628  *      @base: port base address
629  *      @pp: port private data
630  *
631  *      Verify the local cache of the eDMA state is accurate with a
632  *      WARN_ON.
633  *
634  *      LOCKING:
635  *      Inherited from caller.
636  */
637 static void mv_start_dma(void __iomem *base, struct mv_port_priv *pp)
638 {
639         if (!(MV_PP_FLAG_EDMA_EN & pp->pp_flags)) {
640                 writelfl(EDMA_EN, base + EDMA_CMD_OFS);
641                 pp->pp_flags |= MV_PP_FLAG_EDMA_EN;
642         }
643         WARN_ON(!(EDMA_EN & readl(base + EDMA_CMD_OFS)));
644 }
645
646 /**
647  *      mv_stop_dma - Disable eDMA engine
648  *      @ap: ATA channel to manipulate
649  *
650  *      Verify the local cache of the eDMA state is accurate with a
651  *      WARN_ON.
652  *
653  *      LOCKING:
654  *      Inherited from caller.
655  */
656 static void mv_stop_dma(struct ata_port *ap)
657 {
658         void __iomem *port_mmio = mv_ap_base(ap);
659         struct mv_port_priv *pp = ap->private_data;
660         u32 reg;
661         int i;
662
663         if (MV_PP_FLAG_EDMA_EN & pp->pp_flags) {
664                 /* Disable EDMA if active.   The disable bit auto clears.
665                  */
666                 writelfl(EDMA_DS, port_mmio + EDMA_CMD_OFS);
667                 pp->pp_flags &= ~MV_PP_FLAG_EDMA_EN;
668         } else {
669                 WARN_ON(EDMA_EN & readl(port_mmio + EDMA_CMD_OFS));
670         }
671
672         /* now properly wait for the eDMA to stop */
673         for (i = 1000; i > 0; i--) {
674                 reg = readl(port_mmio + EDMA_CMD_OFS);
675                 if (!(EDMA_EN & reg)) {
676                         break;
677                 }
678                 udelay(100);
679         }
680
681         if (EDMA_EN & reg) {
682                 printk(KERN_ERR "ata%u: Unable to stop eDMA\n", ap->id);
683                 /* FIXME: Consider doing a reset here to recover */
684         }
685 }
686
687 #ifdef ATA_DEBUG
688 static void mv_dump_mem(void __iomem *start, unsigned bytes)
689 {
690         int b, w;
691         for (b = 0; b < bytes; ) {
692                 DPRINTK("%p: ", start + b);
693                 for (w = 0; b < bytes && w < 4; w++) {
694                         printk("%08x ",readl(start + b));
695                         b += sizeof(u32);
696                 }
697                 printk("\n");
698         }
699 }
700 #endif
701
702 static void mv_dump_pci_cfg(struct pci_dev *pdev, unsigned bytes)
703 {
704 #ifdef ATA_DEBUG
705         int b, w;
706         u32 dw;
707         for (b = 0; b < bytes; ) {
708                 DPRINTK("%02x: ", b);
709                 for (w = 0; b < bytes && w < 4; w++) {
710                         (void) pci_read_config_dword(pdev,b,&dw);
711                         printk("%08x ",dw);
712                         b += sizeof(u32);
713                 }
714                 printk("\n");
715         }
716 #endif
717 }
718 static void mv_dump_all_regs(void __iomem *mmio_base, int port,
719                              struct pci_dev *pdev)
720 {
721 #ifdef ATA_DEBUG
722         void __iomem *hc_base = mv_hc_base(mmio_base,
723                                            port >> MV_PORT_HC_SHIFT);
724         void __iomem *port_base;
725         int start_port, num_ports, p, start_hc, num_hcs, hc;
726
727         if (0 > port) {
728                 start_hc = start_port = 0;
729                 num_ports = 8;          /* shld be benign for 4 port devs */
730                 num_hcs = 2;
731         } else {
732                 start_hc = port >> MV_PORT_HC_SHIFT;
733                 start_port = port;
734                 num_ports = num_hcs = 1;
735         }
736         DPRINTK("All registers for port(s) %u-%u:\n", start_port,
737                 num_ports > 1 ? num_ports - 1 : start_port);
738
739         if (NULL != pdev) {
740                 DPRINTK("PCI config space regs:\n");
741                 mv_dump_pci_cfg(pdev, 0x68);
742         }
743         DPRINTK("PCI regs:\n");
744         mv_dump_mem(mmio_base+0xc00, 0x3c);
745         mv_dump_mem(mmio_base+0xd00, 0x34);
746         mv_dump_mem(mmio_base+0xf00, 0x4);
747         mv_dump_mem(mmio_base+0x1d00, 0x6c);
748         for (hc = start_hc; hc < start_hc + num_hcs; hc++) {
749                 hc_base = mv_hc_base(mmio_base, port >> MV_PORT_HC_SHIFT);
750                 DPRINTK("HC regs (HC %i):\n", hc);
751                 mv_dump_mem(hc_base, 0x1c);
752         }
753         for (p = start_port; p < start_port + num_ports; p++) {
754                 port_base = mv_port_base(mmio_base, p);
755                 DPRINTK("EDMA regs (port %i):\n",p);
756                 mv_dump_mem(port_base, 0x54);
757                 DPRINTK("SATA regs (port %i):\n",p);
758                 mv_dump_mem(port_base+0x300, 0x60);
759         }
760 #endif
761 }
762
763 static unsigned int mv_scr_offset(unsigned int sc_reg_in)
764 {
765         unsigned int ofs;
766
767         switch (sc_reg_in) {
768         case SCR_STATUS:
769         case SCR_CONTROL:
770         case SCR_ERROR:
771                 ofs = SATA_STATUS_OFS + (sc_reg_in * sizeof(u32));
772                 break;
773         case SCR_ACTIVE:
774                 ofs = SATA_ACTIVE_OFS;   /* active is not with the others */
775                 break;
776         default:
777                 ofs = 0xffffffffU;
778                 break;
779         }
780         return ofs;
781 }
782
783 static u32 mv_scr_read(struct ata_port *ap, unsigned int sc_reg_in)
784 {
785         unsigned int ofs = mv_scr_offset(sc_reg_in);
786
787         if (0xffffffffU != ofs) {
788                 return readl(mv_ap_base(ap) + ofs);
789         } else {
790                 return (u32) ofs;
791         }
792 }
793
794 static void mv_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val)
795 {
796         unsigned int ofs = mv_scr_offset(sc_reg_in);
797
798         if (0xffffffffU != ofs) {
799                 writelfl(val, mv_ap_base(ap) + ofs);
800         }
801 }
802
803 /**
804  *      mv_host_stop - Host specific cleanup/stop routine.
805  *      @host_set: host data structure
806  *
807  *      Disable ints, cleanup host memory, call general purpose
808  *      host_stop.
809  *
810  *      LOCKING:
811  *      Inherited from caller.
812  */
813 static void mv_host_stop(struct ata_host_set *host_set)
814 {
815         struct mv_host_priv *hpriv = host_set->private_data;
816         struct pci_dev *pdev = to_pci_dev(host_set->dev);
817
818         if (hpriv->hp_flags & MV_HP_FLAG_MSI) {
819                 pci_disable_msi(pdev);
820         } else {
821                 pci_intx(pdev, 0);
822         }
823         kfree(hpriv);
824         ata_host_stop(host_set);
825 }
826
827 static inline void mv_priv_free(struct mv_port_priv *pp, struct device *dev)
828 {
829         dma_free_coherent(dev, MV_PORT_PRIV_DMA_SZ, pp->crpb, pp->crpb_dma);
830 }
831
832 static void mv_edma_cfg(struct mv_host_priv *hpriv, void __iomem *port_mmio)
833 {
834         u32 cfg = readl(port_mmio + EDMA_CFG_OFS);
835
836         /* set up non-NCQ EDMA configuration */
837         cfg &= ~0x1f;           /* clear queue depth */
838         cfg &= ~EDMA_CFG_NCQ;   /* clear NCQ mode */
839         cfg &= ~(1 << 9);       /* disable equeue */
840
841         if (IS_GEN_I(hpriv))
842                 cfg |= (1 << 8);        /* enab config burst size mask */
843
844         else if (IS_GEN_II(hpriv))
845                 cfg |= EDMA_CFG_RD_BRST_EXT | EDMA_CFG_WR_BUFF_LEN;
846
847         else if (IS_GEN_IIE(hpriv)) {
848                 cfg |= (1 << 23);       /* dis RX PM port mask */
849                 cfg &= ~(1 << 16);      /* dis FIS-based switching (for now) */
850                 cfg &= ~(1 << 19);      /* dis 128-entry queue (for now?) */
851                 cfg |= (1 << 18);       /* enab early completion */
852                 cfg |= (1 << 17);       /* enab host q cache */
853                 cfg |= (1 << 22);       /* enab cutthrough */
854         }
855
856         writelfl(cfg, port_mmio + EDMA_CFG_OFS);
857 }
858
859 /**
860  *      mv_port_start - Port specific init/start routine.
861  *      @ap: ATA channel to manipulate
862  *
863  *      Allocate and point to DMA memory, init port private memory,
864  *      zero indices.
865  *
866  *      LOCKING:
867  *      Inherited from caller.
868  */
869 static int mv_port_start(struct ata_port *ap)
870 {
871         struct device *dev = ap->host_set->dev;
872         struct mv_host_priv *hpriv = ap->host_set->private_data;
873         struct mv_port_priv *pp;
874         void __iomem *port_mmio = mv_ap_base(ap);
875         void *mem;
876         dma_addr_t mem_dma;
877         int rc = -ENOMEM;
878
879         pp = kmalloc(sizeof(*pp), GFP_KERNEL);
880         if (!pp)
881                 goto err_out;
882         memset(pp, 0, sizeof(*pp));
883
884         mem = dma_alloc_coherent(dev, MV_PORT_PRIV_DMA_SZ, &mem_dma,
885                                  GFP_KERNEL);
886         if (!mem)
887                 goto err_out_pp;
888         memset(mem, 0, MV_PORT_PRIV_DMA_SZ);
889
890         rc = ata_pad_alloc(ap, dev);
891         if (rc)
892                 goto err_out_priv;
893
894         /* First item in chunk of DMA memory:
895          * 32-slot command request table (CRQB), 32 bytes each in size
896          */
897         pp->crqb = mem;
898         pp->crqb_dma = mem_dma;
899         mem += MV_CRQB_Q_SZ;
900         mem_dma += MV_CRQB_Q_SZ;
901
902         /* Second item:
903          * 32-slot command response table (CRPB), 8 bytes each in size
904          */
905         pp->crpb = mem;
906         pp->crpb_dma = mem_dma;
907         mem += MV_CRPB_Q_SZ;
908         mem_dma += MV_CRPB_Q_SZ;
909
910         /* Third item:
911          * Table of scatter-gather descriptors (ePRD), 16 bytes each
912          */
913         pp->sg_tbl = mem;
914         pp->sg_tbl_dma = mem_dma;
915
916         mv_edma_cfg(hpriv, port_mmio);
917
918         writel((pp->crqb_dma >> 16) >> 16, port_mmio + EDMA_REQ_Q_BASE_HI_OFS);
919         writelfl(pp->crqb_dma & EDMA_REQ_Q_BASE_LO_MASK,
920                  port_mmio + EDMA_REQ_Q_IN_PTR_OFS);
921
922         if (hpriv->hp_flags & MV_HP_ERRATA_XX42A0)
923                 writelfl(pp->crqb_dma & 0xffffffff,
924                          port_mmio + EDMA_REQ_Q_OUT_PTR_OFS);
925         else
926                 writelfl(0, port_mmio + EDMA_REQ_Q_OUT_PTR_OFS);
927
928         writel((pp->crpb_dma >> 16) >> 16, port_mmio + EDMA_RSP_Q_BASE_HI_OFS);
929
930         if (hpriv->hp_flags & MV_HP_ERRATA_XX42A0)
931                 writelfl(pp->crpb_dma & 0xffffffff,
932                          port_mmio + EDMA_RSP_Q_IN_PTR_OFS);
933         else
934                 writelfl(0, port_mmio + EDMA_RSP_Q_IN_PTR_OFS);
935
936         writelfl(pp->crpb_dma & EDMA_RSP_Q_BASE_LO_MASK,
937                  port_mmio + EDMA_RSP_Q_OUT_PTR_OFS);
938
939         pp->req_producer = pp->rsp_consumer = 0;
940
941         /* Don't turn on EDMA here...do it before DMA commands only.  Else
942          * we'll be unable to send non-data, PIO, etc due to restricted access
943          * to shadow regs.
944          */
945         ap->private_data = pp;
946         return 0;
947
948 err_out_priv:
949         mv_priv_free(pp, dev);
950 err_out_pp:
951         kfree(pp);
952 err_out:
953         return rc;
954 }
955
956 /**
957  *      mv_port_stop - Port specific cleanup/stop routine.
958  *      @ap: ATA channel to manipulate
959  *
960  *      Stop DMA, cleanup port memory.
961  *
962  *      LOCKING:
963  *      This routine uses the host_set lock to protect the DMA stop.
964  */
965 static void mv_port_stop(struct ata_port *ap)
966 {
967         struct device *dev = ap->host_set->dev;
968         struct mv_port_priv *pp = ap->private_data;
969         unsigned long flags;
970
971         spin_lock_irqsave(&ap->host_set->lock, flags);
972         mv_stop_dma(ap);
973         spin_unlock_irqrestore(&ap->host_set->lock, flags);
974
975         ap->private_data = NULL;
976         ata_pad_free(ap, dev);
977         mv_priv_free(pp, dev);
978         kfree(pp);
979 }
980
981 /**
982  *      mv_fill_sg - Fill out the Marvell ePRD (scatter gather) entries
983  *      @qc: queued command whose SG list to source from
984  *
985  *      Populate the SG list and mark the last entry.
986  *
987  *      LOCKING:
988  *      Inherited from caller.
989  */
990 static void mv_fill_sg(struct ata_queued_cmd *qc)
991 {
992         struct mv_port_priv *pp = qc->ap->private_data;
993         unsigned int i = 0;
994         struct scatterlist *sg;
995
996         ata_for_each_sg(sg, qc) {
997                 dma_addr_t addr;
998                 u32 sg_len, len, offset;
999
1000                 addr = sg_dma_address(sg);
1001                 sg_len = sg_dma_len(sg);
1002
1003                 while (sg_len) {
1004                         offset = addr & MV_DMA_BOUNDARY;
1005                         len = sg_len;
1006                         if ((offset + sg_len) > 0x10000)
1007                                 len = 0x10000 - offset;
1008
1009                         pp->sg_tbl[i].addr = cpu_to_le32(addr & 0xffffffff);
1010                         pp->sg_tbl[i].addr_hi = cpu_to_le32((addr >> 16) >> 16);
1011                         pp->sg_tbl[i].flags_size = cpu_to_le32(len & 0xffff);
1012
1013                         sg_len -= len;
1014                         addr += len;
1015
1016                         if (!sg_len && ata_sg_is_last(sg, qc))
1017                                 pp->sg_tbl[i].flags_size |= cpu_to_le32(EPRD_FLAG_END_OF_TBL);
1018
1019                         i++;
1020                 }
1021         }
1022 }
1023
1024 static inline unsigned mv_inc_q_index(unsigned *index)
1025 {
1026         *index = (*index + 1) & MV_MAX_Q_DEPTH_MASK;
1027         return *index;
1028 }
1029
1030 static inline void mv_crqb_pack_cmd(u16 *cmdw, u8 data, u8 addr, unsigned last)
1031 {
1032         *cmdw = data | (addr << CRQB_CMD_ADDR_SHIFT) | CRQB_CMD_CS |
1033                 (last ? CRQB_CMD_LAST : 0);
1034 }
1035
1036 /**
1037  *      mv_qc_prep - Host specific command preparation.
1038  *      @qc: queued command to prepare
1039  *
1040  *      This routine simply redirects to the general purpose routine
1041  *      if command is not DMA.  Else, it handles prep of the CRQB
1042  *      (command request block), does some sanity checking, and calls
1043  *      the SG load routine.
1044  *
1045  *      LOCKING:
1046  *      Inherited from caller.
1047  */
1048 static void mv_qc_prep(struct ata_queued_cmd *qc)
1049 {
1050         struct ata_port *ap = qc->ap;
1051         struct mv_port_priv *pp = ap->private_data;
1052         u16 *cw;
1053         struct ata_taskfile *tf;
1054         u16 flags = 0;
1055
1056         if (ATA_PROT_DMA != qc->tf.protocol)
1057                 return;
1058
1059         /* the req producer index should be the same as we remember it */
1060         WARN_ON(((readl(mv_ap_base(qc->ap) + EDMA_REQ_Q_IN_PTR_OFS) >>
1061                   EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1062                 pp->req_producer);
1063
1064         /* Fill in command request block
1065          */
1066         if (!(qc->tf.flags & ATA_TFLAG_WRITE))
1067                 flags |= CRQB_FLAG_READ;
1068         WARN_ON(MV_MAX_Q_DEPTH <= qc->tag);
1069         flags |= qc->tag << CRQB_TAG_SHIFT;
1070
1071         pp->crqb[pp->req_producer].sg_addr =
1072                 cpu_to_le32(pp->sg_tbl_dma & 0xffffffff);
1073         pp->crqb[pp->req_producer].sg_addr_hi =
1074                 cpu_to_le32((pp->sg_tbl_dma >> 16) >> 16);
1075         pp->crqb[pp->req_producer].ctrl_flags = cpu_to_le16(flags);
1076
1077         cw = &pp->crqb[pp->req_producer].ata_cmd[0];
1078         tf = &qc->tf;
1079
1080         /* Sadly, the CRQB cannot accomodate all registers--there are
1081          * only 11 bytes...so we must pick and choose required
1082          * registers based on the command.  So, we drop feature and
1083          * hob_feature for [RW] DMA commands, but they are needed for
1084          * NCQ.  NCQ will drop hob_nsect.
1085          */
1086         switch (tf->command) {
1087         case ATA_CMD_READ:
1088         case ATA_CMD_READ_EXT:
1089         case ATA_CMD_WRITE:
1090         case ATA_CMD_WRITE_EXT:
1091         case ATA_CMD_WRITE_FUA_EXT:
1092                 mv_crqb_pack_cmd(cw++, tf->hob_nsect, ATA_REG_NSECT, 0);
1093                 break;
1094 #ifdef LIBATA_NCQ               /* FIXME: remove this line when NCQ added */
1095         case ATA_CMD_FPDMA_READ:
1096         case ATA_CMD_FPDMA_WRITE:
1097                 mv_crqb_pack_cmd(cw++, tf->hob_feature, ATA_REG_FEATURE, 0);
1098                 mv_crqb_pack_cmd(cw++, tf->feature, ATA_REG_FEATURE, 0);
1099                 break;
1100 #endif                          /* FIXME: remove this line when NCQ added */
1101         default:
1102                 /* The only other commands EDMA supports in non-queued and
1103                  * non-NCQ mode are: [RW] STREAM DMA and W DMA FUA EXT, none
1104                  * of which are defined/used by Linux.  If we get here, this
1105                  * driver needs work.
1106                  *
1107                  * FIXME: modify libata to give qc_prep a return value and
1108                  * return error here.
1109                  */
1110                 BUG_ON(tf->command);
1111                 break;
1112         }
1113         mv_crqb_pack_cmd(cw++, tf->nsect, ATA_REG_NSECT, 0);
1114         mv_crqb_pack_cmd(cw++, tf->hob_lbal, ATA_REG_LBAL, 0);
1115         mv_crqb_pack_cmd(cw++, tf->lbal, ATA_REG_LBAL, 0);
1116         mv_crqb_pack_cmd(cw++, tf->hob_lbam, ATA_REG_LBAM, 0);
1117         mv_crqb_pack_cmd(cw++, tf->lbam, ATA_REG_LBAM, 0);
1118         mv_crqb_pack_cmd(cw++, tf->hob_lbah, ATA_REG_LBAH, 0);
1119         mv_crqb_pack_cmd(cw++, tf->lbah, ATA_REG_LBAH, 0);
1120         mv_crqb_pack_cmd(cw++, tf->device, ATA_REG_DEVICE, 0);
1121         mv_crqb_pack_cmd(cw++, tf->command, ATA_REG_CMD, 1);    /* last */
1122
1123         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
1124                 return;
1125         mv_fill_sg(qc);
1126 }
1127
1128 /**
1129  *      mv_qc_prep_iie - Host specific command preparation.
1130  *      @qc: queued command to prepare
1131  *
1132  *      This routine simply redirects to the general purpose routine
1133  *      if command is not DMA.  Else, it handles prep of the CRQB
1134  *      (command request block), does some sanity checking, and calls
1135  *      the SG load routine.
1136  *
1137  *      LOCKING:
1138  *      Inherited from caller.
1139  */
1140 static void mv_qc_prep_iie(struct ata_queued_cmd *qc)
1141 {
1142         struct ata_port *ap = qc->ap;
1143         struct mv_port_priv *pp = ap->private_data;
1144         struct mv_crqb_iie *crqb;
1145         struct ata_taskfile *tf;
1146         u32 flags = 0;
1147
1148         if (ATA_PROT_DMA != qc->tf.protocol)
1149                 return;
1150
1151         /* the req producer index should be the same as we remember it */
1152         WARN_ON(((readl(mv_ap_base(qc->ap) + EDMA_REQ_Q_IN_PTR_OFS) >>
1153                   EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1154                 pp->req_producer);
1155
1156         /* Fill in Gen IIE command request block
1157          */
1158         if (!(qc->tf.flags & ATA_TFLAG_WRITE))
1159                 flags |= CRQB_FLAG_READ;
1160
1161         WARN_ON(MV_MAX_Q_DEPTH <= qc->tag);
1162         flags |= qc->tag << CRQB_TAG_SHIFT;
1163
1164         crqb = (struct mv_crqb_iie *) &pp->crqb[pp->req_producer];
1165         crqb->addr = cpu_to_le32(pp->sg_tbl_dma & 0xffffffff);
1166         crqb->addr_hi = cpu_to_le32((pp->sg_tbl_dma >> 16) >> 16);
1167         crqb->flags = cpu_to_le32(flags);
1168
1169         tf = &qc->tf;
1170         crqb->ata_cmd[0] = cpu_to_le32(
1171                         (tf->command << 16) |
1172                         (tf->feature << 24)
1173                 );
1174         crqb->ata_cmd[1] = cpu_to_le32(
1175                         (tf->lbal << 0) |
1176                         (tf->lbam << 8) |
1177                         (tf->lbah << 16) |
1178                         (tf->device << 24)
1179                 );
1180         crqb->ata_cmd[2] = cpu_to_le32(
1181                         (tf->hob_lbal << 0) |
1182                         (tf->hob_lbam << 8) |
1183                         (tf->hob_lbah << 16) |
1184                         (tf->hob_feature << 24)
1185                 );
1186         crqb->ata_cmd[3] = cpu_to_le32(
1187                         (tf->nsect << 0) |
1188                         (tf->hob_nsect << 8)
1189                 );
1190
1191         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
1192                 return;
1193         mv_fill_sg(qc);
1194 }
1195
1196 /**
1197  *      mv_qc_issue - Initiate a command to the host
1198  *      @qc: queued command to start
1199  *
1200  *      This routine simply redirects to the general purpose routine
1201  *      if command is not DMA.  Else, it sanity checks our local
1202  *      caches of the request producer/consumer indices then enables
1203  *      DMA and bumps the request producer index.
1204  *
1205  *      LOCKING:
1206  *      Inherited from caller.
1207  */
1208 static unsigned int mv_qc_issue(struct ata_queued_cmd *qc)
1209 {
1210         void __iomem *port_mmio = mv_ap_base(qc->ap);
1211         struct mv_port_priv *pp = qc->ap->private_data;
1212         u32 in_ptr;
1213
1214         if (ATA_PROT_DMA != qc->tf.protocol) {
1215                 /* We're about to send a non-EDMA capable command to the
1216                  * port.  Turn off EDMA so there won't be problems accessing
1217                  * shadow block, etc registers.
1218                  */
1219                 mv_stop_dma(qc->ap);
1220                 return ata_qc_issue_prot(qc);
1221         }
1222
1223         in_ptr = readl(port_mmio + EDMA_REQ_Q_IN_PTR_OFS);
1224
1225         /* the req producer index should be the same as we remember it */
1226         WARN_ON(((in_ptr >> EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1227                 pp->req_producer);
1228         /* until we do queuing, the queue should be empty at this point */
1229         WARN_ON(((in_ptr >> EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1230                 ((readl(port_mmio + EDMA_REQ_Q_OUT_PTR_OFS) >>
1231                   EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK));
1232
1233         mv_inc_q_index(&pp->req_producer);      /* now incr producer index */
1234
1235         mv_start_dma(port_mmio, pp);
1236
1237         /* and write the request in pointer to kick the EDMA to life */
1238         in_ptr &= EDMA_REQ_Q_BASE_LO_MASK;
1239         in_ptr |= pp->req_producer << EDMA_REQ_Q_PTR_SHIFT;
1240         writelfl(in_ptr, port_mmio + EDMA_REQ_Q_IN_PTR_OFS);
1241
1242         return 0;
1243 }
1244
1245 /**
1246  *      mv_get_crpb_status - get status from most recently completed cmd
1247  *      @ap: ATA channel to manipulate
1248  *
1249  *      This routine is for use when the port is in DMA mode, when it
1250  *      will be using the CRPB (command response block) method of
1251  *      returning command completion information.  We check indices
1252  *      are good, grab status, and bump the response consumer index to
1253  *      prove that we're up to date.
1254  *
1255  *      LOCKING:
1256  *      Inherited from caller.
1257  */
1258 static u8 mv_get_crpb_status(struct ata_port *ap)
1259 {
1260         void __iomem *port_mmio = mv_ap_base(ap);
1261         struct mv_port_priv *pp = ap->private_data;
1262         u32 out_ptr;
1263         u8 ata_status;
1264
1265         out_ptr = readl(port_mmio + EDMA_RSP_Q_OUT_PTR_OFS);
1266
1267         /* the response consumer index should be the same as we remember it */
1268         WARN_ON(((out_ptr >> EDMA_RSP_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1269                 pp->rsp_consumer);
1270
1271         ata_status = pp->crpb[pp->rsp_consumer].flags >> CRPB_FLAG_STATUS_SHIFT;
1272
1273         /* increment our consumer index... */
1274         pp->rsp_consumer = mv_inc_q_index(&pp->rsp_consumer);
1275
1276         /* and, until we do NCQ, there should only be 1 CRPB waiting */
1277         WARN_ON(((readl(port_mmio + EDMA_RSP_Q_IN_PTR_OFS) >>
1278                   EDMA_RSP_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1279                 pp->rsp_consumer);
1280
1281         /* write out our inc'd consumer index so EDMA knows we're caught up */
1282         out_ptr &= EDMA_RSP_Q_BASE_LO_MASK;
1283         out_ptr |= pp->rsp_consumer << EDMA_RSP_Q_PTR_SHIFT;
1284         writelfl(out_ptr, port_mmio + EDMA_RSP_Q_OUT_PTR_OFS);
1285
1286         /* Return ATA status register for completed CRPB */
1287         return ata_status;
1288 }
1289
1290 /**
1291  *      mv_err_intr - Handle error interrupts on the port
1292  *      @ap: ATA channel to manipulate
1293  *
1294  *      In most cases, just clear the interrupt and move on.  However,
1295  *      some cases require an eDMA reset, which is done right before
1296  *      the COMRESET in mv_phy_reset().  The SERR case requires a
1297  *      clear of pending errors in the SATA SERROR register.  Finally,
1298  *      if the port disabled DMA, update our cached copy to match.
1299  *
1300  *      LOCKING:
1301  *      Inherited from caller.
1302  */
1303 static void mv_err_intr(struct ata_port *ap)
1304 {
1305         void __iomem *port_mmio = mv_ap_base(ap);
1306         u32 edma_err_cause, serr = 0;
1307
1308         edma_err_cause = readl(port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
1309
1310         if (EDMA_ERR_SERR & edma_err_cause) {
1311                 serr = scr_read(ap, SCR_ERROR);
1312                 scr_write_flush(ap, SCR_ERROR, serr);
1313         }
1314         if (EDMA_ERR_SELF_DIS & edma_err_cause) {
1315                 struct mv_port_priv *pp = ap->private_data;
1316                 pp->pp_flags &= ~MV_PP_FLAG_EDMA_EN;
1317         }
1318         DPRINTK(KERN_ERR "ata%u: port error; EDMA err cause: 0x%08x "
1319                 "SERR: 0x%08x\n", ap->id, edma_err_cause, serr);
1320
1321         /* Clear EDMA now that SERR cleanup done */
1322         writelfl(0, port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
1323
1324         /* check for fatal here and recover if needed */
1325         if (EDMA_ERR_FATAL & edma_err_cause) {
1326                 mv_stop_and_reset(ap);
1327         }
1328 }
1329
1330 /**
1331  *      mv_host_intr - Handle all interrupts on the given host controller
1332  *      @host_set: host specific structure
1333  *      @relevant: port error bits relevant to this host controller
1334  *      @hc: which host controller we're to look at
1335  *
1336  *      Read then write clear the HC interrupt status then walk each
1337  *      port connected to the HC and see if it needs servicing.  Port
1338  *      success ints are reported in the HC interrupt status reg, the
1339  *      port error ints are reported in the higher level main
1340  *      interrupt status register and thus are passed in via the
1341  *      'relevant' argument.
1342  *
1343  *      LOCKING:
1344  *      Inherited from caller.
1345  */
1346 static void mv_host_intr(struct ata_host_set *host_set, u32 relevant,
1347                          unsigned int hc)
1348 {
1349         void __iomem *mmio = host_set->mmio_base;
1350         void __iomem *hc_mmio = mv_hc_base(mmio, hc);
1351         struct ata_queued_cmd *qc;
1352         u32 hc_irq_cause;
1353         int shift, port, port0, hard_port, handled;
1354         unsigned int err_mask;
1355
1356         if (hc == 0) {
1357                 port0 = 0;
1358         } else {
1359                 port0 = MV_PORTS_PER_HC;
1360         }
1361
1362         /* we'll need the HC success int register in most cases */
1363         hc_irq_cause = readl(hc_mmio + HC_IRQ_CAUSE_OFS);
1364         if (hc_irq_cause) {
1365                 writelfl(~hc_irq_cause, hc_mmio + HC_IRQ_CAUSE_OFS);
1366         }
1367
1368         VPRINTK("ENTER, hc%u relevant=0x%08x HC IRQ cause=0x%08x\n",
1369                 hc,relevant,hc_irq_cause);
1370
1371         for (port = port0; port < port0 + MV_PORTS_PER_HC; port++) {
1372                 u8 ata_status = 0;
1373                 struct ata_port *ap = host_set->ports[port];
1374                 struct mv_port_priv *pp = ap->private_data;
1375
1376                 hard_port = port & MV_PORT_MASK;        /* range 0-3 */
1377                 handled = 0;    /* ensure ata_status is set if handled++ */
1378
1379                 /* Note that DEV_IRQ might happen spuriously during EDMA,
1380                  * and should be ignored in such cases.  We could mask it,
1381                  * but it's pretty rare and may not be worth the overhead.
1382                  */ 
1383                 if (pp->pp_flags & MV_PP_FLAG_EDMA_EN) {
1384                         /* EDMA: check for response queue interrupt */
1385                         if ((CRPB_DMA_DONE << hard_port) & hc_irq_cause) {
1386                                 ata_status = mv_get_crpb_status(ap);
1387                                 handled = 1;
1388                         }
1389                 } else {
1390                         /* PIO: check for device (drive) interrupt */
1391                         if ((DEV_IRQ << hard_port) & hc_irq_cause) {
1392                                 ata_status = readb((void __iomem *)
1393                                            ap->ioaddr.status_addr);
1394                                 handled = 1;
1395                         }
1396                 }
1397
1398                 if (ap->flags & (ATA_FLAG_PORT_DISABLED | ATA_FLAG_NOINTR))
1399                         continue;
1400
1401                 err_mask = ac_err_mask(ata_status);
1402
1403                 shift = port << 1;              /* (port * 2) */
1404                 if (port >= MV_PORTS_PER_HC) {
1405                         shift++;        /* skip bit 8 in the HC Main IRQ reg */
1406                 }
1407                 if ((PORT0_ERR << shift) & relevant) {
1408                         mv_err_intr(ap);
1409                         err_mask |= AC_ERR_OTHER;
1410                         handled = 1;
1411                 }
1412
1413                 if (handled) {
1414                         qc = ata_qc_from_tag(ap, ap->active_tag);
1415                         if (qc && (qc->flags & ATA_QCFLAG_ACTIVE)) {
1416                                 VPRINTK("port %u IRQ found for qc, "
1417                                         "ata_status 0x%x\n", port,ata_status);
1418                                 /* mark qc status appropriately */
1419                                 if (!(qc->tf.ctl & ATA_NIEN)) {
1420                                         qc->err_mask |= err_mask;
1421                                         ata_qc_complete(qc);
1422                                 }
1423                         }
1424                 }
1425         }
1426         VPRINTK("EXIT\n");
1427 }
1428
1429 /**
1430  *      mv_interrupt -
1431  *      @irq: unused
1432  *      @dev_instance: private data; in this case the host structure
1433  *      @regs: unused
1434  *
1435  *      Read the read only register to determine if any host
1436  *      controllers have pending interrupts.  If so, call lower level
1437  *      routine to handle.  Also check for PCI errors which are only
1438  *      reported here.
1439  *
1440  *      LOCKING:
1441  *      This routine holds the host_set lock while processing pending
1442  *      interrupts.
1443  */
1444 static irqreturn_t mv_interrupt(int irq, void *dev_instance,
1445                                 struct pt_regs *regs)
1446 {
1447         struct ata_host_set *host_set = dev_instance;
1448         unsigned int hc, handled = 0, n_hcs;
1449         void __iomem *mmio = host_set->mmio_base;
1450         u32 irq_stat;
1451
1452         irq_stat = readl(mmio + HC_MAIN_IRQ_CAUSE_OFS);
1453
1454         /* check the cases where we either have nothing pending or have read
1455          * a bogus register value which can indicate HW removal or PCI fault
1456          */
1457         if (!irq_stat || (0xffffffffU == irq_stat)) {
1458                 return IRQ_NONE;
1459         }
1460
1461         n_hcs = mv_get_hc_count(host_set->ports[0]->flags);
1462         spin_lock(&host_set->lock);
1463
1464         for (hc = 0; hc < n_hcs; hc++) {
1465                 u32 relevant = irq_stat & (HC0_IRQ_PEND << (hc * HC_SHIFT));
1466                 if (relevant) {
1467                         mv_host_intr(host_set, relevant, hc);
1468                         handled++;
1469                 }
1470         }
1471         if (PCI_ERR & irq_stat) {
1472                 printk(KERN_ERR DRV_NAME ": PCI ERROR; PCI IRQ cause=0x%08x\n",
1473                        readl(mmio + PCI_IRQ_CAUSE_OFS));
1474
1475                 DPRINTK("All regs @ PCI error\n");
1476                 mv_dump_all_regs(mmio, -1, to_pci_dev(host_set->dev));
1477
1478                 writelfl(0, mmio + PCI_IRQ_CAUSE_OFS);
1479                 handled++;
1480         }
1481         spin_unlock(&host_set->lock);
1482
1483         return IRQ_RETVAL(handled);
1484 }
1485
1486 static void __iomem *mv5_phy_base(void __iomem *mmio, unsigned int port)
1487 {
1488         void __iomem *hc_mmio = mv_hc_base_from_port(mmio, port);
1489         unsigned long ofs = (mv_hardport_from_port(port) + 1) * 0x100UL;
1490
1491         return hc_mmio + ofs;
1492 }
1493
1494 static unsigned int mv5_scr_offset(unsigned int sc_reg_in)
1495 {
1496         unsigned int ofs;
1497
1498         switch (sc_reg_in) {
1499         case SCR_STATUS:
1500         case SCR_ERROR:
1501         case SCR_CONTROL:
1502                 ofs = sc_reg_in * sizeof(u32);
1503                 break;
1504         default:
1505                 ofs = 0xffffffffU;
1506                 break;
1507         }
1508         return ofs;
1509 }
1510
1511 static u32 mv5_scr_read(struct ata_port *ap, unsigned int sc_reg_in)
1512 {
1513         void __iomem *mmio = mv5_phy_base(ap->host_set->mmio_base, ap->port_no);
1514         unsigned int ofs = mv5_scr_offset(sc_reg_in);
1515
1516         if (ofs != 0xffffffffU)
1517                 return readl(mmio + ofs);
1518         else
1519                 return (u32) ofs;
1520 }
1521
1522 static void mv5_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val)
1523 {
1524         void __iomem *mmio = mv5_phy_base(ap->host_set->mmio_base, ap->port_no);
1525         unsigned int ofs = mv5_scr_offset(sc_reg_in);
1526
1527         if (ofs != 0xffffffffU)
1528                 writelfl(val, mmio + ofs);
1529 }
1530
1531 static void mv5_reset_bus(struct pci_dev *pdev, void __iomem *mmio)
1532 {
1533         u8 rev_id;
1534         int early_5080;
1535
1536         pci_read_config_byte(pdev, PCI_REVISION_ID, &rev_id);
1537
1538         early_5080 = (pdev->device == 0x5080) && (rev_id == 0);
1539
1540         if (!early_5080) {
1541                 u32 tmp = readl(mmio + MV_PCI_EXP_ROM_BAR_CTL);
1542                 tmp |= (1 << 0);
1543                 writel(tmp, mmio + MV_PCI_EXP_ROM_BAR_CTL);
1544         }
1545
1546         mv_reset_pci_bus(pdev, mmio);
1547 }
1548
1549 static void mv5_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio)
1550 {
1551         writel(0x0fcfffff, mmio + MV_FLASH_CTL);
1552 }
1553
1554 static void mv5_read_preamp(struct mv_host_priv *hpriv, int idx,
1555                            void __iomem *mmio)
1556 {
1557         void __iomem *phy_mmio = mv5_phy_base(mmio, idx);
1558         u32 tmp;
1559
1560         tmp = readl(phy_mmio + MV5_PHY_MODE);
1561
1562         hpriv->signal[idx].pre = tmp & 0x1800;  /* bits 12:11 */
1563         hpriv->signal[idx].amps = tmp & 0xe0;   /* bits 7:5 */
1564 }
1565
1566 static void mv5_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio)
1567 {
1568         u32 tmp;
1569
1570         writel(0, mmio + MV_GPIO_PORT_CTL);
1571
1572         /* FIXME: handle MV_HP_ERRATA_50XXB2 errata */
1573
1574         tmp = readl(mmio + MV_PCI_EXP_ROM_BAR_CTL);
1575         tmp |= ~(1 << 0);
1576         writel(tmp, mmio + MV_PCI_EXP_ROM_BAR_CTL);
1577 }
1578
1579 static void mv5_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
1580                            unsigned int port)
1581 {
1582         void __iomem *phy_mmio = mv5_phy_base(mmio, port);
1583         const u32 mask = (1<<12) | (1<<11) | (1<<7) | (1<<6) | (1<<5);
1584         u32 tmp;
1585         int fix_apm_sq = (hpriv->hp_flags & MV_HP_ERRATA_50XXB0);
1586
1587         if (fix_apm_sq) {
1588                 tmp = readl(phy_mmio + MV5_LT_MODE);
1589                 tmp |= (1 << 19);
1590                 writel(tmp, phy_mmio + MV5_LT_MODE);
1591
1592                 tmp = readl(phy_mmio + MV5_PHY_CTL);
1593                 tmp &= ~0x3;
1594                 tmp |= 0x1;
1595                 writel(tmp, phy_mmio + MV5_PHY_CTL);
1596         }
1597
1598         tmp = readl(phy_mmio + MV5_PHY_MODE);
1599         tmp &= ~mask;
1600         tmp |= hpriv->signal[port].pre;
1601         tmp |= hpriv->signal[port].amps;
1602         writel(tmp, phy_mmio + MV5_PHY_MODE);
1603 }
1604
1605
1606 #undef ZERO
1607 #define ZERO(reg) writel(0, port_mmio + (reg))
1608 static void mv5_reset_hc_port(struct mv_host_priv *hpriv, void __iomem *mmio,
1609                              unsigned int port)
1610 {
1611         void __iomem *port_mmio = mv_port_base(mmio, port);
1612
1613         writelfl(EDMA_DS, port_mmio + EDMA_CMD_OFS);
1614
1615         mv_channel_reset(hpriv, mmio, port);
1616
1617         ZERO(0x028);    /* command */
1618         writel(0x11f, port_mmio + EDMA_CFG_OFS);
1619         ZERO(0x004);    /* timer */
1620         ZERO(0x008);    /* irq err cause */
1621         ZERO(0x00c);    /* irq err mask */
1622         ZERO(0x010);    /* rq bah */
1623         ZERO(0x014);    /* rq inp */
1624         ZERO(0x018);    /* rq outp */
1625         ZERO(0x01c);    /* respq bah */
1626         ZERO(0x024);    /* respq outp */
1627         ZERO(0x020);    /* respq inp */
1628         ZERO(0x02c);    /* test control */
1629         writel(0xbc, port_mmio + EDMA_IORDY_TMOUT);
1630 }
1631 #undef ZERO
1632
1633 #define ZERO(reg) writel(0, hc_mmio + (reg))
1634 static void mv5_reset_one_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
1635                         unsigned int hc)
1636 {
1637         void __iomem *hc_mmio = mv_hc_base(mmio, hc);
1638         u32 tmp;
1639
1640         ZERO(0x00c);
1641         ZERO(0x010);
1642         ZERO(0x014);
1643         ZERO(0x018);
1644
1645         tmp = readl(hc_mmio + 0x20);
1646         tmp &= 0x1c1c1c1c;
1647         tmp |= 0x03030303;
1648         writel(tmp, hc_mmio + 0x20);
1649 }
1650 #undef ZERO
1651
1652 static int mv5_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
1653                         unsigned int n_hc)
1654 {
1655         unsigned int hc, port;
1656
1657         for (hc = 0; hc < n_hc; hc++) {
1658                 for (port = 0; port < MV_PORTS_PER_HC; port++)
1659                         mv5_reset_hc_port(hpriv, mmio,
1660                                           (hc * MV_PORTS_PER_HC) + port);
1661
1662                 mv5_reset_one_hc(hpriv, mmio, hc);
1663         }
1664
1665         return 0;
1666 }
1667
1668 #undef ZERO
1669 #define ZERO(reg) writel(0, mmio + (reg))
1670 static void mv_reset_pci_bus(struct pci_dev *pdev, void __iomem *mmio)
1671 {
1672         u32 tmp;
1673
1674         tmp = readl(mmio + MV_PCI_MODE);
1675         tmp &= 0xff00ffff;
1676         writel(tmp, mmio + MV_PCI_MODE);
1677
1678         ZERO(MV_PCI_DISC_TIMER);
1679         ZERO(MV_PCI_MSI_TRIGGER);
1680         writel(0x000100ff, mmio + MV_PCI_XBAR_TMOUT);
1681         ZERO(HC_MAIN_IRQ_MASK_OFS);
1682         ZERO(MV_PCI_SERR_MASK);
1683         ZERO(PCI_IRQ_CAUSE_OFS);
1684         ZERO(PCI_IRQ_MASK_OFS);
1685         ZERO(MV_PCI_ERR_LOW_ADDRESS);
1686         ZERO(MV_PCI_ERR_HIGH_ADDRESS);
1687         ZERO(MV_PCI_ERR_ATTRIBUTE);
1688         ZERO(MV_PCI_ERR_COMMAND);
1689 }
1690 #undef ZERO
1691
1692 static void mv6_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio)
1693 {
1694         u32 tmp;
1695
1696         mv5_reset_flash(hpriv, mmio);
1697
1698         tmp = readl(mmio + MV_GPIO_PORT_CTL);
1699         tmp &= 0x3;
1700         tmp |= (1 << 5) | (1 << 6);
1701         writel(tmp, mmio + MV_GPIO_PORT_CTL);
1702 }
1703
1704 /**
1705  *      mv6_reset_hc - Perform the 6xxx global soft reset
1706  *      @mmio: base address of the HBA
1707  *
1708  *      This routine only applies to 6xxx parts.
1709  *
1710  *      LOCKING:
1711  *      Inherited from caller.
1712  */
1713 static int mv6_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
1714                         unsigned int n_hc)
1715 {
1716         void __iomem *reg = mmio + PCI_MAIN_CMD_STS_OFS;
1717         int i, rc = 0;
1718         u32 t;
1719
1720         /* Following procedure defined in PCI "main command and status
1721          * register" table.
1722          */
1723         t = readl(reg);
1724         writel(t | STOP_PCI_MASTER, reg);
1725
1726         for (i = 0; i < 1000; i++) {
1727                 udelay(1);
1728                 t = readl(reg);
1729                 if (PCI_MASTER_EMPTY & t) {
1730                         break;
1731                 }
1732         }
1733         if (!(PCI_MASTER_EMPTY & t)) {
1734                 printk(KERN_ERR DRV_NAME ": PCI master won't flush\n");
1735                 rc = 1;
1736                 goto done;
1737         }
1738
1739         /* set reset */
1740         i = 5;
1741         do {
1742                 writel(t | GLOB_SFT_RST, reg);
1743                 t = readl(reg);
1744                 udelay(1);
1745         } while (!(GLOB_SFT_RST & t) && (i-- > 0));
1746
1747         if (!(GLOB_SFT_RST & t)) {
1748                 printk(KERN_ERR DRV_NAME ": can't set global reset\n");
1749                 rc = 1;
1750                 goto done;
1751         }
1752
1753         /* clear reset and *reenable the PCI master* (not mentioned in spec) */
1754         i = 5;
1755         do {
1756                 writel(t & ~(GLOB_SFT_RST | STOP_PCI_MASTER), reg);
1757                 t = readl(reg);
1758                 udelay(1);
1759         } while ((GLOB_SFT_RST & t) && (i-- > 0));
1760
1761         if (GLOB_SFT_RST & t) {
1762                 printk(KERN_ERR DRV_NAME ": can't clear global reset\n");
1763                 rc = 1;
1764         }
1765 done:
1766         return rc;
1767 }
1768
1769 static void mv6_read_preamp(struct mv_host_priv *hpriv, int idx,
1770                            void __iomem *mmio)
1771 {
1772         void __iomem *port_mmio;
1773         u32 tmp;
1774
1775         tmp = readl(mmio + MV_RESET_CFG);
1776         if ((tmp & (1 << 0)) == 0) {
1777                 hpriv->signal[idx].amps = 0x7 << 8;
1778                 hpriv->signal[idx].pre = 0x1 << 5;
1779                 return;
1780         }
1781
1782         port_mmio = mv_port_base(mmio, idx);
1783         tmp = readl(port_mmio + PHY_MODE2);
1784
1785         hpriv->signal[idx].amps = tmp & 0x700;  /* bits 10:8 */
1786         hpriv->signal[idx].pre = tmp & 0xe0;    /* bits 7:5 */
1787 }
1788
1789 static void mv6_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio)
1790 {
1791         writel(0x00000060, mmio + MV_GPIO_PORT_CTL);
1792 }
1793
1794 static void mv6_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
1795                            unsigned int port)
1796 {
1797         void __iomem *port_mmio = mv_port_base(mmio, port);
1798
1799         u32 hp_flags = hpriv->hp_flags;
1800         int fix_phy_mode2 =
1801                 hp_flags & (MV_HP_ERRATA_60X1B2 | MV_HP_ERRATA_60X1C0);
1802         int fix_phy_mode4 =
1803                 hp_flags & (MV_HP_ERRATA_60X1B2 | MV_HP_ERRATA_60X1C0);
1804         u32 m2, tmp;
1805
1806         if (fix_phy_mode2) {
1807                 m2 = readl(port_mmio + PHY_MODE2);
1808                 m2 &= ~(1 << 16);
1809                 m2 |= (1 << 31);
1810                 writel(m2, port_mmio + PHY_MODE2);
1811
1812                 udelay(200);
1813
1814                 m2 = readl(port_mmio + PHY_MODE2);
1815                 m2 &= ~((1 << 16) | (1 << 31));
1816                 writel(m2, port_mmio + PHY_MODE2);
1817
1818                 udelay(200);
1819         }
1820
1821         /* who knows what this magic does */
1822         tmp = readl(port_mmio + PHY_MODE3);
1823         tmp &= ~0x7F800000;
1824         tmp |= 0x2A800000;
1825         writel(tmp, port_mmio + PHY_MODE3);
1826
1827         if (fix_phy_mode4) {
1828                 u32 m4;
1829
1830                 m4 = readl(port_mmio + PHY_MODE4);
1831
1832                 if (hp_flags & MV_HP_ERRATA_60X1B2)
1833                         tmp = readl(port_mmio + 0x310);
1834
1835                 m4 = (m4 & ~(1 << 1)) | (1 << 0);
1836
1837                 writel(m4, port_mmio + PHY_MODE4);
1838
1839                 if (hp_flags & MV_HP_ERRATA_60X1B2)
1840                         writel(tmp, port_mmio + 0x310);
1841         }
1842
1843         /* Revert values of pre-emphasis and signal amps to the saved ones */
1844         m2 = readl(port_mmio + PHY_MODE2);
1845
1846         m2 &= ~MV_M2_PREAMP_MASK;
1847         m2 |= hpriv->signal[port].amps;
1848         m2 |= hpriv->signal[port].pre;
1849         m2 &= ~(1 << 16);
1850
1851         /* according to mvSata 3.6.1, some IIE values are fixed */
1852         if (IS_GEN_IIE(hpriv)) {
1853                 m2 &= ~0xC30FF01F;
1854                 m2 |= 0x0000900F;
1855         }
1856
1857         writel(m2, port_mmio + PHY_MODE2);
1858 }
1859
1860 static void mv_channel_reset(struct mv_host_priv *hpriv, void __iomem *mmio,
1861                              unsigned int port_no)
1862 {
1863         void __iomem *port_mmio = mv_port_base(mmio, port_no);
1864
1865         writelfl(ATA_RST, port_mmio + EDMA_CMD_OFS);
1866
1867         if (IS_60XX(hpriv)) {
1868                 u32 ifctl = readl(port_mmio + SATA_INTERFACE_CTL);
1869                 ifctl |= (1 << 12) | (1 << 7);
1870                 writelfl(ifctl, port_mmio + SATA_INTERFACE_CTL);
1871         }
1872
1873         udelay(25);             /* allow reset propagation */
1874
1875         /* Spec never mentions clearing the bit.  Marvell's driver does
1876          * clear the bit, however.
1877          */
1878         writelfl(0, port_mmio + EDMA_CMD_OFS);
1879
1880         hpriv->ops->phy_errata(hpriv, mmio, port_no);
1881
1882         if (IS_50XX(hpriv))
1883                 mdelay(1);
1884 }
1885
1886 static void mv_stop_and_reset(struct ata_port *ap)
1887 {
1888         struct mv_host_priv *hpriv = ap->host_set->private_data;
1889         void __iomem *mmio = ap->host_set->mmio_base;
1890
1891         mv_stop_dma(ap);
1892
1893         mv_channel_reset(hpriv, mmio, ap->port_no);
1894
1895         __mv_phy_reset(ap, 0);
1896 }
1897
1898 static inline void __msleep(unsigned int msec, int can_sleep)
1899 {
1900         if (can_sleep)
1901                 msleep(msec);
1902         else
1903                 mdelay(msec);
1904 }
1905
1906 /**
1907  *      __mv_phy_reset - Perform eDMA reset followed by COMRESET
1908  *      @ap: ATA channel to manipulate
1909  *
1910  *      Part of this is taken from __sata_phy_reset and modified to
1911  *      not sleep since this routine gets called from interrupt level.
1912  *
1913  *      LOCKING:
1914  *      Inherited from caller.  This is coded to safe to call at
1915  *      interrupt level, i.e. it does not sleep.
1916  */
1917 static void __mv_phy_reset(struct ata_port *ap, int can_sleep)
1918 {
1919         struct mv_port_priv *pp = ap->private_data;
1920         struct mv_host_priv *hpriv = ap->host_set->private_data;
1921         void __iomem *port_mmio = mv_ap_base(ap);
1922         struct ata_taskfile tf;
1923         struct ata_device *dev = &ap->device[0];
1924         unsigned long timeout;
1925         int retry = 5;
1926         u32 sstatus;
1927
1928         VPRINTK("ENTER, port %u, mmio 0x%p\n", ap->port_no, port_mmio);
1929
1930         DPRINTK("S-regs after ATA_RST: SStat 0x%08x SErr 0x%08x "
1931                 "SCtrl 0x%08x\n", mv_scr_read(ap, SCR_STATUS),
1932                 mv_scr_read(ap, SCR_ERROR), mv_scr_read(ap, SCR_CONTROL));
1933
1934         /* Issue COMRESET via SControl */
1935 comreset_retry:
1936         scr_write_flush(ap, SCR_CONTROL, 0x301);
1937         __msleep(1, can_sleep);
1938
1939         scr_write_flush(ap, SCR_CONTROL, 0x300);
1940         __msleep(20, can_sleep);
1941
1942         timeout = jiffies + msecs_to_jiffies(200);
1943         do {
1944                 sstatus = scr_read(ap, SCR_STATUS) & 0x3;
1945                 if ((sstatus == 3) || (sstatus == 0))
1946                         break;
1947
1948                 __msleep(1, can_sleep);
1949         } while (time_before(jiffies, timeout));
1950
1951         /* work around errata */
1952         if (IS_60XX(hpriv) &&
1953             (sstatus != 0x0) && (sstatus != 0x113) && (sstatus != 0x123) &&
1954             (retry-- > 0))
1955                 goto comreset_retry;
1956
1957         DPRINTK("S-regs after PHY wake: SStat 0x%08x SErr 0x%08x "
1958                 "SCtrl 0x%08x\n", mv_scr_read(ap, SCR_STATUS),
1959                 mv_scr_read(ap, SCR_ERROR), mv_scr_read(ap, SCR_CONTROL));
1960
1961         if (sata_dev_present(ap)) {
1962                 ata_port_probe(ap);
1963         } else {
1964                 printk(KERN_INFO "ata%u: no device found (phy stat %08x)\n",
1965                        ap->id, scr_read(ap, SCR_STATUS));
1966                 ata_port_disable(ap);
1967                 return;
1968         }
1969         ap->cbl = ATA_CBL_SATA;
1970
1971         /* even after SStatus reflects that device is ready,
1972          * it seems to take a while for link to be fully
1973          * established (and thus Status no longer 0x80/0x7F),
1974          * so we poll a bit for that, here.
1975          */
1976         retry = 20;
1977         while (1) {
1978                 u8 drv_stat = ata_check_status(ap);
1979                 if ((drv_stat != 0x80) && (drv_stat != 0x7f))
1980                         break;
1981                 __msleep(500, can_sleep);
1982                 if (retry-- <= 0)
1983                         break;
1984         }
1985
1986         tf.lbah = readb((void __iomem *) ap->ioaddr.lbah_addr);
1987         tf.lbam = readb((void __iomem *) ap->ioaddr.lbam_addr);
1988         tf.lbal = readb((void __iomem *) ap->ioaddr.lbal_addr);
1989         tf.nsect = readb((void __iomem *) ap->ioaddr.nsect_addr);
1990
1991         dev->class = ata_dev_classify(&tf);
1992         if (!ata_dev_present(dev)) {
1993                 VPRINTK("Port disabled post-sig: No device present.\n");
1994                 ata_port_disable(ap);
1995         }
1996
1997         writelfl(0, port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
1998
1999         pp->pp_flags &= ~MV_PP_FLAG_EDMA_EN;
2000
2001         VPRINTK("EXIT\n");
2002 }
2003
2004 static void mv_phy_reset(struct ata_port *ap)
2005 {
2006         __mv_phy_reset(ap, 1);
2007 }
2008
2009 /**
2010  *      mv_eng_timeout - Routine called by libata when SCSI times out I/O
2011  *      @ap: ATA channel to manipulate
2012  *
2013  *      Intent is to clear all pending error conditions, reset the
2014  *      chip/bus, fail the command, and move on.
2015  *
2016  *      LOCKING:
2017  *      This routine holds the host_set lock while failing the command.
2018  */
2019 static void mv_eng_timeout(struct ata_port *ap)
2020 {
2021         struct ata_queued_cmd *qc;
2022
2023         printk(KERN_ERR "ata%u: Entering mv_eng_timeout\n",ap->id);
2024         DPRINTK("All regs @ start of eng_timeout\n");
2025         mv_dump_all_regs(ap->host_set->mmio_base, ap->port_no,
2026                          to_pci_dev(ap->host_set->dev));
2027
2028         qc = ata_qc_from_tag(ap, ap->active_tag);
2029         printk(KERN_ERR "mmio_base %p ap %p qc %p scsi_cmnd %p &cmnd %p\n",
2030                ap->host_set->mmio_base, ap, qc, qc->scsicmd,
2031                &qc->scsicmd->cmnd);
2032
2033         mv_err_intr(ap);
2034         mv_stop_and_reset(ap);
2035
2036         qc->err_mask |= AC_ERR_TIMEOUT;
2037         ata_eh_qc_complete(qc);
2038 }
2039
2040 /**
2041  *      mv_port_init - Perform some early initialization on a single port.
2042  *      @port: libata data structure storing shadow register addresses
2043  *      @port_mmio: base address of the port
2044  *
2045  *      Initialize shadow register mmio addresses, clear outstanding
2046  *      interrupts on the port, and unmask interrupts for the future
2047  *      start of the port.
2048  *
2049  *      LOCKING:
2050  *      Inherited from caller.
2051  */
2052 static void mv_port_init(struct ata_ioports *port,  void __iomem *port_mmio)
2053 {
2054         unsigned long shd_base = (unsigned long) port_mmio + SHD_BLK_OFS;
2055         unsigned serr_ofs;
2056
2057         /* PIO related setup
2058          */
2059         port->data_addr = shd_base + (sizeof(u32) * ATA_REG_DATA);
2060         port->error_addr =
2061                 port->feature_addr = shd_base + (sizeof(u32) * ATA_REG_ERR);
2062         port->nsect_addr = shd_base + (sizeof(u32) * ATA_REG_NSECT);
2063         port->lbal_addr = shd_base + (sizeof(u32) * ATA_REG_LBAL);
2064         port->lbam_addr = shd_base + (sizeof(u32) * ATA_REG_LBAM);
2065         port->lbah_addr = shd_base + (sizeof(u32) * ATA_REG_LBAH);
2066         port->device_addr = shd_base + (sizeof(u32) * ATA_REG_DEVICE);
2067         port->status_addr =
2068                 port->command_addr = shd_base + (sizeof(u32) * ATA_REG_STATUS);
2069         /* special case: control/altstatus doesn't have ATA_REG_ address */
2070         port->altstatus_addr = port->ctl_addr = shd_base + SHD_CTL_AST_OFS;
2071
2072         /* unused: */
2073         port->cmd_addr = port->bmdma_addr = port->scr_addr = 0;
2074
2075         /* Clear any currently outstanding port interrupt conditions */
2076         serr_ofs = mv_scr_offset(SCR_ERROR);
2077         writelfl(readl(port_mmio + serr_ofs), port_mmio + serr_ofs);
2078         writelfl(0, port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
2079
2080         /* unmask all EDMA error interrupts */
2081         writelfl(~0, port_mmio + EDMA_ERR_IRQ_MASK_OFS);
2082
2083         VPRINTK("EDMA cfg=0x%08x EDMA IRQ err cause/mask=0x%08x/0x%08x\n",
2084                 readl(port_mmio + EDMA_CFG_OFS),
2085                 readl(port_mmio + EDMA_ERR_IRQ_CAUSE_OFS),
2086                 readl(port_mmio + EDMA_ERR_IRQ_MASK_OFS));
2087 }
2088
2089 static int mv_chip_id(struct pci_dev *pdev, struct mv_host_priv *hpriv,
2090                       unsigned int board_idx)
2091 {
2092         u8 rev_id;
2093         u32 hp_flags = hpriv->hp_flags;
2094
2095         pci_read_config_byte(pdev, PCI_REVISION_ID, &rev_id);
2096
2097         switch(board_idx) {
2098         case chip_5080:
2099                 hpriv->ops = &mv5xxx_ops;
2100                 hp_flags |= MV_HP_50XX;
2101
2102                 switch (rev_id) {
2103                 case 0x1:
2104                         hp_flags |= MV_HP_ERRATA_50XXB0;
2105                         break;
2106                 case 0x3:
2107                         hp_flags |= MV_HP_ERRATA_50XXB2;
2108                         break;
2109                 default:
2110                         dev_printk(KERN_WARNING, &pdev->dev,
2111                            "Applying 50XXB2 workarounds to unknown rev\n");
2112                         hp_flags |= MV_HP_ERRATA_50XXB2;
2113                         break;
2114                 }
2115                 break;
2116
2117         case chip_504x:
2118         case chip_508x:
2119                 hpriv->ops = &mv5xxx_ops;
2120                 hp_flags |= MV_HP_50XX;
2121
2122                 switch (rev_id) {
2123                 case 0x0:
2124                         hp_flags |= MV_HP_ERRATA_50XXB0;
2125                         break;
2126                 case 0x3:
2127                         hp_flags |= MV_HP_ERRATA_50XXB2;
2128                         break;
2129                 default:
2130                         dev_printk(KERN_WARNING, &pdev->dev,
2131                            "Applying B2 workarounds to unknown rev\n");
2132                         hp_flags |= MV_HP_ERRATA_50XXB2;
2133                         break;
2134                 }
2135                 break;
2136
2137         case chip_604x:
2138         case chip_608x:
2139                 hpriv->ops = &mv6xxx_ops;
2140
2141                 switch (rev_id) {
2142                 case 0x7:
2143                         hp_flags |= MV_HP_ERRATA_60X1B2;
2144                         break;
2145                 case 0x9:
2146                         hp_flags |= MV_HP_ERRATA_60X1C0;
2147                         break;
2148                 default:
2149                         dev_printk(KERN_WARNING, &pdev->dev,
2150                                    "Applying B2 workarounds to unknown rev\n");
2151                         hp_flags |= MV_HP_ERRATA_60X1B2;
2152                         break;
2153                 }
2154                 break;
2155
2156         case chip_7042:
2157         case chip_6042:
2158                 hpriv->ops = &mv6xxx_ops;
2159
2160                 hp_flags |= MV_HP_GEN_IIE;
2161
2162                 switch (rev_id) {
2163                 case 0x0:
2164                         hp_flags |= MV_HP_ERRATA_XX42A0;
2165                         break;
2166                 case 0x1:
2167                         hp_flags |= MV_HP_ERRATA_60X1C0;
2168                         break;
2169                 default:
2170                         dev_printk(KERN_WARNING, &pdev->dev,
2171                            "Applying 60X1C0 workarounds to unknown rev\n");
2172                         hp_flags |= MV_HP_ERRATA_60X1C0;
2173                         break;
2174                 }
2175                 break;
2176
2177         default:
2178                 printk(KERN_ERR DRV_NAME ": BUG: invalid board index %u\n", board_idx);
2179                 return 1;
2180         }
2181
2182         hpriv->hp_flags = hp_flags;
2183
2184         return 0;
2185 }
2186
2187 /**
2188  *      mv_init_host - Perform some early initialization of the host.
2189  *      @pdev: host PCI device
2190  *      @probe_ent: early data struct representing the host
2191  *
2192  *      If possible, do an early global reset of the host.  Then do
2193  *      our port init and clear/unmask all/relevant host interrupts.
2194  *
2195  *      LOCKING:
2196  *      Inherited from caller.
2197  */
2198 static int mv_init_host(struct pci_dev *pdev, struct ata_probe_ent *probe_ent,
2199                         unsigned int board_idx)
2200 {
2201         int rc = 0, n_hc, port, hc;
2202         void __iomem *mmio = probe_ent->mmio_base;
2203         struct mv_host_priv *hpriv = probe_ent->private_data;
2204
2205         /* global interrupt mask */
2206         writel(0, mmio + HC_MAIN_IRQ_MASK_OFS);
2207
2208         rc = mv_chip_id(pdev, hpriv, board_idx);
2209         if (rc)
2210                 goto done;
2211
2212         n_hc = mv_get_hc_count(probe_ent->host_flags);
2213         probe_ent->n_ports = MV_PORTS_PER_HC * n_hc;
2214
2215         for (port = 0; port < probe_ent->n_ports; port++)
2216                 hpriv->ops->read_preamp(hpriv, port, mmio);
2217
2218         rc = hpriv->ops->reset_hc(hpriv, mmio, n_hc);
2219         if (rc)
2220                 goto done;
2221
2222         hpriv->ops->reset_flash(hpriv, mmio);
2223         hpriv->ops->reset_bus(pdev, mmio);
2224         hpriv->ops->enable_leds(hpriv, mmio);
2225
2226         for (port = 0; port < probe_ent->n_ports; port++) {
2227                 if (IS_60XX(hpriv)) {
2228                         void __iomem *port_mmio = mv_port_base(mmio, port);
2229
2230                         u32 ifctl = readl(port_mmio + SATA_INTERFACE_CTL);
2231                         ifctl |= (1 << 12);
2232                         writelfl(ifctl, port_mmio + SATA_INTERFACE_CTL);
2233                 }
2234
2235                 hpriv->ops->phy_errata(hpriv, mmio, port);
2236         }
2237
2238         for (port = 0; port < probe_ent->n_ports; port++) {
2239                 void __iomem *port_mmio = mv_port_base(mmio, port);
2240                 mv_port_init(&probe_ent->port[port], port_mmio);
2241         }
2242
2243         for (hc = 0; hc < n_hc; hc++) {
2244                 void __iomem *hc_mmio = mv_hc_base(mmio, hc);
2245
2246                 VPRINTK("HC%i: HC config=0x%08x HC IRQ cause "
2247                         "(before clear)=0x%08x\n", hc,
2248                         readl(hc_mmio + HC_CFG_OFS),
2249                         readl(hc_mmio + HC_IRQ_CAUSE_OFS));
2250
2251                 /* Clear any currently outstanding hc interrupt conditions */
2252                 writelfl(0, hc_mmio + HC_IRQ_CAUSE_OFS);
2253         }
2254
2255         /* Clear any currently outstanding host interrupt conditions */
2256         writelfl(0, mmio + PCI_IRQ_CAUSE_OFS);
2257
2258         /* and unmask interrupt generation for host regs */
2259         writelfl(PCI_UNMASK_ALL_IRQS, mmio + PCI_IRQ_MASK_OFS);
2260         writelfl(~HC_MAIN_MASKED_IRQS, mmio + HC_MAIN_IRQ_MASK_OFS);
2261
2262         VPRINTK("HC MAIN IRQ cause/mask=0x%08x/0x%08x "
2263                 "PCI int cause/mask=0x%08x/0x%08x\n",
2264                 readl(mmio + HC_MAIN_IRQ_CAUSE_OFS),
2265                 readl(mmio + HC_MAIN_IRQ_MASK_OFS),
2266                 readl(mmio + PCI_IRQ_CAUSE_OFS),
2267                 readl(mmio + PCI_IRQ_MASK_OFS));
2268
2269 done:
2270         return rc;
2271 }
2272
2273 /**
2274  *      mv_print_info - Dump key info to kernel log for perusal.
2275  *      @probe_ent: early data struct representing the host
2276  *
2277  *      FIXME: complete this.
2278  *
2279  *      LOCKING:
2280  *      Inherited from caller.
2281  */
2282 static void mv_print_info(struct ata_probe_ent *probe_ent)
2283 {
2284         struct pci_dev *pdev = to_pci_dev(probe_ent->dev);
2285         struct mv_host_priv *hpriv = probe_ent->private_data;
2286         u8 rev_id, scc;
2287         const char *scc_s;
2288
2289         /* Use this to determine the HW stepping of the chip so we know
2290          * what errata to workaround
2291          */
2292         pci_read_config_byte(pdev, PCI_REVISION_ID, &rev_id);
2293
2294         pci_read_config_byte(pdev, PCI_CLASS_DEVICE, &scc);
2295         if (scc == 0)
2296                 scc_s = "SCSI";
2297         else if (scc == 0x01)
2298                 scc_s = "RAID";
2299         else
2300                 scc_s = "unknown";
2301
2302         dev_printk(KERN_INFO, &pdev->dev,
2303                "%u slots %u ports %s mode IRQ via %s\n",
2304                (unsigned)MV_MAX_Q_DEPTH, probe_ent->n_ports,
2305                scc_s, (MV_HP_FLAG_MSI & hpriv->hp_flags) ? "MSI" : "INTx");
2306 }
2307
2308 /**
2309  *      mv_init_one - handle a positive probe of a Marvell host
2310  *      @pdev: PCI device found
2311  *      @ent: PCI device ID entry for the matched host
2312  *
2313  *      LOCKING:
2314  *      Inherited from caller.
2315  */
2316 static int mv_init_one(struct pci_dev *pdev, const struct pci_device_id *ent)
2317 {
2318         static int printed_version = 0;
2319         struct ata_probe_ent *probe_ent = NULL;
2320         struct mv_host_priv *hpriv;
2321         unsigned int board_idx = (unsigned int)ent->driver_data;
2322         void __iomem *mmio_base;
2323         int pci_dev_busy = 0, rc;
2324
2325         if (!printed_version++)
2326                 dev_printk(KERN_INFO, &pdev->dev, "version " DRV_VERSION "\n");
2327
2328         rc = pci_enable_device(pdev);
2329         if (rc) {
2330                 return rc;
2331         }
2332
2333         rc = pci_request_regions(pdev, DRV_NAME);
2334         if (rc) {
2335                 pci_dev_busy = 1;
2336                 goto err_out;
2337         }
2338
2339         probe_ent = kmalloc(sizeof(*probe_ent), GFP_KERNEL);
2340         if (probe_ent == NULL) {
2341                 rc = -ENOMEM;
2342                 goto err_out_regions;
2343         }
2344
2345         memset(probe_ent, 0, sizeof(*probe_ent));
2346         probe_ent->dev = pci_dev_to_dev(pdev);
2347         INIT_LIST_HEAD(&probe_ent->node);
2348
2349         mmio_base = pci_iomap(pdev, MV_PRIMARY_BAR, 0);
2350         if (mmio_base == NULL) {
2351                 rc = -ENOMEM;
2352                 goto err_out_free_ent;
2353         }
2354
2355         hpriv = kmalloc(sizeof(*hpriv), GFP_KERNEL);
2356         if (!hpriv) {
2357                 rc = -ENOMEM;
2358                 goto err_out_iounmap;
2359         }
2360         memset(hpriv, 0, sizeof(*hpriv));
2361
2362         probe_ent->sht = mv_port_info[board_idx].sht;
2363         probe_ent->host_flags = mv_port_info[board_idx].host_flags;
2364         probe_ent->pio_mask = mv_port_info[board_idx].pio_mask;
2365         probe_ent->udma_mask = mv_port_info[board_idx].udma_mask;
2366         probe_ent->port_ops = mv_port_info[board_idx].port_ops;
2367
2368         probe_ent->irq = pdev->irq;
2369         probe_ent->irq_flags = SA_SHIRQ;
2370         probe_ent->mmio_base = mmio_base;
2371         probe_ent->private_data = hpriv;
2372
2373         /* initialize adapter */
2374         rc = mv_init_host(pdev, probe_ent, board_idx);
2375         if (rc) {
2376                 goto err_out_hpriv;
2377         }
2378
2379         /* Enable interrupts */
2380         if (msi && pci_enable_msi(pdev) == 0) {
2381                 hpriv->hp_flags |= MV_HP_FLAG_MSI;
2382         } else {
2383                 pci_intx(pdev, 1);
2384         }
2385
2386         mv_dump_pci_cfg(pdev, 0x68);
2387         mv_print_info(probe_ent);
2388
2389         if (ata_device_add(probe_ent) == 0) {
2390                 rc = -ENODEV;           /* No devices discovered */
2391                 goto err_out_dev_add;
2392         }
2393
2394         kfree(probe_ent);
2395         return 0;
2396
2397 err_out_dev_add:
2398         if (MV_HP_FLAG_MSI & hpriv->hp_flags) {
2399                 pci_disable_msi(pdev);
2400         } else {
2401                 pci_intx(pdev, 0);
2402         }
2403 err_out_hpriv:
2404         kfree(hpriv);
2405 err_out_iounmap:
2406         pci_iounmap(pdev, mmio_base);
2407 err_out_free_ent:
2408         kfree(probe_ent);
2409 err_out_regions:
2410         pci_release_regions(pdev);
2411 err_out:
2412         if (!pci_dev_busy) {
2413                 pci_disable_device(pdev);
2414         }
2415
2416         return rc;
2417 }
2418
2419 static int __init mv_init(void)
2420 {
2421         return pci_module_init(&mv_pci_driver);
2422 }
2423
2424 static void __exit mv_exit(void)
2425 {
2426         pci_unregister_driver(&mv_pci_driver);
2427 }
2428
2429 MODULE_AUTHOR("Brett Russ");
2430 MODULE_DESCRIPTION("SCSI low-level driver for Marvell SATA controllers");
2431 MODULE_LICENSE("GPL");
2432 MODULE_DEVICE_TABLE(pci, mv_pci_tbl);
2433 MODULE_VERSION(DRV_VERSION);
2434
2435 module_param(msi, int, 0444);
2436 MODULE_PARM_DESC(msi, "Enable use of PCI MSI (0=off, 1=on)");
2437
2438 module_init(mv_init);
2439 module_exit(mv_exit);