8e0529601730f2c73a57a261d14996c28a6da8a2
[safe/jmp/linux-2.6] / drivers / scsi / ata_piix.c
1 /*
2  *    ata_piix.c - Intel PATA/SATA controllers
3  *
4  *    Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *
9  *      Copyright 2003-2005 Red Hat Inc
10  *      Copyright 2003-2005 Jeff Garzik
11  *
12  *
13  *      Copyright header from piix.c:
14  *
15  *  Copyright (C) 1998-1999 Andrzej Krzysztofowicz, Author and Maintainer
16  *  Copyright (C) 1998-2000 Andre Hedrick <andre@linux-ide.org>
17  *  Copyright (C) 2003 Red Hat Inc <alan@redhat.com>
18  *
19  *
20  *  This program is free software; you can redistribute it and/or modify
21  *  it under the terms of the GNU General Public License as published by
22  *  the Free Software Foundation; either version 2, or (at your option)
23  *  any later version.
24  *
25  *  This program is distributed in the hope that it will be useful,
26  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
27  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
28  *  GNU General Public License for more details.
29  *
30  *  You should have received a copy of the GNU General Public License
31  *  along with this program; see the file COPYING.  If not, write to
32  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
33  *
34  *
35  *  libata documentation is available via 'make {ps|pdf}docs',
36  *  as Documentation/DocBook/libata.*
37  *
38  *  Hardware documentation available at http://developer.intel.com/
39  *
40  * Documentation
41  *      Publically available from Intel web site. Errata documentation
42  * is also publically available. As an aide to anyone hacking on this
43  * driver the list of errata that are relevant is below.going back to
44  * PIIX4. Older device documentation is now a bit tricky to find.
45  *
46  * The chipsets all follow very much the same design. The orginal Triton
47  * series chipsets do _not_ support independant device timings, but this
48  * is fixed in Triton II. With the odd mobile exception the chips then
49  * change little except in gaining more modes until SATA arrives. This
50  * driver supports only the chips with independant timing (that is those
51  * with SITRE and the 0x44 timing register). See pata_oldpiix and pata_mpiix
52  * for the early chip drivers.
53  *
54  * Errata of note:
55  *
56  * Unfixable
57  *      PIIX4    errata #9      - Only on ultra obscure hw
58  *      ICH3     errata #13     - Not observed to affect real hw
59  *                                by Intel
60  *
61  * Things we must deal with
62  *      PIIX4   errata #10      - BM IDE hang with non UDMA
63  *                                (must stop/start dma to recover)
64  *      440MX   errata #15      - As PIIX4 errata #10
65  *      PIIX4   errata #15      - Must not read control registers
66  *                                during a PIO transfer
67  *      440MX   errata #13      - As PIIX4 errata #15
68  *      ICH2    errata #21      - DMA mode 0 doesn't work right
69  *      ICH0/1  errata #55      - As ICH2 errata #21
70  *      ICH2    spec c #9       - Extra operations needed to handle
71  *                                drive hotswap [NOT YET SUPPORTED]
72  *      ICH2    spec c #20      - IDE PRD must not cross a 64K boundary
73  *                                and must be dword aligned
74  *      ICH2    spec c #24      - UDMA mode 4,5 t85/86 should be 6ns not 3.3
75  *
76  * Should have been BIOS fixed:
77  *      450NX:  errata #19      - DMA hangs on old 450NX
78  *      450NX:  errata #20      - DMA hangs on old 450NX
79  *      450NX:  errata #25      - Corruption with DMA on old 450NX
80  *      ICH3    errata #15      - IDE deadlock under high load
81  *                                (BIOS must set dev 31 fn 0 bit 23)
82  *      ICH3    errata #18      - Don't use native mode
83  */
84
85 #include <linux/kernel.h>
86 #include <linux/module.h>
87 #include <linux/pci.h>
88 #include <linux/init.h>
89 #include <linux/blkdev.h>
90 #include <linux/delay.h>
91 #include <linux/device.h>
92 #include <scsi/scsi_host.h>
93 #include <linux/libata.h>
94
95 #define DRV_NAME        "ata_piix"
96 #define DRV_VERSION     "1.05"
97
98 enum {
99         PIIX_IOCFG              = 0x54, /* IDE I/O configuration register */
100         ICH5_PMR                = 0x90, /* port mapping register */
101         ICH5_PCS                = 0x92, /* port control and status */
102         PIIX_SCC                = 0x0A, /* sub-class code register */
103
104         PIIX_FLAG_AHCI          = (1 << 27), /* AHCI possible */
105         PIIX_FLAG_CHECKINTR     = (1 << 28), /* make sure PCI INTx enabled */
106         PIIX_FLAG_COMBINED      = (1 << 29), /* combined mode possible */
107         /* ICH6/7 use different scheme for map value */
108         PIIX_FLAG_COMBINED_ICH6 = PIIX_FLAG_COMBINED | (1 << 30),
109
110         /* combined mode.  if set, PATA is channel 0.
111          * if clear, PATA is channel 1.
112          */
113         PIIX_COMB_PATA_P0       = (1 << 1),
114         PIIX_COMB               = (1 << 2), /* combined mode enabled? */
115
116         PIIX_PORT_ENABLED       = (1 << 0),
117         PIIX_PORT_PRESENT       = (1 << 4),
118
119         PIIX_80C_PRI            = (1 << 5) | (1 << 4),
120         PIIX_80C_SEC            = (1 << 7) | (1 << 6),
121
122         ich5_pata               = 0,
123         ich5_sata               = 1,
124         piix4_pata              = 2,
125         ich6_sata               = 3,
126         ich6_sata_ahci          = 4,
127
128         PIIX_AHCI_DEVICE        = 6,
129 };
130
131 static int piix_init_one (struct pci_dev *pdev,
132                                     const struct pci_device_id *ent);
133
134 static void piix_pata_phy_reset(struct ata_port *ap);
135 static void piix_sata_phy_reset(struct ata_port *ap);
136 static void piix_set_piomode (struct ata_port *ap, struct ata_device *adev);
137 static void piix_set_dmamode (struct ata_port *ap, struct ata_device *adev);
138
139 static unsigned int in_module_init = 1;
140
141 static const struct pci_device_id piix_pci_tbl[] = {
142 #ifdef ATA_ENABLE_PATA
143         { 0x8086, 0x7111, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix4_pata },
144         { 0x8086, 0x24db, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_pata },
145         { 0x8086, 0x25a2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_pata },
146 #endif
147
148         /* NOTE: The following PCI ids must be kept in sync with the
149          * list in drivers/pci/quirks.c.
150          */
151
152         { 0x8086, 0x24d1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
153         { 0x8086, 0x24df, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
154         { 0x8086, 0x25a3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
155         { 0x8086, 0x25b0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
156         { 0x8086, 0x2651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
157         { 0x8086, 0x2652, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
158         { 0x8086, 0x2653, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
159         { 0x8086, 0x27c0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
160         { 0x8086, 0x27c4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
161         { 0x8086, 0x2680, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
162         { 0x8086, 0x2820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
163         { 0x8086, 0x2825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
164         { 0x8086, 0x2828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
165
166         { }     /* terminate list */
167 };
168
169 static struct pci_driver piix_pci_driver = {
170         .name                   = DRV_NAME,
171         .id_table               = piix_pci_tbl,
172         .probe                  = piix_init_one,
173         .remove                 = ata_pci_remove_one,
174         .suspend                = ata_pci_device_suspend,
175         .resume                 = ata_pci_device_resume,
176 };
177
178 static struct scsi_host_template piix_sht = {
179         .module                 = THIS_MODULE,
180         .name                   = DRV_NAME,
181         .ioctl                  = ata_scsi_ioctl,
182         .queuecommand           = ata_scsi_queuecmd,
183         .eh_timed_out           = ata_scsi_timed_out,
184         .eh_strategy_handler    = ata_scsi_error,
185         .can_queue              = ATA_DEF_QUEUE,
186         .this_id                = ATA_SHT_THIS_ID,
187         .sg_tablesize           = LIBATA_MAX_PRD,
188         .max_sectors            = ATA_MAX_SECTORS,
189         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
190         .emulated               = ATA_SHT_EMULATED,
191         .use_clustering         = ATA_SHT_USE_CLUSTERING,
192         .proc_name              = DRV_NAME,
193         .dma_boundary           = ATA_DMA_BOUNDARY,
194         .slave_configure        = ata_scsi_slave_config,
195         .bios_param             = ata_std_bios_param,
196         .resume                 = ata_scsi_device_resume,
197         .suspend                = ata_scsi_device_suspend,
198 };
199
200 static const struct ata_port_operations piix_pata_ops = {
201         .port_disable           = ata_port_disable,
202         .set_piomode            = piix_set_piomode,
203         .set_dmamode            = piix_set_dmamode,
204
205         .tf_load                = ata_tf_load,
206         .tf_read                = ata_tf_read,
207         .check_status           = ata_check_status,
208         .exec_command           = ata_exec_command,
209         .dev_select             = ata_std_dev_select,
210
211         .phy_reset              = piix_pata_phy_reset,
212
213         .bmdma_setup            = ata_bmdma_setup,
214         .bmdma_start            = ata_bmdma_start,
215         .bmdma_stop             = ata_bmdma_stop,
216         .bmdma_status           = ata_bmdma_status,
217         .qc_prep                = ata_qc_prep,
218         .qc_issue               = ata_qc_issue_prot,
219
220         .eng_timeout            = ata_eng_timeout,
221
222         .irq_handler            = ata_interrupt,
223         .irq_clear              = ata_bmdma_irq_clear,
224
225         .port_start             = ata_port_start,
226         .port_stop              = ata_port_stop,
227         .host_stop              = ata_host_stop,
228 };
229
230 static const struct ata_port_operations piix_sata_ops = {
231         .port_disable           = ata_port_disable,
232
233         .tf_load                = ata_tf_load,
234         .tf_read                = ata_tf_read,
235         .check_status           = ata_check_status,
236         .exec_command           = ata_exec_command,
237         .dev_select             = ata_std_dev_select,
238
239         .phy_reset              = piix_sata_phy_reset,
240
241         .bmdma_setup            = ata_bmdma_setup,
242         .bmdma_start            = ata_bmdma_start,
243         .bmdma_stop             = ata_bmdma_stop,
244         .bmdma_status           = ata_bmdma_status,
245         .qc_prep                = ata_qc_prep,
246         .qc_issue               = ata_qc_issue_prot,
247
248         .eng_timeout            = ata_eng_timeout,
249
250         .irq_handler            = ata_interrupt,
251         .irq_clear              = ata_bmdma_irq_clear,
252
253         .port_start             = ata_port_start,
254         .port_stop              = ata_port_stop,
255         .host_stop              = ata_host_stop,
256 };
257
258 static struct ata_port_info piix_port_info[] = {
259         /* ich5_pata */
260         {
261                 .sht            = &piix_sht,
262                 .host_flags     = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST |
263                                   PIIX_FLAG_CHECKINTR,
264                 .pio_mask       = 0x1f, /* pio0-4 */
265 #if 0
266                 .mwdma_mask     = 0x06, /* mwdma1-2 */
267 #else
268                 .mwdma_mask     = 0x00, /* mwdma broken */
269 #endif
270                 .udma_mask      = 0x3f, /* udma0-5 */
271                 .port_ops       = &piix_pata_ops,
272         },
273
274         /* ich5_sata */
275         {
276                 .sht            = &piix_sht,
277                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_SRST |
278                                   PIIX_FLAG_COMBINED | PIIX_FLAG_CHECKINTR,
279                 .pio_mask       = 0x1f, /* pio0-4 */
280                 .mwdma_mask     = 0x07, /* mwdma0-2 */
281                 .udma_mask      = 0x7f, /* udma0-6 */
282                 .port_ops       = &piix_sata_ops,
283         },
284
285         /* piix4_pata */
286         {
287                 .sht            = &piix_sht,
288                 .host_flags     = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
289                 .pio_mask       = 0x1f, /* pio0-4 */
290 #if 0
291                 .mwdma_mask     = 0x06, /* mwdma1-2 */
292 #else
293                 .mwdma_mask     = 0x00, /* mwdma broken */
294 #endif
295                 .udma_mask      = ATA_UDMA_MASK_40C,
296                 .port_ops       = &piix_pata_ops,
297         },
298
299         /* ich6_sata */
300         {
301                 .sht            = &piix_sht,
302                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_SRST |
303                                   PIIX_FLAG_COMBINED_ICH6 |
304                                   PIIX_FLAG_CHECKINTR | ATA_FLAG_SLAVE_POSS,
305                 .pio_mask       = 0x1f, /* pio0-4 */
306                 .mwdma_mask     = 0x07, /* mwdma0-2 */
307                 .udma_mask      = 0x7f, /* udma0-6 */
308                 .port_ops       = &piix_sata_ops,
309         },
310
311         /* ich6_sata_ahci */
312         {
313                 .sht            = &piix_sht,
314                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_SRST |
315                                   PIIX_FLAG_COMBINED_ICH6 |
316                                   PIIX_FLAG_CHECKINTR | ATA_FLAG_SLAVE_POSS |
317                                   PIIX_FLAG_AHCI,
318                 .pio_mask       = 0x1f, /* pio0-4 */
319                 .mwdma_mask     = 0x07, /* mwdma0-2 */
320                 .udma_mask      = 0x7f, /* udma0-6 */
321                 .port_ops       = &piix_sata_ops,
322         },
323 };
324
325 static struct pci_bits piix_enable_bits[] = {
326         { 0x41U, 1U, 0x80UL, 0x80UL },  /* port 0 */
327         { 0x43U, 1U, 0x80UL, 0x80UL },  /* port 1 */
328 };
329
330 MODULE_AUTHOR("Andre Hedrick, Alan Cox, Andrzej Krzysztofowicz, Jeff Garzik");
331 MODULE_DESCRIPTION("SCSI low-level driver for Intel PIIX/ICH ATA controllers");
332 MODULE_LICENSE("GPL");
333 MODULE_DEVICE_TABLE(pci, piix_pci_tbl);
334 MODULE_VERSION(DRV_VERSION);
335
336 /**
337  *      piix_pata_cbl_detect - Probe host controller cable detect info
338  *      @ap: Port for which cable detect info is desired
339  *
340  *      Read 80c cable indicator from ATA PCI device's PCI config
341  *      register.  This register is normally set by firmware (BIOS).
342  *
343  *      LOCKING:
344  *      None (inherited from caller).
345  */
346 static void piix_pata_cbl_detect(struct ata_port *ap)
347 {
348         struct pci_dev *pdev = to_pci_dev(ap->host_set->dev);
349         u8 tmp, mask;
350
351         /* no 80c support in host controller? */
352         if ((ap->udma_mask & ~ATA_UDMA_MASK_40C) == 0)
353                 goto cbl40;
354
355         /* check BIOS cable detect results */
356         mask = ap->hard_port_no == 0 ? PIIX_80C_PRI : PIIX_80C_SEC;
357         pci_read_config_byte(pdev, PIIX_IOCFG, &tmp);
358         if ((tmp & mask) == 0)
359                 goto cbl40;
360
361         ap->cbl = ATA_CBL_PATA80;
362         return;
363
364 cbl40:
365         ap->cbl = ATA_CBL_PATA40;
366         ap->udma_mask &= ATA_UDMA_MASK_40C;
367 }
368
369 /**
370  *      piix_pata_phy_reset - Probe specified port on PATA host controller
371  *      @ap: Port to probe
372  *
373  *      Probe PATA phy.
374  *
375  *      LOCKING:
376  *      None (inherited from caller).
377  */
378
379 static void piix_pata_phy_reset(struct ata_port *ap)
380 {
381         struct pci_dev *pdev = to_pci_dev(ap->host_set->dev);
382
383         if (!pci_test_config_bits(pdev, &piix_enable_bits[ap->hard_port_no])) {
384                 ata_port_disable(ap);
385                 printk(KERN_INFO "ata%u: port disabled. ignoring.\n", ap->id);
386                 return;
387         }
388
389         piix_pata_cbl_detect(ap);
390
391         ata_port_probe(ap);
392
393         ata_bus_reset(ap);
394 }
395
396 /**
397  *      piix_sata_probe - Probe PCI device for present SATA devices
398  *      @ap: Port associated with the PCI device we wish to probe
399  *
400  *      Reads SATA PCI device's PCI config register Port Configuration
401  *      and Status (PCS) to determine port and device availability.
402  *
403  *      LOCKING:
404  *      None (inherited from caller).
405  *
406  *      RETURNS:
407  *      Non-zero if port is enabled, it may or may not have a device
408  *      attached in that case (PRESENT bit would only be set if BIOS probe
409  *      was done). Zero is returned if port is disabled.
410  */
411 static int piix_sata_probe (struct ata_port *ap)
412 {
413         struct pci_dev *pdev = to_pci_dev(ap->host_set->dev);
414         int combined = (ap->flags & ATA_FLAG_SLAVE_POSS);
415         int orig_mask, mask, i;
416         u8 pcs;
417
418         pci_read_config_byte(pdev, ICH5_PCS, &pcs);
419         orig_mask = (int) pcs & 0xff;
420
421         /* TODO: this is vaguely wrong for ICH6 combined mode,
422          * where only two of the four SATA ports are mapped
423          * onto a single ATA channel.  It is also vaguely inaccurate
424          * for ICH5, which has only two ports.  However, this is ok,
425          * as further device presence detection code will handle
426          * any false positives produced here.
427          */
428
429         for (i = 0; i < 4; i++) {
430                 mask = (PIIX_PORT_ENABLED << i);
431
432                 if ((orig_mask & mask) == mask)
433                         if (combined || (i == ap->hard_port_no))
434                                 return 1;
435         }
436
437         return 0;
438 }
439
440 /**
441  *      piix_sata_phy_reset - Probe specified port on SATA host controller
442  *      @ap: Port to probe
443  *
444  *      Probe SATA phy.
445  *
446  *      LOCKING:
447  *      None (inherited from caller).
448  */
449
450 static void piix_sata_phy_reset(struct ata_port *ap)
451 {
452         if (!piix_sata_probe(ap)) {
453                 ata_port_disable(ap);
454                 printk(KERN_INFO "ata%u: SATA port has no device.\n", ap->id);
455                 return;
456         }
457
458         ap->cbl = ATA_CBL_SATA;
459
460         ata_port_probe(ap);
461
462         ata_bus_reset(ap);
463 }
464
465 /**
466  *      piix_set_piomode - Initialize host controller PATA PIO timings
467  *      @ap: Port whose timings we are configuring
468  *      @adev: um
469  *
470  *      Set PIO mode for device, in host controller PCI config space.
471  *
472  *      LOCKING:
473  *      None (inherited from caller).
474  */
475
476 static void piix_set_piomode (struct ata_port *ap, struct ata_device *adev)
477 {
478         unsigned int pio        = adev->pio_mode - XFER_PIO_0;
479         struct pci_dev *dev     = to_pci_dev(ap->host_set->dev);
480         unsigned int is_slave   = (adev->devno != 0);
481         unsigned int master_port= ap->hard_port_no ? 0x42 : 0x40;
482         unsigned int slave_port = 0x44;
483         u16 master_data;
484         u8 slave_data;
485
486         static const     /* ISP  RTC */
487         u8 timings[][2] = { { 0, 0 },
488                             { 0, 0 },
489                             { 1, 0 },
490                             { 2, 1 },
491                             { 2, 3 }, };
492
493         pci_read_config_word(dev, master_port, &master_data);
494         if (is_slave) {
495                 master_data |= 0x4000;
496                 /* enable PPE, IE and TIME */
497                 master_data |= 0x0070;
498                 pci_read_config_byte(dev, slave_port, &slave_data);
499                 slave_data &= (ap->hard_port_no ? 0x0f : 0xf0);
500                 slave_data |=
501                         (timings[pio][0] << 2) |
502                         (timings[pio][1] << (ap->hard_port_no ? 4 : 0));
503         } else {
504                 master_data &= 0xccf8;
505                 /* enable PPE, IE and TIME */
506                 master_data |= 0x0007;
507                 master_data |=
508                         (timings[pio][0] << 12) |
509                         (timings[pio][1] << 8);
510         }
511         pci_write_config_word(dev, master_port, master_data);
512         if (is_slave)
513                 pci_write_config_byte(dev, slave_port, slave_data);
514 }
515
516 /**
517  *      piix_set_dmamode - Initialize host controller PATA PIO timings
518  *      @ap: Port whose timings we are configuring
519  *      @adev: um
520  *      @udma: udma mode, 0 - 6
521  *
522  *      Set UDMA mode for device, in host controller PCI config space.
523  *
524  *      LOCKING:
525  *      None (inherited from caller).
526  */
527
528 static void piix_set_dmamode (struct ata_port *ap, struct ata_device *adev)
529 {
530         unsigned int udma       = adev->dma_mode; /* FIXME: MWDMA too */
531         struct pci_dev *dev     = to_pci_dev(ap->host_set->dev);
532         u8 maslave              = ap->hard_port_no ? 0x42 : 0x40;
533         u8 speed                = udma;
534         unsigned int drive_dn   = (ap->hard_port_no ? 2 : 0) + adev->devno;
535         int a_speed             = 3 << (drive_dn * 4);
536         int u_flag              = 1 << drive_dn;
537         int v_flag              = 0x01 << drive_dn;
538         int w_flag              = 0x10 << drive_dn;
539         int u_speed             = 0;
540         int                     sitre;
541         u16                     reg4042, reg4a;
542         u8                      reg48, reg54, reg55;
543
544         pci_read_config_word(dev, maslave, &reg4042);
545         DPRINTK("reg4042 = 0x%04x\n", reg4042);
546         sitre = (reg4042 & 0x4000) ? 1 : 0;
547         pci_read_config_byte(dev, 0x48, &reg48);
548         pci_read_config_word(dev, 0x4a, &reg4a);
549         pci_read_config_byte(dev, 0x54, &reg54);
550         pci_read_config_byte(dev, 0x55, &reg55);
551
552         switch(speed) {
553                 case XFER_UDMA_4:
554                 case XFER_UDMA_2:       u_speed = 2 << (drive_dn * 4); break;
555                 case XFER_UDMA_6:
556                 case XFER_UDMA_5:
557                 case XFER_UDMA_3:
558                 case XFER_UDMA_1:       u_speed = 1 << (drive_dn * 4); break;
559                 case XFER_UDMA_0:       u_speed = 0 << (drive_dn * 4); break;
560                 case XFER_MW_DMA_2:
561                 case XFER_MW_DMA_1:     break;
562                 default:
563                         BUG();
564                         return;
565         }
566
567         if (speed >= XFER_UDMA_0) {
568                 if (!(reg48 & u_flag))
569                         pci_write_config_byte(dev, 0x48, reg48 | u_flag);
570                 if (speed == XFER_UDMA_5) {
571                         pci_write_config_byte(dev, 0x55, (u8) reg55|w_flag);
572                 } else {
573                         pci_write_config_byte(dev, 0x55, (u8) reg55 & ~w_flag);
574                 }
575                 if ((reg4a & a_speed) != u_speed)
576                         pci_write_config_word(dev, 0x4a, (reg4a & ~a_speed) | u_speed);
577                 if (speed > XFER_UDMA_2) {
578                         if (!(reg54 & v_flag))
579                                 pci_write_config_byte(dev, 0x54, reg54 | v_flag);
580                 } else
581                         pci_write_config_byte(dev, 0x54, reg54 & ~v_flag);
582         } else {
583                 if (reg48 & u_flag)
584                         pci_write_config_byte(dev, 0x48, reg48 & ~u_flag);
585                 if (reg4a & a_speed)
586                         pci_write_config_word(dev, 0x4a, reg4a & ~a_speed);
587                 if (reg54 & v_flag)
588                         pci_write_config_byte(dev, 0x54, reg54 & ~v_flag);
589                 if (reg55 & w_flag)
590                         pci_write_config_byte(dev, 0x55, (u8) reg55 & ~w_flag);
591         }
592 }
593
594 #define AHCI_PCI_BAR 5
595 #define AHCI_GLOBAL_CTL 0x04
596 #define AHCI_ENABLE (1 << 31)
597 static int piix_disable_ahci(struct pci_dev *pdev)
598 {
599         void __iomem *mmio;
600         u32 tmp;
601         int rc = 0;
602
603         /* BUG: pci_enable_device has not yet been called.  This
604          * works because this device is usually set up by BIOS.
605          */
606
607         if (!pci_resource_start(pdev, AHCI_PCI_BAR) ||
608             !pci_resource_len(pdev, AHCI_PCI_BAR))
609                 return 0;
610
611         mmio = pci_iomap(pdev, AHCI_PCI_BAR, 64);
612         if (!mmio)
613                 return -ENOMEM;
614
615         tmp = readl(mmio + AHCI_GLOBAL_CTL);
616         if (tmp & AHCI_ENABLE) {
617                 tmp &= ~AHCI_ENABLE;
618                 writel(tmp, mmio + AHCI_GLOBAL_CTL);
619
620                 tmp = readl(mmio + AHCI_GLOBAL_CTL);
621                 if (tmp & AHCI_ENABLE)
622                         rc = -EIO;
623         }
624
625         pci_iounmap(pdev, mmio);
626         return rc;
627 }
628
629 /**
630  *      piix_check_450nx_errata -       Check for problem 450NX setup
631  *      @ata_dev: the PCI device to check
632  *      
633  *      Check for the present of 450NX errata #19 and errata #25. If
634  *      they are found return an error code so we can turn off DMA
635  */
636
637 static int __devinit piix_check_450nx_errata(struct pci_dev *ata_dev)
638 {
639         struct pci_dev *pdev = NULL;
640         u16 cfg;
641         u8 rev;
642         int no_piix_dma = 0;
643         
644         while((pdev = pci_get_device(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82454NX, pdev)) != NULL)
645         {
646                 /* Look for 450NX PXB. Check for problem configurations
647                    A PCI quirk checks bit 6 already */
648                 pci_read_config_byte(pdev, PCI_REVISION_ID, &rev);
649                 pci_read_config_word(pdev, 0x41, &cfg);
650                 /* Only on the original revision: IDE DMA can hang */
651                 if(rev == 0x00)
652                         no_piix_dma = 1;
653                 /* On all revisions below 5 PXB bus lock must be disabled for IDE */
654                 else if(cfg & (1<<14) && rev < 5)
655                         no_piix_dma = 2;
656         }
657         if(no_piix_dma)
658                 dev_printk(KERN_WARNING, &ata_dev->dev, "450NX errata present, disabling IDE DMA.\n");
659         if(no_piix_dma == 2)
660                 dev_printk(KERN_WARNING, &ata_dev->dev, "A BIOS update may resolve this.\n");
661         return no_piix_dma;
662 }               
663
664 /**
665  *      piix_init_one - Register PIIX ATA PCI device with kernel services
666  *      @pdev: PCI device to register
667  *      @ent: Entry in piix_pci_tbl matching with @pdev
668  *
669  *      Called from kernel PCI layer.  We probe for combined mode (sigh),
670  *      and then hand over control to libata, for it to do the rest.
671  *
672  *      LOCKING:
673  *      Inherited from PCI layer (may sleep).
674  *
675  *      RETURNS:
676  *      Zero on success, or -ERRNO value.
677  */
678
679 static int piix_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
680 {
681         static int printed_version;
682         struct ata_port_info *port_info[2];
683         unsigned int combined = 0;
684         unsigned int pata_chan = 0, sata_chan = 0;
685         unsigned long host_flags;
686
687         if (!printed_version++)
688                 dev_printk(KERN_DEBUG, &pdev->dev,
689                            "version " DRV_VERSION "\n");
690
691         /* no hotplugging support (FIXME) */
692         if (!in_module_init)
693                 return -ENODEV;
694
695         port_info[0] = &piix_port_info[ent->driver_data];
696         port_info[1] = &piix_port_info[ent->driver_data];
697
698         host_flags = port_info[0]->host_flags;
699
700         if (host_flags & PIIX_FLAG_AHCI) {
701                 u8 tmp;
702                 pci_read_config_byte(pdev, PIIX_SCC, &tmp);
703                 if (tmp == PIIX_AHCI_DEVICE) {
704                         int rc = piix_disable_ahci(pdev);
705                         if (rc)
706                                 return rc;
707                 }
708         }
709
710         if (host_flags & PIIX_FLAG_COMBINED) {
711                 u8 tmp;
712                 pci_read_config_byte(pdev, ICH5_PMR, &tmp);
713
714                 if (host_flags & PIIX_FLAG_COMBINED_ICH6) {
715                         switch (tmp & 0x3) {
716                         case 0:
717                                 break;
718                         case 1:
719                                 combined = 1;
720                                 sata_chan = 1;
721                                 break;
722                         case 2:
723                                 combined = 1;
724                                 pata_chan = 1;
725                                 break;
726                         case 3:
727                                 dev_printk(KERN_WARNING, &pdev->dev,
728                                            "invalid MAP value %u\n", tmp);
729                                 break;
730                         }
731                 } else {
732                         if (tmp & PIIX_COMB) {
733                                 combined = 1;
734                                 if (tmp & PIIX_COMB_PATA_P0)
735                                         sata_chan = 1;
736                                 else
737                                         pata_chan = 1;
738                         }
739                 }
740         }
741
742         /* On ICH5, some BIOSen disable the interrupt using the
743          * PCI_COMMAND_INTX_DISABLE bit added in PCI 2.3.
744          * On ICH6, this bit has the same effect, but only when
745          * MSI is disabled (and it is disabled, as we don't use
746          * message-signalled interrupts currently).
747          */
748         if (host_flags & PIIX_FLAG_CHECKINTR)
749                 pci_intx(pdev, 1);
750
751         if (combined) {
752                 port_info[sata_chan] = &piix_port_info[ent->driver_data];
753                 port_info[sata_chan]->host_flags |= ATA_FLAG_SLAVE_POSS;
754                 port_info[pata_chan] = &piix_port_info[ich5_pata];
755
756                 dev_printk(KERN_WARNING, &pdev->dev,
757                            "combined mode detected (p=%u, s=%u)\n",
758                            pata_chan, sata_chan);
759         }
760         if (piix_check_450nx_errata(pdev)) {
761                 /* This writes into the master table but it does not
762                    really matter for this errata as we will apply it to
763                    all the PIIX devices on the board */
764                 port_info[0]->mwdma_mask = 0;
765                 port_info[0]->udma_mask = 0;
766                 port_info[1]->mwdma_mask = 0;
767                 port_info[1]->udma_mask = 0;
768         }
769         return ata_pci_init_one(pdev, port_info, 2);
770 }
771
772 static int __init piix_init(void)
773 {
774         int rc;
775
776         DPRINTK("pci_module_init\n");
777         rc = pci_module_init(&piix_pci_driver);
778         if (rc)
779                 return rc;
780
781         in_module_init = 0;
782
783         DPRINTK("done\n");
784         return 0;
785 }
786
787 static void __exit piix_exit(void)
788 {
789         pci_unregister_driver(&piix_pci_driver);
790 }
791
792 module_init(piix_init);
793 module_exit(piix_exit);
794