rt2x00: Rework rt61 antenna selection.
[safe/jmp/linux-2.6] / drivers / net / wireless / rt2x00 / rt61pci.c
1 /*
2         Copyright (C) 2004 - 2007 rt2x00 SourceForge Project
3         <http://rt2x00.serialmonkey.com>
4
5         This program is free software; you can redistribute it and/or modify
6         it under the terms of the GNU General Public License as published by
7         the Free Software Foundation; either version 2 of the License, or
8         (at your option) any later version.
9
10         This program is distributed in the hope that it will be useful,
11         but WITHOUT ANY WARRANTY; without even the implied warranty of
12         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13         GNU General Public License for more details.
14
15         You should have received a copy of the GNU General Public License
16         along with this program; if not, write to the
17         Free Software Foundation, Inc.,
18         59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
19  */
20
21 /*
22         Module: rt61pci
23         Abstract: rt61pci device specific routines.
24         Supported chipsets: RT2561, RT2561s, RT2661.
25  */
26
27 /*
28  * Set enviroment defines for rt2x00.h
29  */
30 #define DRV_NAME "rt61pci"
31
32 #include <linux/delay.h>
33 #include <linux/etherdevice.h>
34 #include <linux/init.h>
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/eeprom_93cx6.h>
39
40 #include "rt2x00.h"
41 #include "rt2x00pci.h"
42 #include "rt61pci.h"
43
44 /*
45  * Register access.
46  * BBP and RF register require indirect register access,
47  * and use the CSR registers PHY_CSR3 and PHY_CSR4 to achieve this.
48  * These indirect registers work with busy bits,
49  * and we will try maximal REGISTER_BUSY_COUNT times to access
50  * the register while taking a REGISTER_BUSY_DELAY us delay
51  * between each attampt. When the busy bit is still set at that time,
52  * the access attempt is considered to have failed,
53  * and we will print an error.
54  */
55 static u32 rt61pci_bbp_check(struct rt2x00_dev *rt2x00dev)
56 {
57         u32 reg;
58         unsigned int i;
59
60         for (i = 0; i < REGISTER_BUSY_COUNT; i++) {
61                 rt2x00pci_register_read(rt2x00dev, PHY_CSR3, &reg);
62                 if (!rt2x00_get_field32(reg, PHY_CSR3_BUSY))
63                         break;
64                 udelay(REGISTER_BUSY_DELAY);
65         }
66
67         return reg;
68 }
69
70 static void rt61pci_bbp_write(struct rt2x00_dev *rt2x00dev,
71                               const unsigned int word, const u8 value)
72 {
73         u32 reg;
74
75         /*
76          * Wait until the BBP becomes ready.
77          */
78         reg = rt61pci_bbp_check(rt2x00dev);
79         if (rt2x00_get_field32(reg, PHY_CSR3_BUSY)) {
80                 ERROR(rt2x00dev, "PHY_CSR3 register busy. Write failed.\n");
81                 return;
82         }
83
84         /*
85          * Write the data into the BBP.
86          */
87         reg = 0;
88         rt2x00_set_field32(&reg, PHY_CSR3_VALUE, value);
89         rt2x00_set_field32(&reg, PHY_CSR3_REGNUM, word);
90         rt2x00_set_field32(&reg, PHY_CSR3_BUSY, 1);
91         rt2x00_set_field32(&reg, PHY_CSR3_READ_CONTROL, 0);
92
93         rt2x00pci_register_write(rt2x00dev, PHY_CSR3, reg);
94 }
95
96 static void rt61pci_bbp_read(struct rt2x00_dev *rt2x00dev,
97                              const unsigned int word, u8 *value)
98 {
99         u32 reg;
100
101         /*
102          * Wait until the BBP becomes ready.
103          */
104         reg = rt61pci_bbp_check(rt2x00dev);
105         if (rt2x00_get_field32(reg, PHY_CSR3_BUSY)) {
106                 ERROR(rt2x00dev, "PHY_CSR3 register busy. Read failed.\n");
107                 return;
108         }
109
110         /*
111          * Write the request into the BBP.
112          */
113         reg = 0;
114         rt2x00_set_field32(&reg, PHY_CSR3_REGNUM, word);
115         rt2x00_set_field32(&reg, PHY_CSR3_BUSY, 1);
116         rt2x00_set_field32(&reg, PHY_CSR3_READ_CONTROL, 1);
117
118         rt2x00pci_register_write(rt2x00dev, PHY_CSR3, reg);
119
120         /*
121          * Wait until the BBP becomes ready.
122          */
123         reg = rt61pci_bbp_check(rt2x00dev);
124         if (rt2x00_get_field32(reg, PHY_CSR3_BUSY)) {
125                 ERROR(rt2x00dev, "PHY_CSR3 register busy. Read failed.\n");
126                 *value = 0xff;
127                 return;
128         }
129
130         *value = rt2x00_get_field32(reg, PHY_CSR3_VALUE);
131 }
132
133 static void rt61pci_rf_write(struct rt2x00_dev *rt2x00dev,
134                              const unsigned int word, const u32 value)
135 {
136         u32 reg;
137         unsigned int i;
138
139         if (!word)
140                 return;
141
142         for (i = 0; i < REGISTER_BUSY_COUNT; i++) {
143                 rt2x00pci_register_read(rt2x00dev, PHY_CSR4, &reg);
144                 if (!rt2x00_get_field32(reg, PHY_CSR4_BUSY))
145                         goto rf_write;
146                 udelay(REGISTER_BUSY_DELAY);
147         }
148
149         ERROR(rt2x00dev, "PHY_CSR4 register busy. Write failed.\n");
150         return;
151
152 rf_write:
153         reg = 0;
154         rt2x00_set_field32(&reg, PHY_CSR4_VALUE, value);
155         rt2x00_set_field32(&reg, PHY_CSR4_NUMBER_OF_BITS, 21);
156         rt2x00_set_field32(&reg, PHY_CSR4_IF_SELECT, 0);
157         rt2x00_set_field32(&reg, PHY_CSR4_BUSY, 1);
158
159         rt2x00pci_register_write(rt2x00dev, PHY_CSR4, reg);
160         rt2x00_rf_write(rt2x00dev, word, value);
161 }
162
163 static void rt61pci_mcu_request(struct rt2x00_dev *rt2x00dev,
164                                 const u8 command, const u8 token,
165                                 const u8 arg0, const u8 arg1)
166 {
167         u32 reg;
168
169         rt2x00pci_register_read(rt2x00dev, H2M_MAILBOX_CSR, &reg);
170
171         if (rt2x00_get_field32(reg, H2M_MAILBOX_CSR_OWNER)) {
172                 ERROR(rt2x00dev, "mcu request error. "
173                       "Request 0x%02x failed for token 0x%02x.\n",
174                       command, token);
175                 return;
176         }
177
178         rt2x00_set_field32(&reg, H2M_MAILBOX_CSR_OWNER, 1);
179         rt2x00_set_field32(&reg, H2M_MAILBOX_CSR_CMD_TOKEN, token);
180         rt2x00_set_field32(&reg, H2M_MAILBOX_CSR_ARG0, arg0);
181         rt2x00_set_field32(&reg, H2M_MAILBOX_CSR_ARG1, arg1);
182         rt2x00pci_register_write(rt2x00dev, H2M_MAILBOX_CSR, reg);
183
184         rt2x00pci_register_read(rt2x00dev, HOST_CMD_CSR, &reg);
185         rt2x00_set_field32(&reg, HOST_CMD_CSR_HOST_COMMAND, command);
186         rt2x00_set_field32(&reg, HOST_CMD_CSR_INTERRUPT_MCU, 1);
187         rt2x00pci_register_write(rt2x00dev, HOST_CMD_CSR, reg);
188 }
189
190 static void rt61pci_eepromregister_read(struct eeprom_93cx6 *eeprom)
191 {
192         struct rt2x00_dev *rt2x00dev = eeprom->data;
193         u32 reg;
194
195         rt2x00pci_register_read(rt2x00dev, E2PROM_CSR, &reg);
196
197         eeprom->reg_data_in = !!rt2x00_get_field32(reg, E2PROM_CSR_DATA_IN);
198         eeprom->reg_data_out = !!rt2x00_get_field32(reg, E2PROM_CSR_DATA_OUT);
199         eeprom->reg_data_clock =
200             !!rt2x00_get_field32(reg, E2PROM_CSR_DATA_CLOCK);
201         eeprom->reg_chip_select =
202             !!rt2x00_get_field32(reg, E2PROM_CSR_CHIP_SELECT);
203 }
204
205 static void rt61pci_eepromregister_write(struct eeprom_93cx6 *eeprom)
206 {
207         struct rt2x00_dev *rt2x00dev = eeprom->data;
208         u32 reg = 0;
209
210         rt2x00_set_field32(&reg, E2PROM_CSR_DATA_IN, !!eeprom->reg_data_in);
211         rt2x00_set_field32(&reg, E2PROM_CSR_DATA_OUT, !!eeprom->reg_data_out);
212         rt2x00_set_field32(&reg, E2PROM_CSR_DATA_CLOCK,
213                            !!eeprom->reg_data_clock);
214         rt2x00_set_field32(&reg, E2PROM_CSR_CHIP_SELECT,
215                            !!eeprom->reg_chip_select);
216
217         rt2x00pci_register_write(rt2x00dev, E2PROM_CSR, reg);
218 }
219
220 #ifdef CONFIG_RT2X00_LIB_DEBUGFS
221 #define CSR_OFFSET(__word)      ( CSR_REG_BASE + ((__word) * sizeof(u32)) )
222
223 static void rt61pci_read_csr(struct rt2x00_dev *rt2x00dev,
224                              const unsigned int word, u32 *data)
225 {
226         rt2x00pci_register_read(rt2x00dev, CSR_OFFSET(word), data);
227 }
228
229 static void rt61pci_write_csr(struct rt2x00_dev *rt2x00dev,
230                               const unsigned int word, u32 data)
231 {
232         rt2x00pci_register_write(rt2x00dev, CSR_OFFSET(word), data);
233 }
234
235 static const struct rt2x00debug rt61pci_rt2x00debug = {
236         .owner  = THIS_MODULE,
237         .csr    = {
238                 .read           = rt61pci_read_csr,
239                 .write          = rt61pci_write_csr,
240                 .word_size      = sizeof(u32),
241                 .word_count     = CSR_REG_SIZE / sizeof(u32),
242         },
243         .eeprom = {
244                 .read           = rt2x00_eeprom_read,
245                 .write          = rt2x00_eeprom_write,
246                 .word_size      = sizeof(u16),
247                 .word_count     = EEPROM_SIZE / sizeof(u16),
248         },
249         .bbp    = {
250                 .read           = rt61pci_bbp_read,
251                 .write          = rt61pci_bbp_write,
252                 .word_size      = sizeof(u8),
253                 .word_count     = BBP_SIZE / sizeof(u8),
254         },
255         .rf     = {
256                 .read           = rt2x00_rf_read,
257                 .write          = rt61pci_rf_write,
258                 .word_size      = sizeof(u32),
259                 .word_count     = RF_SIZE / sizeof(u32),
260         },
261 };
262 #endif /* CONFIG_RT2X00_LIB_DEBUGFS */
263
264 #ifdef CONFIG_RT61PCI_RFKILL
265 static int rt61pci_rfkill_poll(struct rt2x00_dev *rt2x00dev)
266 {
267         u32 reg;
268
269         rt2x00pci_register_read(rt2x00dev, MAC_CSR13, &reg);
270         return rt2x00_get_field32(reg, MAC_CSR13_BIT5);;
271 }
272 #else
273 #define rt61pci_rfkill_poll     NULL
274 #endif /* CONFIG_RT61PCI_RFKILL */
275
276 /*
277  * Configuration handlers.
278  */
279 static void rt61pci_config_mac_addr(struct rt2x00_dev *rt2x00dev, __le32 *mac)
280 {
281         u32 tmp;
282
283         tmp = le32_to_cpu(mac[1]);
284         rt2x00_set_field32(&tmp, MAC_CSR3_UNICAST_TO_ME_MASK, 0xff);
285         mac[1] = cpu_to_le32(tmp);
286
287         rt2x00pci_register_multiwrite(rt2x00dev, MAC_CSR2, mac,
288                                       (2 * sizeof(__le32)));
289 }
290
291 static void rt61pci_config_bssid(struct rt2x00_dev *rt2x00dev, __le32 *bssid)
292 {
293         u32 tmp;
294
295         tmp = le32_to_cpu(bssid[1]);
296         rt2x00_set_field32(&tmp, MAC_CSR5_BSS_ID_MASK, 3);
297         bssid[1] = cpu_to_le32(tmp);
298
299         rt2x00pci_register_multiwrite(rt2x00dev, MAC_CSR4, bssid,
300                                       (2 * sizeof(__le32)));
301 }
302
303 static void rt61pci_config_type(struct rt2x00_dev *rt2x00dev, const int type,
304                                 const int tsf_sync)
305 {
306         u32 reg;
307
308         /*
309          * Clear current synchronisation setup.
310          * For the Beacon base registers we only need to clear
311          * the first byte since that byte contains the VALID and OWNER
312          * bits which (when set to 0) will invalidate the entire beacon.
313          */
314         rt2x00pci_register_write(rt2x00dev, TXRX_CSR9, 0);
315         rt2x00pci_register_write(rt2x00dev, HW_BEACON_BASE0, 0);
316         rt2x00pci_register_write(rt2x00dev, HW_BEACON_BASE1, 0);
317         rt2x00pci_register_write(rt2x00dev, HW_BEACON_BASE2, 0);
318         rt2x00pci_register_write(rt2x00dev, HW_BEACON_BASE3, 0);
319
320         /*
321          * Enable synchronisation.
322          */
323         rt2x00pci_register_read(rt2x00dev, TXRX_CSR9, &reg);
324         rt2x00_set_field32(&reg, TXRX_CSR9_TSF_TICKING, 1);
325         rt2x00_set_field32(&reg, TXRX_CSR9_TBTT_ENABLE, 1);
326         rt2x00_set_field32(&reg, TXRX_CSR9_BEACON_GEN, 0);
327         rt2x00_set_field32(&reg, TXRX_CSR9_TSF_SYNC, tsf_sync);
328         rt2x00pci_register_write(rt2x00dev, TXRX_CSR9, reg);
329 }
330
331 static void rt61pci_config_preamble(struct rt2x00_dev *rt2x00dev,
332                                     const int short_preamble,
333                                     const int ack_timeout,
334                                     const int ack_consume_time)
335 {
336         u32 reg;
337
338         rt2x00pci_register_read(rt2x00dev, TXRX_CSR0, &reg);
339         rt2x00_set_field32(&reg, TXRX_CSR0_RX_ACK_TIMEOUT, ack_timeout);
340         rt2x00pci_register_write(rt2x00dev, TXRX_CSR0, reg);
341
342         rt2x00pci_register_read(rt2x00dev, TXRX_CSR4, &reg);
343         rt2x00_set_field32(&reg, TXRX_CSR4_AUTORESPOND_PREAMBLE,
344                            !!short_preamble);
345         rt2x00pci_register_write(rt2x00dev, TXRX_CSR4, reg);
346 }
347
348 static void rt61pci_config_phymode(struct rt2x00_dev *rt2x00dev,
349                                    const int basic_rate_mask)
350 {
351         rt2x00pci_register_write(rt2x00dev, TXRX_CSR5, basic_rate_mask);
352 }
353
354 static void rt61pci_config_channel(struct rt2x00_dev *rt2x00dev,
355                                    struct rf_channel *rf, const int txpower)
356 {
357         u8 r3;
358         u8 r94;
359         u8 smart;
360
361         rt2x00_set_field32(&rf->rf3, RF3_TXPOWER, TXPOWER_TO_DEV(txpower));
362         rt2x00_set_field32(&rf->rf4, RF4_FREQ_OFFSET, rt2x00dev->freq_offset);
363
364         smart = !(rt2x00_rf(&rt2x00dev->chip, RF5225) ||
365                   rt2x00_rf(&rt2x00dev->chip, RF2527));
366
367         rt61pci_bbp_read(rt2x00dev, 3, &r3);
368         rt2x00_set_field8(&r3, BBP_R3_SMART_MODE, smart);
369         rt61pci_bbp_write(rt2x00dev, 3, r3);
370
371         r94 = 6;
372         if (txpower > MAX_TXPOWER && txpower <= (MAX_TXPOWER + r94))
373                 r94 += txpower - MAX_TXPOWER;
374         else if (txpower < MIN_TXPOWER && txpower >= (MIN_TXPOWER - r94))
375                 r94 += txpower;
376         rt61pci_bbp_write(rt2x00dev, 94, r94);
377
378         rt61pci_rf_write(rt2x00dev, 1, rf->rf1);
379         rt61pci_rf_write(rt2x00dev, 2, rf->rf2);
380         rt61pci_rf_write(rt2x00dev, 3, rf->rf3 & ~0x00000004);
381         rt61pci_rf_write(rt2x00dev, 4, rf->rf4);
382
383         udelay(200);
384
385         rt61pci_rf_write(rt2x00dev, 1, rf->rf1);
386         rt61pci_rf_write(rt2x00dev, 2, rf->rf2);
387         rt61pci_rf_write(rt2x00dev, 3, rf->rf3 | 0x00000004);
388         rt61pci_rf_write(rt2x00dev, 4, rf->rf4);
389
390         udelay(200);
391
392         rt61pci_rf_write(rt2x00dev, 1, rf->rf1);
393         rt61pci_rf_write(rt2x00dev, 2, rf->rf2);
394         rt61pci_rf_write(rt2x00dev, 3, rf->rf3 & ~0x00000004);
395         rt61pci_rf_write(rt2x00dev, 4, rf->rf4);
396
397         msleep(1);
398 }
399
400 static void rt61pci_config_txpower(struct rt2x00_dev *rt2x00dev,
401                                    const int txpower)
402 {
403         struct rf_channel rf;
404
405         rt2x00_rf_read(rt2x00dev, 1, &rf.rf1);
406         rt2x00_rf_read(rt2x00dev, 2, &rf.rf2);
407         rt2x00_rf_read(rt2x00dev, 3, &rf.rf3);
408         rt2x00_rf_read(rt2x00dev, 4, &rf.rf4);
409
410         rt61pci_config_channel(rt2x00dev, &rf, txpower);
411 }
412
413 static void rt61pci_config_antenna_5x(struct rt2x00_dev *rt2x00dev,
414                                       struct antenna_setup *ant)
415 {
416         u8 r3;
417         u8 r4;
418         u8 r77;
419
420         rt61pci_bbp_read(rt2x00dev, 3, &r3);
421         rt61pci_bbp_read(rt2x00dev, 4, &r4);
422         rt61pci_bbp_read(rt2x00dev, 77, &r77);
423
424         rt2x00_set_field8(&r3, BBP_R3_SMART_MODE,
425                           rt2x00_rf(&rt2x00dev->chip, RF5325));
426
427         /*
428          * Configure the RX antenna.
429          */
430         switch (ant->rx) {
431         case ANTENNA_HW_DIVERSITY:
432                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 2);
433                 rt2x00_set_field8(&r4, BBP_R4_RX_FRAME_END,
434                                   (rt2x00dev->curr_hwmode != HWMODE_A));
435                 break;
436         case ANTENNA_A:
437                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 1);
438                 rt2x00_set_field8(&r4, BBP_R4_RX_FRAME_END, 0);
439                 if (rt2x00dev->curr_hwmode == HWMODE_A)
440                         rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 0);
441                 else
442                         rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 3);
443                 break;
444         case ANTENNA_SW_DIVERSITY:
445                 /*
446                  * NOTE: We should never come here because rt2x00lib is
447                  * supposed to catch this and send us the correct antenna
448                  * explicitely. However we are nog going to bug about this.
449                  * Instead, just default to antenna B.
450                  */
451         case ANTENNA_B:
452                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 1);
453                 rt2x00_set_field8(&r4, BBP_R4_RX_FRAME_END, 0);
454                 if (rt2x00dev->curr_hwmode == HWMODE_A)
455                         rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 3);
456                 else
457                         rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 0);
458                 break;
459         }
460
461         rt61pci_bbp_write(rt2x00dev, 77, r77);
462         rt61pci_bbp_write(rt2x00dev, 3, r3);
463         rt61pci_bbp_write(rt2x00dev, 4, r4);
464 }
465
466 static void rt61pci_config_antenna_2x(struct rt2x00_dev *rt2x00dev,
467                                       struct antenna_setup *ant)
468 {
469         u8 r3;
470         u8 r4;
471         u8 r77;
472
473         rt61pci_bbp_read(rt2x00dev, 3, &r3);
474         rt61pci_bbp_read(rt2x00dev, 4, &r4);
475         rt61pci_bbp_read(rt2x00dev, 77, &r77);
476
477         rt2x00_set_field8(&r3, BBP_R3_SMART_MODE,
478                           rt2x00_rf(&rt2x00dev->chip, RF2529));
479         rt2x00_set_field8(&r4, BBP_R4_RX_FRAME_END,
480                           !test_bit(CONFIG_FRAME_TYPE, &rt2x00dev->flags));
481
482         /*
483          * Configure the RX antenna.
484          */
485         switch (ant->rx) {
486         case ANTENNA_HW_DIVERSITY:
487                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 2);
488                 break;
489         case ANTENNA_A:
490                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 1);
491                 rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 3);
492                 break;
493         case ANTENNA_SW_DIVERSITY:
494                 /*
495                  * NOTE: We should never come here because rt2x00lib is
496                  * supposed to catch this and send us the correct antenna
497                  * explicitely. However we are nog going to bug about this.
498                  * Instead, just default to antenna B.
499                  */
500         case ANTENNA_B:
501                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 1);
502                 rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 0);
503                 break;
504         }
505
506         rt61pci_bbp_write(rt2x00dev, 77, r77);
507         rt61pci_bbp_write(rt2x00dev, 3, r3);
508         rt61pci_bbp_write(rt2x00dev, 4, r4);
509 }
510
511 static void rt61pci_config_antenna_2529_rx(struct rt2x00_dev *rt2x00dev,
512                                            const int p1, const int p2)
513 {
514         u32 reg;
515
516         rt2x00pci_register_read(rt2x00dev, MAC_CSR13, &reg);
517
518         rt2x00_set_field32(&reg, MAC_CSR13_BIT4, p1);
519         rt2x00_set_field32(&reg, MAC_CSR13_BIT12, 0);
520
521         rt2x00_set_field32(&reg, MAC_CSR13_BIT3, !p2);
522         rt2x00_set_field32(&reg, MAC_CSR13_BIT11, 0);
523
524         rt2x00pci_register_write(rt2x00dev, MAC_CSR13, reg);
525 }
526
527 static void rt61pci_config_antenna_2529(struct rt2x00_dev *rt2x00dev,
528                                         struct antenna_setup *ant)
529 {
530         u16 eeprom;
531         u8 r3;
532         u8 r4;
533         u8 r77;
534         u8 rx_ant;
535
536         rt61pci_bbp_read(rt2x00dev, 3, &r3);
537         rt61pci_bbp_read(rt2x00dev, 4, &r4);
538         rt61pci_bbp_read(rt2x00dev, 77, &r77);
539
540         /* FIXME: Antenna selection for the rf 2529 is very confusing in the
541          * legacy driver. The code below should be ok for non-diversity setups.
542          */
543
544         /*
545          * Configure the RX antenna.
546          */
547         switch (ant->rx) {
548         case ANTENNA_A:
549                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 1);
550                 rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 0);
551                 rt61pci_config_antenna_2529_rx(rt2x00dev, 0, 0);
552                 break;
553         case ANTENNA_SW_DIVERSITY:
554         case ANTENNA_HW_DIVERSITY:
555                 /*
556                  * NOTE: We should never come here because rt2x00lib is
557                  * supposed to catch this and send us the correct antenna
558                  * explicitely. However we are nog going to bug about this.
559                  * Instead, just default to antenna B.
560                  */
561         case ANTENNA_B:
562                 rt2x00_set_field8(&r4, BBP_R4_RX_ANTENNA_CONTROL, 1);
563                 rt2x00_set_field8(&r77, BBP_R77_RX_ANTENNA, 3);
564                 rt61pci_config_antenna_2529_rx(rt2x00dev, 1, 1);
565                 break;
566         }
567
568         rt61pci_bbp_write(rt2x00dev, 77, r77);
569         rt61pci_bbp_write(rt2x00dev, 3, r3);
570         rt61pci_bbp_write(rt2x00dev, 4, r4);
571 }
572
573 struct antenna_sel {
574         u8 word;
575         /*
576          * value[0] -> non-LNA
577          * value[1] -> LNA
578          */
579         u8 value[2];
580 };
581
582 static const struct antenna_sel antenna_sel_a[] = {
583         { 96,  { 0x58, 0x78 } },
584         { 104, { 0x38, 0x48 } },
585         { 75,  { 0xfe, 0x80 } },
586         { 86,  { 0xfe, 0x80 } },
587         { 88,  { 0xfe, 0x80 } },
588         { 35,  { 0x60, 0x60 } },
589         { 97,  { 0x58, 0x58 } },
590         { 98,  { 0x58, 0x58 } },
591 };
592
593 static const struct antenna_sel antenna_sel_bg[] = {
594         { 96,  { 0x48, 0x68 } },
595         { 104, { 0x2c, 0x3c } },
596         { 75,  { 0xfe, 0x80 } },
597         { 86,  { 0xfe, 0x80 } },
598         { 88,  { 0xfe, 0x80 } },
599         { 35,  { 0x50, 0x50 } },
600         { 97,  { 0x48, 0x48 } },
601         { 98,  { 0x48, 0x48 } },
602 };
603
604 static void rt61pci_config_antenna(struct rt2x00_dev *rt2x00dev,
605                                    struct antenna_setup *ant)
606 {
607         const struct antenna_sel *sel;
608         unsigned int lna;
609         unsigned int i;
610         u32 reg;
611
612         if (rt2x00dev->curr_hwmode == HWMODE_A) {
613                 sel = antenna_sel_a;
614                 lna = test_bit(CONFIG_EXTERNAL_LNA_A, &rt2x00dev->flags);
615         } else {
616                 sel = antenna_sel_bg;
617                 lna = test_bit(CONFIG_EXTERNAL_LNA_BG, &rt2x00dev->flags);
618         }
619
620         for (i = 0; i < ARRAY_SIZE(antenna_sel_a); i++)
621                 rt61pci_bbp_write(rt2x00dev, sel[i].word, sel[i].value[lna]);
622
623         rt2x00pci_register_read(rt2x00dev, PHY_CSR0, &reg);
624
625         rt2x00_set_field32(&reg, PHY_CSR0_PA_PE_BG,
626                            (rt2x00dev->curr_hwmode == HWMODE_B ||
627                             rt2x00dev->curr_hwmode == HWMODE_G));
628         rt2x00_set_field32(&reg, PHY_CSR0_PA_PE_A,
629                            (rt2x00dev->curr_hwmode == HWMODE_A));
630
631         rt2x00pci_register_write(rt2x00dev, PHY_CSR0, reg);
632
633         if (rt2x00_rf(&rt2x00dev->chip, RF5225) ||
634             rt2x00_rf(&rt2x00dev->chip, RF5325))
635                 rt61pci_config_antenna_5x(rt2x00dev, ant);
636         else if (rt2x00_rf(&rt2x00dev->chip, RF2527))
637                 rt61pci_config_antenna_2x(rt2x00dev, ant);
638         else if (rt2x00_rf(&rt2x00dev->chip, RF2529)) {
639                 if (test_bit(CONFIG_DOUBLE_ANTENNA, &rt2x00dev->flags))
640                         rt61pci_config_antenna_2x(rt2x00dev, ant);
641                 else
642                         rt61pci_config_antenna_2529(rt2x00dev, ant);
643         }
644 }
645
646 static void rt61pci_config_duration(struct rt2x00_dev *rt2x00dev,
647                                     struct rt2x00lib_conf *libconf)
648 {
649         u32 reg;
650
651         rt2x00pci_register_read(rt2x00dev, MAC_CSR9, &reg);
652         rt2x00_set_field32(&reg, MAC_CSR9_SLOT_TIME, libconf->slot_time);
653         rt2x00pci_register_write(rt2x00dev, MAC_CSR9, reg);
654
655         rt2x00pci_register_read(rt2x00dev, MAC_CSR8, &reg);
656         rt2x00_set_field32(&reg, MAC_CSR8_SIFS, libconf->sifs);
657         rt2x00_set_field32(&reg, MAC_CSR8_SIFS_AFTER_RX_OFDM, 3);
658         rt2x00_set_field32(&reg, MAC_CSR8_EIFS, libconf->eifs);
659         rt2x00pci_register_write(rt2x00dev, MAC_CSR8, reg);
660
661         rt2x00pci_register_read(rt2x00dev, TXRX_CSR0, &reg);
662         rt2x00_set_field32(&reg, TXRX_CSR0_TSF_OFFSET, IEEE80211_HEADER);
663         rt2x00pci_register_write(rt2x00dev, TXRX_CSR0, reg);
664
665         rt2x00pci_register_read(rt2x00dev, TXRX_CSR4, &reg);
666         rt2x00_set_field32(&reg, TXRX_CSR4_AUTORESPOND_ENABLE, 1);
667         rt2x00pci_register_write(rt2x00dev, TXRX_CSR4, reg);
668
669         rt2x00pci_register_read(rt2x00dev, TXRX_CSR9, &reg);
670         rt2x00_set_field32(&reg, TXRX_CSR9_BEACON_INTERVAL,
671                            libconf->conf->beacon_int * 16);
672         rt2x00pci_register_write(rt2x00dev, TXRX_CSR9, reg);
673 }
674
675 static void rt61pci_config(struct rt2x00_dev *rt2x00dev,
676                            const unsigned int flags,
677                            struct rt2x00lib_conf *libconf)
678 {
679         if (flags & CONFIG_UPDATE_PHYMODE)
680                 rt61pci_config_phymode(rt2x00dev, libconf->basic_rates);
681         if (flags & CONFIG_UPDATE_CHANNEL)
682                 rt61pci_config_channel(rt2x00dev, &libconf->rf,
683                                        libconf->conf->power_level);
684         if ((flags & CONFIG_UPDATE_TXPOWER) && !(flags & CONFIG_UPDATE_CHANNEL))
685                 rt61pci_config_txpower(rt2x00dev, libconf->conf->power_level);
686         if (flags & CONFIG_UPDATE_ANTENNA)
687                 rt61pci_config_antenna(rt2x00dev, &libconf->ant);
688         if (flags & (CONFIG_UPDATE_SLOT_TIME | CONFIG_UPDATE_BEACON_INT))
689                 rt61pci_config_duration(rt2x00dev, libconf);
690 }
691
692 /*
693  * LED functions.
694  */
695 static void rt61pci_enable_led(struct rt2x00_dev *rt2x00dev)
696 {
697         u32 reg;
698         u8 arg0;
699         u8 arg1;
700
701         rt2x00pci_register_read(rt2x00dev, MAC_CSR14, &reg);
702         rt2x00_set_field32(&reg, MAC_CSR14_ON_PERIOD, 70);
703         rt2x00_set_field32(&reg, MAC_CSR14_OFF_PERIOD, 30);
704         rt2x00pci_register_write(rt2x00dev, MAC_CSR14, reg);
705
706         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_RADIO_STATUS, 1);
707         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_LINK_A_STATUS,
708                            (rt2x00dev->rx_status.phymode == MODE_IEEE80211A));
709         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_LINK_BG_STATUS,
710                            (rt2x00dev->rx_status.phymode != MODE_IEEE80211A));
711
712         arg0 = rt2x00dev->led_reg & 0xff;
713         arg1 = (rt2x00dev->led_reg >> 8) & 0xff;
714
715         rt61pci_mcu_request(rt2x00dev, MCU_LED, 0xff, arg0, arg1);
716 }
717
718 static void rt61pci_disable_led(struct rt2x00_dev *rt2x00dev)
719 {
720         u16 led_reg;
721         u8 arg0;
722         u8 arg1;
723
724         led_reg = rt2x00dev->led_reg;
725         rt2x00_set_field16(&led_reg, MCU_LEDCS_RADIO_STATUS, 0);
726         rt2x00_set_field16(&led_reg, MCU_LEDCS_LINK_BG_STATUS, 0);
727         rt2x00_set_field16(&led_reg, MCU_LEDCS_LINK_A_STATUS, 0);
728
729         arg0 = led_reg & 0xff;
730         arg1 = (led_reg >> 8) & 0xff;
731
732         rt61pci_mcu_request(rt2x00dev, MCU_LED, 0xff, arg0, arg1);
733 }
734
735 static void rt61pci_activity_led(struct rt2x00_dev *rt2x00dev, int rssi)
736 {
737         u8 led;
738
739         if (rt2x00dev->led_mode != LED_MODE_SIGNAL_STRENGTH)
740                 return;
741
742         /*
743          * Led handling requires a positive value for the rssi,
744          * to do that correctly we need to add the correction.
745          */
746         rssi += rt2x00dev->rssi_offset;
747
748         if (rssi <= 30)
749                 led = 0;
750         else if (rssi <= 39)
751                 led = 1;
752         else if (rssi <= 49)
753                 led = 2;
754         else if (rssi <= 53)
755                 led = 3;
756         else if (rssi <= 63)
757                 led = 4;
758         else
759                 led = 5;
760
761         rt61pci_mcu_request(rt2x00dev, MCU_LED_STRENGTH, 0xff, led, 0);
762 }
763
764 /*
765  * Link tuning
766  */
767 static void rt61pci_link_stats(struct rt2x00_dev *rt2x00dev,
768                                struct link_qual *qual)
769 {
770         u32 reg;
771
772         /*
773          * Update FCS error count from register.
774          */
775         rt2x00pci_register_read(rt2x00dev, STA_CSR0, &reg);
776         qual->rx_failed = rt2x00_get_field32(reg, STA_CSR0_FCS_ERROR);
777
778         /*
779          * Update False CCA count from register.
780          */
781         rt2x00pci_register_read(rt2x00dev, STA_CSR1, &reg);
782         qual->false_cca = rt2x00_get_field32(reg, STA_CSR1_FALSE_CCA_ERROR);
783 }
784
785 static void rt61pci_reset_tuner(struct rt2x00_dev *rt2x00dev)
786 {
787         rt61pci_bbp_write(rt2x00dev, 17, 0x20);
788         rt2x00dev->link.vgc_level = 0x20;
789 }
790
791 static void rt61pci_link_tuner(struct rt2x00_dev *rt2x00dev)
792 {
793         int rssi = rt2x00_get_link_rssi(&rt2x00dev->link);
794         u8 r17;
795         u8 up_bound;
796         u8 low_bound;
797
798         /*
799          * Update Led strength
800          */
801         rt61pci_activity_led(rt2x00dev, rssi);
802
803         rt61pci_bbp_read(rt2x00dev, 17, &r17);
804
805         /*
806          * Determine r17 bounds.
807          */
808         if (rt2x00dev->rx_status.phymode == MODE_IEEE80211A) {
809                 low_bound = 0x28;
810                 up_bound = 0x48;
811                 if (test_bit(CONFIG_EXTERNAL_LNA_A, &rt2x00dev->flags)) {
812                         low_bound += 0x10;
813                         up_bound += 0x10;
814                 }
815         } else {
816                 low_bound = 0x20;
817                 up_bound = 0x40;
818                 if (test_bit(CONFIG_EXTERNAL_LNA_BG, &rt2x00dev->flags)) {
819                         low_bound += 0x10;
820                         up_bound += 0x10;
821                 }
822         }
823
824         /*
825          * Special big-R17 for very short distance
826          */
827         if (rssi >= -35) {
828                 if (r17 != 0x60)
829                         rt61pci_bbp_write(rt2x00dev, 17, 0x60);
830                 return;
831         }
832
833         /*
834          * Special big-R17 for short distance
835          */
836         if (rssi >= -58) {
837                 if (r17 != up_bound)
838                         rt61pci_bbp_write(rt2x00dev, 17, up_bound);
839                 return;
840         }
841
842         /*
843          * Special big-R17 for middle-short distance
844          */
845         if (rssi >= -66) {
846                 low_bound += 0x10;
847                 if (r17 != low_bound)
848                         rt61pci_bbp_write(rt2x00dev, 17, low_bound);
849                 return;
850         }
851
852         /*
853          * Special mid-R17 for middle distance
854          */
855         if (rssi >= -74) {
856                 low_bound += 0x08;
857                 if (r17 != low_bound)
858                         rt61pci_bbp_write(rt2x00dev, 17, low_bound);
859                 return;
860         }
861
862         /*
863          * Special case: Change up_bound based on the rssi.
864          * Lower up_bound when rssi is weaker then -74 dBm.
865          */
866         up_bound -= 2 * (-74 - rssi);
867         if (low_bound > up_bound)
868                 up_bound = low_bound;
869
870         if (r17 > up_bound) {
871                 rt61pci_bbp_write(rt2x00dev, 17, up_bound);
872                 return;
873         }
874
875         /*
876          * r17 does not yet exceed upper limit, continue and base
877          * the r17 tuning on the false CCA count.
878          */
879         if (rt2x00dev->link.qual.false_cca > 512 && r17 < up_bound) {
880                 if (++r17 > up_bound)
881                         r17 = up_bound;
882                 rt61pci_bbp_write(rt2x00dev, 17, r17);
883         } else if (rt2x00dev->link.qual.false_cca < 100 && r17 > low_bound) {
884                 if (--r17 < low_bound)
885                         r17 = low_bound;
886                 rt61pci_bbp_write(rt2x00dev, 17, r17);
887         }
888 }
889
890 /*
891  * Firmware name function.
892  */
893 static char *rt61pci_get_firmware_name(struct rt2x00_dev *rt2x00dev)
894 {
895         char *fw_name;
896
897         switch (rt2x00dev->chip.rt) {
898         case RT2561:
899                 fw_name = FIRMWARE_RT2561;
900                 break;
901         case RT2561s:
902                 fw_name = FIRMWARE_RT2561s;
903                 break;
904         case RT2661:
905                 fw_name = FIRMWARE_RT2661;
906                 break;
907         default:
908                 fw_name = NULL;
909                 break;
910         }
911
912         return fw_name;
913 }
914
915 /*
916  * Initialization functions.
917  */
918 static int rt61pci_load_firmware(struct rt2x00_dev *rt2x00dev, void *data,
919                                  const size_t len)
920 {
921         int i;
922         u32 reg;
923
924         /*
925          * Wait for stable hardware.
926          */
927         for (i = 0; i < 100; i++) {
928                 rt2x00pci_register_read(rt2x00dev, MAC_CSR0, &reg);
929                 if (reg)
930                         break;
931                 msleep(1);
932         }
933
934         if (!reg) {
935                 ERROR(rt2x00dev, "Unstable hardware.\n");
936                 return -EBUSY;
937         }
938
939         /*
940          * Prepare MCU and mailbox for firmware loading.
941          */
942         reg = 0;
943         rt2x00_set_field32(&reg, MCU_CNTL_CSR_RESET, 1);
944         rt2x00pci_register_write(rt2x00dev, MCU_CNTL_CSR, reg);
945         rt2x00pci_register_write(rt2x00dev, M2H_CMD_DONE_CSR, 0xffffffff);
946         rt2x00pci_register_write(rt2x00dev, H2M_MAILBOX_CSR, 0);
947         rt2x00pci_register_write(rt2x00dev, HOST_CMD_CSR, 0);
948
949         /*
950          * Write firmware to device.
951          */
952         reg = 0;
953         rt2x00_set_field32(&reg, MCU_CNTL_CSR_RESET, 1);
954         rt2x00_set_field32(&reg, MCU_CNTL_CSR_SELECT_BANK, 1);
955         rt2x00pci_register_write(rt2x00dev, MCU_CNTL_CSR, reg);
956
957         rt2x00pci_register_multiwrite(rt2x00dev, FIRMWARE_IMAGE_BASE,
958                                       data, len);
959
960         rt2x00_set_field32(&reg, MCU_CNTL_CSR_SELECT_BANK, 0);
961         rt2x00pci_register_write(rt2x00dev, MCU_CNTL_CSR, reg);
962
963         rt2x00_set_field32(&reg, MCU_CNTL_CSR_RESET, 0);
964         rt2x00pci_register_write(rt2x00dev, MCU_CNTL_CSR, reg);
965
966         for (i = 0; i < 100; i++) {
967                 rt2x00pci_register_read(rt2x00dev, MCU_CNTL_CSR, &reg);
968                 if (rt2x00_get_field32(reg, MCU_CNTL_CSR_READY))
969                         break;
970                 msleep(1);
971         }
972
973         if (i == 100) {
974                 ERROR(rt2x00dev, "MCU Control register not ready.\n");
975                 return -EBUSY;
976         }
977
978         /*
979          * Reset MAC and BBP registers.
980          */
981         reg = 0;
982         rt2x00_set_field32(&reg, MAC_CSR1_SOFT_RESET, 1);
983         rt2x00_set_field32(&reg, MAC_CSR1_BBP_RESET, 1);
984         rt2x00pci_register_write(rt2x00dev, MAC_CSR1, reg);
985
986         rt2x00pci_register_read(rt2x00dev, MAC_CSR1, &reg);
987         rt2x00_set_field32(&reg, MAC_CSR1_SOFT_RESET, 0);
988         rt2x00_set_field32(&reg, MAC_CSR1_BBP_RESET, 0);
989         rt2x00pci_register_write(rt2x00dev, MAC_CSR1, reg);
990
991         rt2x00pci_register_read(rt2x00dev, MAC_CSR1, &reg);
992         rt2x00_set_field32(&reg, MAC_CSR1_HOST_READY, 1);
993         rt2x00pci_register_write(rt2x00dev, MAC_CSR1, reg);
994
995         return 0;
996 }
997
998 static void rt61pci_init_rxring(struct rt2x00_dev *rt2x00dev)
999 {
1000         struct data_ring *ring = rt2x00dev->rx;
1001         struct data_desc *rxd;
1002         unsigned int i;
1003         u32 word;
1004
1005         memset(ring->data_addr, 0x00, rt2x00_get_ring_size(ring));
1006
1007         for (i = 0; i < ring->stats.limit; i++) {
1008                 rxd = ring->entry[i].priv;
1009
1010                 rt2x00_desc_read(rxd, 5, &word);
1011                 rt2x00_set_field32(&word, RXD_W5_BUFFER_PHYSICAL_ADDRESS,
1012                                    ring->entry[i].data_dma);
1013                 rt2x00_desc_write(rxd, 5, word);
1014
1015                 rt2x00_desc_read(rxd, 0, &word);
1016                 rt2x00_set_field32(&word, RXD_W0_OWNER_NIC, 1);
1017                 rt2x00_desc_write(rxd, 0, word);
1018         }
1019
1020         rt2x00_ring_index_clear(rt2x00dev->rx);
1021 }
1022
1023 static void rt61pci_init_txring(struct rt2x00_dev *rt2x00dev, const int queue)
1024 {
1025         struct data_ring *ring = rt2x00lib_get_ring(rt2x00dev, queue);
1026         struct data_desc *txd;
1027         unsigned int i;
1028         u32 word;
1029
1030         memset(ring->data_addr, 0x00, rt2x00_get_ring_size(ring));
1031
1032         for (i = 0; i < ring->stats.limit; i++) {
1033                 txd = ring->entry[i].priv;
1034
1035                 rt2x00_desc_read(txd, 1, &word);
1036                 rt2x00_set_field32(&word, TXD_W1_BUFFER_COUNT, 1);
1037                 rt2x00_desc_write(txd, 1, word);
1038
1039                 rt2x00_desc_read(txd, 5, &word);
1040                 rt2x00_set_field32(&word, TXD_W5_PID_TYPE, queue);
1041                 rt2x00_set_field32(&word, TXD_W5_PID_SUBTYPE, i);
1042                 rt2x00_desc_write(txd, 5, word);
1043
1044                 rt2x00_desc_read(txd, 6, &word);
1045                 rt2x00_set_field32(&word, TXD_W6_BUFFER_PHYSICAL_ADDRESS,
1046                                    ring->entry[i].data_dma);
1047                 rt2x00_desc_write(txd, 6, word);
1048
1049                 rt2x00_desc_read(txd, 0, &word);
1050                 rt2x00_set_field32(&word, TXD_W0_VALID, 0);
1051                 rt2x00_set_field32(&word, TXD_W0_OWNER_NIC, 0);
1052                 rt2x00_desc_write(txd, 0, word);
1053         }
1054
1055         rt2x00_ring_index_clear(ring);
1056 }
1057
1058 static int rt61pci_init_rings(struct rt2x00_dev *rt2x00dev)
1059 {
1060         u32 reg;
1061
1062         /*
1063          * Initialize rings.
1064          */
1065         rt61pci_init_rxring(rt2x00dev);
1066         rt61pci_init_txring(rt2x00dev, IEEE80211_TX_QUEUE_DATA0);
1067         rt61pci_init_txring(rt2x00dev, IEEE80211_TX_QUEUE_DATA1);
1068         rt61pci_init_txring(rt2x00dev, IEEE80211_TX_QUEUE_DATA2);
1069         rt61pci_init_txring(rt2x00dev, IEEE80211_TX_QUEUE_DATA3);
1070         rt61pci_init_txring(rt2x00dev, IEEE80211_TX_QUEUE_DATA4);
1071
1072         /*
1073          * Initialize registers.
1074          */
1075         rt2x00pci_register_read(rt2x00dev, TX_RING_CSR0, &reg);
1076         rt2x00_set_field32(&reg, TX_RING_CSR0_AC0_RING_SIZE,
1077                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA0].stats.limit);
1078         rt2x00_set_field32(&reg, TX_RING_CSR0_AC1_RING_SIZE,
1079                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA1].stats.limit);
1080         rt2x00_set_field32(&reg, TX_RING_CSR0_AC2_RING_SIZE,
1081                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA2].stats.limit);
1082         rt2x00_set_field32(&reg, TX_RING_CSR0_AC3_RING_SIZE,
1083                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA3].stats.limit);
1084         rt2x00pci_register_write(rt2x00dev, TX_RING_CSR0, reg);
1085
1086         rt2x00pci_register_read(rt2x00dev, TX_RING_CSR1, &reg);
1087         rt2x00_set_field32(&reg, TX_RING_CSR1_MGMT_RING_SIZE,
1088                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA4].stats.limit);
1089         rt2x00_set_field32(&reg, TX_RING_CSR1_TXD_SIZE,
1090                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA0].desc_size /
1091                            4);
1092         rt2x00pci_register_write(rt2x00dev, TX_RING_CSR1, reg);
1093
1094         rt2x00pci_register_read(rt2x00dev, AC0_BASE_CSR, &reg);
1095         rt2x00_set_field32(&reg, AC0_BASE_CSR_RING_REGISTER,
1096                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA0].data_dma);
1097         rt2x00pci_register_write(rt2x00dev, AC0_BASE_CSR, reg);
1098
1099         rt2x00pci_register_read(rt2x00dev, AC1_BASE_CSR, &reg);
1100         rt2x00_set_field32(&reg, AC1_BASE_CSR_RING_REGISTER,
1101                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA1].data_dma);
1102         rt2x00pci_register_write(rt2x00dev, AC1_BASE_CSR, reg);
1103
1104         rt2x00pci_register_read(rt2x00dev, AC2_BASE_CSR, &reg);
1105         rt2x00_set_field32(&reg, AC2_BASE_CSR_RING_REGISTER,
1106                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA2].data_dma);
1107         rt2x00pci_register_write(rt2x00dev, AC2_BASE_CSR, reg);
1108
1109         rt2x00pci_register_read(rt2x00dev, AC3_BASE_CSR, &reg);
1110         rt2x00_set_field32(&reg, AC3_BASE_CSR_RING_REGISTER,
1111                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA3].data_dma);
1112         rt2x00pci_register_write(rt2x00dev, AC3_BASE_CSR, reg);
1113
1114         rt2x00pci_register_read(rt2x00dev, MGMT_BASE_CSR, &reg);
1115         rt2x00_set_field32(&reg, MGMT_BASE_CSR_RING_REGISTER,
1116                            rt2x00dev->tx[IEEE80211_TX_QUEUE_DATA4].data_dma);
1117         rt2x00pci_register_write(rt2x00dev, MGMT_BASE_CSR, reg);
1118
1119         rt2x00pci_register_read(rt2x00dev, RX_RING_CSR, &reg);
1120         rt2x00_set_field32(&reg, RX_RING_CSR_RING_SIZE,
1121                            rt2x00dev->rx->stats.limit);
1122         rt2x00_set_field32(&reg, RX_RING_CSR_RXD_SIZE,
1123                            rt2x00dev->rx->desc_size / 4);
1124         rt2x00_set_field32(&reg, RX_RING_CSR_RXD_WRITEBACK_SIZE, 4);
1125         rt2x00pci_register_write(rt2x00dev, RX_RING_CSR, reg);
1126
1127         rt2x00pci_register_read(rt2x00dev, RX_BASE_CSR, &reg);
1128         rt2x00_set_field32(&reg, RX_BASE_CSR_RING_REGISTER,
1129                            rt2x00dev->rx->data_dma);
1130         rt2x00pci_register_write(rt2x00dev, RX_BASE_CSR, reg);
1131
1132         rt2x00pci_register_read(rt2x00dev, TX_DMA_DST_CSR, &reg);
1133         rt2x00_set_field32(&reg, TX_DMA_DST_CSR_DEST_AC0, 2);
1134         rt2x00_set_field32(&reg, TX_DMA_DST_CSR_DEST_AC1, 2);
1135         rt2x00_set_field32(&reg, TX_DMA_DST_CSR_DEST_AC2, 2);
1136         rt2x00_set_field32(&reg, TX_DMA_DST_CSR_DEST_AC3, 2);
1137         rt2x00_set_field32(&reg, TX_DMA_DST_CSR_DEST_MGMT, 0);
1138         rt2x00pci_register_write(rt2x00dev, TX_DMA_DST_CSR, reg);
1139
1140         rt2x00pci_register_read(rt2x00dev, LOAD_TX_RING_CSR, &reg);
1141         rt2x00_set_field32(&reg, LOAD_TX_RING_CSR_LOAD_TXD_AC0, 1);
1142         rt2x00_set_field32(&reg, LOAD_TX_RING_CSR_LOAD_TXD_AC1, 1);
1143         rt2x00_set_field32(&reg, LOAD_TX_RING_CSR_LOAD_TXD_AC2, 1);
1144         rt2x00_set_field32(&reg, LOAD_TX_RING_CSR_LOAD_TXD_AC3, 1);
1145         rt2x00_set_field32(&reg, LOAD_TX_RING_CSR_LOAD_TXD_MGMT, 1);
1146         rt2x00pci_register_write(rt2x00dev, LOAD_TX_RING_CSR, reg);
1147
1148         rt2x00pci_register_read(rt2x00dev, RX_CNTL_CSR, &reg);
1149         rt2x00_set_field32(&reg, RX_CNTL_CSR_LOAD_RXD, 1);
1150         rt2x00pci_register_write(rt2x00dev, RX_CNTL_CSR, reg);
1151
1152         return 0;
1153 }
1154
1155 static int rt61pci_init_registers(struct rt2x00_dev *rt2x00dev)
1156 {
1157         u32 reg;
1158
1159         rt2x00pci_register_read(rt2x00dev, TXRX_CSR0, &reg);
1160         rt2x00_set_field32(&reg, TXRX_CSR0_AUTO_TX_SEQ, 1);
1161         rt2x00_set_field32(&reg, TXRX_CSR0_DISABLE_RX, 0);
1162         rt2x00_set_field32(&reg, TXRX_CSR0_TX_WITHOUT_WAITING, 0);
1163         rt2x00pci_register_write(rt2x00dev, TXRX_CSR0, reg);
1164
1165         rt2x00pci_register_read(rt2x00dev, TXRX_CSR1, &reg);
1166         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID0, 47); /* CCK Signal */
1167         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID0_VALID, 1);
1168         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID1, 30); /* Rssi */
1169         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID1_VALID, 1);
1170         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID2, 42); /* OFDM Rate */
1171         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID2_VALID, 1);
1172         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID3, 30); /* Rssi */
1173         rt2x00_set_field32(&reg, TXRX_CSR1_BBP_ID3_VALID, 1);
1174         rt2x00pci_register_write(rt2x00dev, TXRX_CSR1, reg);
1175
1176         /*
1177          * CCK TXD BBP registers
1178          */
1179         rt2x00pci_register_read(rt2x00dev, TXRX_CSR2, &reg);
1180         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID0, 13);
1181         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID0_VALID, 1);
1182         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID1, 12);
1183         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID1_VALID, 1);
1184         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID2, 11);
1185         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID2_VALID, 1);
1186         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID3, 10);
1187         rt2x00_set_field32(&reg, TXRX_CSR2_BBP_ID3_VALID, 1);
1188         rt2x00pci_register_write(rt2x00dev, TXRX_CSR2, reg);
1189
1190         /*
1191          * OFDM TXD BBP registers
1192          */
1193         rt2x00pci_register_read(rt2x00dev, TXRX_CSR3, &reg);
1194         rt2x00_set_field32(&reg, TXRX_CSR3_BBP_ID0, 7);
1195         rt2x00_set_field32(&reg, TXRX_CSR3_BBP_ID0_VALID, 1);
1196         rt2x00_set_field32(&reg, TXRX_CSR3_BBP_ID1, 6);
1197         rt2x00_set_field32(&reg, TXRX_CSR3_BBP_ID1_VALID, 1);
1198         rt2x00_set_field32(&reg, TXRX_CSR3_BBP_ID2, 5);
1199         rt2x00_set_field32(&reg, TXRX_CSR3_BBP_ID2_VALID, 1);
1200         rt2x00pci_register_write(rt2x00dev, TXRX_CSR3, reg);
1201
1202         rt2x00pci_register_read(rt2x00dev, TXRX_CSR7, &reg);
1203         rt2x00_set_field32(&reg, TXRX_CSR7_ACK_CTS_6MBS, 59);
1204         rt2x00_set_field32(&reg, TXRX_CSR7_ACK_CTS_9MBS, 53);
1205         rt2x00_set_field32(&reg, TXRX_CSR7_ACK_CTS_12MBS, 49);
1206         rt2x00_set_field32(&reg, TXRX_CSR7_ACK_CTS_18MBS, 46);
1207         rt2x00pci_register_write(rt2x00dev, TXRX_CSR7, reg);
1208
1209         rt2x00pci_register_read(rt2x00dev, TXRX_CSR8, &reg);
1210         rt2x00_set_field32(&reg, TXRX_CSR8_ACK_CTS_24MBS, 44);
1211         rt2x00_set_field32(&reg, TXRX_CSR8_ACK_CTS_36MBS, 42);
1212         rt2x00_set_field32(&reg, TXRX_CSR8_ACK_CTS_48MBS, 42);
1213         rt2x00_set_field32(&reg, TXRX_CSR8_ACK_CTS_54MBS, 42);
1214         rt2x00pci_register_write(rt2x00dev, TXRX_CSR8, reg);
1215
1216         rt2x00pci_register_write(rt2x00dev, TXRX_CSR15, 0x0000000f);
1217
1218         rt2x00pci_register_write(rt2x00dev, MAC_CSR6, 0x00000fff);
1219
1220         rt2x00pci_register_read(rt2x00dev, MAC_CSR9, &reg);
1221         rt2x00_set_field32(&reg, MAC_CSR9_CW_SELECT, 0);
1222         rt2x00pci_register_write(rt2x00dev, MAC_CSR9, reg);
1223
1224         rt2x00pci_register_write(rt2x00dev, MAC_CSR10, 0x0000071c);
1225
1226         if (rt2x00dev->ops->lib->set_device_state(rt2x00dev, STATE_AWAKE))
1227                 return -EBUSY;
1228
1229         rt2x00pci_register_write(rt2x00dev, MAC_CSR13, 0x0000e000);
1230
1231         /*
1232          * Invalidate all Shared Keys (SEC_CSR0),
1233          * and clear the Shared key Cipher algorithms (SEC_CSR1 & SEC_CSR5)
1234          */
1235         rt2x00pci_register_write(rt2x00dev, SEC_CSR0, 0x00000000);
1236         rt2x00pci_register_write(rt2x00dev, SEC_CSR1, 0x00000000);
1237         rt2x00pci_register_write(rt2x00dev, SEC_CSR5, 0x00000000);
1238
1239         rt2x00pci_register_write(rt2x00dev, PHY_CSR1, 0x000023b0);
1240         rt2x00pci_register_write(rt2x00dev, PHY_CSR5, 0x060a100c);
1241         rt2x00pci_register_write(rt2x00dev, PHY_CSR6, 0x00080606);
1242         rt2x00pci_register_write(rt2x00dev, PHY_CSR7, 0x00000a08);
1243
1244         rt2x00pci_register_write(rt2x00dev, PCI_CFG_CSR, 0x28ca4404);
1245
1246         rt2x00pci_register_write(rt2x00dev, TEST_MODE_CSR, 0x00000200);
1247
1248         rt2x00pci_register_write(rt2x00dev, M2H_CMD_DONE_CSR, 0xffffffff);
1249
1250         rt2x00pci_register_read(rt2x00dev, AC_TXOP_CSR0, &reg);
1251         rt2x00_set_field32(&reg, AC_TXOP_CSR0_AC0_TX_OP, 0);
1252         rt2x00_set_field32(&reg, AC_TXOP_CSR0_AC1_TX_OP, 0);
1253         rt2x00pci_register_write(rt2x00dev, AC_TXOP_CSR0, reg);
1254
1255         rt2x00pci_register_read(rt2x00dev, AC_TXOP_CSR1, &reg);
1256         rt2x00_set_field32(&reg, AC_TXOP_CSR1_AC2_TX_OP, 192);
1257         rt2x00_set_field32(&reg, AC_TXOP_CSR1_AC3_TX_OP, 48);
1258         rt2x00pci_register_write(rt2x00dev, AC_TXOP_CSR1, reg);
1259
1260         /*
1261          * We must clear the error counters.
1262          * These registers are cleared on read,
1263          * so we may pass a useless variable to store the value.
1264          */
1265         rt2x00pci_register_read(rt2x00dev, STA_CSR0, &reg);
1266         rt2x00pci_register_read(rt2x00dev, STA_CSR1, &reg);
1267         rt2x00pci_register_read(rt2x00dev, STA_CSR2, &reg);
1268
1269         /*
1270          * Reset MAC and BBP registers.
1271          */
1272         rt2x00pci_register_read(rt2x00dev, MAC_CSR1, &reg);
1273         rt2x00_set_field32(&reg, MAC_CSR1_SOFT_RESET, 1);
1274         rt2x00_set_field32(&reg, MAC_CSR1_BBP_RESET, 1);
1275         rt2x00pci_register_write(rt2x00dev, MAC_CSR1, reg);
1276
1277         rt2x00pci_register_read(rt2x00dev, MAC_CSR1, &reg);
1278         rt2x00_set_field32(&reg, MAC_CSR1_SOFT_RESET, 0);
1279         rt2x00_set_field32(&reg, MAC_CSR1_BBP_RESET, 0);
1280         rt2x00pci_register_write(rt2x00dev, MAC_CSR1, reg);
1281
1282         rt2x00pci_register_read(rt2x00dev, MAC_CSR1, &reg);
1283         rt2x00_set_field32(&reg, MAC_CSR1_HOST_READY, 1);
1284         rt2x00pci_register_write(rt2x00dev, MAC_CSR1, reg);
1285
1286         return 0;
1287 }
1288
1289 static int rt61pci_init_bbp(struct rt2x00_dev *rt2x00dev)
1290 {
1291         unsigned int i;
1292         u16 eeprom;
1293         u8 reg_id;
1294         u8 value;
1295
1296         for (i = 0; i < REGISTER_BUSY_COUNT; i++) {
1297                 rt61pci_bbp_read(rt2x00dev, 0, &value);
1298                 if ((value != 0xff) && (value != 0x00))
1299                         goto continue_csr_init;
1300                 NOTICE(rt2x00dev, "Waiting for BBP register.\n");
1301                 udelay(REGISTER_BUSY_DELAY);
1302         }
1303
1304         ERROR(rt2x00dev, "BBP register access failed, aborting.\n");
1305         return -EACCES;
1306
1307 continue_csr_init:
1308         rt61pci_bbp_write(rt2x00dev, 3, 0x00);
1309         rt61pci_bbp_write(rt2x00dev, 15, 0x30);
1310         rt61pci_bbp_write(rt2x00dev, 21, 0xc8);
1311         rt61pci_bbp_write(rt2x00dev, 22, 0x38);
1312         rt61pci_bbp_write(rt2x00dev, 23, 0x06);
1313         rt61pci_bbp_write(rt2x00dev, 24, 0xfe);
1314         rt61pci_bbp_write(rt2x00dev, 25, 0x0a);
1315         rt61pci_bbp_write(rt2x00dev, 26, 0x0d);
1316         rt61pci_bbp_write(rt2x00dev, 34, 0x12);
1317         rt61pci_bbp_write(rt2x00dev, 37, 0x07);
1318         rt61pci_bbp_write(rt2x00dev, 39, 0xf8);
1319         rt61pci_bbp_write(rt2x00dev, 41, 0x60);
1320         rt61pci_bbp_write(rt2x00dev, 53, 0x10);
1321         rt61pci_bbp_write(rt2x00dev, 54, 0x18);
1322         rt61pci_bbp_write(rt2x00dev, 60, 0x10);
1323         rt61pci_bbp_write(rt2x00dev, 61, 0x04);
1324         rt61pci_bbp_write(rt2x00dev, 62, 0x04);
1325         rt61pci_bbp_write(rt2x00dev, 75, 0xfe);
1326         rt61pci_bbp_write(rt2x00dev, 86, 0xfe);
1327         rt61pci_bbp_write(rt2x00dev, 88, 0xfe);
1328         rt61pci_bbp_write(rt2x00dev, 90, 0x0f);
1329         rt61pci_bbp_write(rt2x00dev, 99, 0x00);
1330         rt61pci_bbp_write(rt2x00dev, 102, 0x16);
1331         rt61pci_bbp_write(rt2x00dev, 107, 0x04);
1332
1333         DEBUG(rt2x00dev, "Start initialization from EEPROM...\n");
1334         for (i = 0; i < EEPROM_BBP_SIZE; i++) {
1335                 rt2x00_eeprom_read(rt2x00dev, EEPROM_BBP_START + i, &eeprom);
1336
1337                 if (eeprom != 0xffff && eeprom != 0x0000) {
1338                         reg_id = rt2x00_get_field16(eeprom, EEPROM_BBP_REG_ID);
1339                         value = rt2x00_get_field16(eeprom, EEPROM_BBP_VALUE);
1340                         DEBUG(rt2x00dev, "BBP: 0x%02x, value: 0x%02x.\n",
1341                               reg_id, value);
1342                         rt61pci_bbp_write(rt2x00dev, reg_id, value);
1343                 }
1344         }
1345         DEBUG(rt2x00dev, "...End initialization from EEPROM.\n");
1346
1347         return 0;
1348 }
1349
1350 /*
1351  * Device state switch handlers.
1352  */
1353 static void rt61pci_toggle_rx(struct rt2x00_dev *rt2x00dev,
1354                               enum dev_state state)
1355 {
1356         u32 reg;
1357
1358         rt2x00pci_register_read(rt2x00dev, TXRX_CSR0, &reg);
1359         rt2x00_set_field32(&reg, TXRX_CSR0_DISABLE_RX,
1360                            state == STATE_RADIO_RX_OFF);
1361         rt2x00pci_register_write(rt2x00dev, TXRX_CSR0, reg);
1362 }
1363
1364 static void rt61pci_toggle_irq(struct rt2x00_dev *rt2x00dev,
1365                                enum dev_state state)
1366 {
1367         int mask = (state == STATE_RADIO_IRQ_OFF);
1368         u32 reg;
1369
1370         /*
1371          * When interrupts are being enabled, the interrupt registers
1372          * should clear the register to assure a clean state.
1373          */
1374         if (state == STATE_RADIO_IRQ_ON) {
1375                 rt2x00pci_register_read(rt2x00dev, INT_SOURCE_CSR, &reg);
1376                 rt2x00pci_register_write(rt2x00dev, INT_SOURCE_CSR, reg);
1377
1378                 rt2x00pci_register_read(rt2x00dev, MCU_INT_SOURCE_CSR, &reg);
1379                 rt2x00pci_register_write(rt2x00dev, MCU_INT_SOURCE_CSR, reg);
1380         }
1381
1382         /*
1383          * Only toggle the interrupts bits we are going to use.
1384          * Non-checked interrupt bits are disabled by default.
1385          */
1386         rt2x00pci_register_read(rt2x00dev, INT_MASK_CSR, &reg);
1387         rt2x00_set_field32(&reg, INT_MASK_CSR_TXDONE, mask);
1388         rt2x00_set_field32(&reg, INT_MASK_CSR_RXDONE, mask);
1389         rt2x00_set_field32(&reg, INT_MASK_CSR_ENABLE_MITIGATION, mask);
1390         rt2x00_set_field32(&reg, INT_MASK_CSR_MITIGATION_PERIOD, 0xff);
1391         rt2x00pci_register_write(rt2x00dev, INT_MASK_CSR, reg);
1392
1393         rt2x00pci_register_read(rt2x00dev, MCU_INT_MASK_CSR, &reg);
1394         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_0, mask);
1395         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_1, mask);
1396         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_2, mask);
1397         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_3, mask);
1398         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_4, mask);
1399         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_5, mask);
1400         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_6, mask);
1401         rt2x00_set_field32(&reg, MCU_INT_MASK_CSR_7, mask);
1402         rt2x00pci_register_write(rt2x00dev, MCU_INT_MASK_CSR, reg);
1403 }
1404
1405 static int rt61pci_enable_radio(struct rt2x00_dev *rt2x00dev)
1406 {
1407         u32 reg;
1408
1409         /*
1410          * Initialize all registers.
1411          */
1412         if (rt61pci_init_rings(rt2x00dev) ||
1413             rt61pci_init_registers(rt2x00dev) ||
1414             rt61pci_init_bbp(rt2x00dev)) {
1415                 ERROR(rt2x00dev, "Register initialization failed.\n");
1416                 return -EIO;
1417         }
1418
1419         /*
1420          * Enable interrupts.
1421          */
1422         rt61pci_toggle_irq(rt2x00dev, STATE_RADIO_IRQ_ON);
1423
1424         /*
1425          * Enable RX.
1426          */
1427         rt2x00pci_register_read(rt2x00dev, RX_CNTL_CSR, &reg);
1428         rt2x00_set_field32(&reg, RX_CNTL_CSR_ENABLE_RX_DMA, 1);
1429         rt2x00pci_register_write(rt2x00dev, RX_CNTL_CSR, reg);
1430
1431         /*
1432          * Enable LED
1433          */
1434         rt61pci_enable_led(rt2x00dev);
1435
1436         return 0;
1437 }
1438
1439 static void rt61pci_disable_radio(struct rt2x00_dev *rt2x00dev)
1440 {
1441         u32 reg;
1442
1443         /*
1444          * Disable LED
1445          */
1446         rt61pci_disable_led(rt2x00dev);
1447
1448         rt2x00pci_register_write(rt2x00dev, MAC_CSR10, 0x00001818);
1449
1450         /*
1451          * Disable synchronisation.
1452          */
1453         rt2x00pci_register_write(rt2x00dev, TXRX_CSR9, 0);
1454
1455         /*
1456          * Cancel RX and TX.
1457          */
1458         rt2x00pci_register_read(rt2x00dev, TX_CNTL_CSR, &reg);
1459         rt2x00_set_field32(&reg, TX_CNTL_CSR_ABORT_TX_AC0, 1);
1460         rt2x00_set_field32(&reg, TX_CNTL_CSR_ABORT_TX_AC1, 1);
1461         rt2x00_set_field32(&reg, TX_CNTL_CSR_ABORT_TX_AC2, 1);
1462         rt2x00_set_field32(&reg, TX_CNTL_CSR_ABORT_TX_AC3, 1);
1463         rt2x00_set_field32(&reg, TX_CNTL_CSR_ABORT_TX_MGMT, 1);
1464         rt2x00pci_register_write(rt2x00dev, TX_CNTL_CSR, reg);
1465
1466         /*
1467          * Disable interrupts.
1468          */
1469         rt61pci_toggle_irq(rt2x00dev, STATE_RADIO_IRQ_OFF);
1470 }
1471
1472 static int rt61pci_set_state(struct rt2x00_dev *rt2x00dev, enum dev_state state)
1473 {
1474         u32 reg;
1475         unsigned int i;
1476         char put_to_sleep;
1477         char current_state;
1478
1479         put_to_sleep = (state != STATE_AWAKE);
1480
1481         rt2x00pci_register_read(rt2x00dev, MAC_CSR12, &reg);
1482         rt2x00_set_field32(&reg, MAC_CSR12_FORCE_WAKEUP, !put_to_sleep);
1483         rt2x00_set_field32(&reg, MAC_CSR12_PUT_TO_SLEEP, put_to_sleep);
1484         rt2x00pci_register_write(rt2x00dev, MAC_CSR12, reg);
1485
1486         /*
1487          * Device is not guaranteed to be in the requested state yet.
1488          * We must wait until the register indicates that the
1489          * device has entered the correct state.
1490          */
1491         for (i = 0; i < REGISTER_BUSY_COUNT; i++) {
1492                 rt2x00pci_register_read(rt2x00dev, MAC_CSR12, &reg);
1493                 current_state =
1494                     rt2x00_get_field32(reg, MAC_CSR12_BBP_CURRENT_STATE);
1495                 if (current_state == !put_to_sleep)
1496                         return 0;
1497                 msleep(10);
1498         }
1499
1500         NOTICE(rt2x00dev, "Device failed to enter state %d, "
1501                "current device state %d.\n", !put_to_sleep, current_state);
1502
1503         return -EBUSY;
1504 }
1505
1506 static int rt61pci_set_device_state(struct rt2x00_dev *rt2x00dev,
1507                                     enum dev_state state)
1508 {
1509         int retval = 0;
1510
1511         switch (state) {
1512         case STATE_RADIO_ON:
1513                 retval = rt61pci_enable_radio(rt2x00dev);
1514                 break;
1515         case STATE_RADIO_OFF:
1516                 rt61pci_disable_radio(rt2x00dev);
1517                 break;
1518         case STATE_RADIO_RX_ON:
1519         case STATE_RADIO_RX_OFF:
1520                 rt61pci_toggle_rx(rt2x00dev, state);
1521                 break;
1522         case STATE_DEEP_SLEEP:
1523         case STATE_SLEEP:
1524         case STATE_STANDBY:
1525         case STATE_AWAKE:
1526                 retval = rt61pci_set_state(rt2x00dev, state);
1527                 break;
1528         default:
1529                 retval = -ENOTSUPP;
1530                 break;
1531         }
1532
1533         return retval;
1534 }
1535
1536 /*
1537  * TX descriptor initialization
1538  */
1539 static void rt61pci_write_tx_desc(struct rt2x00_dev *rt2x00dev,
1540                                   struct data_desc *txd,
1541                                   struct txdata_entry_desc *desc,
1542                                   struct ieee80211_hdr *ieee80211hdr,
1543                                   unsigned int length,
1544                                   struct ieee80211_tx_control *control)
1545 {
1546         u32 word;
1547
1548         /*
1549          * Start writing the descriptor words.
1550          */
1551         rt2x00_desc_read(txd, 1, &word);
1552         rt2x00_set_field32(&word, TXD_W1_HOST_Q_ID, desc->queue);
1553         rt2x00_set_field32(&word, TXD_W1_AIFSN, desc->aifs);
1554         rt2x00_set_field32(&word, TXD_W1_CWMIN, desc->cw_min);
1555         rt2x00_set_field32(&word, TXD_W1_CWMAX, desc->cw_max);
1556         rt2x00_set_field32(&word, TXD_W1_IV_OFFSET, IEEE80211_HEADER);
1557         rt2x00_set_field32(&word, TXD_W1_HW_SEQUENCE, 1);
1558         rt2x00_desc_write(txd, 1, word);
1559
1560         rt2x00_desc_read(txd, 2, &word);
1561         rt2x00_set_field32(&word, TXD_W2_PLCP_SIGNAL, desc->signal);
1562         rt2x00_set_field32(&word, TXD_W2_PLCP_SERVICE, desc->service);
1563         rt2x00_set_field32(&word, TXD_W2_PLCP_LENGTH_LOW, desc->length_low);
1564         rt2x00_set_field32(&word, TXD_W2_PLCP_LENGTH_HIGH, desc->length_high);
1565         rt2x00_desc_write(txd, 2, word);
1566
1567         rt2x00_desc_read(txd, 5, &word);
1568         rt2x00_set_field32(&word, TXD_W5_TX_POWER,
1569                            TXPOWER_TO_DEV(control->power_level));
1570         rt2x00_set_field32(&word, TXD_W5_WAITING_DMA_DONE_INT, 1);
1571         rt2x00_desc_write(txd, 5, word);
1572
1573         rt2x00_desc_read(txd, 11, &word);
1574         rt2x00_set_field32(&word, TXD_W11_BUFFER_LENGTH0, length);
1575         rt2x00_desc_write(txd, 11, word);
1576
1577         rt2x00_desc_read(txd, 0, &word);
1578         rt2x00_set_field32(&word, TXD_W0_OWNER_NIC, 1);
1579         rt2x00_set_field32(&word, TXD_W0_VALID, 1);
1580         rt2x00_set_field32(&word, TXD_W0_MORE_FRAG,
1581                            test_bit(ENTRY_TXD_MORE_FRAG, &desc->flags));
1582         rt2x00_set_field32(&word, TXD_W0_ACK,
1583                            !(control->flags & IEEE80211_TXCTL_NO_ACK));
1584         rt2x00_set_field32(&word, TXD_W0_TIMESTAMP,
1585                            test_bit(ENTRY_TXD_REQ_TIMESTAMP, &desc->flags));
1586         rt2x00_set_field32(&word, TXD_W0_OFDM,
1587                            test_bit(ENTRY_TXD_OFDM_RATE, &desc->flags));
1588         rt2x00_set_field32(&word, TXD_W0_IFS, desc->ifs);
1589         rt2x00_set_field32(&word, TXD_W0_RETRY_MODE,
1590                            !!(control->flags &
1591                               IEEE80211_TXCTL_LONG_RETRY_LIMIT));
1592         rt2x00_set_field32(&word, TXD_W0_TKIP_MIC, 0);
1593         rt2x00_set_field32(&word, TXD_W0_DATABYTE_COUNT, length);
1594         rt2x00_set_field32(&word, TXD_W0_BURST,
1595                            test_bit(ENTRY_TXD_BURST, &desc->flags));
1596         rt2x00_set_field32(&word, TXD_W0_CIPHER_ALG, CIPHER_NONE);
1597         rt2x00_desc_write(txd, 0, word);
1598 }
1599
1600 /*
1601  * TX data initialization
1602  */
1603 static void rt61pci_kick_tx_queue(struct rt2x00_dev *rt2x00dev,
1604                                   unsigned int queue)
1605 {
1606         u32 reg;
1607
1608         if (queue == IEEE80211_TX_QUEUE_BEACON) {
1609                 /*
1610                  * For Wi-Fi faily generated beacons between participating
1611                  * stations. Set TBTT phase adaptive adjustment step to 8us.
1612                  */
1613                 rt2x00pci_register_write(rt2x00dev, TXRX_CSR10, 0x00001008);
1614
1615                 rt2x00pci_register_read(rt2x00dev, TXRX_CSR9, &reg);
1616                 if (!rt2x00_get_field32(reg, TXRX_CSR9_BEACON_GEN)) {
1617                         rt2x00_set_field32(&reg, TXRX_CSR9_BEACON_GEN, 1);
1618                         rt2x00pci_register_write(rt2x00dev, TXRX_CSR9, reg);
1619                 }
1620                 return;
1621         }
1622
1623         rt2x00pci_register_read(rt2x00dev, TX_CNTL_CSR, &reg);
1624         rt2x00_set_field32(&reg, TX_CNTL_CSR_KICK_TX_AC0,
1625                            (queue == IEEE80211_TX_QUEUE_DATA0));
1626         rt2x00_set_field32(&reg, TX_CNTL_CSR_KICK_TX_AC1,
1627                            (queue == IEEE80211_TX_QUEUE_DATA1));
1628         rt2x00_set_field32(&reg, TX_CNTL_CSR_KICK_TX_AC2,
1629                            (queue == IEEE80211_TX_QUEUE_DATA2));
1630         rt2x00_set_field32(&reg, TX_CNTL_CSR_KICK_TX_AC3,
1631                            (queue == IEEE80211_TX_QUEUE_DATA3));
1632         rt2x00_set_field32(&reg, TX_CNTL_CSR_KICK_TX_MGMT,
1633                            (queue == IEEE80211_TX_QUEUE_DATA4));
1634         rt2x00pci_register_write(rt2x00dev, TX_CNTL_CSR, reg);
1635 }
1636
1637 /*
1638  * RX control handlers
1639  */
1640 static int rt61pci_agc_to_rssi(struct rt2x00_dev *rt2x00dev, int rxd_w1)
1641 {
1642         u16 eeprom;
1643         u8 offset;
1644         u8 lna;
1645
1646         lna = rt2x00_get_field32(rxd_w1, RXD_W1_RSSI_LNA);
1647         switch (lna) {
1648         case 3:
1649                 offset = 90;
1650                 break;
1651         case 2:
1652                 offset = 74;
1653                 break;
1654         case 1:
1655                 offset = 64;
1656                 break;
1657         default:
1658                 return 0;
1659         }
1660
1661         if (rt2x00dev->rx_status.phymode == MODE_IEEE80211A) {
1662                 if (test_bit(CONFIG_EXTERNAL_LNA_A, &rt2x00dev->flags))
1663                         offset += 14;
1664
1665                 if (lna == 3 || lna == 2)
1666                         offset += 10;
1667
1668                 rt2x00_eeprom_read(rt2x00dev, EEPROM_RSSI_OFFSET_A, &eeprom);
1669                 offset -= rt2x00_get_field16(eeprom, EEPROM_RSSI_OFFSET_A_1);
1670         } else {
1671                 if (test_bit(CONFIG_EXTERNAL_LNA_BG, &rt2x00dev->flags))
1672                         offset += 14;
1673
1674                 rt2x00_eeprom_read(rt2x00dev, EEPROM_RSSI_OFFSET_BG, &eeprom);
1675                 offset -= rt2x00_get_field16(eeprom, EEPROM_RSSI_OFFSET_BG_1);
1676         }
1677
1678         return rt2x00_get_field32(rxd_w1, RXD_W1_RSSI_AGC) * 2 - offset;
1679 }
1680
1681 static void rt61pci_fill_rxdone(struct data_entry *entry,
1682                                 struct rxdata_entry_desc *desc)
1683 {
1684         struct data_desc *rxd = entry->priv;
1685         u32 word0;
1686         u32 word1;
1687
1688         rt2x00_desc_read(rxd, 0, &word0);
1689         rt2x00_desc_read(rxd, 1, &word1);
1690
1691         desc->flags = 0;
1692         if (rt2x00_get_field32(word0, RXD_W0_CRC_ERROR))
1693                 desc->flags |= RX_FLAG_FAILED_FCS_CRC;
1694
1695         /*
1696          * Obtain the status about this packet.
1697          */
1698         desc->signal = rt2x00_get_field32(word1, RXD_W1_SIGNAL);
1699         desc->rssi = rt61pci_agc_to_rssi(entry->ring->rt2x00dev, word1);
1700         desc->ofdm = rt2x00_get_field32(word0, RXD_W0_OFDM);
1701         desc->size = rt2x00_get_field32(word0, RXD_W0_DATABYTE_COUNT);
1702
1703         return;
1704 }
1705
1706 /*
1707  * Interrupt functions.
1708  */
1709 static void rt61pci_txdone(struct rt2x00_dev *rt2x00dev)
1710 {
1711         struct data_ring *ring;
1712         struct data_entry *entry;
1713         struct data_entry *entry_done;
1714         struct data_desc *txd;
1715         u32 word;
1716         u32 reg;
1717         u32 old_reg;
1718         int type;
1719         int index;
1720         int tx_status;
1721         int retry;
1722
1723         /*
1724          * During each loop we will compare the freshly read
1725          * STA_CSR4 register value with the value read from
1726          * the previous loop. If the 2 values are equal then
1727          * we should stop processing because the chance it
1728          * quite big that the device has been unplugged and
1729          * we risk going into an endless loop.
1730          */
1731         old_reg = 0;
1732
1733         while (1) {
1734                 rt2x00pci_register_read(rt2x00dev, STA_CSR4, &reg);
1735                 if (!rt2x00_get_field32(reg, STA_CSR4_VALID))
1736                         break;
1737
1738                 if (old_reg == reg)
1739                         break;
1740                 old_reg = reg;
1741
1742                 /*
1743                  * Skip this entry when it contains an invalid
1744                  * ring identication number.
1745                  */
1746                 type = rt2x00_get_field32(reg, STA_CSR4_PID_TYPE);
1747                 ring = rt2x00lib_get_ring(rt2x00dev, type);
1748                 if (unlikely(!ring))
1749                         continue;
1750
1751                 /*
1752                  * Skip this entry when it contains an invalid
1753                  * index number.
1754                  */
1755                 index = rt2x00_get_field32(reg, STA_CSR4_PID_SUBTYPE);
1756                 if (unlikely(index >= ring->stats.limit))
1757                         continue;
1758
1759                 entry = &ring->entry[index];
1760                 txd = entry->priv;
1761                 rt2x00_desc_read(txd, 0, &word);
1762
1763                 if (rt2x00_get_field32(word, TXD_W0_OWNER_NIC) ||
1764                     !rt2x00_get_field32(word, TXD_W0_VALID))
1765                         return;
1766
1767                 entry_done = rt2x00_get_data_entry_done(ring);
1768                 while (entry != entry_done) {
1769                         /* Catch up. Just report any entries we missed as
1770                          * failed. */
1771                         WARNING(rt2x00dev,
1772                                 "TX status report missed for entry %p\n",
1773                                 entry_done);
1774                         rt2x00lib_txdone(entry_done, TX_FAIL_OTHER, 0);
1775                         entry_done = rt2x00_get_data_entry_done(ring);
1776                 }
1777
1778                 /*
1779                  * Obtain the status about this packet.
1780                  */
1781                 tx_status = rt2x00_get_field32(reg, STA_CSR4_TX_RESULT);
1782                 retry = rt2x00_get_field32(reg, STA_CSR4_RETRY_COUNT);
1783
1784                 rt2x00lib_txdone(entry, tx_status, retry);
1785
1786                 /*
1787                  * Make this entry available for reuse.
1788                  */
1789                 entry->flags = 0;
1790                 rt2x00_set_field32(&word, TXD_W0_VALID, 0);
1791                 rt2x00_desc_write(txd, 0, word);
1792                 rt2x00_ring_index_done_inc(entry->ring);
1793
1794                 /*
1795                  * If the data ring was full before the txdone handler
1796                  * we must make sure the packet queue in the mac80211 stack
1797                  * is reenabled when the txdone handler has finished.
1798                  */
1799                 if (!rt2x00_ring_full(ring))
1800                         ieee80211_wake_queue(rt2x00dev->hw,
1801                                              entry->tx_status.control.queue);
1802         }
1803 }
1804
1805 static irqreturn_t rt61pci_interrupt(int irq, void *dev_instance)
1806 {
1807         struct rt2x00_dev *rt2x00dev = dev_instance;
1808         u32 reg_mcu;
1809         u32 reg;
1810
1811         /*
1812          * Get the interrupt sources & saved to local variable.
1813          * Write register value back to clear pending interrupts.
1814          */
1815         rt2x00pci_register_read(rt2x00dev, MCU_INT_SOURCE_CSR, &reg_mcu);
1816         rt2x00pci_register_write(rt2x00dev, MCU_INT_SOURCE_CSR, reg_mcu);
1817
1818         rt2x00pci_register_read(rt2x00dev, INT_SOURCE_CSR, &reg);
1819         rt2x00pci_register_write(rt2x00dev, INT_SOURCE_CSR, reg);
1820
1821         if (!reg && !reg_mcu)
1822                 return IRQ_NONE;
1823
1824         if (!test_bit(DEVICE_ENABLED_RADIO, &rt2x00dev->flags))
1825                 return IRQ_HANDLED;
1826
1827         /*
1828          * Handle interrupts, walk through all bits
1829          * and run the tasks, the bits are checked in order of
1830          * priority.
1831          */
1832
1833         /*
1834          * 1 - Rx ring done interrupt.
1835          */
1836         if (rt2x00_get_field32(reg, INT_SOURCE_CSR_RXDONE))
1837                 rt2x00pci_rxdone(rt2x00dev);
1838
1839         /*
1840          * 2 - Tx ring done interrupt.
1841          */
1842         if (rt2x00_get_field32(reg, INT_SOURCE_CSR_TXDONE))
1843                 rt61pci_txdone(rt2x00dev);
1844
1845         /*
1846          * 3 - Handle MCU command done.
1847          */
1848         if (reg_mcu)
1849                 rt2x00pci_register_write(rt2x00dev,
1850                                          M2H_CMD_DONE_CSR, 0xffffffff);
1851
1852         return IRQ_HANDLED;
1853 }
1854
1855 /*
1856  * Device probe functions.
1857  */
1858 static int rt61pci_validate_eeprom(struct rt2x00_dev *rt2x00dev)
1859 {
1860         struct eeprom_93cx6 eeprom;
1861         u32 reg;
1862         u16 word;
1863         u8 *mac;
1864         s8 value;
1865
1866         rt2x00pci_register_read(rt2x00dev, E2PROM_CSR, &reg);
1867
1868         eeprom.data = rt2x00dev;
1869         eeprom.register_read = rt61pci_eepromregister_read;
1870         eeprom.register_write = rt61pci_eepromregister_write;
1871         eeprom.width = rt2x00_get_field32(reg, E2PROM_CSR_TYPE_93C46) ?
1872             PCI_EEPROM_WIDTH_93C46 : PCI_EEPROM_WIDTH_93C66;
1873         eeprom.reg_data_in = 0;
1874         eeprom.reg_data_out = 0;
1875         eeprom.reg_data_clock = 0;
1876         eeprom.reg_chip_select = 0;
1877
1878         eeprom_93cx6_multiread(&eeprom, EEPROM_BASE, rt2x00dev->eeprom,
1879                                EEPROM_SIZE / sizeof(u16));
1880
1881         /*
1882          * Start validation of the data that has been read.
1883          */
1884         mac = rt2x00_eeprom_addr(rt2x00dev, EEPROM_MAC_ADDR_0);
1885         if (!is_valid_ether_addr(mac)) {
1886                 DECLARE_MAC_BUF(macbuf);
1887
1888                 random_ether_addr(mac);
1889                 EEPROM(rt2x00dev, "MAC: %s\n", print_mac(macbuf, mac));
1890         }
1891
1892         rt2x00_eeprom_read(rt2x00dev, EEPROM_ANTENNA, &word);
1893         if (word == 0xffff) {
1894                 rt2x00_set_field16(&word, EEPROM_ANTENNA_NUM, 2);
1895                 rt2x00_set_field16(&word, EEPROM_ANTENNA_TX_DEFAULT,
1896                                    ANTENNA_B);
1897                 rt2x00_set_field16(&word, EEPROM_ANTENNA_RX_DEFAULT,
1898                                    ANTENNA_B);
1899                 rt2x00_set_field16(&word, EEPROM_ANTENNA_FRAME_TYPE, 0);
1900                 rt2x00_set_field16(&word, EEPROM_ANTENNA_DYN_TXAGC, 0);
1901                 rt2x00_set_field16(&word, EEPROM_ANTENNA_HARDWARE_RADIO, 0);
1902                 rt2x00_set_field16(&word, EEPROM_ANTENNA_RF_TYPE, RF5225);
1903                 rt2x00_eeprom_write(rt2x00dev, EEPROM_ANTENNA, word);
1904                 EEPROM(rt2x00dev, "Antenna: 0x%04x\n", word);
1905         }
1906
1907         rt2x00_eeprom_read(rt2x00dev, EEPROM_NIC, &word);
1908         if (word == 0xffff) {
1909                 rt2x00_set_field16(&word, EEPROM_NIC_ENABLE_DIVERSITY, 0);
1910                 rt2x00_set_field16(&word, EEPROM_NIC_TX_DIVERSITY, 0);
1911                 rt2x00_set_field16(&word, EEPROM_NIC_TX_RX_FIXED, 0);
1912                 rt2x00_set_field16(&word, EEPROM_NIC_EXTERNAL_LNA_BG, 0);
1913                 rt2x00_set_field16(&word, EEPROM_NIC_CARDBUS_ACCEL, 0);
1914                 rt2x00_set_field16(&word, EEPROM_NIC_EXTERNAL_LNA_A, 0);
1915                 rt2x00_eeprom_write(rt2x00dev, EEPROM_NIC, word);
1916                 EEPROM(rt2x00dev, "NIC: 0x%04x\n", word);
1917         }
1918
1919         rt2x00_eeprom_read(rt2x00dev, EEPROM_LED, &word);
1920         if (word == 0xffff) {
1921                 rt2x00_set_field16(&word, EEPROM_LED_LED_MODE,
1922                                    LED_MODE_DEFAULT);
1923                 rt2x00_eeprom_write(rt2x00dev, EEPROM_LED, word);
1924                 EEPROM(rt2x00dev, "Led: 0x%04x\n", word);
1925         }
1926
1927         rt2x00_eeprom_read(rt2x00dev, EEPROM_FREQ, &word);
1928         if (word == 0xffff) {
1929                 rt2x00_set_field16(&word, EEPROM_FREQ_OFFSET, 0);
1930                 rt2x00_set_field16(&word, EEPROM_FREQ_SEQ, 0);
1931                 rt2x00_eeprom_write(rt2x00dev, EEPROM_FREQ, word);
1932                 EEPROM(rt2x00dev, "Freq: 0x%04x\n", word);
1933         }
1934
1935         rt2x00_eeprom_read(rt2x00dev, EEPROM_RSSI_OFFSET_BG, &word);
1936         if (word == 0xffff) {
1937                 rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_BG_1, 0);
1938                 rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_BG_2, 0);
1939                 rt2x00_eeprom_write(rt2x00dev, EEPROM_RSSI_OFFSET_BG, word);
1940                 EEPROM(rt2x00dev, "RSSI OFFSET BG: 0x%04x\n", word);
1941         } else {
1942                 value = rt2x00_get_field16(word, EEPROM_RSSI_OFFSET_BG_1);
1943                 if (value < -10 || value > 10)
1944                         rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_BG_1, 0);
1945                 value = rt2x00_get_field16(word, EEPROM_RSSI_OFFSET_BG_2);
1946                 if (value < -10 || value > 10)
1947                         rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_BG_2, 0);
1948                 rt2x00_eeprom_write(rt2x00dev, EEPROM_RSSI_OFFSET_BG, word);
1949         }
1950
1951         rt2x00_eeprom_read(rt2x00dev, EEPROM_RSSI_OFFSET_A, &word);
1952         if (word == 0xffff) {
1953                 rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_A_1, 0);
1954                 rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_A_2, 0);
1955                 rt2x00_eeprom_write(rt2x00dev, EEPROM_RSSI_OFFSET_A, word);
1956                 EEPROM(rt2x00dev, "RSSI OFFSET BG: 0x%04x\n", word);
1957         } else {
1958                 value = rt2x00_get_field16(word, EEPROM_RSSI_OFFSET_A_1);
1959                 if (value < -10 || value > 10)
1960                         rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_A_1, 0);
1961                 value = rt2x00_get_field16(word, EEPROM_RSSI_OFFSET_A_2);
1962                 if (value < -10 || value > 10)
1963                         rt2x00_set_field16(&word, EEPROM_RSSI_OFFSET_A_2, 0);
1964                 rt2x00_eeprom_write(rt2x00dev, EEPROM_RSSI_OFFSET_A, word);
1965         }
1966
1967         return 0;
1968 }
1969
1970 static int rt61pci_init_eeprom(struct rt2x00_dev *rt2x00dev)
1971 {
1972         u32 reg;
1973         u16 value;
1974         u16 eeprom;
1975         u16 device;
1976
1977         /*
1978          * Read EEPROM word for configuration.
1979          */
1980         rt2x00_eeprom_read(rt2x00dev, EEPROM_ANTENNA, &eeprom);
1981
1982         /*
1983          * Identify RF chipset.
1984          * To determine the RT chip we have to read the
1985          * PCI header of the device.
1986          */
1987         pci_read_config_word(rt2x00dev_pci(rt2x00dev),
1988                              PCI_CONFIG_HEADER_DEVICE, &device);
1989         value = rt2x00_get_field16(eeprom, EEPROM_ANTENNA_RF_TYPE);
1990         rt2x00pci_register_read(rt2x00dev, MAC_CSR0, &reg);
1991         rt2x00_set_chip(rt2x00dev, device, value, reg);
1992
1993         if (!rt2x00_rf(&rt2x00dev->chip, RF5225) &&
1994             !rt2x00_rf(&rt2x00dev->chip, RF5325) &&
1995             !rt2x00_rf(&rt2x00dev->chip, RF2527) &&
1996             !rt2x00_rf(&rt2x00dev->chip, RF2529)) {
1997                 ERROR(rt2x00dev, "Invalid RF chipset detected.\n");
1998                 return -ENODEV;
1999         }
2000
2001         /*
2002          * Determine number of antenna's.
2003          */
2004         if (rt2x00_get_field16(eeprom, EEPROM_ANTENNA_NUM) == 2)
2005                 __set_bit(CONFIG_DOUBLE_ANTENNA, &rt2x00dev->flags);
2006
2007         /*
2008          * Identify default antenna configuration.
2009          */
2010         rt2x00dev->default_ant.tx =
2011             rt2x00_get_field16(eeprom, EEPROM_ANTENNA_TX_DEFAULT);
2012         rt2x00dev->default_ant.rx =
2013             rt2x00_get_field16(eeprom, EEPROM_ANTENNA_RX_DEFAULT);
2014
2015         /*
2016          * Read the Frame type.
2017          */
2018         if (rt2x00_get_field16(eeprom, EEPROM_ANTENNA_FRAME_TYPE))
2019                 __set_bit(CONFIG_FRAME_TYPE, &rt2x00dev->flags);
2020
2021         /*
2022          * Detect if this device has an hardware controlled radio.
2023          */
2024 #ifdef CONFIG_RT61PCI_RFKILL
2025         if (rt2x00_get_field16(eeprom, EEPROM_ANTENNA_HARDWARE_RADIO))
2026                 __set_bit(CONFIG_SUPPORT_HW_BUTTON, &rt2x00dev->flags);
2027 #endif /* CONFIG_RT61PCI_RFKILL */
2028
2029         /*
2030          * Read frequency offset and RF programming sequence.
2031          */
2032         rt2x00_eeprom_read(rt2x00dev, EEPROM_FREQ, &eeprom);
2033         if (rt2x00_get_field16(eeprom, EEPROM_FREQ_SEQ))
2034                 __set_bit(CONFIG_RF_SEQUENCE, &rt2x00dev->flags);
2035
2036         rt2x00dev->freq_offset = rt2x00_get_field16(eeprom, EEPROM_FREQ_OFFSET);
2037
2038         /*
2039          * Read external LNA informations.
2040          */
2041         rt2x00_eeprom_read(rt2x00dev, EEPROM_NIC, &eeprom);
2042
2043         if (rt2x00_get_field16(eeprom, EEPROM_NIC_EXTERNAL_LNA_A))
2044                 __set_bit(CONFIG_EXTERNAL_LNA_A, &rt2x00dev->flags);
2045         if (rt2x00_get_field16(eeprom, EEPROM_NIC_EXTERNAL_LNA_BG))
2046                 __set_bit(CONFIG_EXTERNAL_LNA_BG, &rt2x00dev->flags);
2047
2048         /*
2049          * When working with a RF2529 chip without double antenna
2050          * the antenna settings should be gathered from the NIC
2051          * eeprom word.
2052          */
2053         if (rt2x00_rf(&rt2x00dev->chip, RF2529) &&
2054             !test_bit(CONFIG_DOUBLE_ANTENNA, &rt2x00dev->flags)) {
2055                 switch (rt2x00_get_field16(eeprom, EEPROM_NIC_TX_RX_FIXED)) {
2056                 case 0:
2057                         rt2x00dev->default_ant.tx = ANTENNA_B;
2058                         rt2x00dev->default_ant.rx = ANTENNA_A;
2059                         break;
2060                 case 1:
2061                         rt2x00dev->default_ant.tx = ANTENNA_B;
2062                         rt2x00dev->default_ant.rx = ANTENNA_B;
2063                         break;
2064                 case 2:
2065                         rt2x00dev->default_ant.tx = ANTENNA_A;
2066                         rt2x00dev->default_ant.rx = ANTENNA_A;
2067                         break;
2068                 case 3:
2069                         rt2x00dev->default_ant.tx = ANTENNA_A;
2070                         rt2x00dev->default_ant.rx = ANTENNA_B;
2071                         break;
2072                 }
2073
2074                 if (rt2x00_get_field16(eeprom, EEPROM_NIC_TX_DIVERSITY))
2075                         rt2x00dev->default_ant.tx = ANTENNA_SW_DIVERSITY;
2076                 if (rt2x00_get_field16(eeprom, EEPROM_NIC_ENABLE_DIVERSITY))
2077                         rt2x00dev->default_ant.rx = ANTENNA_SW_DIVERSITY;
2078         }
2079
2080         /*
2081          * Store led settings, for correct led behaviour.
2082          * If the eeprom value is invalid,
2083          * switch to default led mode.
2084          */
2085         rt2x00_eeprom_read(rt2x00dev, EEPROM_LED, &eeprom);
2086
2087         rt2x00dev->led_mode = rt2x00_get_field16(eeprom, EEPROM_LED_LED_MODE);
2088
2089         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_LED_MODE,
2090                            rt2x00dev->led_mode);
2091         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_GPIO_0,
2092                            rt2x00_get_field16(eeprom,
2093                                               EEPROM_LED_POLARITY_GPIO_0));
2094         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_GPIO_1,
2095                            rt2x00_get_field16(eeprom,
2096                                               EEPROM_LED_POLARITY_GPIO_1));
2097         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_GPIO_2,
2098                            rt2x00_get_field16(eeprom,
2099                                               EEPROM_LED_POLARITY_GPIO_2));
2100         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_GPIO_3,
2101                            rt2x00_get_field16(eeprom,
2102                                               EEPROM_LED_POLARITY_GPIO_3));
2103         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_GPIO_4,
2104                            rt2x00_get_field16(eeprom,
2105                                               EEPROM_LED_POLARITY_GPIO_4));
2106         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_ACT,
2107                            rt2x00_get_field16(eeprom, EEPROM_LED_POLARITY_ACT));
2108         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_READY_BG,
2109                            rt2x00_get_field16(eeprom,
2110                                               EEPROM_LED_POLARITY_RDY_G));
2111         rt2x00_set_field16(&rt2x00dev->led_reg, MCU_LEDCS_POLARITY_READY_A,
2112                            rt2x00_get_field16(eeprom,
2113                                               EEPROM_LED_POLARITY_RDY_A));
2114
2115         return 0;
2116 }
2117
2118 /*
2119  * RF value list for RF5225 & RF5325
2120  * Supports: 2.4 GHz & 5.2 GHz, rf_sequence disabled
2121  */
2122 static const struct rf_channel rf_vals_noseq[] = {
2123         { 1,  0x00002ccc, 0x00004786, 0x00068455, 0x000ffa0b },
2124         { 2,  0x00002ccc, 0x00004786, 0x00068455, 0x000ffa1f },
2125         { 3,  0x00002ccc, 0x0000478a, 0x00068455, 0x000ffa0b },
2126         { 4,  0x00002ccc, 0x0000478a, 0x00068455, 0x000ffa1f },
2127         { 5,  0x00002ccc, 0x0000478e, 0x00068455, 0x000ffa0b },
2128         { 6,  0x00002ccc, 0x0000478e, 0x00068455, 0x000ffa1f },
2129         { 7,  0x00002ccc, 0x00004792, 0x00068455, 0x000ffa0b },
2130         { 8,  0x00002ccc, 0x00004792, 0x00068455, 0x000ffa1f },
2131         { 9,  0x00002ccc, 0x00004796, 0x00068455, 0x000ffa0b },
2132         { 10, 0x00002ccc, 0x00004796, 0x00068455, 0x000ffa1f },
2133         { 11, 0x00002ccc, 0x0000479a, 0x00068455, 0x000ffa0b },
2134         { 12, 0x00002ccc, 0x0000479a, 0x00068455, 0x000ffa1f },
2135         { 13, 0x00002ccc, 0x0000479e, 0x00068455, 0x000ffa0b },
2136         { 14, 0x00002ccc, 0x000047a2, 0x00068455, 0x000ffa13 },
2137
2138         /* 802.11 UNI / HyperLan 2 */
2139         { 36, 0x00002ccc, 0x0000499a, 0x0009be55, 0x000ffa23 },
2140         { 40, 0x00002ccc, 0x000049a2, 0x0009be55, 0x000ffa03 },
2141         { 44, 0x00002ccc, 0x000049a6, 0x0009be55, 0x000ffa0b },
2142         { 48, 0x00002ccc, 0x000049aa, 0x0009be55, 0x000ffa13 },
2143         { 52, 0x00002ccc, 0x000049ae, 0x0009ae55, 0x000ffa1b },
2144         { 56, 0x00002ccc, 0x000049b2, 0x0009ae55, 0x000ffa23 },
2145         { 60, 0x00002ccc, 0x000049ba, 0x0009ae55, 0x000ffa03 },
2146         { 64, 0x00002ccc, 0x000049be, 0x0009ae55, 0x000ffa0b },
2147
2148         /* 802.11 HyperLan 2 */
2149         { 100, 0x00002ccc, 0x00004a2a, 0x000bae55, 0x000ffa03 },
2150         { 104, 0x00002ccc, 0x00004a2e, 0x000bae55, 0x000ffa0b },
2151         { 108, 0x00002ccc, 0x00004a32, 0x000bae55, 0x000ffa13 },
2152         { 112, 0x00002ccc, 0x00004a36, 0x000bae55, 0x000ffa1b },
2153         { 116, 0x00002ccc, 0x00004a3a, 0x000bbe55, 0x000ffa23 },
2154         { 120, 0x00002ccc, 0x00004a82, 0x000bbe55, 0x000ffa03 },
2155         { 124, 0x00002ccc, 0x00004a86, 0x000bbe55, 0x000ffa0b },
2156         { 128, 0x00002ccc, 0x00004a8a, 0x000bbe55, 0x000ffa13 },
2157         { 132, 0x00002ccc, 0x00004a8e, 0x000bbe55, 0x000ffa1b },
2158         { 136, 0x00002ccc, 0x00004a92, 0x000bbe55, 0x000ffa23 },
2159
2160         /* 802.11 UNII */
2161         { 140, 0x00002ccc, 0x00004a9a, 0x000bbe55, 0x000ffa03 },
2162         { 149, 0x00002ccc, 0x00004aa2, 0x000bbe55, 0x000ffa1f },
2163         { 153, 0x00002ccc, 0x00004aa6, 0x000bbe55, 0x000ffa27 },
2164         { 157, 0x00002ccc, 0x00004aae, 0x000bbe55, 0x000ffa07 },
2165         { 161, 0x00002ccc, 0x00004ab2, 0x000bbe55, 0x000ffa0f },
2166         { 165, 0x00002ccc, 0x00004ab6, 0x000bbe55, 0x000ffa17 },
2167
2168         /* MMAC(Japan)J52 ch 34,38,42,46 */
2169         { 34, 0x00002ccc, 0x0000499a, 0x0009be55, 0x000ffa0b },
2170         { 38, 0x00002ccc, 0x0000499e, 0x0009be55, 0x000ffa13 },
2171         { 42, 0x00002ccc, 0x000049a2, 0x0009be55, 0x000ffa1b },
2172         { 46, 0x00002ccc, 0x000049a6, 0x0009be55, 0x000ffa23 },
2173 };
2174
2175 /*
2176  * RF value list for RF5225 & RF5325
2177  * Supports: 2.4 GHz & 5.2 GHz, rf_sequence enabled
2178  */
2179 static const struct rf_channel rf_vals_seq[] = {
2180         { 1,  0x00002ccc, 0x00004786, 0x00068455, 0x000ffa0b },
2181         { 2,  0x00002ccc, 0x00004786, 0x00068455, 0x000ffa1f },
2182         { 3,  0x00002ccc, 0x0000478a, 0x00068455, 0x000ffa0b },
2183         { 4,  0x00002ccc, 0x0000478a, 0x00068455, 0x000ffa1f },
2184         { 5,  0x00002ccc, 0x0000478e, 0x00068455, 0x000ffa0b },
2185         { 6,  0x00002ccc, 0x0000478e, 0x00068455, 0x000ffa1f },
2186         { 7,  0x00002ccc, 0x00004792, 0x00068455, 0x000ffa0b },
2187         { 8,  0x00002ccc, 0x00004792, 0x00068455, 0x000ffa1f },
2188         { 9,  0x00002ccc, 0x00004796, 0x00068455, 0x000ffa0b },
2189         { 10, 0x00002ccc, 0x00004796, 0x00068455, 0x000ffa1f },
2190         { 11, 0x00002ccc, 0x0000479a, 0x00068455, 0x000ffa0b },
2191         { 12, 0x00002ccc, 0x0000479a, 0x00068455, 0x000ffa1f },
2192         { 13, 0x00002ccc, 0x0000479e, 0x00068455, 0x000ffa0b },
2193         { 14, 0x00002ccc, 0x000047a2, 0x00068455, 0x000ffa13 },
2194
2195         /* 802.11 UNI / HyperLan 2 */
2196         { 36, 0x00002cd4, 0x0004481a, 0x00098455, 0x000c0a03 },
2197         { 40, 0x00002cd0, 0x00044682, 0x00098455, 0x000c0a03 },
2198         { 44, 0x00002cd0, 0x00044686, 0x00098455, 0x000c0a1b },
2199         { 48, 0x00002cd0, 0x0004468e, 0x00098655, 0x000c0a0b },
2200         { 52, 0x00002cd0, 0x00044692, 0x00098855, 0x000c0a23 },
2201         { 56, 0x00002cd0, 0x0004469a, 0x00098c55, 0x000c0a13 },
2202         { 60, 0x00002cd0, 0x000446a2, 0x00098e55, 0x000c0a03 },
2203         { 64, 0x00002cd0, 0x000446a6, 0x00099255, 0x000c0a1b },
2204
2205         /* 802.11 HyperLan 2 */
2206         { 100, 0x00002cd4, 0x0004489a, 0x000b9855, 0x000c0a03 },
2207         { 104, 0x00002cd4, 0x000448a2, 0x000b9855, 0x000c0a03 },
2208         { 108, 0x00002cd4, 0x000448aa, 0x000b9855, 0x000c0a03 },
2209         { 112, 0x00002cd4, 0x000448b2, 0x000b9a55, 0x000c0a03 },
2210         { 116, 0x00002cd4, 0x000448ba, 0x000b9a55, 0x000c0a03 },
2211         { 120, 0x00002cd0, 0x00044702, 0x000b9a55, 0x000c0a03 },
2212         { 124, 0x00002cd0, 0x00044706, 0x000b9a55, 0x000c0a1b },
2213         { 128, 0x00002cd0, 0x0004470e, 0x000b9c55, 0x000c0a0b },
2214         { 132, 0x00002cd0, 0x00044712, 0x000b9c55, 0x000c0a23 },
2215         { 136, 0x00002cd0, 0x0004471a, 0x000b9e55, 0x000c0a13 },
2216
2217         /* 802.11 UNII */
2218         { 140, 0x00002cd0, 0x00044722, 0x000b9e55, 0x000c0a03 },
2219         { 149, 0x00002cd0, 0x0004472e, 0x000ba255, 0x000c0a1b },
2220         { 153, 0x00002cd0, 0x00044736, 0x000ba255, 0x000c0a0b },
2221         { 157, 0x00002cd4, 0x0004490a, 0x000ba255, 0x000c0a17 },
2222         { 161, 0x00002cd4, 0x00044912, 0x000ba255, 0x000c0a17 },
2223         { 165, 0x00002cd4, 0x0004491a, 0x000ba255, 0x000c0a17 },
2224
2225         /* MMAC(Japan)J52 ch 34,38,42,46 */
2226         { 34, 0x00002ccc, 0x0000499a, 0x0009be55, 0x000c0a0b },
2227         { 38, 0x00002ccc, 0x0000499e, 0x0009be55, 0x000c0a13 },
2228         { 42, 0x00002ccc, 0x000049a2, 0x0009be55, 0x000c0a1b },
2229         { 46, 0x00002ccc, 0x000049a6, 0x0009be55, 0x000c0a23 },
2230 };
2231
2232 static void rt61pci_probe_hw_mode(struct rt2x00_dev *rt2x00dev)
2233 {
2234         struct hw_mode_spec *spec = &rt2x00dev->spec;
2235         u8 *txpower;
2236         unsigned int i;
2237
2238         /*
2239          * Initialize all hw fields.
2240          */
2241         rt2x00dev->hw->flags =
2242             IEEE80211_HW_HOST_GEN_BEACON_TEMPLATE |
2243             IEEE80211_HW_HOST_BROADCAST_PS_BUFFERING;
2244         rt2x00dev->hw->extra_tx_headroom = 0;
2245         rt2x00dev->hw->max_signal = MAX_SIGNAL;
2246         rt2x00dev->hw->max_rssi = MAX_RX_SSI;
2247         rt2x00dev->hw->queues = 5;
2248
2249         SET_IEEE80211_DEV(rt2x00dev->hw, &rt2x00dev_pci(rt2x00dev)->dev);
2250         SET_IEEE80211_PERM_ADDR(rt2x00dev->hw,
2251                                 rt2x00_eeprom_addr(rt2x00dev,
2252                                                    EEPROM_MAC_ADDR_0));
2253
2254         /*
2255          * Convert tx_power array in eeprom.
2256          */
2257         txpower = rt2x00_eeprom_addr(rt2x00dev, EEPROM_TXPOWER_G_START);
2258         for (i = 0; i < 14; i++)
2259                 txpower[i] = TXPOWER_FROM_DEV(txpower[i]);
2260
2261         /*
2262          * Initialize hw_mode information.
2263          */
2264         spec->num_modes = 2;
2265         spec->num_rates = 12;
2266         spec->tx_power_a = NULL;
2267         spec->tx_power_bg = txpower;
2268         spec->tx_power_default = DEFAULT_TXPOWER;
2269
2270         if (!test_bit(CONFIG_RF_SEQUENCE, &rt2x00dev->flags)) {
2271                 spec->num_channels = 14;
2272                 spec->channels = rf_vals_noseq;
2273         } else {
2274                 spec->num_channels = 14;
2275                 spec->channels = rf_vals_seq;
2276         }
2277
2278         if (rt2x00_rf(&rt2x00dev->chip, RF5225) ||
2279             rt2x00_rf(&rt2x00dev->chip, RF5325)) {
2280                 spec->num_modes = 3;
2281                 spec->num_channels = ARRAY_SIZE(rf_vals_seq);
2282
2283                 txpower = rt2x00_eeprom_addr(rt2x00dev, EEPROM_TXPOWER_A_START);
2284                 for (i = 0; i < 14; i++)
2285                         txpower[i] = TXPOWER_FROM_DEV(txpower[i]);
2286
2287                 spec->tx_power_a = txpower;
2288         }
2289 }
2290
2291 static int rt61pci_probe_hw(struct rt2x00_dev *rt2x00dev)
2292 {
2293         int retval;
2294
2295         /*
2296          * Allocate eeprom data.
2297          */
2298         retval = rt61pci_validate_eeprom(rt2x00dev);
2299         if (retval)
2300                 return retval;
2301
2302         retval = rt61pci_init_eeprom(rt2x00dev);
2303         if (retval)
2304                 return retval;
2305
2306         /*
2307          * Initialize hw specifications.
2308          */
2309         rt61pci_probe_hw_mode(rt2x00dev);
2310
2311         /*
2312          * This device requires firmware
2313          */
2314         __set_bit(DRIVER_REQUIRE_FIRMWARE, &rt2x00dev->flags);
2315
2316         /*
2317          * Set the rssi offset.
2318          */
2319         rt2x00dev->rssi_offset = DEFAULT_RSSI_OFFSET;
2320
2321         return 0;
2322 }
2323
2324 /*
2325  * IEEE80211 stack callback functions.
2326  */
2327 static void rt61pci_configure_filter(struct ieee80211_hw *hw,
2328                                      unsigned int changed_flags,
2329                                      unsigned int *total_flags,
2330                                      int mc_count,
2331                                      struct dev_addr_list *mc_list)
2332 {
2333         struct rt2x00_dev *rt2x00dev = hw->priv;
2334         struct interface *intf = &rt2x00dev->interface;
2335         u32 reg;
2336
2337         /*
2338          * Mask off any flags we are going to ignore from
2339          * the total_flags field.
2340          */
2341         *total_flags &=
2342             FIF_ALLMULTI |
2343             FIF_FCSFAIL |
2344             FIF_PLCPFAIL |
2345             FIF_CONTROL |
2346             FIF_OTHER_BSS |
2347             FIF_PROMISC_IN_BSS;
2348
2349         /*
2350          * Apply some rules to the filters:
2351          * - Some filters imply different filters to be set.
2352          * - Some things we can't filter out at all.
2353          * - Some filters are set based on interface type.
2354          */
2355         if (mc_count)
2356                 *total_flags |= FIF_ALLMULTI;
2357         if (*total_flags & FIF_OTHER_BSS ||
2358             *total_flags & FIF_PROMISC_IN_BSS)
2359                 *total_flags |= FIF_PROMISC_IN_BSS | FIF_OTHER_BSS;
2360         if (is_interface_type(intf, IEEE80211_IF_TYPE_AP))
2361                 *total_flags |= FIF_PROMISC_IN_BSS;
2362
2363         /*
2364          * Check if there is any work left for us.
2365          */
2366         if (intf->filter == *total_flags)
2367                 return;
2368         intf->filter = *total_flags;
2369
2370         /*
2371          * Start configuration steps.
2372          * Note that the version error will always be dropped
2373          * and broadcast frames will always be accepted since
2374          * there is no filter for it at this time.
2375          */
2376         rt2x00pci_register_read(rt2x00dev, TXRX_CSR0, &reg);
2377         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_CRC,
2378                            !(*total_flags & FIF_FCSFAIL));
2379         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_PHYSICAL,
2380                            !(*total_flags & FIF_PLCPFAIL));
2381         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_CONTROL,
2382                            !(*total_flags & FIF_CONTROL));
2383         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_NOT_TO_ME,
2384                            !(*total_flags & FIF_PROMISC_IN_BSS));
2385         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_TO_DS,
2386                            !(*total_flags & FIF_PROMISC_IN_BSS));
2387         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_VERSION_ERROR, 1);
2388         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_MULTICAST,
2389                            !(*total_flags & FIF_ALLMULTI));
2390         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_BORADCAST, 0);
2391         rt2x00_set_field32(&reg, TXRX_CSR0_DROP_ACK_CTS, 1);
2392         rt2x00pci_register_write(rt2x00dev, TXRX_CSR0, reg);
2393 }
2394
2395 static int rt61pci_set_retry_limit(struct ieee80211_hw *hw,
2396                                    u32 short_retry, u32 long_retry)
2397 {
2398         struct rt2x00_dev *rt2x00dev = hw->priv;
2399         u32 reg;
2400
2401         rt2x00pci_register_read(rt2x00dev, TXRX_CSR4, &reg);
2402         rt2x00_set_field32(&reg, TXRX_CSR4_LONG_RETRY_LIMIT, long_retry);
2403         rt2x00_set_field32(&reg, TXRX_CSR4_SHORT_RETRY_LIMIT, short_retry);
2404         rt2x00pci_register_write(rt2x00dev, TXRX_CSR4, reg);
2405
2406         return 0;
2407 }
2408
2409 static u64 rt61pci_get_tsf(struct ieee80211_hw *hw)
2410 {
2411         struct rt2x00_dev *rt2x00dev = hw->priv;
2412         u64 tsf;
2413         u32 reg;
2414
2415         rt2x00pci_register_read(rt2x00dev, TXRX_CSR13, &reg);
2416         tsf = (u64) rt2x00_get_field32(reg, TXRX_CSR13_HIGH_TSFTIMER) << 32;
2417         rt2x00pci_register_read(rt2x00dev, TXRX_CSR12, &reg);
2418         tsf |= rt2x00_get_field32(reg, TXRX_CSR12_LOW_TSFTIMER);
2419
2420         return tsf;
2421 }
2422
2423 static void rt61pci_reset_tsf(struct ieee80211_hw *hw)
2424 {
2425         struct rt2x00_dev *rt2x00dev = hw->priv;
2426
2427         rt2x00pci_register_write(rt2x00dev, TXRX_CSR12, 0);
2428         rt2x00pci_register_write(rt2x00dev, TXRX_CSR13, 0);
2429 }
2430
2431 static int rt61pci_beacon_update(struct ieee80211_hw *hw, struct sk_buff *skb,
2432                           struct ieee80211_tx_control *control)
2433 {
2434         struct rt2x00_dev *rt2x00dev = hw->priv;
2435
2436         /*
2437          * Just in case the ieee80211 doesn't set this,
2438          * but we need this queue set for the descriptor
2439          * initialization.
2440          */
2441         control->queue = IEEE80211_TX_QUEUE_BEACON;
2442
2443         /*
2444          * We need to append the descriptor in front of the
2445          * beacon frame.
2446          */
2447         if (skb_headroom(skb) < TXD_DESC_SIZE) {
2448                 if (pskb_expand_head(skb, TXD_DESC_SIZE, 0, GFP_ATOMIC)) {
2449                         dev_kfree_skb(skb);
2450                         return -ENOMEM;
2451                 }
2452         }
2453
2454         /*
2455          * First we create the beacon.
2456          */
2457         skb_push(skb, TXD_DESC_SIZE);
2458         memset(skb->data, 0, TXD_DESC_SIZE);
2459
2460         rt2x00lib_write_tx_desc(rt2x00dev, (struct data_desc *)skb->data,
2461                                 (struct ieee80211_hdr *)(skb->data +
2462                                                          TXD_DESC_SIZE),
2463                                 skb->len - TXD_DESC_SIZE, control);
2464
2465         /*
2466          * Write entire beacon with descriptor to register,
2467          * and kick the beacon generator.
2468          */
2469         rt2x00pci_register_multiwrite(rt2x00dev, HW_BEACON_BASE0,
2470                                       skb->data, skb->len);
2471         rt61pci_kick_tx_queue(rt2x00dev, IEEE80211_TX_QUEUE_BEACON);
2472
2473         return 0;
2474 }
2475
2476 static const struct ieee80211_ops rt61pci_mac80211_ops = {
2477         .tx                     = rt2x00mac_tx,
2478         .start                  = rt2x00mac_start,
2479         .stop                   = rt2x00mac_stop,
2480         .add_interface          = rt2x00mac_add_interface,
2481         .remove_interface       = rt2x00mac_remove_interface,
2482         .config                 = rt2x00mac_config,
2483         .config_interface       = rt2x00mac_config_interface,
2484         .configure_filter       = rt61pci_configure_filter,
2485         .get_stats              = rt2x00mac_get_stats,
2486         .set_retry_limit        = rt61pci_set_retry_limit,
2487         .erp_ie_changed         = rt2x00mac_erp_ie_changed,
2488         .conf_tx                = rt2x00mac_conf_tx,
2489         .get_tx_stats           = rt2x00mac_get_tx_stats,
2490         .get_tsf                = rt61pci_get_tsf,
2491         .reset_tsf              = rt61pci_reset_tsf,
2492         .beacon_update          = rt61pci_beacon_update,
2493 };
2494
2495 static const struct rt2x00lib_ops rt61pci_rt2x00_ops = {
2496         .irq_handler            = rt61pci_interrupt,
2497         .probe_hw               = rt61pci_probe_hw,
2498         .get_firmware_name      = rt61pci_get_firmware_name,
2499         .load_firmware          = rt61pci_load_firmware,
2500         .initialize             = rt2x00pci_initialize,
2501         .uninitialize           = rt2x00pci_uninitialize,
2502         .set_device_state       = rt61pci_set_device_state,
2503         .rfkill_poll            = rt61pci_rfkill_poll,
2504         .link_stats             = rt61pci_link_stats,
2505         .reset_tuner            = rt61pci_reset_tuner,
2506         .link_tuner             = rt61pci_link_tuner,
2507         .write_tx_desc          = rt61pci_write_tx_desc,
2508         .write_tx_data          = rt2x00pci_write_tx_data,
2509         .kick_tx_queue          = rt61pci_kick_tx_queue,
2510         .fill_rxdone            = rt61pci_fill_rxdone,
2511         .config_mac_addr        = rt61pci_config_mac_addr,
2512         .config_bssid           = rt61pci_config_bssid,
2513         .config_type            = rt61pci_config_type,
2514         .config_preamble        = rt61pci_config_preamble,
2515         .config                 = rt61pci_config,
2516 };
2517
2518 static const struct rt2x00_ops rt61pci_ops = {
2519         .name           = DRV_NAME,
2520         .rxd_size       = RXD_DESC_SIZE,
2521         .txd_size       = TXD_DESC_SIZE,
2522         .eeprom_size    = EEPROM_SIZE,
2523         .rf_size        = RF_SIZE,
2524         .lib            = &rt61pci_rt2x00_ops,
2525         .hw             = &rt61pci_mac80211_ops,
2526 #ifdef CONFIG_RT2X00_LIB_DEBUGFS
2527         .debugfs        = &rt61pci_rt2x00debug,
2528 #endif /* CONFIG_RT2X00_LIB_DEBUGFS */
2529 };
2530
2531 /*
2532  * RT61pci module information.
2533  */
2534 static struct pci_device_id rt61pci_device_table[] = {
2535         /* RT2561s */
2536         { PCI_DEVICE(0x1814, 0x0301), PCI_DEVICE_DATA(&rt61pci_ops) },
2537         /* RT2561 v2 */
2538         { PCI_DEVICE(0x1814, 0x0302), PCI_DEVICE_DATA(&rt61pci_ops) },
2539         /* RT2661 */
2540         { PCI_DEVICE(0x1814, 0x0401), PCI_DEVICE_DATA(&rt61pci_ops) },
2541         { 0, }
2542 };
2543
2544 MODULE_AUTHOR(DRV_PROJECT);
2545 MODULE_VERSION(DRV_VERSION);
2546 MODULE_DESCRIPTION("Ralink RT61 PCI & PCMCIA Wireless LAN driver.");
2547 MODULE_SUPPORTED_DEVICE("Ralink RT2561, RT2561s & RT2661 "
2548                         "PCI & PCMCIA chipset based cards");
2549 MODULE_DEVICE_TABLE(pci, rt61pci_device_table);
2550 MODULE_FIRMWARE(FIRMWARE_RT2561);
2551 MODULE_FIRMWARE(FIRMWARE_RT2561s);
2552 MODULE_FIRMWARE(FIRMWARE_RT2661);
2553 MODULE_LICENSE("GPL");
2554
2555 static struct pci_driver rt61pci_driver = {
2556         .name           = DRV_NAME,
2557         .id_table       = rt61pci_device_table,
2558         .probe          = rt2x00pci_probe,
2559         .remove         = __devexit_p(rt2x00pci_remove),
2560         .suspend        = rt2x00pci_suspend,
2561         .resume         = rt2x00pci_resume,
2562 };
2563
2564 static int __init rt61pci_init(void)
2565 {
2566         return pci_register_driver(&rt61pci_driver);
2567 }
2568
2569 static void __exit rt61pci_exit(void)
2570 {
2571         pci_unregister_driver(&rt61pci_driver);
2572 }
2573
2574 module_init(rt61pci_init);
2575 module_exit(rt61pci_exit);