mwl8k: implement AP firmware EDCA parameter configuration
[safe/jmp/linux-2.6] / drivers / net / wireless / mwl8k.c
1 /*
2  * drivers/net/wireless/mwl8k.c
3  * Driver for Marvell TOPDOG 802.11 Wireless cards
4  *
5  * Copyright (C) 2008-2009 Marvell Semiconductor Inc.
6  *
7  * This file is licensed under the terms of the GNU General Public
8  * License version 2.  This program is licensed "as is" without any
9  * warranty of any kind, whether express or implied.
10  */
11
12 #include <linux/init.h>
13 #include <linux/module.h>
14 #include <linux/kernel.h>
15 #include <linux/sched.h>
16 #include <linux/spinlock.h>
17 #include <linux/list.h>
18 #include <linux/pci.h>
19 #include <linux/delay.h>
20 #include <linux/completion.h>
21 #include <linux/etherdevice.h>
22 #include <net/mac80211.h>
23 #include <linux/moduleparam.h>
24 #include <linux/firmware.h>
25 #include <linux/workqueue.h>
26
27 #define MWL8K_DESC      "Marvell TOPDOG(R) 802.11 Wireless Network Driver"
28 #define MWL8K_NAME      KBUILD_MODNAME
29 #define MWL8K_VERSION   "0.10"
30
31 /* Register definitions */
32 #define MWL8K_HIU_GEN_PTR                       0x00000c10
33 #define  MWL8K_MODE_STA                          0x0000005a
34 #define  MWL8K_MODE_AP                           0x000000a5
35 #define MWL8K_HIU_INT_CODE                      0x00000c14
36 #define  MWL8K_FWSTA_READY                       0xf0f1f2f4
37 #define  MWL8K_FWAP_READY                        0xf1f2f4a5
38 #define  MWL8K_INT_CODE_CMD_FINISHED             0x00000005
39 #define MWL8K_HIU_SCRATCH                       0x00000c40
40
41 /* Host->device communications */
42 #define MWL8K_HIU_H2A_INTERRUPT_EVENTS          0x00000c18
43 #define MWL8K_HIU_H2A_INTERRUPT_STATUS          0x00000c1c
44 #define MWL8K_HIU_H2A_INTERRUPT_MASK            0x00000c20
45 #define MWL8K_HIU_H2A_INTERRUPT_CLEAR_SEL       0x00000c24
46 #define MWL8K_HIU_H2A_INTERRUPT_STATUS_MASK     0x00000c28
47 #define  MWL8K_H2A_INT_DUMMY                     (1 << 20)
48 #define  MWL8K_H2A_INT_RESET                     (1 << 15)
49 #define  MWL8K_H2A_INT_DOORBELL                  (1 << 1)
50 #define  MWL8K_H2A_INT_PPA_READY                 (1 << 0)
51
52 /* Device->host communications */
53 #define MWL8K_HIU_A2H_INTERRUPT_EVENTS          0x00000c2c
54 #define MWL8K_HIU_A2H_INTERRUPT_STATUS          0x00000c30
55 #define MWL8K_HIU_A2H_INTERRUPT_MASK            0x00000c34
56 #define MWL8K_HIU_A2H_INTERRUPT_CLEAR_SEL       0x00000c38
57 #define MWL8K_HIU_A2H_INTERRUPT_STATUS_MASK     0x00000c3c
58 #define  MWL8K_A2H_INT_DUMMY                     (1 << 20)
59 #define  MWL8K_A2H_INT_CHNL_SWITCHED             (1 << 11)
60 #define  MWL8K_A2H_INT_QUEUE_EMPTY               (1 << 10)
61 #define  MWL8K_A2H_INT_RADAR_DETECT              (1 << 7)
62 #define  MWL8K_A2H_INT_RADIO_ON                  (1 << 6)
63 #define  MWL8K_A2H_INT_RADIO_OFF                 (1 << 5)
64 #define  MWL8K_A2H_INT_MAC_EVENT                 (1 << 3)
65 #define  MWL8K_A2H_INT_OPC_DONE                  (1 << 2)
66 #define  MWL8K_A2H_INT_RX_READY                  (1 << 1)
67 #define  MWL8K_A2H_INT_TX_DONE                   (1 << 0)
68
69 #define MWL8K_A2H_EVENTS        (MWL8K_A2H_INT_DUMMY | \
70                                  MWL8K_A2H_INT_CHNL_SWITCHED | \
71                                  MWL8K_A2H_INT_QUEUE_EMPTY | \
72                                  MWL8K_A2H_INT_RADAR_DETECT | \
73                                  MWL8K_A2H_INT_RADIO_ON | \
74                                  MWL8K_A2H_INT_RADIO_OFF | \
75                                  MWL8K_A2H_INT_MAC_EVENT | \
76                                  MWL8K_A2H_INT_OPC_DONE | \
77                                  MWL8K_A2H_INT_RX_READY | \
78                                  MWL8K_A2H_INT_TX_DONE)
79
80 #define MWL8K_RX_QUEUES         1
81 #define MWL8K_TX_QUEUES         4
82
83 struct rxd_ops {
84         int rxd_size;
85         void (*rxd_init)(void *rxd, dma_addr_t next_dma_addr);
86         void (*rxd_refill)(void *rxd, dma_addr_t addr, int len);
87         int (*rxd_process)(void *rxd, struct ieee80211_rx_status *status);
88 };
89
90 struct mwl8k_device_info {
91         char *part_name;
92         char *helper_image;
93         char *fw_image;
94         struct rxd_ops *rxd_ops;
95         u16 modes;
96 };
97
98 struct mwl8k_rx_queue {
99         int rxd_count;
100
101         /* hw receives here */
102         int head;
103
104         /* refill descs here */
105         int tail;
106
107         void *rxd;
108         dma_addr_t rxd_dma;
109         struct {
110                 struct sk_buff *skb;
111                 DECLARE_PCI_UNMAP_ADDR(dma)
112         } *buf;
113 };
114
115 struct mwl8k_tx_queue {
116         /* hw transmits here */
117         int head;
118
119         /* sw appends here */
120         int tail;
121
122         struct ieee80211_tx_queue_stats stats;
123         struct mwl8k_tx_desc *txd;
124         dma_addr_t txd_dma;
125         struct sk_buff **skb;
126 };
127
128 /* Pointers to the firmware data and meta information about it.  */
129 struct mwl8k_firmware {
130         /* Boot helper code */
131         struct firmware *helper;
132
133         /* Microcode */
134         struct firmware *ucode;
135 };
136
137 struct mwl8k_priv {
138         void __iomem *sram;
139         void __iomem *regs;
140         struct ieee80211_hw *hw;
141
142         struct pci_dev *pdev;
143
144         struct mwl8k_device_info *device_info;
145         bool ap_fw;
146         struct rxd_ops *rxd_ops;
147
148         /* firmware files and meta data */
149         struct mwl8k_firmware fw;
150
151         /* firmware access */
152         struct mutex fw_mutex;
153         struct task_struct *fw_mutex_owner;
154         int fw_mutex_depth;
155         struct completion *hostcmd_wait;
156
157         /* lock held over TX and TX reap */
158         spinlock_t tx_lock;
159
160         /* TX quiesce completion, protected by fw_mutex and tx_lock */
161         struct completion *tx_wait;
162
163         struct ieee80211_vif *vif;
164
165         struct ieee80211_channel *current_channel;
166
167         /* power management status cookie from firmware */
168         u32 *cookie;
169         dma_addr_t cookie_dma;
170
171         u16 num_mcaddrs;
172         u8 hw_rev;
173         u32 fw_rev;
174
175         /*
176          * Running count of TX packets in flight, to avoid
177          * iterating over the transmit rings each time.
178          */
179         int pending_tx_pkts;
180
181         struct mwl8k_rx_queue rxq[MWL8K_RX_QUEUES];
182         struct mwl8k_tx_queue txq[MWL8K_TX_QUEUES];
183
184         /* PHY parameters */
185         struct ieee80211_supported_band band;
186         struct ieee80211_channel channels[14];
187         struct ieee80211_rate rates[13];
188
189         bool radio_on;
190         bool radio_short_preamble;
191         bool sniffer_enabled;
192         bool wmm_enabled;
193
194         /* XXX need to convert this to handle multiple interfaces */
195         bool capture_beacon;
196         u8 capture_bssid[ETH_ALEN];
197         struct sk_buff *beacon_skb;
198
199         /*
200          * This FJ worker has to be global as it is scheduled from the
201          * RX handler.  At this point we don't know which interface it
202          * belongs to until the list of bssids waiting to complete join
203          * is checked.
204          */
205         struct work_struct finalize_join_worker;
206
207         /* Tasklet to reclaim TX descriptors and buffers after tx */
208         struct tasklet_struct tx_reclaim_task;
209 };
210
211 /* Per interface specific private data */
212 struct mwl8k_vif {
213         /* backpointer to parent config block */
214         struct mwl8k_priv *priv;
215
216         /* BSS config of AP or IBSS from mac80211*/
217         struct ieee80211_bss_conf bss_info;
218
219         /* BSSID of AP or IBSS */
220         u8      bssid[ETH_ALEN];
221         u8      mac_addr[ETH_ALEN];
222
223         /*
224          * Subset of supported legacy rates.
225          * Intersection of AP and STA supported rates.
226          */
227         struct ieee80211_rate legacy_rates[13];
228
229         /* number of supported legacy rates */
230         u8      legacy_nrates;
231
232          /* Index into station database.Returned by update_sta_db call */
233         u8      peer_id;
234
235         /* Non AMPDU sequence number assigned by driver */
236         u16     seqno;
237 };
238
239 #define MWL8K_VIF(_vif) ((struct mwl8k_vif *)&((_vif)->drv_priv))
240
241 static const struct ieee80211_channel mwl8k_channels[] = {
242         { .center_freq = 2412, .hw_value = 1, },
243         { .center_freq = 2417, .hw_value = 2, },
244         { .center_freq = 2422, .hw_value = 3, },
245         { .center_freq = 2427, .hw_value = 4, },
246         { .center_freq = 2432, .hw_value = 5, },
247         { .center_freq = 2437, .hw_value = 6, },
248         { .center_freq = 2442, .hw_value = 7, },
249         { .center_freq = 2447, .hw_value = 8, },
250         { .center_freq = 2452, .hw_value = 9, },
251         { .center_freq = 2457, .hw_value = 10, },
252         { .center_freq = 2462, .hw_value = 11, },
253 };
254
255 static const struct ieee80211_rate mwl8k_rates[] = {
256         { .bitrate = 10, .hw_value = 2, },
257         { .bitrate = 20, .hw_value = 4, },
258         { .bitrate = 55, .hw_value = 11, },
259         { .bitrate = 110, .hw_value = 22, },
260         { .bitrate = 220, .hw_value = 44, },
261         { .bitrate = 60, .hw_value = 12, },
262         { .bitrate = 90, .hw_value = 18, },
263         { .bitrate = 120, .hw_value = 24, },
264         { .bitrate = 180, .hw_value = 36, },
265         { .bitrate = 240, .hw_value = 48, },
266         { .bitrate = 360, .hw_value = 72, },
267         { .bitrate = 480, .hw_value = 96, },
268         { .bitrate = 540, .hw_value = 108, },
269 };
270
271 /* Set or get info from Firmware */
272 #define MWL8K_CMD_SET                   0x0001
273 #define MWL8K_CMD_GET                   0x0000
274
275 /* Firmware command codes */
276 #define MWL8K_CMD_CODE_DNLD             0x0001
277 #define MWL8K_CMD_GET_HW_SPEC           0x0003
278 #define MWL8K_CMD_SET_HW_SPEC           0x0004
279 #define MWL8K_CMD_MAC_MULTICAST_ADR     0x0010
280 #define MWL8K_CMD_GET_STAT              0x0014
281 #define MWL8K_CMD_RADIO_CONTROL         0x001c
282 #define MWL8K_CMD_RF_TX_POWER           0x001e
283 #define MWL8K_CMD_RF_ANTENNA            0x0020
284 #define MWL8K_CMD_SET_PRE_SCAN          0x0107
285 #define MWL8K_CMD_SET_POST_SCAN         0x0108
286 #define MWL8K_CMD_SET_RF_CHANNEL        0x010a
287 #define MWL8K_CMD_SET_AID               0x010d
288 #define MWL8K_CMD_SET_RATE              0x0110
289 #define MWL8K_CMD_SET_FINALIZE_JOIN     0x0111
290 #define MWL8K_CMD_RTS_THRESHOLD         0x0113
291 #define MWL8K_CMD_SET_SLOT              0x0114
292 #define MWL8K_CMD_SET_EDCA_PARAMS       0x0115
293 #define MWL8K_CMD_SET_WMM_MODE          0x0123
294 #define MWL8K_CMD_MIMO_CONFIG           0x0125
295 #define MWL8K_CMD_USE_FIXED_RATE        0x0126
296 #define MWL8K_CMD_ENABLE_SNIFFER        0x0150
297 #define MWL8K_CMD_SET_MAC_ADDR          0x0202
298 #define MWL8K_CMD_SET_RATEADAPT_MODE    0x0203
299 #define MWL8K_CMD_UPDATE_STADB          0x1123
300
301 static const char *mwl8k_cmd_name(u16 cmd, char *buf, int bufsize)
302 {
303 #define MWL8K_CMDNAME(x)        case MWL8K_CMD_##x: do {\
304                                         snprintf(buf, bufsize, "%s", #x);\
305                                         return buf;\
306                                         } while (0)
307         switch (cmd & ~0x8000) {
308                 MWL8K_CMDNAME(CODE_DNLD);
309                 MWL8K_CMDNAME(GET_HW_SPEC);
310                 MWL8K_CMDNAME(SET_HW_SPEC);
311                 MWL8K_CMDNAME(MAC_MULTICAST_ADR);
312                 MWL8K_CMDNAME(GET_STAT);
313                 MWL8K_CMDNAME(RADIO_CONTROL);
314                 MWL8K_CMDNAME(RF_TX_POWER);
315                 MWL8K_CMDNAME(RF_ANTENNA);
316                 MWL8K_CMDNAME(SET_PRE_SCAN);
317                 MWL8K_CMDNAME(SET_POST_SCAN);
318                 MWL8K_CMDNAME(SET_RF_CHANNEL);
319                 MWL8K_CMDNAME(SET_AID);
320                 MWL8K_CMDNAME(SET_RATE);
321                 MWL8K_CMDNAME(SET_FINALIZE_JOIN);
322                 MWL8K_CMDNAME(RTS_THRESHOLD);
323                 MWL8K_CMDNAME(SET_SLOT);
324                 MWL8K_CMDNAME(SET_EDCA_PARAMS);
325                 MWL8K_CMDNAME(SET_WMM_MODE);
326                 MWL8K_CMDNAME(MIMO_CONFIG);
327                 MWL8K_CMDNAME(USE_FIXED_RATE);
328                 MWL8K_CMDNAME(ENABLE_SNIFFER);
329                 MWL8K_CMDNAME(SET_MAC_ADDR);
330                 MWL8K_CMDNAME(SET_RATEADAPT_MODE);
331                 MWL8K_CMDNAME(UPDATE_STADB);
332         default:
333                 snprintf(buf, bufsize, "0x%x", cmd);
334         }
335 #undef MWL8K_CMDNAME
336
337         return buf;
338 }
339
340 /* Hardware and firmware reset */
341 static void mwl8k_hw_reset(struct mwl8k_priv *priv)
342 {
343         iowrite32(MWL8K_H2A_INT_RESET,
344                 priv->regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
345         iowrite32(MWL8K_H2A_INT_RESET,
346                 priv->regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
347         msleep(20);
348 }
349
350 /* Release fw image */
351 static void mwl8k_release_fw(struct firmware **fw)
352 {
353         if (*fw == NULL)
354                 return;
355         release_firmware(*fw);
356         *fw = NULL;
357 }
358
359 static void mwl8k_release_firmware(struct mwl8k_priv *priv)
360 {
361         mwl8k_release_fw(&priv->fw.ucode);
362         mwl8k_release_fw(&priv->fw.helper);
363 }
364
365 /* Request fw image */
366 static int mwl8k_request_fw(struct mwl8k_priv *priv,
367                             const char *fname, struct firmware **fw)
368 {
369         /* release current image */
370         if (*fw != NULL)
371                 mwl8k_release_fw(fw);
372
373         return request_firmware((const struct firmware **)fw,
374                                 fname, &priv->pdev->dev);
375 }
376
377 static int mwl8k_request_firmware(struct mwl8k_priv *priv)
378 {
379         struct mwl8k_device_info *di = priv->device_info;
380         int rc;
381
382         if (di->helper_image != NULL) {
383                 rc = mwl8k_request_fw(priv, di->helper_image, &priv->fw.helper);
384                 if (rc) {
385                         printk(KERN_ERR "%s: Error requesting helper "
386                                "firmware file %s\n", pci_name(priv->pdev),
387                                di->helper_image);
388                         return rc;
389                 }
390         }
391
392         rc = mwl8k_request_fw(priv, di->fw_image, &priv->fw.ucode);
393         if (rc) {
394                 printk(KERN_ERR "%s: Error requesting firmware file %s\n",
395                        pci_name(priv->pdev), di->fw_image);
396                 mwl8k_release_fw(&priv->fw.helper);
397                 return rc;
398         }
399
400         return 0;
401 }
402
403 struct mwl8k_cmd_pkt {
404         __le16  code;
405         __le16  length;
406         __le16  seq_num;
407         __le16  result;
408         char    payload[0];
409 } __attribute__((packed));
410
411 /*
412  * Firmware loading.
413  */
414 static int
415 mwl8k_send_fw_load_cmd(struct mwl8k_priv *priv, void *data, int length)
416 {
417         void __iomem *regs = priv->regs;
418         dma_addr_t dma_addr;
419         int loops;
420
421         dma_addr = pci_map_single(priv->pdev, data, length, PCI_DMA_TODEVICE);
422         if (pci_dma_mapping_error(priv->pdev, dma_addr))
423                 return -ENOMEM;
424
425         iowrite32(dma_addr, regs + MWL8K_HIU_GEN_PTR);
426         iowrite32(0, regs + MWL8K_HIU_INT_CODE);
427         iowrite32(MWL8K_H2A_INT_DOORBELL,
428                 regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
429         iowrite32(MWL8K_H2A_INT_DUMMY,
430                 regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
431
432         loops = 1000;
433         do {
434                 u32 int_code;
435
436                 int_code = ioread32(regs + MWL8K_HIU_INT_CODE);
437                 if (int_code == MWL8K_INT_CODE_CMD_FINISHED) {
438                         iowrite32(0, regs + MWL8K_HIU_INT_CODE);
439                         break;
440                 }
441
442                 cond_resched();
443                 udelay(1);
444         } while (--loops);
445
446         pci_unmap_single(priv->pdev, dma_addr, length, PCI_DMA_TODEVICE);
447
448         return loops ? 0 : -ETIMEDOUT;
449 }
450
451 static int mwl8k_load_fw_image(struct mwl8k_priv *priv,
452                                 const u8 *data, size_t length)
453 {
454         struct mwl8k_cmd_pkt *cmd;
455         int done;
456         int rc = 0;
457
458         cmd = kmalloc(sizeof(*cmd) + 256, GFP_KERNEL);
459         if (cmd == NULL)
460                 return -ENOMEM;
461
462         cmd->code = cpu_to_le16(MWL8K_CMD_CODE_DNLD);
463         cmd->seq_num = 0;
464         cmd->result = 0;
465
466         done = 0;
467         while (length) {
468                 int block_size = length > 256 ? 256 : length;
469
470                 memcpy(cmd->payload, data + done, block_size);
471                 cmd->length = cpu_to_le16(block_size);
472
473                 rc = mwl8k_send_fw_load_cmd(priv, cmd,
474                                                 sizeof(*cmd) + block_size);
475                 if (rc)
476                         break;
477
478                 done += block_size;
479                 length -= block_size;
480         }
481
482         if (!rc) {
483                 cmd->length = 0;
484                 rc = mwl8k_send_fw_load_cmd(priv, cmd, sizeof(*cmd));
485         }
486
487         kfree(cmd);
488
489         return rc;
490 }
491
492 static int mwl8k_feed_fw_image(struct mwl8k_priv *priv,
493                                 const u8 *data, size_t length)
494 {
495         unsigned char *buffer;
496         int may_continue, rc = 0;
497         u32 done, prev_block_size;
498
499         buffer = kmalloc(1024, GFP_KERNEL);
500         if (buffer == NULL)
501                 return -ENOMEM;
502
503         done = 0;
504         prev_block_size = 0;
505         may_continue = 1000;
506         while (may_continue > 0) {
507                 u32 block_size;
508
509                 block_size = ioread32(priv->regs + MWL8K_HIU_SCRATCH);
510                 if (block_size & 1) {
511                         block_size &= ~1;
512                         may_continue--;
513                 } else {
514                         done += prev_block_size;
515                         length -= prev_block_size;
516                 }
517
518                 if (block_size > 1024 || block_size > length) {
519                         rc = -EOVERFLOW;
520                         break;
521                 }
522
523                 if (length == 0) {
524                         rc = 0;
525                         break;
526                 }
527
528                 if (block_size == 0) {
529                         rc = -EPROTO;
530                         may_continue--;
531                         udelay(1);
532                         continue;
533                 }
534
535                 prev_block_size = block_size;
536                 memcpy(buffer, data + done, block_size);
537
538                 rc = mwl8k_send_fw_load_cmd(priv, buffer, block_size);
539                 if (rc)
540                         break;
541         }
542
543         if (!rc && length != 0)
544                 rc = -EREMOTEIO;
545
546         kfree(buffer);
547
548         return rc;
549 }
550
551 static int mwl8k_load_firmware(struct ieee80211_hw *hw)
552 {
553         struct mwl8k_priv *priv = hw->priv;
554         struct firmware *fw = priv->fw.ucode;
555         struct mwl8k_device_info *di = priv->device_info;
556         int rc;
557         int loops;
558
559         if (!memcmp(fw->data, "\x01\x00\x00\x00", 4)) {
560                 struct firmware *helper = priv->fw.helper;
561
562                 if (helper == NULL) {
563                         printk(KERN_ERR "%s: helper image needed but none "
564                                "given\n", pci_name(priv->pdev));
565                         return -EINVAL;
566                 }
567
568                 rc = mwl8k_load_fw_image(priv, helper->data, helper->size);
569                 if (rc) {
570                         printk(KERN_ERR "%s: unable to load firmware "
571                                "helper image\n", pci_name(priv->pdev));
572                         return rc;
573                 }
574                 msleep(1);
575
576                 rc = mwl8k_feed_fw_image(priv, fw->data, fw->size);
577         } else {
578                 rc = mwl8k_load_fw_image(priv, fw->data, fw->size);
579         }
580
581         if (rc) {
582                 printk(KERN_ERR "%s: unable to load firmware image\n",
583                        pci_name(priv->pdev));
584                 return rc;
585         }
586
587         if (di->modes & BIT(NL80211_IFTYPE_AP))
588                 iowrite32(MWL8K_MODE_AP, priv->regs + MWL8K_HIU_GEN_PTR);
589         else
590                 iowrite32(MWL8K_MODE_STA, priv->regs + MWL8K_HIU_GEN_PTR);
591         msleep(1);
592
593         loops = 200000;
594         do {
595                 u32 ready_code;
596
597                 ready_code = ioread32(priv->regs + MWL8K_HIU_INT_CODE);
598                 if (ready_code == MWL8K_FWAP_READY) {
599                         priv->ap_fw = 1;
600                         break;
601                 } else if (ready_code == MWL8K_FWSTA_READY) {
602                         priv->ap_fw = 0;
603                         break;
604                 }
605
606                 cond_resched();
607                 udelay(1);
608         } while (--loops);
609
610         return loops ? 0 : -ETIMEDOUT;
611 }
612
613
614 /*
615  * Defines shared between transmission and reception.
616  */
617 /* HT control fields for firmware */
618 struct ewc_ht_info {
619         __le16  control1;
620         __le16  control2;
621         __le16  control3;
622 } __attribute__((packed));
623
624 /* Firmware Station database operations */
625 #define MWL8K_STA_DB_ADD_ENTRY          0
626 #define MWL8K_STA_DB_MODIFY_ENTRY       1
627 #define MWL8K_STA_DB_DEL_ENTRY          2
628 #define MWL8K_STA_DB_FLUSH              3
629
630 /* Peer Entry flags - used to define the type of the peer node */
631 #define MWL8K_PEER_TYPE_ACCESSPOINT     2
632
633 #define MWL8K_IEEE_LEGACY_DATA_RATES    13
634 #define MWL8K_MCS_BITMAP_SIZE           16
635
636 struct peer_capability_info {
637         /* Peer type - AP vs. STA.  */
638         __u8    peer_type;
639
640         /* Basic 802.11 capabilities from assoc resp.  */
641         __le16  basic_caps;
642
643         /* Set if peer supports 802.11n high throughput (HT).  */
644         __u8    ht_support;
645
646         /* Valid if HT is supported.  */
647         __le16  ht_caps;
648         __u8    extended_ht_caps;
649         struct ewc_ht_info      ewc_info;
650
651         /* Legacy rate table. Intersection of our rates and peer rates.  */
652         __u8    legacy_rates[MWL8K_IEEE_LEGACY_DATA_RATES];
653
654         /* HT rate table. Intersection of our rates and peer rates.  */
655         __u8    ht_rates[MWL8K_MCS_BITMAP_SIZE];
656         __u8    pad[16];
657
658         /* If set, interoperability mode, no proprietary extensions.  */
659         __u8    interop;
660         __u8    pad2;
661         __u8    station_id;
662         __le16  amsdu_enabled;
663 } __attribute__((packed));
664
665 /* Inline functions to manipulate QoS field in data descriptor.  */
666 static inline u16 mwl8k_qos_setbit_eosp(u16 qos)
667 {
668         u16 val_mask = 1 << 4;
669
670         /* End of Service Period Bit 4 */
671         return qos | val_mask;
672 }
673
674 static inline u16 mwl8k_qos_setbit_ack(u16 qos, u8 ack_policy)
675 {
676         u16 val_mask = 0x3;
677         u8      shift = 5;
678         u16 qos_mask = ~(val_mask << shift);
679
680         /* Ack Policy Bit 5-6 */
681         return (qos & qos_mask) | ((ack_policy & val_mask) << shift);
682 }
683
684 static inline u16 mwl8k_qos_setbit_amsdu(u16 qos)
685 {
686         u16 val_mask = 1 << 7;
687
688         /* AMSDU present Bit 7 */
689         return qos | val_mask;
690 }
691
692 static inline u16 mwl8k_qos_setbit_qlen(u16 qos, u8 len)
693 {
694         u16 val_mask = 0xff;
695         u8      shift = 8;
696         u16 qos_mask = ~(val_mask << shift);
697
698         /* Queue Length Bits 8-15 */
699         return (qos & qos_mask) | ((len & val_mask) << shift);
700 }
701
702 /* DMA header used by firmware and hardware.  */
703 struct mwl8k_dma_data {
704         __le16 fwlen;
705         struct ieee80211_hdr wh;
706 } __attribute__((packed));
707
708 /* Routines to add/remove DMA header from skb.  */
709 static inline void mwl8k_remove_dma_header(struct sk_buff *skb)
710 {
711         struct mwl8k_dma_data *tr = (struct mwl8k_dma_data *)skb->data;
712         void *dst, *src = &tr->wh;
713         int hdrlen = ieee80211_hdrlen(tr->wh.frame_control);
714         u16 space = sizeof(struct mwl8k_dma_data) - hdrlen;
715
716         dst = (void *)tr + space;
717         if (dst != src) {
718                 memmove(dst, src, hdrlen);
719                 skb_pull(skb, space);
720         }
721 }
722
723 static inline void mwl8k_add_dma_header(struct sk_buff *skb)
724 {
725         struct ieee80211_hdr *wh;
726         u32 hdrlen, pktlen;
727         struct mwl8k_dma_data *tr;
728
729         wh = (struct ieee80211_hdr *)skb->data;
730         hdrlen = ieee80211_hdrlen(wh->frame_control);
731         pktlen = skb->len;
732
733         /*
734          * Copy up/down the 802.11 header; the firmware requires
735          * we present a 2-byte payload length followed by a
736          * 4-address header (w/o QoS), followed (optionally) by
737          * any WEP/ExtIV header (but only filled in for CCMP).
738          */
739         if (hdrlen != sizeof(struct mwl8k_dma_data))
740                 skb_push(skb, sizeof(struct mwl8k_dma_data) - hdrlen);
741
742         tr = (struct mwl8k_dma_data *)skb->data;
743         if (wh != &tr->wh)
744                 memmove(&tr->wh, wh, hdrlen);
745
746         /* Clear addr4 */
747         memset(tr->wh.addr4, 0, ETH_ALEN);
748
749         /*
750          * Firmware length is the length of the fully formed "802.11
751          * payload".  That is, everything except for the 802.11 header.
752          * This includes all crypto material including the MIC.
753          */
754         tr->fwlen = cpu_to_le16(pktlen - hdrlen);
755 }
756
757
758 /*
759  * Packet reception.
760  */
761 struct mwl8k_rxd_8687 {
762         __le16 pkt_len;
763         __u8 link_quality;
764         __u8 noise_level;
765         __le32 pkt_phys_addr;
766         __le32 next_rxd_phys_addr;
767         __le16 qos_control;
768         __le16 rate_info;
769         __le32 pad0[4];
770         __u8 rssi;
771         __u8 channel;
772         __le16 pad1;
773         __u8 rx_ctrl;
774         __u8 rx_status;
775         __u8 pad2[2];
776 } __attribute__((packed));
777
778 #define MWL8K_8687_RATE_INFO_SHORTPRE           0x8000
779 #define MWL8K_8687_RATE_INFO_ANTSELECT(x)       (((x) >> 11) & 0x3)
780 #define MWL8K_8687_RATE_INFO_RATEID(x)          (((x) >> 3) & 0x3f)
781 #define MWL8K_8687_RATE_INFO_40MHZ              0x0004
782 #define MWL8K_8687_RATE_INFO_SHORTGI            0x0002
783 #define MWL8K_8687_RATE_INFO_MCS_FORMAT         0x0001
784
785 #define MWL8K_8687_RX_CTRL_OWNED_BY_HOST        0x02
786
787 static void mwl8k_rxd_8687_init(void *_rxd, dma_addr_t next_dma_addr)
788 {
789         struct mwl8k_rxd_8687 *rxd = _rxd;
790
791         rxd->next_rxd_phys_addr = cpu_to_le32(next_dma_addr);
792         rxd->rx_ctrl = MWL8K_8687_RX_CTRL_OWNED_BY_HOST;
793 }
794
795 static void mwl8k_rxd_8687_refill(void *_rxd, dma_addr_t addr, int len)
796 {
797         struct mwl8k_rxd_8687 *rxd = _rxd;
798
799         rxd->pkt_len = cpu_to_le16(len);
800         rxd->pkt_phys_addr = cpu_to_le32(addr);
801         wmb();
802         rxd->rx_ctrl = 0;
803 }
804
805 static int
806 mwl8k_rxd_8687_process(void *_rxd, struct ieee80211_rx_status *status)
807 {
808         struct mwl8k_rxd_8687 *rxd = _rxd;
809         u16 rate_info;
810
811         if (!(rxd->rx_ctrl & MWL8K_8687_RX_CTRL_OWNED_BY_HOST))
812                 return -1;
813         rmb();
814
815         rate_info = le16_to_cpu(rxd->rate_info);
816
817         memset(status, 0, sizeof(*status));
818
819         status->signal = -rxd->rssi;
820         status->noise = -rxd->noise_level;
821         status->qual = rxd->link_quality;
822         status->antenna = MWL8K_8687_RATE_INFO_ANTSELECT(rate_info);
823         status->rate_idx = MWL8K_8687_RATE_INFO_RATEID(rate_info);
824
825         if (rate_info & MWL8K_8687_RATE_INFO_SHORTPRE)
826                 status->flag |= RX_FLAG_SHORTPRE;
827         if (rate_info & MWL8K_8687_RATE_INFO_40MHZ)
828                 status->flag |= RX_FLAG_40MHZ;
829         if (rate_info & MWL8K_8687_RATE_INFO_SHORTGI)
830                 status->flag |= RX_FLAG_SHORT_GI;
831         if (rate_info & MWL8K_8687_RATE_INFO_MCS_FORMAT)
832                 status->flag |= RX_FLAG_HT;
833
834         status->band = IEEE80211_BAND_2GHZ;
835         status->freq = ieee80211_channel_to_frequency(rxd->channel);
836
837         return le16_to_cpu(rxd->pkt_len);
838 }
839
840 static struct rxd_ops rxd_8687_ops = {
841         .rxd_size       = sizeof(struct mwl8k_rxd_8687),
842         .rxd_init       = mwl8k_rxd_8687_init,
843         .rxd_refill     = mwl8k_rxd_8687_refill,
844         .rxd_process    = mwl8k_rxd_8687_process,
845 };
846
847
848 #define MWL8K_RX_DESCS          256
849 #define MWL8K_RX_MAXSZ          3800
850
851 static int mwl8k_rxq_init(struct ieee80211_hw *hw, int index)
852 {
853         struct mwl8k_priv *priv = hw->priv;
854         struct mwl8k_rx_queue *rxq = priv->rxq + index;
855         int size;
856         int i;
857
858         rxq->rxd_count = 0;
859         rxq->head = 0;
860         rxq->tail = 0;
861
862         size = MWL8K_RX_DESCS * priv->rxd_ops->rxd_size;
863
864         rxq->rxd = pci_alloc_consistent(priv->pdev, size, &rxq->rxd_dma);
865         if (rxq->rxd == NULL) {
866                 printk(KERN_ERR "%s: failed to alloc RX descriptors\n",
867                        wiphy_name(hw->wiphy));
868                 return -ENOMEM;
869         }
870         memset(rxq->rxd, 0, size);
871
872         rxq->buf = kmalloc(MWL8K_RX_DESCS * sizeof(*rxq->buf), GFP_KERNEL);
873         if (rxq->buf == NULL) {
874                 printk(KERN_ERR "%s: failed to alloc RX skbuff list\n",
875                        wiphy_name(hw->wiphy));
876                 pci_free_consistent(priv->pdev, size, rxq->rxd, rxq->rxd_dma);
877                 return -ENOMEM;
878         }
879         memset(rxq->buf, 0, MWL8K_RX_DESCS * sizeof(*rxq->buf));
880
881         for (i = 0; i < MWL8K_RX_DESCS; i++) {
882                 int desc_size;
883                 void *rxd;
884                 int nexti;
885                 dma_addr_t next_dma_addr;
886
887                 desc_size = priv->rxd_ops->rxd_size;
888                 rxd = rxq->rxd + (i * priv->rxd_ops->rxd_size);
889
890                 nexti = i + 1;
891                 if (nexti == MWL8K_RX_DESCS)
892                         nexti = 0;
893                 next_dma_addr = rxq->rxd_dma + (nexti * desc_size);
894
895                 priv->rxd_ops->rxd_init(rxd, next_dma_addr);
896         }
897
898         return 0;
899 }
900
901 static int rxq_refill(struct ieee80211_hw *hw, int index, int limit)
902 {
903         struct mwl8k_priv *priv = hw->priv;
904         struct mwl8k_rx_queue *rxq = priv->rxq + index;
905         int refilled;
906
907         refilled = 0;
908         while (rxq->rxd_count < MWL8K_RX_DESCS && limit--) {
909                 struct sk_buff *skb;
910                 dma_addr_t addr;
911                 int rx;
912                 void *rxd;
913
914                 skb = dev_alloc_skb(MWL8K_RX_MAXSZ);
915                 if (skb == NULL)
916                         break;
917
918                 addr = pci_map_single(priv->pdev, skb->data,
919                                       MWL8K_RX_MAXSZ, DMA_FROM_DEVICE);
920
921                 rxq->rxd_count++;
922                 rx = rxq->tail++;
923                 if (rxq->tail == MWL8K_RX_DESCS)
924                         rxq->tail = 0;
925                 rxq->buf[rx].skb = skb;
926                 pci_unmap_addr_set(&rxq->buf[rx], dma, addr);
927
928                 rxd = rxq->rxd + (rx * priv->rxd_ops->rxd_size);
929                 priv->rxd_ops->rxd_refill(rxd, addr, MWL8K_RX_MAXSZ);
930
931                 refilled++;
932         }
933
934         return refilled;
935 }
936
937 /* Must be called only when the card's reception is completely halted */
938 static void mwl8k_rxq_deinit(struct ieee80211_hw *hw, int index)
939 {
940         struct mwl8k_priv *priv = hw->priv;
941         struct mwl8k_rx_queue *rxq = priv->rxq + index;
942         int i;
943
944         for (i = 0; i < MWL8K_RX_DESCS; i++) {
945                 if (rxq->buf[i].skb != NULL) {
946                         pci_unmap_single(priv->pdev,
947                                          pci_unmap_addr(&rxq->buf[i], dma),
948                                          MWL8K_RX_MAXSZ, PCI_DMA_FROMDEVICE);
949                         pci_unmap_addr_set(&rxq->buf[i], dma, 0);
950
951                         kfree_skb(rxq->buf[i].skb);
952                         rxq->buf[i].skb = NULL;
953                 }
954         }
955
956         kfree(rxq->buf);
957         rxq->buf = NULL;
958
959         pci_free_consistent(priv->pdev,
960                             MWL8K_RX_DESCS * priv->rxd_ops->rxd_size,
961                             rxq->rxd, rxq->rxd_dma);
962         rxq->rxd = NULL;
963 }
964
965
966 /*
967  * Scan a list of BSSIDs to process for finalize join.
968  * Allows for extension to process multiple BSSIDs.
969  */
970 static inline int
971 mwl8k_capture_bssid(struct mwl8k_priv *priv, struct ieee80211_hdr *wh)
972 {
973         return priv->capture_beacon &&
974                 ieee80211_is_beacon(wh->frame_control) &&
975                 !compare_ether_addr(wh->addr3, priv->capture_bssid);
976 }
977
978 static inline void mwl8k_save_beacon(struct ieee80211_hw *hw,
979                                      struct sk_buff *skb)
980 {
981         struct mwl8k_priv *priv = hw->priv;
982
983         priv->capture_beacon = false;
984         memset(priv->capture_bssid, 0, ETH_ALEN);
985
986         /*
987          * Use GFP_ATOMIC as rxq_process is called from
988          * the primary interrupt handler, memory allocation call
989          * must not sleep.
990          */
991         priv->beacon_skb = skb_copy(skb, GFP_ATOMIC);
992         if (priv->beacon_skb != NULL)
993                 ieee80211_queue_work(hw, &priv->finalize_join_worker);
994 }
995
996 static int rxq_process(struct ieee80211_hw *hw, int index, int limit)
997 {
998         struct mwl8k_priv *priv = hw->priv;
999         struct mwl8k_rx_queue *rxq = priv->rxq + index;
1000         int processed;
1001
1002         processed = 0;
1003         while (rxq->rxd_count && limit--) {
1004                 struct sk_buff *skb;
1005                 void *rxd;
1006                 int pkt_len;
1007                 struct ieee80211_rx_status status;
1008
1009                 skb = rxq->buf[rxq->head].skb;
1010                 if (skb == NULL)
1011                         break;
1012
1013                 rxd = rxq->rxd + (rxq->head * priv->rxd_ops->rxd_size);
1014
1015                 pkt_len = priv->rxd_ops->rxd_process(rxd, &status);
1016                 if (pkt_len < 0)
1017                         break;
1018
1019                 rxq->buf[rxq->head].skb = NULL;
1020
1021                 pci_unmap_single(priv->pdev,
1022                                  pci_unmap_addr(&rxq->buf[rxq->head], dma),
1023                                  MWL8K_RX_MAXSZ, PCI_DMA_FROMDEVICE);
1024                 pci_unmap_addr_set(&rxq->buf[rxq->head], dma, 0);
1025
1026                 rxq->head++;
1027                 if (rxq->head == MWL8K_RX_DESCS)
1028                         rxq->head = 0;
1029
1030                 rxq->rxd_count--;
1031
1032                 skb_put(skb, pkt_len);
1033                 mwl8k_remove_dma_header(skb);
1034
1035                 /*
1036                  * Check for a pending join operation.  Save a
1037                  * copy of the beacon and schedule a tasklet to
1038                  * send a FINALIZE_JOIN command to the firmware.
1039                  */
1040                 if (mwl8k_capture_bssid(priv, (void *)skb->data))
1041                         mwl8k_save_beacon(hw, skb);
1042
1043                 memcpy(IEEE80211_SKB_RXCB(skb), &status, sizeof(status));
1044                 ieee80211_rx_irqsafe(hw, skb);
1045
1046                 processed++;
1047         }
1048
1049         return processed;
1050 }
1051
1052
1053 /*
1054  * Packet transmission.
1055  */
1056
1057 /* Transmit packet ACK policy */
1058 #define MWL8K_TXD_ACK_POLICY_NORMAL             0
1059 #define MWL8K_TXD_ACK_POLICY_BLOCKACK           3
1060
1061 #define MWL8K_TXD_STATUS_OK                     0x00000001
1062 #define MWL8K_TXD_STATUS_OK_RETRY               0x00000002
1063 #define MWL8K_TXD_STATUS_OK_MORE_RETRY          0x00000004
1064 #define MWL8K_TXD_STATUS_MULTICAST_TX           0x00000008
1065 #define MWL8K_TXD_STATUS_FW_OWNED               0x80000000
1066
1067 struct mwl8k_tx_desc {
1068         __le32 status;
1069         __u8 data_rate;
1070         __u8 tx_priority;
1071         __le16 qos_control;
1072         __le32 pkt_phys_addr;
1073         __le16 pkt_len;
1074         __u8 dest_MAC_addr[ETH_ALEN];
1075         __le32 next_txd_phys_addr;
1076         __le32 reserved;
1077         __le16 rate_info;
1078         __u8 peer_id;
1079         __u8 tx_frag_cnt;
1080 } __attribute__((packed));
1081
1082 #define MWL8K_TX_DESCS          128
1083
1084 static int mwl8k_txq_init(struct ieee80211_hw *hw, int index)
1085 {
1086         struct mwl8k_priv *priv = hw->priv;
1087         struct mwl8k_tx_queue *txq = priv->txq + index;
1088         int size;
1089         int i;
1090
1091         memset(&txq->stats, 0, sizeof(struct ieee80211_tx_queue_stats));
1092         txq->stats.limit = MWL8K_TX_DESCS;
1093         txq->head = 0;
1094         txq->tail = 0;
1095
1096         size = MWL8K_TX_DESCS * sizeof(struct mwl8k_tx_desc);
1097
1098         txq->txd = pci_alloc_consistent(priv->pdev, size, &txq->txd_dma);
1099         if (txq->txd == NULL) {
1100                 printk(KERN_ERR "%s: failed to alloc TX descriptors\n",
1101                        wiphy_name(hw->wiphy));
1102                 return -ENOMEM;
1103         }
1104         memset(txq->txd, 0, size);
1105
1106         txq->skb = kmalloc(MWL8K_TX_DESCS * sizeof(*txq->skb), GFP_KERNEL);
1107         if (txq->skb == NULL) {
1108                 printk(KERN_ERR "%s: failed to alloc TX skbuff list\n",
1109                        wiphy_name(hw->wiphy));
1110                 pci_free_consistent(priv->pdev, size, txq->txd, txq->txd_dma);
1111                 return -ENOMEM;
1112         }
1113         memset(txq->skb, 0, MWL8K_TX_DESCS * sizeof(*txq->skb));
1114
1115         for (i = 0; i < MWL8K_TX_DESCS; i++) {
1116                 struct mwl8k_tx_desc *tx_desc;
1117                 int nexti;
1118
1119                 tx_desc = txq->txd + i;
1120                 nexti = (i + 1) % MWL8K_TX_DESCS;
1121
1122                 tx_desc->status = 0;
1123                 tx_desc->next_txd_phys_addr =
1124                         cpu_to_le32(txq->txd_dma + nexti * sizeof(*tx_desc));
1125         }
1126
1127         return 0;
1128 }
1129
1130 static inline void mwl8k_tx_start(struct mwl8k_priv *priv)
1131 {
1132         iowrite32(MWL8K_H2A_INT_PPA_READY,
1133                 priv->regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
1134         iowrite32(MWL8K_H2A_INT_DUMMY,
1135                 priv->regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
1136         ioread32(priv->regs + MWL8K_HIU_INT_CODE);
1137 }
1138
1139 struct mwl8k_txq_info {
1140         u32 fw_owned;
1141         u32 drv_owned;
1142         u32 unused;
1143         u32 len;
1144         u32 head;
1145         u32 tail;
1146 };
1147
1148 static int mwl8k_scan_tx_ring(struct mwl8k_priv *priv,
1149                                 struct mwl8k_txq_info *txinfo)
1150 {
1151         int count, desc, status;
1152         struct mwl8k_tx_queue *txq;
1153         struct mwl8k_tx_desc *tx_desc;
1154         int ndescs = 0;
1155
1156         memset(txinfo, 0, MWL8K_TX_QUEUES * sizeof(struct mwl8k_txq_info));
1157
1158         for (count = 0; count < MWL8K_TX_QUEUES; count++) {
1159                 txq = priv->txq + count;
1160                 txinfo[count].len = txq->stats.len;
1161                 txinfo[count].head = txq->head;
1162                 txinfo[count].tail = txq->tail;
1163                 for (desc = 0; desc < MWL8K_TX_DESCS; desc++) {
1164                         tx_desc = txq->txd + desc;
1165                         status = le32_to_cpu(tx_desc->status);
1166
1167                         if (status & MWL8K_TXD_STATUS_FW_OWNED)
1168                                 txinfo[count].fw_owned++;
1169                         else
1170                                 txinfo[count].drv_owned++;
1171
1172                         if (tx_desc->pkt_len == 0)
1173                                 txinfo[count].unused++;
1174                 }
1175         }
1176
1177         return ndescs;
1178 }
1179
1180 /*
1181  * Must be called with priv->fw_mutex held and tx queues stopped.
1182  */
1183 static int mwl8k_tx_wait_empty(struct ieee80211_hw *hw)
1184 {
1185         struct mwl8k_priv *priv = hw->priv;
1186         DECLARE_COMPLETION_ONSTACK(tx_wait);
1187         u32 count;
1188         unsigned long timeout;
1189
1190         might_sleep();
1191
1192         spin_lock_bh(&priv->tx_lock);
1193         count = priv->pending_tx_pkts;
1194         if (count)
1195                 priv->tx_wait = &tx_wait;
1196         spin_unlock_bh(&priv->tx_lock);
1197
1198         if (count) {
1199                 struct mwl8k_txq_info txinfo[MWL8K_TX_QUEUES];
1200                 int index;
1201                 int newcount;
1202
1203                 timeout = wait_for_completion_timeout(&tx_wait,
1204                                         msecs_to_jiffies(5000));
1205                 if (timeout)
1206                         return 0;
1207
1208                 spin_lock_bh(&priv->tx_lock);
1209                 priv->tx_wait = NULL;
1210                 newcount = priv->pending_tx_pkts;
1211                 mwl8k_scan_tx_ring(priv, txinfo);
1212                 spin_unlock_bh(&priv->tx_lock);
1213
1214                 printk(KERN_ERR "%s(%u) TIMEDOUT:5000ms Pend:%u-->%u\n",
1215                        __func__, __LINE__, count, newcount);
1216
1217                 for (index = 0; index < MWL8K_TX_QUEUES; index++)
1218                         printk(KERN_ERR "TXQ:%u L:%u H:%u T:%u FW:%u "
1219                                "DRV:%u U:%u\n",
1220                                         index,
1221                                         txinfo[index].len,
1222                                         txinfo[index].head,
1223                                         txinfo[index].tail,
1224                                         txinfo[index].fw_owned,
1225                                         txinfo[index].drv_owned,
1226                                         txinfo[index].unused);
1227
1228                 return -ETIMEDOUT;
1229         }
1230
1231         return 0;
1232 }
1233
1234 #define MWL8K_TXD_SUCCESS(status)                               \
1235         ((status) & (MWL8K_TXD_STATUS_OK |                      \
1236                      MWL8K_TXD_STATUS_OK_RETRY |                \
1237                      MWL8K_TXD_STATUS_OK_MORE_RETRY))
1238
1239 static void mwl8k_txq_reclaim(struct ieee80211_hw *hw, int index, int force)
1240 {
1241         struct mwl8k_priv *priv = hw->priv;
1242         struct mwl8k_tx_queue *txq = priv->txq + index;
1243         int wake = 0;
1244
1245         while (txq->stats.len > 0) {
1246                 int tx;
1247                 struct mwl8k_tx_desc *tx_desc;
1248                 unsigned long addr;
1249                 int size;
1250                 struct sk_buff *skb;
1251                 struct ieee80211_tx_info *info;
1252                 u32 status;
1253
1254                 tx = txq->head;
1255                 tx_desc = txq->txd + tx;
1256
1257                 status = le32_to_cpu(tx_desc->status);
1258
1259                 if (status & MWL8K_TXD_STATUS_FW_OWNED) {
1260                         if (!force)
1261                                 break;
1262                         tx_desc->status &=
1263                                 ~cpu_to_le32(MWL8K_TXD_STATUS_FW_OWNED);
1264                 }
1265
1266                 txq->head = (tx + 1) % MWL8K_TX_DESCS;
1267                 BUG_ON(txq->stats.len == 0);
1268                 txq->stats.len--;
1269                 priv->pending_tx_pkts--;
1270
1271                 addr = le32_to_cpu(tx_desc->pkt_phys_addr);
1272                 size = le16_to_cpu(tx_desc->pkt_len);
1273                 skb = txq->skb[tx];
1274                 txq->skb[tx] = NULL;
1275
1276                 BUG_ON(skb == NULL);
1277                 pci_unmap_single(priv->pdev, addr, size, PCI_DMA_TODEVICE);
1278
1279                 mwl8k_remove_dma_header(skb);
1280
1281                 /* Mark descriptor as unused */
1282                 tx_desc->pkt_phys_addr = 0;
1283                 tx_desc->pkt_len = 0;
1284
1285                 info = IEEE80211_SKB_CB(skb);
1286                 ieee80211_tx_info_clear_status(info);
1287                 if (MWL8K_TXD_SUCCESS(status))
1288                         info->flags |= IEEE80211_TX_STAT_ACK;
1289
1290                 ieee80211_tx_status_irqsafe(hw, skb);
1291
1292                 wake = 1;
1293         }
1294
1295         if (wake && priv->radio_on && !mutex_is_locked(&priv->fw_mutex))
1296                 ieee80211_wake_queue(hw, index);
1297 }
1298
1299 /* must be called only when the card's transmit is completely halted */
1300 static void mwl8k_txq_deinit(struct ieee80211_hw *hw, int index)
1301 {
1302         struct mwl8k_priv *priv = hw->priv;
1303         struct mwl8k_tx_queue *txq = priv->txq + index;
1304
1305         mwl8k_txq_reclaim(hw, index, 1);
1306
1307         kfree(txq->skb);
1308         txq->skb = NULL;
1309
1310         pci_free_consistent(priv->pdev,
1311                             MWL8K_TX_DESCS * sizeof(struct mwl8k_tx_desc),
1312                             txq->txd, txq->txd_dma);
1313         txq->txd = NULL;
1314 }
1315
1316 static int
1317 mwl8k_txq_xmit(struct ieee80211_hw *hw, int index, struct sk_buff *skb)
1318 {
1319         struct mwl8k_priv *priv = hw->priv;
1320         struct ieee80211_tx_info *tx_info;
1321         struct mwl8k_vif *mwl8k_vif;
1322         struct ieee80211_hdr *wh;
1323         struct mwl8k_tx_queue *txq;
1324         struct mwl8k_tx_desc *tx;
1325         dma_addr_t dma;
1326         u32 txstatus;
1327         u8 txdatarate;
1328         u16 qos;
1329
1330         wh = (struct ieee80211_hdr *)skb->data;
1331         if (ieee80211_is_data_qos(wh->frame_control))
1332                 qos = le16_to_cpu(*((__le16 *)ieee80211_get_qos_ctl(wh)));
1333         else
1334                 qos = 0;
1335
1336         mwl8k_add_dma_header(skb);
1337         wh = &((struct mwl8k_dma_data *)skb->data)->wh;
1338
1339         tx_info = IEEE80211_SKB_CB(skb);
1340         mwl8k_vif = MWL8K_VIF(tx_info->control.vif);
1341
1342         if (tx_info->flags & IEEE80211_TX_CTL_ASSIGN_SEQ) {
1343                 u16 seqno = mwl8k_vif->seqno;
1344
1345                 wh->seq_ctrl &= cpu_to_le16(IEEE80211_SCTL_FRAG);
1346                 wh->seq_ctrl |= cpu_to_le16(seqno << 4);
1347                 mwl8k_vif->seqno = seqno++ % 4096;
1348         }
1349
1350         /* Setup firmware control bit fields for each frame type.  */
1351         txstatus = 0;
1352         txdatarate = 0;
1353         if (ieee80211_is_mgmt(wh->frame_control) ||
1354             ieee80211_is_ctl(wh->frame_control)) {
1355                 txdatarate = 0;
1356                 qos = mwl8k_qos_setbit_eosp(qos);
1357                 /* Set Queue size to unspecified */
1358                 qos = mwl8k_qos_setbit_qlen(qos, 0xff);
1359         } else if (ieee80211_is_data(wh->frame_control)) {
1360                 txdatarate = 1;
1361                 if (is_multicast_ether_addr(wh->addr1))
1362                         txstatus |= MWL8K_TXD_STATUS_MULTICAST_TX;
1363
1364                 /* Send pkt in an aggregate if AMPDU frame.  */
1365                 if (tx_info->flags & IEEE80211_TX_CTL_AMPDU)
1366                         qos = mwl8k_qos_setbit_ack(qos,
1367                                 MWL8K_TXD_ACK_POLICY_BLOCKACK);
1368                 else
1369                         qos = mwl8k_qos_setbit_ack(qos,
1370                                 MWL8K_TXD_ACK_POLICY_NORMAL);
1371
1372                 if (qos & IEEE80211_QOS_CONTROL_A_MSDU_PRESENT)
1373                         qos = mwl8k_qos_setbit_amsdu(qos);
1374         }
1375
1376         dma = pci_map_single(priv->pdev, skb->data,
1377                                 skb->len, PCI_DMA_TODEVICE);
1378
1379         if (pci_dma_mapping_error(priv->pdev, dma)) {
1380                 printk(KERN_DEBUG "%s: failed to dma map skb, "
1381                        "dropping TX frame.\n", wiphy_name(hw->wiphy));
1382                 dev_kfree_skb(skb);
1383                 return NETDEV_TX_OK;
1384         }
1385
1386         spin_lock_bh(&priv->tx_lock);
1387
1388         txq = priv->txq + index;
1389
1390         BUG_ON(txq->skb[txq->tail] != NULL);
1391         txq->skb[txq->tail] = skb;
1392
1393         tx = txq->txd + txq->tail;
1394         tx->data_rate = txdatarate;
1395         tx->tx_priority = index;
1396         tx->qos_control = cpu_to_le16(qos);
1397         tx->pkt_phys_addr = cpu_to_le32(dma);
1398         tx->pkt_len = cpu_to_le16(skb->len);
1399         tx->rate_info = 0;
1400         tx->peer_id = mwl8k_vif->peer_id;
1401         wmb();
1402         tx->status = cpu_to_le32(MWL8K_TXD_STATUS_FW_OWNED | txstatus);
1403
1404         txq->stats.count++;
1405         txq->stats.len++;
1406         priv->pending_tx_pkts++;
1407
1408         txq->tail++;
1409         if (txq->tail == MWL8K_TX_DESCS)
1410                 txq->tail = 0;
1411
1412         if (txq->head == txq->tail)
1413                 ieee80211_stop_queue(hw, index);
1414
1415         mwl8k_tx_start(priv);
1416
1417         spin_unlock_bh(&priv->tx_lock);
1418
1419         return NETDEV_TX_OK;
1420 }
1421
1422
1423 /*
1424  * Firmware access.
1425  *
1426  * We have the following requirements for issuing firmware commands:
1427  * - Some commands require that the packet transmit path is idle when
1428  *   the command is issued.  (For simplicity, we'll just quiesce the
1429  *   transmit path for every command.)
1430  * - There are certain sequences of commands that need to be issued to
1431  *   the hardware sequentially, with no other intervening commands.
1432  *
1433  * This leads to an implementation of a "firmware lock" as a mutex that
1434  * can be taken recursively, and which is taken by both the low-level
1435  * command submission function (mwl8k_post_cmd) as well as any users of
1436  * that function that require issuing of an atomic sequence of commands,
1437  * and quiesces the transmit path whenever it's taken.
1438  */
1439 static int mwl8k_fw_lock(struct ieee80211_hw *hw)
1440 {
1441         struct mwl8k_priv *priv = hw->priv;
1442
1443         if (priv->fw_mutex_owner != current) {
1444                 int rc;
1445
1446                 mutex_lock(&priv->fw_mutex);
1447                 ieee80211_stop_queues(hw);
1448
1449                 rc = mwl8k_tx_wait_empty(hw);
1450                 if (rc) {
1451                         ieee80211_wake_queues(hw);
1452                         mutex_unlock(&priv->fw_mutex);
1453
1454                         return rc;
1455                 }
1456
1457                 priv->fw_mutex_owner = current;
1458         }
1459
1460         priv->fw_mutex_depth++;
1461
1462         return 0;
1463 }
1464
1465 static void mwl8k_fw_unlock(struct ieee80211_hw *hw)
1466 {
1467         struct mwl8k_priv *priv = hw->priv;
1468
1469         if (!--priv->fw_mutex_depth) {
1470                 ieee80211_wake_queues(hw);
1471                 priv->fw_mutex_owner = NULL;
1472                 mutex_unlock(&priv->fw_mutex);
1473         }
1474 }
1475
1476
1477 /*
1478  * Command processing.
1479  */
1480
1481 /* Timeout firmware commands after 2000ms */
1482 #define MWL8K_CMD_TIMEOUT_MS    2000
1483
1484 static int mwl8k_post_cmd(struct ieee80211_hw *hw, struct mwl8k_cmd_pkt *cmd)
1485 {
1486         DECLARE_COMPLETION_ONSTACK(cmd_wait);
1487         struct mwl8k_priv *priv = hw->priv;
1488         void __iomem *regs = priv->regs;
1489         dma_addr_t dma_addr;
1490         unsigned int dma_size;
1491         int rc;
1492         unsigned long timeout = 0;
1493         u8 buf[32];
1494
1495         cmd->result = 0xffff;
1496         dma_size = le16_to_cpu(cmd->length);
1497         dma_addr = pci_map_single(priv->pdev, cmd, dma_size,
1498                                   PCI_DMA_BIDIRECTIONAL);
1499         if (pci_dma_mapping_error(priv->pdev, dma_addr))
1500                 return -ENOMEM;
1501
1502         rc = mwl8k_fw_lock(hw);
1503         if (rc) {
1504                 pci_unmap_single(priv->pdev, dma_addr, dma_size,
1505                                                 PCI_DMA_BIDIRECTIONAL);
1506                 return rc;
1507         }
1508
1509         priv->hostcmd_wait = &cmd_wait;
1510         iowrite32(dma_addr, regs + MWL8K_HIU_GEN_PTR);
1511         iowrite32(MWL8K_H2A_INT_DOORBELL,
1512                 regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
1513         iowrite32(MWL8K_H2A_INT_DUMMY,
1514                 regs + MWL8K_HIU_H2A_INTERRUPT_EVENTS);
1515
1516         timeout = wait_for_completion_timeout(&cmd_wait,
1517                                 msecs_to_jiffies(MWL8K_CMD_TIMEOUT_MS));
1518
1519         priv->hostcmd_wait = NULL;
1520
1521         mwl8k_fw_unlock(hw);
1522
1523         pci_unmap_single(priv->pdev, dma_addr, dma_size,
1524                                         PCI_DMA_BIDIRECTIONAL);
1525
1526         if (!timeout) {
1527                 printk(KERN_ERR "%s: Command %s timeout after %u ms\n",
1528                        wiphy_name(hw->wiphy),
1529                        mwl8k_cmd_name(cmd->code, buf, sizeof(buf)),
1530                        MWL8K_CMD_TIMEOUT_MS);
1531                 rc = -ETIMEDOUT;
1532         } else {
1533                 rc = cmd->result ? -EINVAL : 0;
1534                 if (rc)
1535                         printk(KERN_ERR "%s: Command %s error 0x%x\n",
1536                                wiphy_name(hw->wiphy),
1537                                mwl8k_cmd_name(cmd->code, buf, sizeof(buf)),
1538                                le16_to_cpu(cmd->result));
1539         }
1540
1541         return rc;
1542 }
1543
1544 /*
1545  * CMD_GET_HW_SPEC (STA version).
1546  */
1547 struct mwl8k_cmd_get_hw_spec_sta {
1548         struct mwl8k_cmd_pkt header;
1549         __u8 hw_rev;
1550         __u8 host_interface;
1551         __le16 num_mcaddrs;
1552         __u8 perm_addr[ETH_ALEN];
1553         __le16 region_code;
1554         __le32 fw_rev;
1555         __le32 ps_cookie;
1556         __le32 caps;
1557         __u8 mcs_bitmap[16];
1558         __le32 rx_queue_ptr;
1559         __le32 num_tx_queues;
1560         __le32 tx_queue_ptrs[MWL8K_TX_QUEUES];
1561         __le32 caps2;
1562         __le32 num_tx_desc_per_queue;
1563         __le32 total_rxd;
1564 } __attribute__((packed));
1565
1566 static int mwl8k_cmd_get_hw_spec_sta(struct ieee80211_hw *hw)
1567 {
1568         struct mwl8k_priv *priv = hw->priv;
1569         struct mwl8k_cmd_get_hw_spec_sta *cmd;
1570         int rc;
1571         int i;
1572
1573         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1574         if (cmd == NULL)
1575                 return -ENOMEM;
1576
1577         cmd->header.code = cpu_to_le16(MWL8K_CMD_GET_HW_SPEC);
1578         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1579
1580         memset(cmd->perm_addr, 0xff, sizeof(cmd->perm_addr));
1581         cmd->ps_cookie = cpu_to_le32(priv->cookie_dma);
1582         cmd->rx_queue_ptr = cpu_to_le32(priv->rxq[0].rxd_dma);
1583         cmd->num_tx_queues = cpu_to_le32(MWL8K_TX_QUEUES);
1584         for (i = 0; i < MWL8K_TX_QUEUES; i++)
1585                 cmd->tx_queue_ptrs[i] = cpu_to_le32(priv->txq[i].txd_dma);
1586         cmd->num_tx_desc_per_queue = cpu_to_le32(MWL8K_TX_DESCS);
1587         cmd->total_rxd = cpu_to_le32(MWL8K_RX_DESCS);
1588
1589         rc = mwl8k_post_cmd(hw, &cmd->header);
1590
1591         if (!rc) {
1592                 SET_IEEE80211_PERM_ADDR(hw, cmd->perm_addr);
1593                 priv->num_mcaddrs = le16_to_cpu(cmd->num_mcaddrs);
1594                 priv->fw_rev = le32_to_cpu(cmd->fw_rev);
1595                 priv->hw_rev = cmd->hw_rev;
1596         }
1597
1598         kfree(cmd);
1599         return rc;
1600 }
1601
1602 /*
1603  * CMD_GET_HW_SPEC (AP version).
1604  */
1605 struct mwl8k_cmd_get_hw_spec_ap {
1606         struct mwl8k_cmd_pkt header;
1607         __u8 hw_rev;
1608         __u8 host_interface;
1609         __le16 num_wcb;
1610         __le16 num_mcaddrs;
1611         __u8 perm_addr[ETH_ALEN];
1612         __le16 region_code;
1613         __le16 num_antenna;
1614         __le32 fw_rev;
1615         __le32 wcbbase0;
1616         __le32 rxwrptr;
1617         __le32 rxrdptr;
1618         __le32 ps_cookie;
1619         __le32 wcbbase1;
1620         __le32 wcbbase2;
1621         __le32 wcbbase3;
1622 } __attribute__((packed));
1623
1624 static int mwl8k_cmd_get_hw_spec_ap(struct ieee80211_hw *hw)
1625 {
1626         struct mwl8k_priv *priv = hw->priv;
1627         struct mwl8k_cmd_get_hw_spec_ap *cmd;
1628         int rc;
1629
1630         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1631         if (cmd == NULL)
1632                 return -ENOMEM;
1633
1634         cmd->header.code = cpu_to_le16(MWL8K_CMD_GET_HW_SPEC);
1635         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1636
1637         memset(cmd->perm_addr, 0xff, sizeof(cmd->perm_addr));
1638         cmd->ps_cookie = cpu_to_le32(priv->cookie_dma);
1639
1640         rc = mwl8k_post_cmd(hw, &cmd->header);
1641
1642         if (!rc) {
1643                 int off;
1644
1645                 SET_IEEE80211_PERM_ADDR(hw, cmd->perm_addr);
1646                 priv->num_mcaddrs = le16_to_cpu(cmd->num_mcaddrs);
1647                 priv->fw_rev = le32_to_cpu(cmd->fw_rev);
1648                 priv->hw_rev = cmd->hw_rev;
1649
1650                 off = le32_to_cpu(cmd->wcbbase0) & 0xffff;
1651                 iowrite32(cpu_to_le32(priv->txq[0].txd_dma), priv->sram + off);
1652
1653                 off = le32_to_cpu(cmd->rxwrptr) & 0xffff;
1654                 iowrite32(cpu_to_le32(priv->rxq[0].rxd_dma), priv->sram + off);
1655
1656                 off = le32_to_cpu(cmd->rxrdptr) & 0xffff;
1657                 iowrite32(cpu_to_le32(priv->rxq[0].rxd_dma), priv->sram + off);
1658
1659                 off = le32_to_cpu(cmd->wcbbase1) & 0xffff;
1660                 iowrite32(cpu_to_le32(priv->txq[1].txd_dma), priv->sram + off);
1661
1662                 off = le32_to_cpu(cmd->wcbbase2) & 0xffff;
1663                 iowrite32(cpu_to_le32(priv->txq[2].txd_dma), priv->sram + off);
1664
1665                 off = le32_to_cpu(cmd->wcbbase3) & 0xffff;
1666                 iowrite32(cpu_to_le32(priv->txq[3].txd_dma), priv->sram + off);
1667         }
1668
1669         kfree(cmd);
1670         return rc;
1671 }
1672
1673 /*
1674  * CMD_SET_HW_SPEC.
1675  */
1676 struct mwl8k_cmd_set_hw_spec {
1677         struct mwl8k_cmd_pkt header;
1678         __u8 hw_rev;
1679         __u8 host_interface;
1680         __le16 num_mcaddrs;
1681         __u8 perm_addr[ETH_ALEN];
1682         __le16 region_code;
1683         __le32 fw_rev;
1684         __le32 ps_cookie;
1685         __le32 caps;
1686         __le32 rx_queue_ptr;
1687         __le32 num_tx_queues;
1688         __le32 tx_queue_ptrs[MWL8K_TX_QUEUES];
1689         __le32 flags;
1690         __le32 num_tx_desc_per_queue;
1691         __le32 total_rxd;
1692 } __attribute__((packed));
1693
1694 #define MWL8K_SET_HW_SPEC_FLAG_HOST_DECR_MGMT   0x00000080
1695
1696 static int mwl8k_cmd_set_hw_spec(struct ieee80211_hw *hw)
1697 {
1698         struct mwl8k_priv *priv = hw->priv;
1699         struct mwl8k_cmd_set_hw_spec *cmd;
1700         int rc;
1701         int i;
1702
1703         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1704         if (cmd == NULL)
1705                 return -ENOMEM;
1706
1707         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_HW_SPEC);
1708         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1709
1710         cmd->ps_cookie = cpu_to_le32(priv->cookie_dma);
1711         cmd->rx_queue_ptr = cpu_to_le32(priv->rxq[0].rxd_dma);
1712         cmd->num_tx_queues = cpu_to_le32(MWL8K_TX_QUEUES);
1713         for (i = 0; i < MWL8K_TX_QUEUES; i++)
1714                 cmd->tx_queue_ptrs[i] = cpu_to_le32(priv->txq[i].txd_dma);
1715         cmd->flags = cpu_to_le32(MWL8K_SET_HW_SPEC_FLAG_HOST_DECR_MGMT);
1716         cmd->num_tx_desc_per_queue = cpu_to_le32(MWL8K_TX_DESCS);
1717         cmd->total_rxd = cpu_to_le32(MWL8K_RX_DESCS);
1718
1719         rc = mwl8k_post_cmd(hw, &cmd->header);
1720         kfree(cmd);
1721
1722         return rc;
1723 }
1724
1725 /*
1726  * CMD_MAC_MULTICAST_ADR.
1727  */
1728 struct mwl8k_cmd_mac_multicast_adr {
1729         struct mwl8k_cmd_pkt header;
1730         __le16 action;
1731         __le16 numaddr;
1732         __u8 addr[0][ETH_ALEN];
1733 };
1734
1735 #define MWL8K_ENABLE_RX_DIRECTED        0x0001
1736 #define MWL8K_ENABLE_RX_MULTICAST       0x0002
1737 #define MWL8K_ENABLE_RX_ALL_MULTICAST   0x0004
1738 #define MWL8K_ENABLE_RX_BROADCAST       0x0008
1739
1740 static struct mwl8k_cmd_pkt *
1741 __mwl8k_cmd_mac_multicast_adr(struct ieee80211_hw *hw, int allmulti,
1742                               int mc_count, struct dev_addr_list *mclist)
1743 {
1744         struct mwl8k_priv *priv = hw->priv;
1745         struct mwl8k_cmd_mac_multicast_adr *cmd;
1746         int size;
1747
1748         if (allmulti || mc_count > priv->num_mcaddrs) {
1749                 allmulti = 1;
1750                 mc_count = 0;
1751         }
1752
1753         size = sizeof(*cmd) + mc_count * ETH_ALEN;
1754
1755         cmd = kzalloc(size, GFP_ATOMIC);
1756         if (cmd == NULL)
1757                 return NULL;
1758
1759         cmd->header.code = cpu_to_le16(MWL8K_CMD_MAC_MULTICAST_ADR);
1760         cmd->header.length = cpu_to_le16(size);
1761         cmd->action = cpu_to_le16(MWL8K_ENABLE_RX_DIRECTED |
1762                                   MWL8K_ENABLE_RX_BROADCAST);
1763
1764         if (allmulti) {
1765                 cmd->action |= cpu_to_le16(MWL8K_ENABLE_RX_ALL_MULTICAST);
1766         } else if (mc_count) {
1767                 int i;
1768
1769                 cmd->action |= cpu_to_le16(MWL8K_ENABLE_RX_MULTICAST);
1770                 cmd->numaddr = cpu_to_le16(mc_count);
1771                 for (i = 0; i < mc_count && mclist; i++) {
1772                         if (mclist->da_addrlen != ETH_ALEN) {
1773                                 kfree(cmd);
1774                                 return NULL;
1775                         }
1776                         memcpy(cmd->addr[i], mclist->da_addr, ETH_ALEN);
1777                         mclist = mclist->next;
1778                 }
1779         }
1780
1781         return &cmd->header;
1782 }
1783
1784 /*
1785  * CMD_802_11_GET_STAT.
1786  */
1787 struct mwl8k_cmd_802_11_get_stat {
1788         struct mwl8k_cmd_pkt header;
1789         __le32 stats[64];
1790 } __attribute__((packed));
1791
1792 #define MWL8K_STAT_ACK_FAILURE  9
1793 #define MWL8K_STAT_RTS_FAILURE  12
1794 #define MWL8K_STAT_FCS_ERROR    24
1795 #define MWL8K_STAT_RTS_SUCCESS  11
1796
1797 static int mwl8k_cmd_802_11_get_stat(struct ieee80211_hw *hw,
1798                                 struct ieee80211_low_level_stats *stats)
1799 {
1800         struct mwl8k_cmd_802_11_get_stat *cmd;
1801         int rc;
1802
1803         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1804         if (cmd == NULL)
1805                 return -ENOMEM;
1806
1807         cmd->header.code = cpu_to_le16(MWL8K_CMD_GET_STAT);
1808         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1809
1810         rc = mwl8k_post_cmd(hw, &cmd->header);
1811         if (!rc) {
1812                 stats->dot11ACKFailureCount =
1813                         le32_to_cpu(cmd->stats[MWL8K_STAT_ACK_FAILURE]);
1814                 stats->dot11RTSFailureCount =
1815                         le32_to_cpu(cmd->stats[MWL8K_STAT_RTS_FAILURE]);
1816                 stats->dot11FCSErrorCount =
1817                         le32_to_cpu(cmd->stats[MWL8K_STAT_FCS_ERROR]);
1818                 stats->dot11RTSSuccessCount =
1819                         le32_to_cpu(cmd->stats[MWL8K_STAT_RTS_SUCCESS]);
1820         }
1821         kfree(cmd);
1822
1823         return rc;
1824 }
1825
1826 /*
1827  * CMD_802_11_RADIO_CONTROL.
1828  */
1829 struct mwl8k_cmd_802_11_radio_control {
1830         struct mwl8k_cmd_pkt header;
1831         __le16 action;
1832         __le16 control;
1833         __le16 radio_on;
1834 } __attribute__((packed));
1835
1836 static int
1837 mwl8k_cmd_802_11_radio_control(struct ieee80211_hw *hw, bool enable, bool force)
1838 {
1839         struct mwl8k_priv *priv = hw->priv;
1840         struct mwl8k_cmd_802_11_radio_control *cmd;
1841         int rc;
1842
1843         if (enable == priv->radio_on && !force)
1844                 return 0;
1845
1846         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1847         if (cmd == NULL)
1848                 return -ENOMEM;
1849
1850         cmd->header.code = cpu_to_le16(MWL8K_CMD_RADIO_CONTROL);
1851         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1852         cmd->action = cpu_to_le16(MWL8K_CMD_SET);
1853         cmd->control = cpu_to_le16(priv->radio_short_preamble ? 3 : 1);
1854         cmd->radio_on = cpu_to_le16(enable ? 0x0001 : 0x0000);
1855
1856         rc = mwl8k_post_cmd(hw, &cmd->header);
1857         kfree(cmd);
1858
1859         if (!rc)
1860                 priv->radio_on = enable;
1861
1862         return rc;
1863 }
1864
1865 static int mwl8k_cmd_802_11_radio_disable(struct ieee80211_hw *hw)
1866 {
1867         return mwl8k_cmd_802_11_radio_control(hw, 0, 0);
1868 }
1869
1870 static int mwl8k_cmd_802_11_radio_enable(struct ieee80211_hw *hw)
1871 {
1872         return mwl8k_cmd_802_11_radio_control(hw, 1, 0);
1873 }
1874
1875 static int
1876 mwl8k_set_radio_preamble(struct ieee80211_hw *hw, bool short_preamble)
1877 {
1878         struct mwl8k_priv *priv;
1879
1880         if (hw == NULL || hw->priv == NULL)
1881                 return -EINVAL;
1882         priv = hw->priv;
1883
1884         priv->radio_short_preamble = short_preamble;
1885
1886         return mwl8k_cmd_802_11_radio_control(hw, 1, 1);
1887 }
1888
1889 /*
1890  * CMD_802_11_RF_TX_POWER.
1891  */
1892 #define MWL8K_TX_POWER_LEVEL_TOTAL      8
1893
1894 struct mwl8k_cmd_802_11_rf_tx_power {
1895         struct mwl8k_cmd_pkt header;
1896         __le16 action;
1897         __le16 support_level;
1898         __le16 current_level;
1899         __le16 reserved;
1900         __le16 power_level_list[MWL8K_TX_POWER_LEVEL_TOTAL];
1901 } __attribute__((packed));
1902
1903 static int mwl8k_cmd_802_11_rf_tx_power(struct ieee80211_hw *hw, int dBm)
1904 {
1905         struct mwl8k_cmd_802_11_rf_tx_power *cmd;
1906         int rc;
1907
1908         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1909         if (cmd == NULL)
1910                 return -ENOMEM;
1911
1912         cmd->header.code = cpu_to_le16(MWL8K_CMD_RF_TX_POWER);
1913         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1914         cmd->action = cpu_to_le16(MWL8K_CMD_SET);
1915         cmd->support_level = cpu_to_le16(dBm);
1916
1917         rc = mwl8k_post_cmd(hw, &cmd->header);
1918         kfree(cmd);
1919
1920         return rc;
1921 }
1922
1923 /*
1924  * CMD_RF_ANTENNA.
1925  */
1926 struct mwl8k_cmd_rf_antenna {
1927         struct mwl8k_cmd_pkt header;
1928         __le16 antenna;
1929         __le16 mode;
1930 } __attribute__((packed));
1931
1932 #define MWL8K_RF_ANTENNA_RX             1
1933 #define MWL8K_RF_ANTENNA_TX             2
1934
1935 static int
1936 mwl8k_cmd_rf_antenna(struct ieee80211_hw *hw, int antenna, int mask)
1937 {
1938         struct mwl8k_cmd_rf_antenna *cmd;
1939         int rc;
1940
1941         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1942         if (cmd == NULL)
1943                 return -ENOMEM;
1944
1945         cmd->header.code = cpu_to_le16(MWL8K_CMD_RF_ANTENNA);
1946         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1947         cmd->antenna = cpu_to_le16(antenna);
1948         cmd->mode = cpu_to_le16(mask);
1949
1950         rc = mwl8k_post_cmd(hw, &cmd->header);
1951         kfree(cmd);
1952
1953         return rc;
1954 }
1955
1956 /*
1957  * CMD_SET_PRE_SCAN.
1958  */
1959 struct mwl8k_cmd_set_pre_scan {
1960         struct mwl8k_cmd_pkt header;
1961 } __attribute__((packed));
1962
1963 static int mwl8k_cmd_set_pre_scan(struct ieee80211_hw *hw)
1964 {
1965         struct mwl8k_cmd_set_pre_scan *cmd;
1966         int rc;
1967
1968         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1969         if (cmd == NULL)
1970                 return -ENOMEM;
1971
1972         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_PRE_SCAN);
1973         cmd->header.length = cpu_to_le16(sizeof(*cmd));
1974
1975         rc = mwl8k_post_cmd(hw, &cmd->header);
1976         kfree(cmd);
1977
1978         return rc;
1979 }
1980
1981 /*
1982  * CMD_SET_POST_SCAN.
1983  */
1984 struct mwl8k_cmd_set_post_scan {
1985         struct mwl8k_cmd_pkt header;
1986         __le32 isibss;
1987         __u8 bssid[ETH_ALEN];
1988 } __attribute__((packed));
1989
1990 static int
1991 mwl8k_cmd_set_post_scan(struct ieee80211_hw *hw, __u8 *mac)
1992 {
1993         struct mwl8k_cmd_set_post_scan *cmd;
1994         int rc;
1995
1996         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
1997         if (cmd == NULL)
1998                 return -ENOMEM;
1999
2000         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_POST_SCAN);
2001         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2002         cmd->isibss = 0;
2003         memcpy(cmd->bssid, mac, ETH_ALEN);
2004
2005         rc = mwl8k_post_cmd(hw, &cmd->header);
2006         kfree(cmd);
2007
2008         return rc;
2009 }
2010
2011 /*
2012  * CMD_SET_RF_CHANNEL.
2013  */
2014 struct mwl8k_cmd_set_rf_channel {
2015         struct mwl8k_cmd_pkt header;
2016         __le16 action;
2017         __u8 current_channel;
2018         __le32 channel_flags;
2019 } __attribute__((packed));
2020
2021 static int mwl8k_cmd_set_rf_channel(struct ieee80211_hw *hw,
2022                                     struct ieee80211_channel *channel)
2023 {
2024         struct mwl8k_cmd_set_rf_channel *cmd;
2025         int rc;
2026
2027         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2028         if (cmd == NULL)
2029                 return -ENOMEM;
2030
2031         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_RF_CHANNEL);
2032         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2033         cmd->action = cpu_to_le16(MWL8K_CMD_SET);
2034         cmd->current_channel = channel->hw_value;
2035         if (channel->band == IEEE80211_BAND_2GHZ)
2036                 cmd->channel_flags = cpu_to_le32(0x00000081);
2037         else
2038                 cmd->channel_flags = cpu_to_le32(0x00000000);
2039
2040         rc = mwl8k_post_cmd(hw, &cmd->header);
2041         kfree(cmd);
2042
2043         return rc;
2044 }
2045
2046 /*
2047  * CMD_SET_SLOT.
2048  */
2049 struct mwl8k_cmd_set_slot {
2050         struct mwl8k_cmd_pkt header;
2051         __le16 action;
2052         __u8 short_slot;
2053 } __attribute__((packed));
2054
2055 static int mwl8k_cmd_set_slot(struct ieee80211_hw *hw, bool short_slot_time)
2056 {
2057         struct mwl8k_cmd_set_slot *cmd;
2058         int rc;
2059
2060         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2061         if (cmd == NULL)
2062                 return -ENOMEM;
2063
2064         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_SLOT);
2065         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2066         cmd->action = cpu_to_le16(MWL8K_CMD_SET);
2067         cmd->short_slot = short_slot_time;
2068
2069         rc = mwl8k_post_cmd(hw, &cmd->header);
2070         kfree(cmd);
2071
2072         return rc;
2073 }
2074
2075 /*
2076  * CMD_MIMO_CONFIG.
2077  */
2078 struct mwl8k_cmd_mimo_config {
2079         struct mwl8k_cmd_pkt header;
2080         __le32 action;
2081         __u8 rx_antenna_map;
2082         __u8 tx_antenna_map;
2083 } __attribute__((packed));
2084
2085 static int mwl8k_cmd_mimo_config(struct ieee80211_hw *hw, __u8 rx, __u8 tx)
2086 {
2087         struct mwl8k_cmd_mimo_config *cmd;
2088         int rc;
2089
2090         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2091         if (cmd == NULL)
2092                 return -ENOMEM;
2093
2094         cmd->header.code = cpu_to_le16(MWL8K_CMD_MIMO_CONFIG);
2095         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2096         cmd->action = cpu_to_le32((u32)MWL8K_CMD_SET);
2097         cmd->rx_antenna_map = rx;
2098         cmd->tx_antenna_map = tx;
2099
2100         rc = mwl8k_post_cmd(hw, &cmd->header);
2101         kfree(cmd);
2102
2103         return rc;
2104 }
2105
2106 /*
2107  * CMD_ENABLE_SNIFFER.
2108  */
2109 struct mwl8k_cmd_enable_sniffer {
2110         struct mwl8k_cmd_pkt header;
2111         __le32 action;
2112 } __attribute__((packed));
2113
2114 static int mwl8k_enable_sniffer(struct ieee80211_hw *hw, bool enable)
2115 {
2116         struct mwl8k_cmd_enable_sniffer *cmd;
2117         int rc;
2118
2119         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2120         if (cmd == NULL)
2121                 return -ENOMEM;
2122
2123         cmd->header.code = cpu_to_le16(MWL8K_CMD_ENABLE_SNIFFER);
2124         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2125         cmd->action = cpu_to_le32(!!enable);
2126
2127         rc = mwl8k_post_cmd(hw, &cmd->header);
2128         kfree(cmd);
2129
2130         return rc;
2131 }
2132
2133 /*
2134  * CMD_SET_MAC_ADDR.
2135  */
2136 struct mwl8k_cmd_set_mac_addr {
2137         struct mwl8k_cmd_pkt header;
2138         union {
2139                 struct {
2140                         __le16 mac_type;
2141                         __u8 mac_addr[ETH_ALEN];
2142                 } mbss;
2143                 __u8 mac_addr[ETH_ALEN];
2144         };
2145 } __attribute__((packed));
2146
2147 static int mwl8k_set_mac_addr(struct ieee80211_hw *hw, u8 *mac)
2148 {
2149         struct mwl8k_priv *priv = hw->priv;
2150         struct mwl8k_cmd_set_mac_addr *cmd;
2151         int rc;
2152
2153         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2154         if (cmd == NULL)
2155                 return -ENOMEM;
2156
2157         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_MAC_ADDR);
2158         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2159         if (priv->ap_fw) {
2160                 cmd->mbss.mac_type = 0;
2161                 memcpy(cmd->mbss.mac_addr, mac, ETH_ALEN);
2162         } else {
2163                 memcpy(cmd->mac_addr, mac, ETH_ALEN);
2164         }
2165
2166         rc = mwl8k_post_cmd(hw, &cmd->header);
2167         kfree(cmd);
2168
2169         return rc;
2170 }
2171
2172
2173 /*
2174  * CMD_SET_RATEADAPT_MODE.
2175  */
2176 struct mwl8k_cmd_set_rate_adapt_mode {
2177         struct mwl8k_cmd_pkt header;
2178         __le16 action;
2179         __le16 mode;
2180 } __attribute__((packed));
2181
2182 static int mwl8k_cmd_setrateadaptmode(struct ieee80211_hw *hw, __u16 mode)
2183 {
2184         struct mwl8k_cmd_set_rate_adapt_mode *cmd;
2185         int rc;
2186
2187         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2188         if (cmd == NULL)
2189                 return -ENOMEM;
2190
2191         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_RATEADAPT_MODE);
2192         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2193         cmd->action = cpu_to_le16(MWL8K_CMD_SET);
2194         cmd->mode = cpu_to_le16(mode);
2195
2196         rc = mwl8k_post_cmd(hw, &cmd->header);
2197         kfree(cmd);
2198
2199         return rc;
2200 }
2201
2202 /*
2203  * CMD_SET_WMM_MODE.
2204  */
2205 struct mwl8k_cmd_set_wmm {
2206         struct mwl8k_cmd_pkt header;
2207         __le16 action;
2208 } __attribute__((packed));
2209
2210 static int mwl8k_set_wmm(struct ieee80211_hw *hw, bool enable)
2211 {
2212         struct mwl8k_priv *priv = hw->priv;
2213         struct mwl8k_cmd_set_wmm *cmd;
2214         int rc;
2215
2216         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2217         if (cmd == NULL)
2218                 return -ENOMEM;
2219
2220         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_WMM_MODE);
2221         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2222         cmd->action = cpu_to_le16(!!enable);
2223
2224         rc = mwl8k_post_cmd(hw, &cmd->header);
2225         kfree(cmd);
2226
2227         if (!rc)
2228                 priv->wmm_enabled = enable;
2229
2230         return rc;
2231 }
2232
2233 /*
2234  * CMD_SET_RTS_THRESHOLD.
2235  */
2236 struct mwl8k_cmd_rts_threshold {
2237         struct mwl8k_cmd_pkt header;
2238         __le16 action;
2239         __le16 threshold;
2240 } __attribute__((packed));
2241
2242 static int mwl8k_rts_threshold(struct ieee80211_hw *hw,
2243                                u16 action, u16 threshold)
2244 {
2245         struct mwl8k_cmd_rts_threshold *cmd;
2246         int rc;
2247
2248         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2249         if (cmd == NULL)
2250                 return -ENOMEM;
2251
2252         cmd->header.code = cpu_to_le16(MWL8K_CMD_RTS_THRESHOLD);
2253         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2254         cmd->action = cpu_to_le16(action);
2255         cmd->threshold = cpu_to_le16(threshold);
2256
2257         rc = mwl8k_post_cmd(hw, &cmd->header);
2258         kfree(cmd);
2259
2260         return rc;
2261 }
2262
2263 /*
2264  * CMD_SET_EDCA_PARAMS.
2265  */
2266 struct mwl8k_cmd_set_edca_params {
2267         struct mwl8k_cmd_pkt header;
2268
2269         /* See MWL8K_SET_EDCA_XXX below */
2270         __le16 action;
2271
2272         /* TX opportunity in units of 32 us */
2273         __le16 txop;
2274
2275         union {
2276                 struct {
2277                         /* Log exponent of max contention period: 0...15 */
2278                         __le32 log_cw_max;
2279
2280                         /* Log exponent of min contention period: 0...15 */
2281                         __le32 log_cw_min;
2282
2283                         /* Adaptive interframe spacing in units of 32us */
2284                         __u8 aifs;
2285
2286                         /* TX queue to configure */
2287                         __u8 txq;
2288                 } ap;
2289                 struct {
2290                         /* Log exponent of max contention period: 0...15 */
2291                         __u8 log_cw_max;
2292
2293                         /* Log exponent of min contention period: 0...15 */
2294                         __u8 log_cw_min;
2295
2296                         /* Adaptive interframe spacing in units of 32us */
2297                         __u8 aifs;
2298
2299                         /* TX queue to configure */
2300                         __u8 txq;
2301                 } sta;
2302         };
2303 } __attribute__((packed));
2304
2305 #define MWL8K_SET_EDCA_CW       0x01
2306 #define MWL8K_SET_EDCA_TXOP     0x02
2307 #define MWL8K_SET_EDCA_AIFS     0x04
2308
2309 #define MWL8K_SET_EDCA_ALL      (MWL8K_SET_EDCA_CW | \
2310                                  MWL8K_SET_EDCA_TXOP | \
2311                                  MWL8K_SET_EDCA_AIFS)
2312
2313 static int
2314 mwl8k_set_edca_params(struct ieee80211_hw *hw, __u8 qnum,
2315                 __u16 cw_min, __u16 cw_max,
2316                 __u8 aifs, __u16 txop)
2317 {
2318         struct mwl8k_priv *priv = hw->priv;
2319         struct mwl8k_cmd_set_edca_params *cmd;
2320         int rc;
2321
2322         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2323         if (cmd == NULL)
2324                 return -ENOMEM;
2325
2326         /*
2327          * Queues 0 (BE) and 1 (BK) are swapped in hardware for
2328          * this call.
2329          */
2330         qnum ^= !(qnum >> 1);
2331
2332         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_EDCA_PARAMS);
2333         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2334         cmd->action = cpu_to_le16(MWL8K_SET_EDCA_ALL);
2335         cmd->txop = cpu_to_le16(txop);
2336         if (priv->ap_fw) {
2337                 cmd->ap.log_cw_max = cpu_to_le32(ilog2(cw_max + 1));
2338                 cmd->ap.log_cw_min = cpu_to_le32(ilog2(cw_min + 1));
2339                 cmd->ap.aifs = aifs;
2340                 cmd->ap.txq = qnum;
2341         } else {
2342                 cmd->sta.log_cw_max = (u8)ilog2(cw_max + 1);
2343                 cmd->sta.log_cw_min = (u8)ilog2(cw_min + 1);
2344                 cmd->sta.aifs = aifs;
2345                 cmd->sta.txq = qnum;
2346         }
2347
2348         rc = mwl8k_post_cmd(hw, &cmd->header);
2349         kfree(cmd);
2350
2351         return rc;
2352 }
2353
2354 /*
2355  * CMD_FINALIZE_JOIN.
2356  */
2357
2358 /* FJ beacon buffer size is compiled into the firmware.  */
2359 #define MWL8K_FJ_BEACON_MAXLEN  128
2360
2361 struct mwl8k_cmd_finalize_join {
2362         struct mwl8k_cmd_pkt header;
2363         __le32 sleep_interval;  /* Number of beacon periods to sleep */
2364         __u8 beacon_data[MWL8K_FJ_BEACON_MAXLEN];
2365 } __attribute__((packed));
2366
2367 static int mwl8k_finalize_join(struct ieee80211_hw *hw, void *frame,
2368                                 __u16 framelen, __u16 dtim)
2369 {
2370         struct mwl8k_cmd_finalize_join *cmd;
2371         struct ieee80211_mgmt *payload = frame;
2372         u16 hdrlen;
2373         u32 payload_len;
2374         int rc;
2375
2376         if (frame == NULL)
2377                 return -EINVAL;
2378
2379         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2380         if (cmd == NULL)
2381                 return -ENOMEM;
2382
2383         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_FINALIZE_JOIN);
2384         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2385         cmd->sleep_interval = cpu_to_le32(dtim ? dtim : 1);
2386
2387         hdrlen = ieee80211_hdrlen(payload->frame_control);
2388
2389         payload_len = framelen > hdrlen ? framelen - hdrlen : 0;
2390
2391         /* XXX TBD Might just have to abort and return an error */
2392         if (payload_len > MWL8K_FJ_BEACON_MAXLEN)
2393                 printk(KERN_ERR "%s(): WARNING: Incomplete beacon "
2394                        "sent to firmware. Sz=%u MAX=%u\n", __func__,
2395                        payload_len, MWL8K_FJ_BEACON_MAXLEN);
2396
2397         if (payload_len > MWL8K_FJ_BEACON_MAXLEN)
2398                 payload_len = MWL8K_FJ_BEACON_MAXLEN;
2399
2400         if (payload && payload_len)
2401                 memcpy(cmd->beacon_data, &payload->u.beacon, payload_len);
2402
2403         rc = mwl8k_post_cmd(hw, &cmd->header);
2404         kfree(cmd);
2405         return rc;
2406 }
2407
2408 /*
2409  * CMD_UPDATE_STADB.
2410  */
2411 struct mwl8k_cmd_update_sta_db {
2412         struct mwl8k_cmd_pkt header;
2413
2414         /* See STADB_ACTION_TYPE */
2415         __le32  action;
2416
2417         /* Peer MAC address */
2418         __u8    peer_addr[ETH_ALEN];
2419
2420         __le32  reserved;
2421
2422         /* Peer info - valid during add/update.  */
2423         struct peer_capability_info     peer_info;
2424 } __attribute__((packed));
2425
2426 static int mwl8k_cmd_update_sta_db(struct ieee80211_hw *hw,
2427                 struct ieee80211_vif *vif, __u32 action)
2428 {
2429         struct mwl8k_vif *mv_vif = MWL8K_VIF(vif);
2430         struct ieee80211_bss_conf *info = &mv_vif->bss_info;
2431         struct mwl8k_cmd_update_sta_db *cmd;
2432         struct peer_capability_info *peer_info;
2433         struct ieee80211_rate *bitrates = mv_vif->legacy_rates;
2434         int rc;
2435         __u8 count, *rates;
2436
2437         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2438         if (cmd == NULL)
2439                 return -ENOMEM;
2440
2441         cmd->header.code = cpu_to_le16(MWL8K_CMD_UPDATE_STADB);
2442         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2443
2444         cmd->action = cpu_to_le32(action);
2445         peer_info = &cmd->peer_info;
2446         memcpy(cmd->peer_addr, mv_vif->bssid, ETH_ALEN);
2447
2448         switch (action) {
2449         case MWL8K_STA_DB_ADD_ENTRY:
2450         case MWL8K_STA_DB_MODIFY_ENTRY:
2451                 /* Build peer_info block */
2452                 peer_info->peer_type = MWL8K_PEER_TYPE_ACCESSPOINT;
2453                 peer_info->basic_caps = cpu_to_le16(info->assoc_capability);
2454                 peer_info->interop = 1;
2455                 peer_info->amsdu_enabled = 0;
2456
2457                 rates = peer_info->legacy_rates;
2458                 for (count = 0; count < mv_vif->legacy_nrates; count++)
2459                         rates[count] = bitrates[count].hw_value;
2460
2461                 rc = mwl8k_post_cmd(hw, &cmd->header);
2462                 if (rc == 0)
2463                         mv_vif->peer_id = peer_info->station_id;
2464
2465                 break;
2466
2467         case MWL8K_STA_DB_DEL_ENTRY:
2468         case MWL8K_STA_DB_FLUSH:
2469         default:
2470                 rc = mwl8k_post_cmd(hw, &cmd->header);
2471                 if (rc == 0)
2472                         mv_vif->peer_id = 0;
2473                 break;
2474         }
2475         kfree(cmd);
2476
2477         return rc;
2478 }
2479
2480 /*
2481  * CMD_SET_AID.
2482  */
2483 #define MWL8K_RATE_INDEX_MAX_ARRAY                      14
2484
2485 #define MWL8K_FRAME_PROT_DISABLED                       0x00
2486 #define MWL8K_FRAME_PROT_11G                            0x07
2487 #define MWL8K_FRAME_PROT_11N_HT_40MHZ_ONLY              0x02
2488 #define MWL8K_FRAME_PROT_11N_HT_ALL                     0x06
2489
2490 struct mwl8k_cmd_update_set_aid {
2491         struct  mwl8k_cmd_pkt header;
2492         __le16  aid;
2493
2494          /* AP's MAC address (BSSID) */
2495         __u8    bssid[ETH_ALEN];
2496         __le16  protection_mode;
2497         __u8    supp_rates[MWL8K_RATE_INDEX_MAX_ARRAY];
2498 } __attribute__((packed));
2499
2500 static int mwl8k_cmd_set_aid(struct ieee80211_hw *hw,
2501                                         struct ieee80211_vif *vif)
2502 {
2503         struct mwl8k_vif *mv_vif = MWL8K_VIF(vif);
2504         struct ieee80211_bss_conf *info = &mv_vif->bss_info;
2505         struct mwl8k_cmd_update_set_aid *cmd;
2506         struct ieee80211_rate *bitrates = mv_vif->legacy_rates;
2507         int count;
2508         u16 prot_mode;
2509         int rc;
2510
2511         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2512         if (cmd == NULL)
2513                 return -ENOMEM;
2514
2515         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_AID);
2516         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2517         cmd->aid = cpu_to_le16(info->aid);
2518
2519         memcpy(cmd->bssid, mv_vif->bssid, ETH_ALEN);
2520
2521         if (info->use_cts_prot) {
2522                 prot_mode = MWL8K_FRAME_PROT_11G;
2523         } else {
2524                 switch (info->ht_operation_mode &
2525                         IEEE80211_HT_OP_MODE_PROTECTION) {
2526                 case IEEE80211_HT_OP_MODE_PROTECTION_20MHZ:
2527                         prot_mode = MWL8K_FRAME_PROT_11N_HT_40MHZ_ONLY;
2528                         break;
2529                 case IEEE80211_HT_OP_MODE_PROTECTION_NONHT_MIXED:
2530                         prot_mode = MWL8K_FRAME_PROT_11N_HT_ALL;
2531                         break;
2532                 default:
2533                         prot_mode = MWL8K_FRAME_PROT_DISABLED;
2534                         break;
2535                 }
2536         }
2537         cmd->protection_mode = cpu_to_le16(prot_mode);
2538
2539         for (count = 0; count < mv_vif->legacy_nrates; count++)
2540                 cmd->supp_rates[count] = bitrates[count].hw_value;
2541
2542         rc = mwl8k_post_cmd(hw, &cmd->header);
2543         kfree(cmd);
2544
2545         return rc;
2546 }
2547
2548 /*
2549  * CMD_SET_RATE.
2550  */
2551 struct mwl8k_cmd_update_rateset {
2552         struct  mwl8k_cmd_pkt header;
2553         __u8    legacy_rates[MWL8K_RATE_INDEX_MAX_ARRAY];
2554
2555         /* Bitmap for supported MCS codes.  */
2556         __u8    mcs_set[MWL8K_IEEE_LEGACY_DATA_RATES];
2557         __u8    reserved[MWL8K_IEEE_LEGACY_DATA_RATES];
2558 } __attribute__((packed));
2559
2560 static int mwl8k_update_rateset(struct ieee80211_hw *hw,
2561                 struct ieee80211_vif *vif)
2562 {
2563         struct mwl8k_vif *mv_vif = MWL8K_VIF(vif);
2564         struct mwl8k_cmd_update_rateset *cmd;
2565         struct ieee80211_rate *bitrates = mv_vif->legacy_rates;
2566         int count;
2567         int rc;
2568
2569         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2570         if (cmd == NULL)
2571                 return -ENOMEM;
2572
2573         cmd->header.code = cpu_to_le16(MWL8K_CMD_SET_RATE);
2574         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2575
2576         for (count = 0; count < mv_vif->legacy_nrates; count++)
2577                 cmd->legacy_rates[count] = bitrates[count].hw_value;
2578
2579         rc = mwl8k_post_cmd(hw, &cmd->header);
2580         kfree(cmd);
2581
2582         return rc;
2583 }
2584
2585 /*
2586  * CMD_USE_FIXED_RATE.
2587  */
2588 #define MWL8K_RATE_TABLE_SIZE   8
2589 #define MWL8K_UCAST_RATE        0
2590 #define MWL8K_USE_AUTO_RATE     0x0002
2591
2592 struct mwl8k_rate_entry {
2593         /* Set to 1 if HT rate, 0 if legacy.  */
2594         __le32  is_ht_rate;
2595
2596         /* Set to 1 to use retry_count field.  */
2597         __le32  enable_retry;
2598
2599         /* Specified legacy rate or MCS.  */
2600         __le32  rate;
2601
2602         /* Number of allowed retries.  */
2603         __le32  retry_count;
2604 } __attribute__((packed));
2605
2606 struct mwl8k_rate_table {
2607         /* 1 to allow specified rate and below */
2608         __le32  allow_rate_drop;
2609         __le32  num_rates;
2610         struct mwl8k_rate_entry rate_entry[MWL8K_RATE_TABLE_SIZE];
2611 } __attribute__((packed));
2612
2613 struct mwl8k_cmd_use_fixed_rate {
2614         struct  mwl8k_cmd_pkt header;
2615         __le32  action;
2616         struct mwl8k_rate_table rate_table;
2617
2618         /* Unicast, Broadcast or Multicast */
2619         __le32  rate_type;
2620         __le32  reserved1;
2621         __le32  reserved2;
2622 } __attribute__((packed));
2623
2624 static int mwl8k_cmd_use_fixed_rate(struct ieee80211_hw *hw,
2625         u32 action, u32 rate_type, struct mwl8k_rate_table *rate_table)
2626 {
2627         struct mwl8k_cmd_use_fixed_rate *cmd;
2628         int count;
2629         int rc;
2630
2631         cmd = kzalloc(sizeof(*cmd), GFP_KERNEL);
2632         if (cmd == NULL)
2633                 return -ENOMEM;
2634
2635         cmd->header.code = cpu_to_le16(MWL8K_CMD_USE_FIXED_RATE);
2636         cmd->header.length = cpu_to_le16(sizeof(*cmd));
2637
2638         cmd->action = cpu_to_le32(action);
2639         cmd->rate_type = cpu_to_le32(rate_type);
2640
2641         if (rate_table != NULL) {
2642                 /*
2643                  * Copy over each field manually so that endian
2644                  * conversion can be done.
2645                  */
2646                 cmd->rate_table.allow_rate_drop =
2647                                 cpu_to_le32(rate_table->allow_rate_drop);
2648                 cmd->rate_table.num_rates =
2649                                 cpu_to_le32(rate_table->num_rates);
2650
2651                 for (count = 0; count < rate_table->num_rates; count++) {
2652                         struct mwl8k_rate_entry *dst =
2653                                 &cmd->rate_table.rate_entry[count];
2654                         struct mwl8k_rate_entry *src =
2655                                 &rate_table->rate_entry[count];
2656
2657                         dst->is_ht_rate = cpu_to_le32(src->is_ht_rate);
2658                         dst->enable_retry = cpu_to_le32(src->enable_retry);
2659                         dst->rate = cpu_to_le32(src->rate);
2660                         dst->retry_count = cpu_to_le32(src->retry_count);
2661                 }
2662         }
2663
2664         rc = mwl8k_post_cmd(hw, &cmd->header);
2665         kfree(cmd);
2666
2667         return rc;
2668 }
2669
2670
2671 /*
2672  * Interrupt handling.
2673  */
2674 static irqreturn_t mwl8k_interrupt(int irq, void *dev_id)
2675 {
2676         struct ieee80211_hw *hw = dev_id;
2677         struct mwl8k_priv *priv = hw->priv;
2678         u32 status;
2679
2680         status = ioread32(priv->regs + MWL8K_HIU_A2H_INTERRUPT_STATUS);
2681         iowrite32(~status, priv->regs + MWL8K_HIU_A2H_INTERRUPT_STATUS);
2682
2683         if (!status)
2684                 return IRQ_NONE;
2685
2686         if (status & MWL8K_A2H_INT_TX_DONE)
2687                 tasklet_schedule(&priv->tx_reclaim_task);
2688
2689         if (status & MWL8K_A2H_INT_RX_READY) {
2690                 while (rxq_process(hw, 0, 1))
2691                         rxq_refill(hw, 0, 1);
2692         }
2693
2694         if (status & MWL8K_A2H_INT_OPC_DONE) {
2695                 if (priv->hostcmd_wait != NULL)
2696                         complete(priv->hostcmd_wait);
2697         }
2698
2699         if (status & MWL8K_A2H_INT_QUEUE_EMPTY) {
2700                 if (!mutex_is_locked(&priv->fw_mutex) &&
2701                     priv->radio_on && priv->pending_tx_pkts)
2702                         mwl8k_tx_start(priv);
2703         }
2704
2705         return IRQ_HANDLED;
2706 }
2707
2708
2709 /*
2710  * Core driver operations.
2711  */
2712 static int mwl8k_tx(struct ieee80211_hw *hw, struct sk_buff *skb)
2713 {
2714         struct mwl8k_priv *priv = hw->priv;
2715         int index = skb_get_queue_mapping(skb);
2716         int rc;
2717
2718         if (priv->current_channel == NULL) {
2719                 printk(KERN_DEBUG "%s: dropped TX frame since radio "
2720                        "disabled\n", wiphy_name(hw->wiphy));
2721                 dev_kfree_skb(skb);
2722                 return NETDEV_TX_OK;
2723         }
2724
2725         rc = mwl8k_txq_xmit(hw, index, skb);
2726
2727         return rc;
2728 }
2729
2730 static int mwl8k_start(struct ieee80211_hw *hw)
2731 {
2732         struct mwl8k_priv *priv = hw->priv;
2733         int rc;
2734
2735         rc = request_irq(priv->pdev->irq, &mwl8k_interrupt,
2736                          IRQF_SHARED, MWL8K_NAME, hw);
2737         if (rc) {
2738                 printk(KERN_ERR "%s: failed to register IRQ handler\n",
2739                        wiphy_name(hw->wiphy));
2740                 return -EIO;
2741         }
2742
2743         /* Enable tx reclaim tasklet */
2744         tasklet_enable(&priv->tx_reclaim_task);
2745
2746         /* Enable interrupts */
2747         iowrite32(MWL8K_A2H_EVENTS, priv->regs + MWL8K_HIU_A2H_INTERRUPT_MASK);
2748
2749         rc = mwl8k_fw_lock(hw);
2750         if (!rc) {
2751                 rc = mwl8k_cmd_802_11_radio_enable(hw);
2752
2753                 if (!priv->ap_fw) {
2754                         if (!rc)
2755                                 rc = mwl8k_enable_sniffer(hw, 0);
2756
2757                         if (!rc)
2758                                 rc = mwl8k_cmd_set_pre_scan(hw);
2759
2760                         if (!rc)
2761                                 rc = mwl8k_cmd_set_post_scan(hw,
2762                                                 "\x00\x00\x00\x00\x00\x00");
2763                 }
2764
2765                 if (!rc)
2766                         rc = mwl8k_cmd_setrateadaptmode(hw, 0);
2767
2768                 if (!rc)
2769                         rc = mwl8k_set_wmm(hw, 0);
2770
2771                 mwl8k_fw_unlock(hw);
2772         }
2773
2774         if (rc) {
2775                 iowrite32(0, priv->regs + MWL8K_HIU_A2H_INTERRUPT_MASK);
2776                 free_irq(priv->pdev->irq, hw);
2777                 tasklet_disable(&priv->tx_reclaim_task);
2778         }
2779
2780         return rc;
2781 }
2782
2783 static void mwl8k_stop(struct ieee80211_hw *hw)
2784 {
2785         struct mwl8k_priv *priv = hw->priv;
2786         int i;
2787
2788         mwl8k_cmd_802_11_radio_disable(hw);
2789
2790         ieee80211_stop_queues(hw);
2791
2792         /* Disable interrupts */
2793         iowrite32(0, priv->regs + MWL8K_HIU_A2H_INTERRUPT_MASK);
2794         free_irq(priv->pdev->irq, hw);
2795
2796         /* Stop finalize join worker */
2797         cancel_work_sync(&priv->finalize_join_worker);
2798         if (priv->beacon_skb != NULL)
2799                 dev_kfree_skb(priv->beacon_skb);
2800
2801         /* Stop tx reclaim tasklet */
2802         tasklet_disable(&priv->tx_reclaim_task);
2803
2804         /* Return all skbs to mac80211 */
2805         for (i = 0; i < MWL8K_TX_QUEUES; i++)
2806                 mwl8k_txq_reclaim(hw, i, 1);
2807 }
2808
2809 static int mwl8k_add_interface(struct ieee80211_hw *hw,
2810                                 struct ieee80211_if_init_conf *conf)
2811 {
2812         struct mwl8k_priv *priv = hw->priv;
2813         struct mwl8k_vif *mwl8k_vif;
2814
2815         /*
2816          * We only support one active interface at a time.
2817          */
2818         if (priv->vif != NULL)
2819                 return -EBUSY;
2820
2821         /*
2822          * We only support managed interfaces for now.
2823          */
2824         if (conf->type != NL80211_IFTYPE_STATION)
2825                 return -EINVAL;
2826
2827         /*
2828          * Reject interface creation if sniffer mode is active, as
2829          * STA operation is mutually exclusive with hardware sniffer
2830          * mode.
2831          */
2832         if (priv->sniffer_enabled) {
2833                 printk(KERN_INFO "%s: unable to create STA "
2834                        "interface due to sniffer mode being enabled\n",
2835                        wiphy_name(hw->wiphy));
2836                 return -EINVAL;
2837         }
2838
2839         /* Clean out driver private area */
2840         mwl8k_vif = MWL8K_VIF(conf->vif);
2841         memset(mwl8k_vif, 0, sizeof(*mwl8k_vif));
2842
2843         /* Set and save the mac address */
2844         mwl8k_set_mac_addr(hw, conf->mac_addr);
2845         memcpy(mwl8k_vif->mac_addr, conf->mac_addr, ETH_ALEN);
2846
2847         /* Back pointer to parent config block */
2848         mwl8k_vif->priv = priv;
2849
2850         /* Setup initial PHY parameters */
2851         memcpy(mwl8k_vif->legacy_rates,
2852                 priv->rates, sizeof(mwl8k_vif->legacy_rates));
2853         mwl8k_vif->legacy_nrates = ARRAY_SIZE(priv->rates);
2854
2855         /* Set Initial sequence number to zero */
2856         mwl8k_vif->seqno = 0;
2857
2858         priv->vif = conf->vif;
2859         priv->current_channel = NULL;
2860
2861         return 0;
2862 }
2863
2864 static void mwl8k_remove_interface(struct ieee80211_hw *hw,
2865                                    struct ieee80211_if_init_conf *conf)
2866 {
2867         struct mwl8k_priv *priv = hw->priv;
2868
2869         if (priv->vif == NULL)
2870                 return;
2871
2872         mwl8k_set_mac_addr(hw, "\x00\x00\x00\x00\x00\x00");
2873
2874         priv->vif = NULL;
2875 }
2876
2877 static int mwl8k_config(struct ieee80211_hw *hw, u32 changed)
2878 {
2879         struct ieee80211_conf *conf = &hw->conf;
2880         struct mwl8k_priv *priv = hw->priv;
2881         int rc;
2882
2883         if (conf->flags & IEEE80211_CONF_IDLE) {
2884                 mwl8k_cmd_802_11_radio_disable(hw);
2885                 priv->current_channel = NULL;
2886                 return 0;
2887         }
2888
2889         rc = mwl8k_fw_lock(hw);
2890         if (rc)
2891                 return rc;
2892
2893         rc = mwl8k_cmd_802_11_radio_enable(hw);
2894         if (rc)
2895                 goto out;
2896
2897         rc = mwl8k_cmd_set_rf_channel(hw, conf->channel);
2898         if (rc)
2899                 goto out;
2900
2901         priv->current_channel = conf->channel;
2902
2903         if (conf->power_level > 18)
2904                 conf->power_level = 18;
2905         rc = mwl8k_cmd_802_11_rf_tx_power(hw, conf->power_level);
2906         if (rc)
2907                 goto out;
2908
2909         if (priv->ap_fw) {
2910                 rc = mwl8k_cmd_rf_antenna(hw, MWL8K_RF_ANTENNA_RX, 0x7);
2911                 if (!rc)
2912                         rc = mwl8k_cmd_rf_antenna(hw, MWL8K_RF_ANTENNA_TX, 0x7);
2913         } else {
2914                 rc = mwl8k_cmd_mimo_config(hw, 0x7, 0x7);
2915         }
2916
2917 out:
2918         mwl8k_fw_unlock(hw);
2919
2920         return rc;
2921 }
2922
2923 static void mwl8k_bss_info_changed(struct ieee80211_hw *hw,
2924                                    struct ieee80211_vif *vif,
2925                                    struct ieee80211_bss_conf *info,
2926                                    u32 changed)
2927 {
2928         struct mwl8k_priv *priv = hw->priv;
2929         struct mwl8k_vif *mwl8k_vif = MWL8K_VIF(vif);
2930         int rc;
2931
2932         if (changed & BSS_CHANGED_BSSID)
2933                 memcpy(mwl8k_vif->bssid, info->bssid, ETH_ALEN);
2934
2935         if ((changed & BSS_CHANGED_ASSOC) == 0)
2936                 return;
2937
2938         priv->capture_beacon = false;
2939
2940         rc = mwl8k_fw_lock(hw);
2941         if (rc)
2942                 return;
2943
2944         if (info->assoc) {
2945                 memcpy(&mwl8k_vif->bss_info, info,
2946                         sizeof(struct ieee80211_bss_conf));
2947
2948                 /* Install rates */
2949                 rc = mwl8k_update_rateset(hw, vif);
2950                 if (rc)
2951                         goto out;
2952
2953                 /* Turn on rate adaptation */
2954                 rc = mwl8k_cmd_use_fixed_rate(hw, MWL8K_USE_AUTO_RATE,
2955                         MWL8K_UCAST_RATE, NULL);
2956                 if (rc)
2957                         goto out;
2958
2959                 /* Set radio preamble */
2960                 rc = mwl8k_set_radio_preamble(hw, info->use_short_preamble);
2961                 if (rc)
2962                         goto out;
2963
2964                 /* Set slot time */
2965                 rc = mwl8k_cmd_set_slot(hw, info->use_short_slot);
2966                 if (rc)
2967                         goto out;
2968
2969                 /* Update peer rate info */
2970                 rc = mwl8k_cmd_update_sta_db(hw, vif,
2971                                 MWL8K_STA_DB_MODIFY_ENTRY);
2972                 if (rc)
2973                         goto out;
2974
2975                 /* Set AID */
2976                 rc = mwl8k_cmd_set_aid(hw, vif);
2977                 if (rc)
2978                         goto out;
2979
2980                 /*
2981                  * Finalize the join.  Tell rx handler to process
2982                  * next beacon from our BSSID.
2983                  */
2984                 memcpy(priv->capture_bssid, mwl8k_vif->bssid, ETH_ALEN);
2985                 priv->capture_beacon = true;
2986         } else {
2987                 rc = mwl8k_cmd_update_sta_db(hw, vif, MWL8K_STA_DB_DEL_ENTRY);
2988                 memset(&mwl8k_vif->bss_info, 0,
2989                         sizeof(struct ieee80211_bss_conf));
2990                 memset(mwl8k_vif->bssid, 0, ETH_ALEN);
2991         }
2992
2993 out:
2994         mwl8k_fw_unlock(hw);
2995 }
2996
2997 static u64 mwl8k_prepare_multicast(struct ieee80211_hw *hw,
2998                                    int mc_count, struct dev_addr_list *mclist)
2999 {
3000         struct mwl8k_cmd_pkt *cmd;
3001
3002         /*
3003          * Synthesize and return a command packet that programs the
3004          * hardware multicast address filter.  At this point we don't
3005          * know whether FIF_ALLMULTI is being requested, but if it is,
3006          * we'll end up throwing this packet away and creating a new
3007          * one in mwl8k_configure_filter().
3008          */
3009         cmd = __mwl8k_cmd_mac_multicast_adr(hw, 0, mc_count, mclist);
3010
3011         return (unsigned long)cmd;
3012 }
3013
3014 static int
3015 mwl8k_configure_filter_sniffer(struct ieee80211_hw *hw,
3016                                unsigned int changed_flags,
3017                                unsigned int *total_flags)
3018 {
3019         struct mwl8k_priv *priv = hw->priv;
3020
3021         /*
3022          * Hardware sniffer mode is mutually exclusive with STA
3023          * operation, so refuse to enable sniffer mode if a STA
3024          * interface is active.
3025          */
3026         if (priv->vif != NULL) {
3027                 if (net_ratelimit())
3028                         printk(KERN_INFO "%s: not enabling sniffer "
3029                                "mode because STA interface is active\n",
3030                                wiphy_name(hw->wiphy));
3031                 return 0;
3032         }
3033
3034         if (!priv->sniffer_enabled) {
3035                 if (mwl8k_enable_sniffer(hw, 1))
3036                         return 0;
3037                 priv->sniffer_enabled = true;
3038         }
3039
3040         *total_flags &= FIF_PROMISC_IN_BSS | FIF_ALLMULTI |
3041                         FIF_BCN_PRBRESP_PROMISC | FIF_CONTROL |
3042                         FIF_OTHER_BSS;
3043
3044         return 1;
3045 }
3046
3047 static void mwl8k_configure_filter(struct ieee80211_hw *hw,
3048                                    unsigned int changed_flags,
3049                                    unsigned int *total_flags,
3050                                    u64 multicast)
3051 {
3052         struct mwl8k_priv *priv = hw->priv;
3053         struct mwl8k_cmd_pkt *cmd = (void *)(unsigned long)multicast;
3054
3055         /*
3056          * AP firmware doesn't allow fine-grained control over
3057          * the receive filter.
3058          */
3059         if (priv->ap_fw) {
3060                 *total_flags &= FIF_ALLMULTI | FIF_BCN_PRBRESP_PROMISC;
3061                 kfree(cmd);
3062                 return;
3063         }
3064
3065         /*
3066          * Enable hardware sniffer mode if FIF_CONTROL or
3067          * FIF_OTHER_BSS is requested.
3068          */
3069         if (*total_flags & (FIF_CONTROL | FIF_OTHER_BSS) &&
3070             mwl8k_configure_filter_sniffer(hw, changed_flags, total_flags)) {
3071                 kfree(cmd);
3072                 return;
3073         }
3074
3075         /* Clear unsupported feature flags */
3076         *total_flags &= FIF_ALLMULTI | FIF_BCN_PRBRESP_PROMISC;
3077
3078         if (mwl8k_fw_lock(hw))
3079                 return;
3080
3081         if (priv->sniffer_enabled) {
3082                 mwl8k_enable_sniffer(hw, 0);
3083                 priv->sniffer_enabled = false;
3084         }
3085
3086         if (changed_flags & FIF_BCN_PRBRESP_PROMISC) {
3087                 if (*total_flags & FIF_BCN_PRBRESP_PROMISC) {
3088                         /*
3089                          * Disable the BSS filter.
3090                          */
3091                         mwl8k_cmd_set_pre_scan(hw);
3092                 } else {
3093                         u8 *bssid;
3094
3095                         /*
3096                          * Enable the BSS filter.
3097                          *
3098                          * If there is an active STA interface, use that
3099                          * interface's BSSID, otherwise use a dummy one
3100                          * (where the OUI part needs to be nonzero for
3101                          * the BSSID to be accepted by POST_SCAN).
3102                          */
3103                         bssid = "\x01\x00\x00\x00\x00\x00";
3104                         if (priv->vif != NULL)
3105                                 bssid = MWL8K_VIF(priv->vif)->bssid;
3106
3107                         mwl8k_cmd_set_post_scan(hw, bssid);
3108                 }
3109         }
3110
3111         /*
3112          * If FIF_ALLMULTI is being requested, throw away the command
3113          * packet that ->prepare_multicast() built and replace it with
3114          * a command packet that enables reception of all multicast
3115          * packets.
3116          */
3117         if (*total_flags & FIF_ALLMULTI) {
3118                 kfree(cmd);
3119                 cmd = __mwl8k_cmd_mac_multicast_adr(hw, 1, 0, NULL);
3120         }
3121
3122         if (cmd != NULL) {
3123                 mwl8k_post_cmd(hw, cmd);
3124                 kfree(cmd);
3125         }
3126
3127         mwl8k_fw_unlock(hw);
3128 }
3129
3130 static int mwl8k_set_rts_threshold(struct ieee80211_hw *hw, u32 value)
3131 {
3132         return mwl8k_rts_threshold(hw, MWL8K_CMD_SET, value);
3133 }
3134
3135 static int mwl8k_conf_tx(struct ieee80211_hw *hw, u16 queue,
3136                          const struct ieee80211_tx_queue_params *params)
3137 {
3138         struct mwl8k_priv *priv = hw->priv;
3139         int rc;
3140
3141         rc = mwl8k_fw_lock(hw);
3142         if (!rc) {
3143                 if (!priv->wmm_enabled)
3144                         rc = mwl8k_set_wmm(hw, 1);
3145
3146                 if (!rc)
3147                         rc = mwl8k_set_edca_params(hw, queue,
3148                                                    params->cw_min,
3149                                                    params->cw_max,
3150                                                    params->aifs,
3151                                                    params->txop);
3152
3153                 mwl8k_fw_unlock(hw);
3154         }
3155
3156         return rc;
3157 }
3158
3159 static int mwl8k_get_tx_stats(struct ieee80211_hw *hw,
3160                               struct ieee80211_tx_queue_stats *stats)
3161 {
3162         struct mwl8k_priv *priv = hw->priv;
3163         struct mwl8k_tx_queue *txq;
3164         int index;
3165
3166         spin_lock_bh(&priv->tx_lock);
3167         for (index = 0; index < MWL8K_TX_QUEUES; index++) {
3168                 txq = priv->txq + index;
3169                 memcpy(&stats[index], &txq->stats,
3170                         sizeof(struct ieee80211_tx_queue_stats));
3171         }
3172         spin_unlock_bh(&priv->tx_lock);
3173
3174         return 0;
3175 }
3176
3177 static int mwl8k_get_stats(struct ieee80211_hw *hw,
3178                            struct ieee80211_low_level_stats *stats)
3179 {
3180         return mwl8k_cmd_802_11_get_stat(hw, stats);
3181 }
3182
3183 static const struct ieee80211_ops mwl8k_ops = {
3184         .tx                     = mwl8k_tx,
3185         .start                  = mwl8k_start,
3186         .stop                   = mwl8k_stop,
3187         .add_interface          = mwl8k_add_interface,
3188         .remove_interface       = mwl8k_remove_interface,
3189         .config                 = mwl8k_config,
3190         .bss_info_changed       = mwl8k_bss_info_changed,
3191         .prepare_multicast      = mwl8k_prepare_multicast,
3192         .configure_filter       = mwl8k_configure_filter,
3193         .set_rts_threshold      = mwl8k_set_rts_threshold,
3194         .conf_tx                = mwl8k_conf_tx,
3195         .get_tx_stats           = mwl8k_get_tx_stats,
3196         .get_stats              = mwl8k_get_stats,
3197 };
3198
3199 static void mwl8k_tx_reclaim_handler(unsigned long data)
3200 {
3201         int i;
3202         struct ieee80211_hw *hw = (struct ieee80211_hw *) data;
3203         struct mwl8k_priv *priv = hw->priv;
3204
3205         spin_lock_bh(&priv->tx_lock);
3206         for (i = 0; i < MWL8K_TX_QUEUES; i++)
3207                 mwl8k_txq_reclaim(hw, i, 0);
3208
3209         if (priv->tx_wait != NULL && !priv->pending_tx_pkts) {
3210                 complete(priv->tx_wait);
3211                 priv->tx_wait = NULL;
3212         }
3213         spin_unlock_bh(&priv->tx_lock);
3214 }
3215
3216 static void mwl8k_finalize_join_worker(struct work_struct *work)
3217 {
3218         struct mwl8k_priv *priv =
3219                 container_of(work, struct mwl8k_priv, finalize_join_worker);
3220         struct sk_buff *skb = priv->beacon_skb;
3221         u8 dtim = MWL8K_VIF(priv->vif)->bss_info.dtim_period;
3222
3223         mwl8k_finalize_join(priv->hw, skb->data, skb->len, dtim);
3224         dev_kfree_skb(skb);
3225
3226         priv->beacon_skb = NULL;
3227 }
3228
3229 static struct mwl8k_device_info di_8687 = {
3230         .part_name      = "88w8687",
3231         .helper_image   = "mwl8k/helper_8687.fw",
3232         .fw_image       = "mwl8k/fmimage_8687.fw",
3233         .rxd_ops        = &rxd_8687_ops,
3234         .modes          = BIT(NL80211_IFTYPE_STATION),
3235 };
3236
3237 static DEFINE_PCI_DEVICE_TABLE(mwl8k_pci_id_table) = {
3238         {
3239                 PCI_VDEVICE(MARVELL, 0x2a2b),
3240                 .driver_data = (unsigned long)&di_8687,
3241         }, {
3242                 PCI_VDEVICE(MARVELL, 0x2a30),
3243                 .driver_data = (unsigned long)&di_8687,
3244         }, {
3245         },
3246 };
3247 MODULE_DEVICE_TABLE(pci, mwl8k_pci_id_table);
3248
3249 static int __devinit mwl8k_probe(struct pci_dev *pdev,
3250                                  const struct pci_device_id *id)
3251 {
3252         static int printed_version = 0;
3253         struct ieee80211_hw *hw;
3254         struct mwl8k_priv *priv;
3255         int rc;
3256         int i;
3257
3258         if (!printed_version) {
3259                 printk(KERN_INFO "%s version %s\n", MWL8K_DESC, MWL8K_VERSION);
3260                 printed_version = 1;
3261         }
3262
3263         rc = pci_enable_device(pdev);
3264         if (rc) {
3265                 printk(KERN_ERR "%s: Cannot enable new PCI device\n",
3266                        MWL8K_NAME);
3267                 return rc;
3268         }
3269
3270         rc = pci_request_regions(pdev, MWL8K_NAME);
3271         if (rc) {
3272                 printk(KERN_ERR "%s: Cannot obtain PCI resources\n",
3273                        MWL8K_NAME);
3274                 return rc;
3275         }
3276
3277         pci_set_master(pdev);
3278
3279         hw = ieee80211_alloc_hw(sizeof(*priv), &mwl8k_ops);
3280         if (hw == NULL) {
3281                 printk(KERN_ERR "%s: ieee80211 alloc failed\n", MWL8K_NAME);
3282                 rc = -ENOMEM;
3283                 goto err_free_reg;
3284         }
3285
3286         priv = hw->priv;
3287         priv->hw = hw;
3288         priv->pdev = pdev;
3289         priv->device_info = (void *)id->driver_data;
3290         priv->rxd_ops = priv->device_info->rxd_ops;
3291         priv->sniffer_enabled = false;
3292         priv->wmm_enabled = false;
3293         priv->pending_tx_pkts = 0;
3294
3295         SET_IEEE80211_DEV(hw, &pdev->dev);
3296         pci_set_drvdata(pdev, hw);
3297
3298         priv->sram = pci_iomap(pdev, 0, 0x10000);
3299         if (priv->sram == NULL) {
3300                 printk(KERN_ERR "%s: Cannot map device SRAM\n",
3301                        wiphy_name(hw->wiphy));
3302                 goto err_iounmap;
3303         }
3304
3305         /*
3306          * If BAR0 is a 32 bit BAR, the register BAR will be BAR1.
3307          * If BAR0 is a 64 bit BAR, the register BAR will be BAR2.
3308          */
3309         priv->regs = pci_iomap(pdev, 1, 0x10000);
3310         if (priv->regs == NULL) {
3311                 priv->regs = pci_iomap(pdev, 2, 0x10000);
3312                 if (priv->regs == NULL) {
3313                         printk(KERN_ERR "%s: Cannot map device registers\n",
3314                                wiphy_name(hw->wiphy));
3315                         goto err_iounmap;
3316                 }
3317         }
3318
3319         memcpy(priv->channels, mwl8k_channels, sizeof(mwl8k_channels));
3320         priv->band.band = IEEE80211_BAND_2GHZ;
3321         priv->band.channels = priv->channels;
3322         priv->band.n_channels = ARRAY_SIZE(mwl8k_channels);
3323         priv->band.bitrates = priv->rates;
3324         priv->band.n_bitrates = ARRAY_SIZE(mwl8k_rates);
3325         hw->wiphy->bands[IEEE80211_BAND_2GHZ] = &priv->band;
3326
3327         BUILD_BUG_ON(sizeof(priv->rates) != sizeof(mwl8k_rates));
3328         memcpy(priv->rates, mwl8k_rates, sizeof(mwl8k_rates));
3329
3330         /*
3331          * Extra headroom is the size of the required DMA header
3332          * minus the size of the smallest 802.11 frame (CTS frame).
3333          */
3334         hw->extra_tx_headroom =
3335                 sizeof(struct mwl8k_dma_data) - sizeof(struct ieee80211_cts);
3336
3337         hw->channel_change_time = 10;
3338
3339         hw->queues = MWL8K_TX_QUEUES;
3340
3341         hw->wiphy->interface_modes = priv->device_info->modes;
3342
3343         /* Set rssi and noise values to dBm */
3344         hw->flags |= IEEE80211_HW_SIGNAL_DBM | IEEE80211_HW_NOISE_DBM;
3345         hw->vif_data_size = sizeof(struct mwl8k_vif);
3346         priv->vif = NULL;
3347
3348         /* Set default radio state and preamble */
3349         priv->radio_on = 0;
3350         priv->radio_short_preamble = 0;
3351
3352         /* Finalize join worker */
3353         INIT_WORK(&priv->finalize_join_worker, mwl8k_finalize_join_worker);
3354
3355         /* TX reclaim tasklet */
3356         tasklet_init(&priv->tx_reclaim_task,
3357                         mwl8k_tx_reclaim_handler, (unsigned long)hw);
3358         tasklet_disable(&priv->tx_reclaim_task);
3359
3360         /* Power management cookie */
3361         priv->cookie = pci_alloc_consistent(priv->pdev, 4, &priv->cookie_dma);
3362         if (priv->cookie == NULL)
3363                 goto err_iounmap;
3364
3365         rc = mwl8k_rxq_init(hw, 0);
3366         if (rc)
3367                 goto err_iounmap;
3368         rxq_refill(hw, 0, INT_MAX);
3369
3370         mutex_init(&priv->fw_mutex);
3371         priv->fw_mutex_owner = NULL;
3372         priv->fw_mutex_depth = 0;
3373         priv->hostcmd_wait = NULL;
3374
3375         spin_lock_init(&priv->tx_lock);
3376
3377         priv->tx_wait = NULL;
3378
3379         for (i = 0; i < MWL8K_TX_QUEUES; i++) {
3380                 rc = mwl8k_txq_init(hw, i);
3381                 if (rc)
3382                         goto err_free_queues;
3383         }
3384
3385         iowrite32(0, priv->regs + MWL8K_HIU_A2H_INTERRUPT_STATUS);
3386         iowrite32(0, priv->regs + MWL8K_HIU_A2H_INTERRUPT_MASK);
3387         iowrite32(0, priv->regs + MWL8K_HIU_A2H_INTERRUPT_CLEAR_SEL);
3388         iowrite32(0xffffffff, priv->regs + MWL8K_HIU_A2H_INTERRUPT_STATUS_MASK);
3389
3390         rc = request_irq(priv->pdev->irq, &mwl8k_interrupt,
3391                          IRQF_SHARED, MWL8K_NAME, hw);
3392         if (rc) {
3393                 printk(KERN_ERR "%s: failed to register IRQ handler\n",
3394                        wiphy_name(hw->wiphy));
3395                 goto err_free_queues;
3396         }
3397
3398         /* Reset firmware and hardware */
3399         mwl8k_hw_reset(priv);
3400
3401         /* Ask userland hotplug daemon for the device firmware */
3402         rc = mwl8k_request_firmware(priv);
3403         if (rc) {
3404                 printk(KERN_ERR "%s: Firmware files not found\n",
3405                        wiphy_name(hw->wiphy));
3406                 goto err_free_irq;
3407         }
3408
3409         /* Load firmware into hardware */
3410         rc = mwl8k_load_firmware(hw);
3411         if (rc) {
3412                 printk(KERN_ERR "%s: Cannot start firmware\n",
3413                        wiphy_name(hw->wiphy));
3414                 goto err_stop_firmware;
3415         }
3416
3417         /* Reclaim memory once firmware is successfully loaded */
3418         mwl8k_release_firmware(priv);
3419
3420         /*
3421          * Temporarily enable interrupts.  Initial firmware host
3422          * commands use interrupts and avoids polling.  Disable
3423          * interrupts when done.
3424          */
3425         iowrite32(MWL8K_A2H_EVENTS, priv->regs + MWL8K_HIU_A2H_INTERRUPT_MASK);
3426
3427         /* Get config data, mac addrs etc */
3428         if (priv->ap_fw) {
3429                 rc = mwl8k_cmd_get_hw_spec_ap(hw);
3430                 if (!rc)
3431                         rc = mwl8k_cmd_set_hw_spec(hw);
3432         } else {
3433                 rc = mwl8k_cmd_get_hw_spec_sta(hw);
3434         }
3435         if (rc) {
3436                 printk(KERN_ERR "%s: Cannot initialise firmware\n",
3437                        wiphy_name(hw->wiphy));
3438                 goto err_stop_firmware;
3439         }
3440
3441         /* Turn radio off */
3442         rc = mwl8k_cmd_802_11_radio_disable(hw);
3443         if (rc) {
3444                 printk(KERN_ERR "%s: Cannot disable\n", wiphy_name(hw->wiphy));
3445                 goto err_stop_firmware;
3446         }
3447
3448         /* Clear MAC address */
3449         rc = mwl8k_set_mac_addr(hw, "\x00\x00\x00\x00\x00\x00");
3450         if (rc) {
3451                 printk(KERN_ERR "%s: Cannot clear MAC address\n",
3452                        wiphy_name(hw->wiphy));
3453                 goto err_stop_firmware;
3454         }
3455
3456         /* Disable interrupts */
3457         iowrite32(0, priv->regs + MWL8K_HIU_A2H_INTERRUPT_MASK);
3458         free_irq(priv->pdev->irq, hw);
3459
3460         rc = ieee80211_register_hw(hw);
3461         if (rc) {
3462                 printk(KERN_ERR "%s: Cannot register device\n",
3463                        wiphy_name(hw->wiphy));
3464                 goto err_stop_firmware;
3465         }
3466
3467         printk(KERN_INFO "%s: %s v%d, %pM, %s firmware %u.%u.%u.%u\n",
3468                wiphy_name(hw->wiphy), priv->device_info->part_name,
3469                priv->hw_rev, hw->wiphy->perm_addr,
3470                priv->ap_fw ? "AP" : "STA",
3471                (priv->fw_rev >> 24) & 0xff, (priv->fw_rev >> 16) & 0xff,
3472                (priv->fw_rev >> 8) & 0xff, priv->fw_rev & 0xff);
3473
3474         return 0;
3475
3476 err_stop_firmware:
3477         mwl8k_hw_reset(priv);
3478         mwl8k_release_firmware(priv);
3479
3480 err_free_irq:
3481         iowrite32(0, priv->regs + MWL8K_HIU_A2H_INTERRUPT_MASK);
3482         free_irq(priv->pdev->irq, hw);
3483
3484 err_free_queues:
3485         for (i = 0; i < MWL8K_TX_QUEUES; i++)
3486                 mwl8k_txq_deinit(hw, i);
3487         mwl8k_rxq_deinit(hw, 0);
3488
3489 err_iounmap:
3490         if (priv->cookie != NULL)
3491                 pci_free_consistent(priv->pdev, 4,
3492                                 priv->cookie, priv->cookie_dma);
3493
3494         if (priv->regs != NULL)
3495                 pci_iounmap(pdev, priv->regs);
3496
3497         if (priv->sram != NULL)
3498                 pci_iounmap(pdev, priv->sram);
3499
3500         pci_set_drvdata(pdev, NULL);
3501         ieee80211_free_hw(hw);
3502
3503 err_free_reg:
3504         pci_release_regions(pdev);
3505         pci_disable_device(pdev);
3506
3507         return rc;
3508 }
3509
3510 static void __devexit mwl8k_shutdown(struct pci_dev *pdev)
3511 {
3512         printk(KERN_ERR "===>%s(%u)\n", __func__, __LINE__);
3513 }
3514
3515 static void __devexit mwl8k_remove(struct pci_dev *pdev)
3516 {
3517         struct ieee80211_hw *hw = pci_get_drvdata(pdev);
3518         struct mwl8k_priv *priv;
3519         int i;
3520
3521         if (hw == NULL)
3522                 return;
3523         priv = hw->priv;
3524
3525         ieee80211_stop_queues(hw);
3526
3527         ieee80211_unregister_hw(hw);
3528
3529         /* Remove tx reclaim tasklet */
3530         tasklet_kill(&priv->tx_reclaim_task);
3531
3532         /* Stop hardware */
3533         mwl8k_hw_reset(priv);
3534
3535         /* Return all skbs to mac80211 */
3536         for (i = 0; i < MWL8K_TX_QUEUES; i++)
3537                 mwl8k_txq_reclaim(hw, i, 1);
3538
3539         for (i = 0; i < MWL8K_TX_QUEUES; i++)
3540                 mwl8k_txq_deinit(hw, i);
3541
3542         mwl8k_rxq_deinit(hw, 0);
3543
3544         pci_free_consistent(priv->pdev, 4, priv->cookie, priv->cookie_dma);
3545
3546         pci_iounmap(pdev, priv->regs);
3547         pci_iounmap(pdev, priv->sram);
3548         pci_set_drvdata(pdev, NULL);
3549         ieee80211_free_hw(hw);
3550         pci_release_regions(pdev);
3551         pci_disable_device(pdev);
3552 }
3553
3554 static struct pci_driver mwl8k_driver = {
3555         .name           = MWL8K_NAME,
3556         .id_table       = mwl8k_pci_id_table,
3557         .probe          = mwl8k_probe,
3558         .remove         = __devexit_p(mwl8k_remove),
3559         .shutdown       = __devexit_p(mwl8k_shutdown),
3560 };
3561
3562 static int __init mwl8k_init(void)
3563 {
3564         return pci_register_driver(&mwl8k_driver);
3565 }
3566
3567 static void __exit mwl8k_exit(void)
3568 {
3569         pci_unregister_driver(&mwl8k_driver);
3570 }
3571
3572 module_init(mwl8k_init);
3573 module_exit(mwl8k_exit);
3574
3575 MODULE_DESCRIPTION(MWL8K_DESC);
3576 MODULE_VERSION(MWL8K_VERSION);
3577 MODULE_AUTHOR("Lennert Buytenhek <buytenh@marvell.com>");
3578 MODULE_LICENSE("GPL");