ath9k_hw: Split out the function for reading the noise floor
[safe/jmp/linux-2.6] / drivers / net / wireless / ath / ath9k / hw.h
1 /*
2  * Copyright (c) 2008-2009 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef HW_H
18 #define HW_H
19
20 #include <linux/if_ether.h>
21 #include <linux/delay.h>
22 #include <linux/io.h>
23
24 #include "mac.h"
25 #include "ani.h"
26 #include "eeprom.h"
27 #include "calib.h"
28 #include "reg.h"
29 #include "phy.h"
30 #include "btcoex.h"
31 #include "ar9003_mac.h"
32
33 #include "../regd.h"
34 #include "../debug.h"
35
36 #define ATHEROS_VENDOR_ID       0x168c
37
38 #define AR5416_DEVID_PCI        0x0023
39 #define AR5416_DEVID_PCIE       0x0024
40 #define AR9160_DEVID_PCI        0x0027
41 #define AR9280_DEVID_PCI        0x0029
42 #define AR9280_DEVID_PCIE       0x002a
43 #define AR9285_DEVID_PCIE       0x002b
44 #define AR2427_DEVID_PCIE       0x002c
45 #define AR9287_DEVID_PCI        0x002d
46 #define AR9287_DEVID_PCIE       0x002e
47 #define AR9300_DEVID_PCIE       0x0030
48
49 #define AR5416_AR9100_DEVID     0x000b
50
51 #define AR_SUBVENDOR_ID_NOG     0x0e11
52 #define AR_SUBVENDOR_ID_NEW_A   0x7065
53 #define AR5416_MAGIC            0x19641014
54
55 #define AR9280_COEX2WIRE_SUBSYSID       0x309b
56 #define AT9285_COEX3WIRE_SA_SUBSYSID    0x30aa
57 #define AT9285_COEX3WIRE_DA_SUBSYSID    0x30ab
58
59 #define ATH_AMPDU_LIMIT_MAX        (64 * 1024 - 1)
60
61 #define ATH_DEFAULT_NOISE_FLOOR -95
62
63 #define ATH9K_RSSI_BAD                  -128
64
65 /* Register read/write primitives */
66 #define REG_WRITE(_ah, _reg, _val) \
67         ath9k_hw_common(_ah)->ops->write((_ah), (_val), (_reg))
68
69 #define REG_READ(_ah, _reg) \
70         ath9k_hw_common(_ah)->ops->read((_ah), (_reg))
71
72 #define SM(_v, _f)  (((_v) << _f##_S) & _f)
73 #define MS(_v, _f)  (((_v) & _f) >> _f##_S)
74 #define REG_RMW(_a, _r, _set, _clr)    \
75         REG_WRITE(_a, _r, (REG_READ(_a, _r) & ~(_clr)) | (_set))
76 #define REG_RMW_FIELD(_a, _r, _f, _v) \
77         REG_WRITE(_a, _r, \
78         (REG_READ(_a, _r) & ~_f) | (((_v) << _f##_S) & _f))
79 #define REG_SET_BIT(_a, _r, _f) \
80         REG_WRITE(_a, _r, REG_READ(_a, _r) | _f)
81 #define REG_CLR_BIT(_a, _r, _f) \
82         REG_WRITE(_a, _r, REG_READ(_a, _r) & ~_f)
83
84 #define DO_DELAY(x) do {                        \
85                 if ((++(x) % 64) == 0)          \
86                         udelay(1);              \
87         } while (0)
88
89 #define REG_WRITE_ARRAY(iniarray, column, regWr) do {                   \
90                 int r;                                                  \
91                 for (r = 0; r < ((iniarray)->ia_rows); r++) {           \
92                         REG_WRITE(ah, INI_RA((iniarray), (r), 0),       \
93                                   INI_RA((iniarray), r, (column)));     \
94                         DO_DELAY(regWr);                                \
95                 }                                                       \
96         } while (0)
97
98 #define AR_GPIO_OUTPUT_MUX_AS_OUTPUT             0
99 #define AR_GPIO_OUTPUT_MUX_AS_PCIE_ATTENTION_LED 1
100 #define AR_GPIO_OUTPUT_MUX_AS_PCIE_POWER_LED     2
101 #define AR_GPIO_OUTPUT_MUX_AS_TX_FRAME           3
102 #define AR_GPIO_OUTPUT_MUX_AS_RX_CLEAR_EXTERNAL  4
103 #define AR_GPIO_OUTPUT_MUX_AS_MAC_NETWORK_LED    5
104 #define AR_GPIO_OUTPUT_MUX_AS_MAC_POWER_LED      6
105
106 #define AR_GPIOD_MASK               0x00001FFF
107 #define AR_GPIO_BIT(_gpio)          (1 << (_gpio))
108
109 #define BASE_ACTIVATE_DELAY         100
110 #define RTC_PLL_SETTLE_DELAY        100
111 #define COEF_SCALE_S                24
112 #define HT40_CHANNEL_CENTER_SHIFT   10
113
114 #define ATH9K_ANTENNA0_CHAINMASK    0x1
115 #define ATH9K_ANTENNA1_CHAINMASK    0x2
116
117 #define ATH9K_NUM_DMA_DEBUG_REGS    8
118 #define ATH9K_NUM_QUEUES            10
119
120 #define MAX_RATE_POWER              63
121 #define AH_WAIT_TIMEOUT             100000 /* (us) */
122 #define AH_TSF_WRITE_TIMEOUT        100    /* (us) */
123 #define AH_TIME_QUANTUM             10
124 #define AR_KEYTABLE_SIZE            128
125 #define POWER_UP_TIME               10000
126 #define SPUR_RSSI_THRESH            40
127
128 #define CAB_TIMEOUT_VAL             10
129 #define BEACON_TIMEOUT_VAL          10
130 #define MIN_BEACON_TIMEOUT_VAL      1
131 #define SLEEP_SLOP                  3
132
133 #define INIT_CONFIG_STATUS          0x00000000
134 #define INIT_RSSI_THR               0x00000700
135 #define INIT_BCON_CNTRL_REG         0x00000000
136
137 #define TU_TO_USEC(_tu)             ((_tu) << 10)
138
139 #define ATH9K_HW_RX_HP_QDEPTH   16
140 #define ATH9K_HW_RX_LP_QDEPTH   128
141
142 enum ath_ini_subsys {
143         ATH_INI_PRE = 0,
144         ATH_INI_CORE,
145         ATH_INI_POST,
146         ATH_INI_NUM_SPLIT,
147 };
148
149 enum wireless_mode {
150         ATH9K_MODE_11A = 0,
151         ATH9K_MODE_11G,
152         ATH9K_MODE_11NA_HT20,
153         ATH9K_MODE_11NG_HT20,
154         ATH9K_MODE_11NA_HT40PLUS,
155         ATH9K_MODE_11NA_HT40MINUS,
156         ATH9K_MODE_11NG_HT40PLUS,
157         ATH9K_MODE_11NG_HT40MINUS,
158         ATH9K_MODE_MAX,
159 };
160
161 enum ath9k_hw_caps {
162         ATH9K_HW_CAP_MIC_AESCCM                 = BIT(0),
163         ATH9K_HW_CAP_MIC_CKIP                   = BIT(1),
164         ATH9K_HW_CAP_MIC_TKIP                   = BIT(2),
165         ATH9K_HW_CAP_CIPHER_AESCCM              = BIT(3),
166         ATH9K_HW_CAP_CIPHER_CKIP                = BIT(4),
167         ATH9K_HW_CAP_CIPHER_TKIP                = BIT(5),
168         ATH9K_HW_CAP_VEOL                       = BIT(6),
169         ATH9K_HW_CAP_BSSIDMASK                  = BIT(7),
170         ATH9K_HW_CAP_MCAST_KEYSEARCH            = BIT(8),
171         ATH9K_HW_CAP_HT                         = BIT(9),
172         ATH9K_HW_CAP_GTT                        = BIT(10),
173         ATH9K_HW_CAP_FASTCC                     = BIT(11),
174         ATH9K_HW_CAP_RFSILENT                   = BIT(12),
175         ATH9K_HW_CAP_CST                        = BIT(13),
176         ATH9K_HW_CAP_ENHANCEDPM                 = BIT(14),
177         ATH9K_HW_CAP_AUTOSLEEP                  = BIT(15),
178         ATH9K_HW_CAP_4KB_SPLITTRANS             = BIT(16),
179         ATH9K_HW_CAP_EDMA                       = BIT(17),
180 };
181
182 enum ath9k_capability_type {
183         ATH9K_CAP_CIPHER = 0,
184         ATH9K_CAP_TKIP_MIC,
185         ATH9K_CAP_TKIP_SPLIT,
186         ATH9K_CAP_TXPOW,
187         ATH9K_CAP_MCAST_KEYSRCH,
188         ATH9K_CAP_DS
189 };
190
191 struct ath9k_hw_capabilities {
192         u32 hw_caps; /* ATH9K_HW_CAP_* from ath9k_hw_caps */
193         DECLARE_BITMAP(wireless_modes, ATH9K_MODE_MAX); /* ATH9K_MODE_* */
194         u16 total_queues;
195         u16 keycache_size;
196         u16 low_5ghz_chan, high_5ghz_chan;
197         u16 low_2ghz_chan, high_2ghz_chan;
198         u16 rts_aggr_limit;
199         u8 tx_chainmask;
200         u8 rx_chainmask;
201         u16 tx_triglevel_max;
202         u16 reg_cap;
203         u8 num_gpio_pins;
204         u8 num_antcfg_2ghz;
205         u8 num_antcfg_5ghz;
206         u8 rx_hp_qdepth;
207         u8 rx_lp_qdepth;
208         u8 rx_status_len;
209         u8 tx_desc_len;
210 };
211
212 struct ath9k_ops_config {
213         int dma_beacon_response_time;
214         int sw_beacon_response_time;
215         int additional_swba_backoff;
216         int ack_6mb;
217         int cwm_ignore_extcca;
218         u8 pcie_powersave_enable;
219         u8 pcie_clock_req;
220         u32 pcie_waen;
221         u8 analog_shiftreg;
222         u8 ht_enable;
223         u32 ofdm_trig_low;
224         u32 ofdm_trig_high;
225         u32 cck_trig_high;
226         u32 cck_trig_low;
227         u32 enable_ani;
228         int serialize_regmode;
229         bool rx_intr_mitigation;
230 #define SPUR_DISABLE            0
231 #define SPUR_ENABLE_IOCTL       1
232 #define SPUR_ENABLE_EEPROM      2
233 #define AR_EEPROM_MODAL_SPURS   5
234 #define AR_SPUR_5413_1          1640
235 #define AR_SPUR_5413_2          1200
236 #define AR_NO_SPUR              0x8000
237 #define AR_BASE_FREQ_2GHZ       2300
238 #define AR_BASE_FREQ_5GHZ       4900
239 #define AR_SPUR_FEEQ_BOUND_HT40 19
240 #define AR_SPUR_FEEQ_BOUND_HT20 10
241         int spurmode;
242         u16 spurchans[AR_EEPROM_MODAL_SPURS][2];
243         u8 max_txtrig_level;
244 };
245
246 enum ath9k_int {
247         ATH9K_INT_RX = 0x00000001,
248         ATH9K_INT_RXDESC = 0x00000002,
249         ATH9K_INT_RXHP = 0x00000001,
250         ATH9K_INT_RXLP = 0x00000002,
251         ATH9K_INT_RXNOFRM = 0x00000008,
252         ATH9K_INT_RXEOL = 0x00000010,
253         ATH9K_INT_RXORN = 0x00000020,
254         ATH9K_INT_TX = 0x00000040,
255         ATH9K_INT_TXDESC = 0x00000080,
256         ATH9K_INT_TIM_TIMER = 0x00000100,
257         ATH9K_INT_TXURN = 0x00000800,
258         ATH9K_INT_MIB = 0x00001000,
259         ATH9K_INT_RXPHY = 0x00004000,
260         ATH9K_INT_RXKCM = 0x00008000,
261         ATH9K_INT_SWBA = 0x00010000,
262         ATH9K_INT_BMISS = 0x00040000,
263         ATH9K_INT_BNR = 0x00100000,
264         ATH9K_INT_TIM = 0x00200000,
265         ATH9K_INT_DTIM = 0x00400000,
266         ATH9K_INT_DTIMSYNC = 0x00800000,
267         ATH9K_INT_GPIO = 0x01000000,
268         ATH9K_INT_CABEND = 0x02000000,
269         ATH9K_INT_TSFOOR = 0x04000000,
270         ATH9K_INT_GENTIMER = 0x08000000,
271         ATH9K_INT_CST = 0x10000000,
272         ATH9K_INT_GTT = 0x20000000,
273         ATH9K_INT_FATAL = 0x40000000,
274         ATH9K_INT_GLOBAL = 0x80000000,
275         ATH9K_INT_BMISC = ATH9K_INT_TIM |
276                 ATH9K_INT_DTIM |
277                 ATH9K_INT_DTIMSYNC |
278                 ATH9K_INT_TSFOOR |
279                 ATH9K_INT_CABEND,
280         ATH9K_INT_COMMON = ATH9K_INT_RXNOFRM |
281                 ATH9K_INT_RXDESC |
282                 ATH9K_INT_RXEOL |
283                 ATH9K_INT_RXORN |
284                 ATH9K_INT_TXURN |
285                 ATH9K_INT_TXDESC |
286                 ATH9K_INT_MIB |
287                 ATH9K_INT_RXPHY |
288                 ATH9K_INT_RXKCM |
289                 ATH9K_INT_SWBA |
290                 ATH9K_INT_BMISS |
291                 ATH9K_INT_GPIO,
292         ATH9K_INT_NOCARD = 0xffffffff
293 };
294
295 #define CHANNEL_CW_INT    0x00002
296 #define CHANNEL_CCK       0x00020
297 #define CHANNEL_OFDM      0x00040
298 #define CHANNEL_2GHZ      0x00080
299 #define CHANNEL_5GHZ      0x00100
300 #define CHANNEL_PASSIVE   0x00200
301 #define CHANNEL_DYN       0x00400
302 #define CHANNEL_HALF      0x04000
303 #define CHANNEL_QUARTER   0x08000
304 #define CHANNEL_HT20      0x10000
305 #define CHANNEL_HT40PLUS  0x20000
306 #define CHANNEL_HT40MINUS 0x40000
307
308 #define CHANNEL_A           (CHANNEL_5GHZ|CHANNEL_OFDM)
309 #define CHANNEL_B           (CHANNEL_2GHZ|CHANNEL_CCK)
310 #define CHANNEL_G           (CHANNEL_2GHZ|CHANNEL_OFDM)
311 #define CHANNEL_G_HT20      (CHANNEL_2GHZ|CHANNEL_HT20)
312 #define CHANNEL_A_HT20      (CHANNEL_5GHZ|CHANNEL_HT20)
313 #define CHANNEL_G_HT40PLUS  (CHANNEL_2GHZ|CHANNEL_HT40PLUS)
314 #define CHANNEL_G_HT40MINUS (CHANNEL_2GHZ|CHANNEL_HT40MINUS)
315 #define CHANNEL_A_HT40PLUS  (CHANNEL_5GHZ|CHANNEL_HT40PLUS)
316 #define CHANNEL_A_HT40MINUS (CHANNEL_5GHZ|CHANNEL_HT40MINUS)
317 #define CHANNEL_ALL                             \
318         (CHANNEL_OFDM|                          \
319          CHANNEL_CCK|                           \
320          CHANNEL_2GHZ |                         \
321          CHANNEL_5GHZ |                         \
322          CHANNEL_HT20 |                         \
323          CHANNEL_HT40PLUS |                     \
324          CHANNEL_HT40MINUS)
325
326 struct ath9k_channel {
327         struct ieee80211_channel *chan;
328         u16 channel;
329         u32 channelFlags;
330         u32 chanmode;
331         int32_t CalValid;
332         bool oneTimeCalsDone;
333         int8_t iCoff;
334         int8_t qCoff;
335         int16_t rawNoiseFloor;
336 };
337
338 #define IS_CHAN_G(_c) ((((_c)->channelFlags & (CHANNEL_G)) == CHANNEL_G) || \
339        (((_c)->channelFlags & CHANNEL_G_HT20) == CHANNEL_G_HT20) || \
340        (((_c)->channelFlags & CHANNEL_G_HT40PLUS) == CHANNEL_G_HT40PLUS) || \
341        (((_c)->channelFlags & CHANNEL_G_HT40MINUS) == CHANNEL_G_HT40MINUS))
342 #define IS_CHAN_OFDM(_c) (((_c)->channelFlags & CHANNEL_OFDM) != 0)
343 #define IS_CHAN_5GHZ(_c) (((_c)->channelFlags & CHANNEL_5GHZ) != 0)
344 #define IS_CHAN_2GHZ(_c) (((_c)->channelFlags & CHANNEL_2GHZ) != 0)
345 #define IS_CHAN_HALF_RATE(_c) (((_c)->channelFlags & CHANNEL_HALF) != 0)
346 #define IS_CHAN_QUARTER_RATE(_c) (((_c)->channelFlags & CHANNEL_QUARTER) != 0)
347 #define IS_CHAN_A_5MHZ_SPACED(_c)                       \
348         ((((_c)->channelFlags & CHANNEL_5GHZ) != 0) &&  \
349          (((_c)->channel % 20) != 0) &&                 \
350          (((_c)->channel % 10) != 0))
351
352 /* These macros check chanmode and not channelFlags */
353 #define IS_CHAN_B(_c) ((_c)->chanmode == CHANNEL_B)
354 #define IS_CHAN_HT20(_c) (((_c)->chanmode == CHANNEL_A_HT20) || \
355                           ((_c)->chanmode == CHANNEL_G_HT20))
356 #define IS_CHAN_HT40(_c) (((_c)->chanmode == CHANNEL_A_HT40PLUS) ||     \
357                           ((_c)->chanmode == CHANNEL_A_HT40MINUS) ||    \
358                           ((_c)->chanmode == CHANNEL_G_HT40PLUS) ||     \
359                           ((_c)->chanmode == CHANNEL_G_HT40MINUS))
360 #define IS_CHAN_HT(_c) (IS_CHAN_HT20((_c)) || IS_CHAN_HT40((_c)))
361
362 enum ath9k_power_mode {
363         ATH9K_PM_AWAKE = 0,
364         ATH9K_PM_FULL_SLEEP,
365         ATH9K_PM_NETWORK_SLEEP,
366         ATH9K_PM_UNDEFINED
367 };
368
369 enum ath9k_tp_scale {
370         ATH9K_TP_SCALE_MAX = 0,
371         ATH9K_TP_SCALE_50,
372         ATH9K_TP_SCALE_25,
373         ATH9K_TP_SCALE_12,
374         ATH9K_TP_SCALE_MIN
375 };
376
377 enum ser_reg_mode {
378         SER_REG_MODE_OFF = 0,
379         SER_REG_MODE_ON = 1,
380         SER_REG_MODE_AUTO = 2,
381 };
382
383 enum ath9k_rx_qtype {
384         ATH9K_RX_QUEUE_HP,
385         ATH9K_RX_QUEUE_LP,
386         ATH9K_RX_QUEUE_MAX,
387 };
388
389 struct ath9k_beacon_state {
390         u32 bs_nexttbtt;
391         u32 bs_nextdtim;
392         u32 bs_intval;
393 #define ATH9K_BEACON_PERIOD       0x0000ffff
394 #define ATH9K_BEACON_ENA          0x00800000
395 #define ATH9K_BEACON_RESET_TSF    0x01000000
396 #define ATH9K_TSFOOR_THRESHOLD    0x00004240 /* 16k us */
397         u32 bs_dtimperiod;
398         u16 bs_cfpperiod;
399         u16 bs_cfpmaxduration;
400         u32 bs_cfpnext;
401         u16 bs_timoffset;
402         u16 bs_bmissthreshold;
403         u32 bs_sleepduration;
404         u32 bs_tsfoor_threshold;
405 };
406
407 struct chan_centers {
408         u16 synth_center;
409         u16 ctl_center;
410         u16 ext_center;
411 };
412
413 enum {
414         ATH9K_RESET_POWER_ON,
415         ATH9K_RESET_WARM,
416         ATH9K_RESET_COLD,
417 };
418
419 struct ath9k_hw_version {
420         u32 magic;
421         u16 devid;
422         u16 subvendorid;
423         u32 macVersion;
424         u16 macRev;
425         u16 phyRev;
426         u16 analog5GhzRev;
427         u16 analog2GhzRev;
428         u16 subsysid;
429 };
430
431 /* Generic TSF timer definitions */
432
433 #define ATH_MAX_GEN_TIMER       16
434
435 #define AR_GENTMR_BIT(_index)   (1 << (_index))
436
437 /*
438  * Using de Bruijin sequence to to look up 1's index in a 32 bit number
439  * debruijn32 = 0000 0111 0111 1100 1011 0101 0011 0001
440  */
441 #define debruijn32 0x077CB531U
442
443 struct ath_gen_timer_configuration {
444         u32 next_addr;
445         u32 period_addr;
446         u32 mode_addr;
447         u32 mode_mask;
448 };
449
450 struct ath_gen_timer {
451         void (*trigger)(void *arg);
452         void (*overflow)(void *arg);
453         void *arg;
454         u8 index;
455 };
456
457 struct ath_gen_timer_table {
458         u32 gen_timer_index[32];
459         struct ath_gen_timer *timers[ATH_MAX_GEN_TIMER];
460         union {
461                 unsigned long timer_bits;
462                 u16 val;
463         } timer_mask;
464 };
465
466 /**
467  * struct ath_hw_private_ops - callbacks used internally by hardware code
468  *
469  * This structure contains private callbacks designed to only be used internally
470  * by the hardware core.
471  *
472  * @init_cal_settings: Initializes calibration settings
473  * @init_mode_regs: Initializes mode registers
474  * @macversion_supported: If this specific mac revision is supported
475  *
476  * @rf_set_freq: change frequency
477  * @spur_mitigate_freq: spur mitigation
478  * @rf_alloc_ext_banks:
479  * @rf_free_ext_banks:
480  * @set_rf_regs:
481  * @compute_pll_control: compute the PLL control value to use for
482  *      AR_RTC_PLL_CONTROL for a given channel
483  */
484 struct ath_hw_private_ops {
485         void (*init_cal_settings)(struct ath_hw *ah);
486         void (*init_mode_regs)(struct ath_hw *ah);
487         bool (*macversion_supported)(u32 macversion);
488
489         /* PHY ops */
490         int (*rf_set_freq)(struct ath_hw *ah,
491                            struct ath9k_channel *chan);
492         void (*spur_mitigate_freq)(struct ath_hw *ah,
493                                    struct ath9k_channel *chan);
494         int (*rf_alloc_ext_banks)(struct ath_hw *ah);
495         void (*rf_free_ext_banks)(struct ath_hw *ah);
496         bool (*set_rf_regs)(struct ath_hw *ah,
497                             struct ath9k_channel *chan,
498                             u16 modesIndex);
499         void (*set_channel_regs)(struct ath_hw *ah, struct ath9k_channel *chan);
500         void (*init_bb)(struct ath_hw *ah,
501                         struct ath9k_channel *chan);
502         int (*process_ini)(struct ath_hw *ah, struct ath9k_channel *chan);
503         void (*olc_init)(struct ath_hw *ah);
504         void (*set_rfmode)(struct ath_hw *ah, struct ath9k_channel *chan);
505         void (*mark_phy_inactive)(struct ath_hw *ah);
506         void (*set_delta_slope)(struct ath_hw *ah, struct ath9k_channel *chan);
507         bool (*rfbus_req)(struct ath_hw *ah);
508         void (*rfbus_done)(struct ath_hw *ah);
509         void (*enable_rfkill)(struct ath_hw *ah);
510         void (*restore_chainmask)(struct ath_hw *ah);
511         void (*set_diversity)(struct ath_hw *ah, bool value);
512         u32 (*compute_pll_control)(struct ath_hw *ah,
513                                    struct ath9k_channel *chan);
514         bool (*ani_control)(struct ath_hw *ah, enum ath9k_ani_cmd cmd,
515                             int param);
516         void (*do_getnf)(struct ath_hw *ah, int16_t nfarray[NUM_NF_READINGS]);
517 };
518
519 /**
520  * struct ath_hw_ops - callbacks used by hardware code and driver code
521  *
522  * This structure contains callbacks designed to to be used internally by
523  * hardware code and also by the lower level driver.
524  *
525  * @config_pci_powersave:
526  */
527 struct ath_hw_ops {
528         void (*config_pci_powersave)(struct ath_hw *ah,
529                                      int restore,
530                                      int power_off);
531         void (*rx_enable)(struct ath_hw *ah);
532         void (*set_desc_link)(void *ds, u32 link);
533         void (*get_desc_link)(void *ds, u32 **link);
534 };
535
536 struct ath_hw {
537         struct ieee80211_hw *hw;
538         struct ath_common common;
539         struct ath9k_hw_version hw_version;
540         struct ath9k_ops_config config;
541         struct ath9k_hw_capabilities caps;
542         struct ath9k_channel channels[38];
543         struct ath9k_channel *curchan;
544
545         union {
546                 struct ar5416_eeprom_def def;
547                 struct ar5416_eeprom_4k map4k;
548                 struct ar9287_eeprom map9287;
549         } eeprom;
550         const struct eeprom_ops *eep_ops;
551         enum ath9k_eep_map eep_map;
552
553         bool sw_mgmt_crypto;
554         bool is_pciexpress;
555         bool need_an_top2_fixup;
556         u16 tx_trig_level;
557         s16 nf_2g_max;
558         s16 nf_2g_min;
559         s16 nf_5g_max;
560         s16 nf_5g_min;
561         u16 rfsilent;
562         u32 rfkill_gpio;
563         u32 rfkill_polarity;
564         u32 ah_flags;
565
566         bool htc_reset_init;
567
568         enum nl80211_iftype opmode;
569         enum ath9k_power_mode power_mode;
570
571         struct ath9k_nfcal_hist nfCalHist[NUM_NF_READINGS];
572         struct ath9k_pacal_info pacal_info;
573         struct ar5416Stats stats;
574         struct ath9k_tx_queue_info txq[ATH9K_NUM_TX_QUEUES];
575
576         int16_t curchan_rad_index;
577         enum ath9k_int imask;
578         u32 imrs2_reg;
579         u32 txok_interrupt_mask;
580         u32 txerr_interrupt_mask;
581         u32 txdesc_interrupt_mask;
582         u32 txeol_interrupt_mask;
583         u32 txurn_interrupt_mask;
584         bool chip_fullsleep;
585         u32 atim_window;
586
587         /* Calibration */
588         enum ath9k_cal_types supp_cals;
589         struct ath9k_cal_list iq_caldata;
590         struct ath9k_cal_list adcgain_caldata;
591         struct ath9k_cal_list adcdc_calinitdata;
592         struct ath9k_cal_list adcdc_caldata;
593         struct ath9k_cal_list *cal_list;
594         struct ath9k_cal_list *cal_list_last;
595         struct ath9k_cal_list *cal_list_curr;
596 #define totalPowerMeasI meas0.unsign
597 #define totalPowerMeasQ meas1.unsign
598 #define totalIqCorrMeas meas2.sign
599 #define totalAdcIOddPhase  meas0.unsign
600 #define totalAdcIEvenPhase meas1.unsign
601 #define totalAdcQOddPhase  meas2.unsign
602 #define totalAdcQEvenPhase meas3.unsign
603 #define totalAdcDcOffsetIOddPhase  meas0.sign
604 #define totalAdcDcOffsetIEvenPhase meas1.sign
605 #define totalAdcDcOffsetQOddPhase  meas2.sign
606 #define totalAdcDcOffsetQEvenPhase meas3.sign
607         union {
608                 u32 unsign[AR5416_MAX_CHAINS];
609                 int32_t sign[AR5416_MAX_CHAINS];
610         } meas0;
611         union {
612                 u32 unsign[AR5416_MAX_CHAINS];
613                 int32_t sign[AR5416_MAX_CHAINS];
614         } meas1;
615         union {
616                 u32 unsign[AR5416_MAX_CHAINS];
617                 int32_t sign[AR5416_MAX_CHAINS];
618         } meas2;
619         union {
620                 u32 unsign[AR5416_MAX_CHAINS];
621                 int32_t sign[AR5416_MAX_CHAINS];
622         } meas3;
623         u16 cal_samples;
624
625         u32 sta_id1_defaults;
626         u32 misc_mode;
627         enum {
628                 AUTO_32KHZ,
629                 USE_32KHZ,
630                 DONT_USE_32KHZ,
631         } enable_32kHz_clock;
632
633         /* Private to hardware code */
634         struct ath_hw_private_ops private_ops;
635         /* Accessed by the lower level driver */
636         struct ath_hw_ops ops;
637
638         /* Used to program the radio on non single-chip devices */
639         u32 *analogBank0Data;
640         u32 *analogBank1Data;
641         u32 *analogBank2Data;
642         u32 *analogBank3Data;
643         u32 *analogBank6Data;
644         u32 *analogBank6TPCData;
645         u32 *analogBank7Data;
646         u32 *addac5416_21;
647         u32 *bank6Temp;
648
649         int16_t txpower_indexoffset;
650         int coverage_class;
651         u32 beacon_interval;
652         u32 slottime;
653         u32 globaltxtimeout;
654
655         /* ANI */
656         u32 proc_phyerr;
657         u32 aniperiod;
658         struct ar5416AniState *curani;
659         struct ar5416AniState ani[255];
660         int totalSizeDesired[5];
661         int coarse_high[5];
662         int coarse_low[5];
663         int firpwr[5];
664         enum ath9k_ani_cmd ani_function;
665
666         /* Bluetooth coexistance */
667         struct ath_btcoex_hw btcoex_hw;
668
669         u32 intr_txqs;
670         u8 txchainmask;
671         u8 rxchainmask;
672
673         u32 originalGain[22];
674         int initPDADC;
675         int PDADCdelta;
676         u8 led_pin;
677
678         struct ar5416IniArray iniModes;
679         struct ar5416IniArray iniCommon;
680         struct ar5416IniArray iniBank0;
681         struct ar5416IniArray iniBB_RfGain;
682         struct ar5416IniArray iniBank1;
683         struct ar5416IniArray iniBank2;
684         struct ar5416IniArray iniBank3;
685         struct ar5416IniArray iniBank6;
686         struct ar5416IniArray iniBank6TPC;
687         struct ar5416IniArray iniBank7;
688         struct ar5416IniArray iniAddac;
689         struct ar5416IniArray iniPcieSerdes;
690         struct ar5416IniArray iniPcieSerdesLowPower;
691         struct ar5416IniArray iniModesAdditional;
692         struct ar5416IniArray iniModesRxGain;
693         struct ar5416IniArray iniModesTxGain;
694         struct ar5416IniArray iniModes_9271_1_0_only;
695         struct ar5416IniArray iniCckfirNormal;
696         struct ar5416IniArray iniCckfirJapan2484;
697         struct ar5416IniArray iniCommon_normal_cck_fir_coeff_9271;
698         struct ar5416IniArray iniCommon_japan_2484_cck_fir_coeff_9271;
699         struct ar5416IniArray iniModes_9271_ANI_reg;
700         struct ar5416IniArray iniModes_high_power_tx_gain_9271;
701         struct ar5416IniArray iniModes_normal_power_tx_gain_9271;
702
703         struct ar5416IniArray iniMac[ATH_INI_NUM_SPLIT];
704         struct ar5416IniArray iniBB[ATH_INI_NUM_SPLIT];
705         struct ar5416IniArray iniRadio[ATH_INI_NUM_SPLIT];
706         struct ar5416IniArray iniSOC[ATH_INI_NUM_SPLIT];
707
708         u32 intr_gen_timer_trigger;
709         u32 intr_gen_timer_thresh;
710         struct ath_gen_timer_table hw_gen_timers;
711 };
712
713 static inline struct ath_common *ath9k_hw_common(struct ath_hw *ah)
714 {
715         return &ah->common;
716 }
717
718 static inline struct ath_regulatory *ath9k_hw_regulatory(struct ath_hw *ah)
719 {
720         return &(ath9k_hw_common(ah)->regulatory);
721 }
722
723 static inline struct ath_hw_private_ops *ath9k_hw_private_ops(struct ath_hw *ah)
724 {
725         return &ah->private_ops;
726 }
727
728 static inline struct ath_hw_ops *ath9k_hw_ops(struct ath_hw *ah)
729 {
730         return &ah->ops;
731 }
732
733 /* Initialization, Detach, Reset */
734 const char *ath9k_hw_probe(u16 vendorid, u16 devid);
735 void ath9k_hw_deinit(struct ath_hw *ah);
736 int ath9k_hw_init(struct ath_hw *ah);
737 int ath9k_hw_reset(struct ath_hw *ah, struct ath9k_channel *chan,
738                    bool bChannelChange);
739 int ath9k_hw_fill_cap_info(struct ath_hw *ah);
740 bool ath9k_hw_getcapability(struct ath_hw *ah, enum ath9k_capability_type type,
741                             u32 capability, u32 *result);
742 bool ath9k_hw_setcapability(struct ath_hw *ah, enum ath9k_capability_type type,
743                             u32 capability, u32 setting, int *status);
744 u32 ath9k_regd_get_ctl(struct ath_regulatory *reg, struct ath9k_channel *chan);
745
746 /* Key Cache Management */
747 bool ath9k_hw_keyreset(struct ath_hw *ah, u16 entry);
748 bool ath9k_hw_keysetmac(struct ath_hw *ah, u16 entry, const u8 *mac);
749 bool ath9k_hw_set_keycache_entry(struct ath_hw *ah, u16 entry,
750                                  const struct ath9k_keyval *k,
751                                  const u8 *mac);
752 bool ath9k_hw_keyisvalid(struct ath_hw *ah, u16 entry);
753
754 /* GPIO / RFKILL / Antennae */
755 void ath9k_hw_cfg_gpio_input(struct ath_hw *ah, u32 gpio);
756 u32 ath9k_hw_gpio_get(struct ath_hw *ah, u32 gpio);
757 void ath9k_hw_cfg_output(struct ath_hw *ah, u32 gpio,
758                          u32 ah_signal_type);
759 void ath9k_hw_set_gpio(struct ath_hw *ah, u32 gpio, u32 val);
760 u32 ath9k_hw_getdefantenna(struct ath_hw *ah);
761 void ath9k_hw_setantenna(struct ath_hw *ah, u32 antenna);
762
763 /* General Operation */
764 bool ath9k_hw_wait(struct ath_hw *ah, u32 reg, u32 mask, u32 val, u32 timeout);
765 u32 ath9k_hw_reverse_bits(u32 val, u32 n);
766 bool ath9k_get_channel_edges(struct ath_hw *ah, u16 flags, u16 *low, u16 *high);
767 u16 ath9k_hw_computetxtime(struct ath_hw *ah,
768                            u8 phy, int kbps,
769                            u32 frameLen, u16 rateix, bool shortPreamble);
770 void ath9k_hw_get_channel_centers(struct ath_hw *ah,
771                                   struct ath9k_channel *chan,
772                                   struct chan_centers *centers);
773 u32 ath9k_hw_getrxfilter(struct ath_hw *ah);
774 void ath9k_hw_setrxfilter(struct ath_hw *ah, u32 bits);
775 bool ath9k_hw_phy_disable(struct ath_hw *ah);
776 bool ath9k_hw_disable(struct ath_hw *ah);
777 void ath9k_hw_set_txpowerlimit(struct ath_hw *ah, u32 limit);
778 void ath9k_hw_setmac(struct ath_hw *ah, const u8 *mac);
779 void ath9k_hw_setopmode(struct ath_hw *ah);
780 void ath9k_hw_setmcastfilter(struct ath_hw *ah, u32 filter0, u32 filter1);
781 void ath9k_hw_setbssidmask(struct ath_hw *ah);
782 void ath9k_hw_write_associd(struct ath_hw *ah);
783 u64 ath9k_hw_gettsf64(struct ath_hw *ah);
784 void ath9k_hw_settsf64(struct ath_hw *ah, u64 tsf64);
785 void ath9k_hw_reset_tsf(struct ath_hw *ah);
786 void ath9k_hw_set_tsfadjust(struct ath_hw *ah, u32 setting);
787 u64 ath9k_hw_extend_tsf(struct ath_hw *ah, u32 rstamp);
788 void ath9k_hw_init_global_settings(struct ath_hw *ah);
789 void ath9k_hw_set11nmac2040(struct ath_hw *ah);
790 void ath9k_hw_beaconinit(struct ath_hw *ah, u32 next_beacon, u32 beacon_period);
791 void ath9k_hw_set_sta_beacon_timers(struct ath_hw *ah,
792                                     const struct ath9k_beacon_state *bs);
793
794 bool ath9k_hw_setpower(struct ath_hw *ah, enum ath9k_power_mode mode);
795
796 /* Interrupt Handling */
797 bool ath9k_hw_intrpend(struct ath_hw *ah);
798 bool ath9k_hw_getisr(struct ath_hw *ah, enum ath9k_int *masked);
799 enum ath9k_int ath9k_hw_set_interrupts(struct ath_hw *ah, enum ath9k_int ints);
800
801 /* Generic hw timer primitives */
802 struct ath_gen_timer *ath_gen_timer_alloc(struct ath_hw *ah,
803                                           void (*trigger)(void *),
804                                           void (*overflow)(void *),
805                                           void *arg,
806                                           u8 timer_index);
807 void ath9k_hw_gen_timer_start(struct ath_hw *ah,
808                               struct ath_gen_timer *timer,
809                               u32 timer_next,
810                               u32 timer_period);
811 void ath9k_hw_gen_timer_stop(struct ath_hw *ah, struct ath_gen_timer *timer);
812
813 void ath_gen_timer_free(struct ath_hw *ah, struct ath_gen_timer *timer);
814 void ath_gen_timer_isr(struct ath_hw *hw);
815 u32 ath9k_hw_gettsf32(struct ath_hw *ah);
816
817 void ath9k_hw_name(struct ath_hw *ah, char *hw_name, size_t len);
818
819 /* HTC */
820 void ath9k_hw_htc_resetinit(struct ath_hw *ah);
821
822 /* PHY */
823 void ath9k_hw_get_delta_slope_vals(struct ath_hw *ah, u32 coef_scaled,
824                                    u32 *coef_mantissa, u32 *coef_exponent);
825
826 /*
827  * Code specifric to AR9003, we stuff these here to avoid callbacks
828  * for older families
829  */
830 void ar9003_hw_set_nf_limits(struct ath_hw *ah);
831
832 /* Hardware family op attach helpers */
833 void ar5008_hw_attach_phy_ops(struct ath_hw *ah);
834 void ar9002_hw_attach_phy_ops(struct ath_hw *ah);
835 void ar9003_hw_attach_phy_ops(struct ath_hw *ah);
836
837 #define ATH_PCIE_CAP_LINK_CTRL  0x70
838 #define ATH_PCIE_CAP_LINK_L0S   1
839 #define ATH_PCIE_CAP_LINK_L1    2
840
841 #endif