[PATCH] sky2: remove unused definitions
[safe/jmp/linux-2.6] / drivers / net / sky2.h
1 /*
2  * Definitions for the new Marvell Yukon 2 driver.
3  */
4 #ifndef _SKY2_H
5 #define _SKY2_H
6
7 /* PCI config registers */
8 #define PCI_DEV_REG1    0x40
9 #define PCI_DEV_REG2    0x44
10 #define PCI_DEV_STATUS  0x7c
11 #define PCI_OS_PCI_X    (1<<26)
12
13 #define PEX_LNK_STAT    0xf2
14 #define PEX_UNC_ERR_STAT 0x104
15 #define PEX_DEV_CTRL    0xe8
16
17 /* Yukon-2 */
18 enum pci_dev_reg_1 {
19         PCI_Y2_PIG_ENA   = 1<<31, /* Enable Plug-in-Go (YUKON-2) */
20         PCI_Y2_DLL_DIS   = 1<<30, /* Disable PCI DLL (YUKON-2) */
21         PCI_Y2_PHY2_COMA = 1<<29, /* Set PHY 2 to Coma Mode (YUKON-2) */
22         PCI_Y2_PHY1_COMA = 1<<28, /* Set PHY 1 to Coma Mode (YUKON-2) */
23         PCI_Y2_PHY2_POWD = 1<<27, /* Set PHY 2 to Power Down (YUKON-2) */
24         PCI_Y2_PHY1_POWD = 1<<26, /* Set PHY 1 to Power Down (YUKON-2) */
25 };
26
27 enum pci_dev_reg_2 {
28         PCI_VPD_WR_THR  = 0xffL<<24,    /* Bit 31..24:  VPD Write Threshold */
29         PCI_DEV_SEL     = 0x7fL<<17,    /* Bit 23..17:  EEPROM Device Select */
30         PCI_VPD_ROM_SZ  = 7L<<14,       /* Bit 16..14:  VPD ROM Size    */
31
32         PCI_PATCH_DIR   = 0xfL<<8,      /* Bit 11.. 8:  Ext Patches dir 3..0 */
33         PCI_EXT_PATCHS  = 0xfL<<4,      /* Bit  7.. 4:  Extended Patches 3..0 */
34         PCI_EN_DUMMY_RD = 1<<3,         /* Enable Dummy Read */
35         PCI_REV_DESC    = 1<<2,         /* Reverse Desc. Bytes */
36
37         PCI_USEDATA64   = 1<<0,         /* Use 64Bit Data bus ext */
38 };
39
40
41 #define PCI_STATUS_ERROR_BITS (PCI_STATUS_DETECTED_PARITY | \
42                                PCI_STATUS_SIG_SYSTEM_ERROR | \
43                                PCI_STATUS_REC_MASTER_ABORT | \
44                                PCI_STATUS_REC_TARGET_ABORT | \
45                                PCI_STATUS_PARITY)
46
47 enum pex_dev_ctrl {
48         PEX_DC_MAX_RRS_MSK      = 7<<12, /* Bit 14..12: Max. Read Request Size */
49         PEX_DC_EN_NO_SNOOP      = 1<<11,/* Enable No Snoop */
50         PEX_DC_EN_AUX_POW       = 1<<10,/* Enable AUX Power */
51         PEX_DC_EN_PHANTOM       = 1<<9, /* Enable Phantom Functions */
52         PEX_DC_EN_EXT_TAG       = 1<<8, /* Enable Extended Tag Field */
53         PEX_DC_MAX_PLS_MSK      = 7<<5, /* Bit  7.. 5:  Max. Payload Size Mask */
54         PEX_DC_EN_REL_ORD       = 1<<4, /* Enable Relaxed Ordering */
55         PEX_DC_EN_UNS_RQ_RP     = 1<<3, /* Enable Unsupported Request Reporting */
56         PEX_DC_EN_FAT_ER_RP     = 1<<2, /* Enable Fatal Error Reporting */
57         PEX_DC_EN_NFA_ER_RP     = 1<<1, /* Enable Non-Fatal Error Reporting */
58         PEX_DC_EN_COR_ER_RP     = 1<<0, /* Enable Correctable Error Reporting */
59 };
60 #define  PEX_DC_MAX_RD_RQ_SIZE(x) (((x)<<12) & PEX_DC_MAX_RRS_MSK)
61
62 /* PEX_UNC_ERR_STAT      PEX Uncorrectable Errors Status Register (Yukon-2) */
63 enum pex_err {
64         PEX_UNSUP_REQ   = 1<<20, /* Unsupported Request Error */
65
66         PEX_MALFOR_TLP  = 1<<18, /* Malformed TLP */
67
68         PEX_UNEXP_COMP  = 1<<16, /* Unexpected Completion */
69
70         PEX_COMP_TO     = 1<<14, /* Completion Timeout */
71         PEX_FLOW_CTRL_P = 1<<13, /* Flow Control Protocol Error */
72         PEX_POIS_TLP    = 1<<12, /* Poisoned TLP */
73
74         PEX_DATA_LINK_P = 1<<4, /* Data Link Protocol Error */
75         PEX_FATAL_ERRORS= (PEX_MALFOR_TLP | PEX_FLOW_CTRL_P | PEX_DATA_LINK_P),
76 };
77
78
79 enum csr_regs {
80         B0_RAP          = 0x0000,
81         B0_CTST         = 0x0004,
82         B0_Y2LED        = 0x0005,
83         B0_POWER_CTRL   = 0x0007,
84         B0_ISRC         = 0x0008,
85         B0_IMSK         = 0x000c,
86         B0_HWE_ISRC     = 0x0010,
87         B0_HWE_IMSK     = 0x0014,
88
89         /* Special ISR registers (Yukon-2 only) */
90         B0_Y2_SP_ISRC2  = 0x001c,
91         B0_Y2_SP_ISRC3  = 0x0020,
92         B0_Y2_SP_EISR   = 0x0024,
93         B0_Y2_SP_LISR   = 0x0028,
94         B0_Y2_SP_ICR    = 0x002c,
95
96         B2_MAC_1        = 0x0100,
97         B2_MAC_2        = 0x0108,
98         B2_MAC_3        = 0x0110,
99         B2_CONN_TYP     = 0x0118,
100         B2_PMD_TYP      = 0x0119,
101         B2_MAC_CFG      = 0x011a,
102         B2_CHIP_ID      = 0x011b,
103         B2_E_0          = 0x011c,
104
105         B2_Y2_CLK_GATE  = 0x011d,
106         B2_Y2_HW_RES    = 0x011e,
107         B2_E_3          = 0x011f,
108         B2_Y2_CLK_CTRL  = 0x0120,
109
110         B2_TI_INI       = 0x0130,
111         B2_TI_VAL       = 0x0134,
112         B2_TI_CTRL      = 0x0138,
113         B2_TI_TEST      = 0x0139,
114
115         B2_TST_CTRL1    = 0x0158,
116         B2_TST_CTRL2    = 0x0159,
117         B2_GP_IO        = 0x015c,
118
119         B2_I2C_CTRL     = 0x0160,
120         B2_I2C_DATA     = 0x0164,
121         B2_I2C_IRQ      = 0x0168,
122         B2_I2C_SW       = 0x016c,
123
124         B3_RAM_ADDR     = 0x0180,
125         B3_RAM_DATA_LO  = 0x0184,
126         B3_RAM_DATA_HI  = 0x0188,
127
128 /* RAM Interface Registers */
129 /* Yukon-2: use RAM_BUFFER() to access the RAM buffer */
130 /*
131  * The HW-Spec. calls this registers Timeout Value 0..11. But this names are
132  * not usable in SW. Please notice these are NOT real timeouts, these are
133  * the number of qWords transferred continuously.
134  */
135 #define RAM_BUFFER(port, reg)   (reg | (port <<6))
136
137         B3_RI_WTO_R1    = 0x0190,
138         B3_RI_WTO_XA1   = 0x0191,
139         B3_RI_WTO_XS1   = 0x0192,
140         B3_RI_RTO_R1    = 0x0193,
141         B3_RI_RTO_XA1   = 0x0194,
142         B3_RI_RTO_XS1   = 0x0195,
143         B3_RI_WTO_R2    = 0x0196,
144         B3_RI_WTO_XA2   = 0x0197,
145         B3_RI_WTO_XS2   = 0x0198,
146         B3_RI_RTO_R2    = 0x0199,
147         B3_RI_RTO_XA2   = 0x019a,
148         B3_RI_RTO_XS2   = 0x019b,
149         B3_RI_TO_VAL    = 0x019c,
150         B3_RI_CTRL      = 0x01a0,
151         B3_RI_TEST      = 0x01a2,
152         B3_MA_TOINI_RX1 = 0x01b0,
153         B3_MA_TOINI_RX2 = 0x01b1,
154         B3_MA_TOINI_TX1 = 0x01b2,
155         B3_MA_TOINI_TX2 = 0x01b3,
156         B3_MA_TOVAL_RX1 = 0x01b4,
157         B3_MA_TOVAL_RX2 = 0x01b5,
158         B3_MA_TOVAL_TX1 = 0x01b6,
159         B3_MA_TOVAL_TX2 = 0x01b7,
160         B3_MA_TO_CTRL   = 0x01b8,
161         B3_MA_TO_TEST   = 0x01ba,
162         B3_MA_RCINI_RX1 = 0x01c0,
163         B3_MA_RCINI_RX2 = 0x01c1,
164         B3_MA_RCINI_TX1 = 0x01c2,
165         B3_MA_RCINI_TX2 = 0x01c3,
166         B3_MA_RCVAL_RX1 = 0x01c4,
167         B3_MA_RCVAL_RX2 = 0x01c5,
168         B3_MA_RCVAL_TX1 = 0x01c6,
169         B3_MA_RCVAL_TX2 = 0x01c7,
170         B3_MA_RC_CTRL   = 0x01c8,
171         B3_MA_RC_TEST   = 0x01ca,
172         B3_PA_TOINI_RX1 = 0x01d0,
173         B3_PA_TOINI_RX2 = 0x01d4,
174         B3_PA_TOINI_TX1 = 0x01d8,
175         B3_PA_TOINI_TX2 = 0x01dc,
176         B3_PA_TOVAL_RX1 = 0x01e0,
177         B3_PA_TOVAL_RX2 = 0x01e4,
178         B3_PA_TOVAL_TX1 = 0x01e8,
179         B3_PA_TOVAL_TX2 = 0x01ec,
180         B3_PA_CTRL      = 0x01f0,
181         B3_PA_TEST      = 0x01f2,
182
183         Y2_CFG_SPC      = 0x1c00,
184 };
185
186 /*      B0_CTST                 16 bit  Control/Status register */
187 enum {
188         Y2_VMAIN_AVAIL  = 1<<17,/* VMAIN available (YUKON-2 only) */
189         Y2_VAUX_AVAIL   = 1<<16,/* VAUX available (YUKON-2 only) */
190         Y2_ASF_ENABLE   = 1<<13,/* ASF Unit Enable (YUKON-2 only) */
191         Y2_ASF_DISABLE  = 1<<12,/* ASF Unit Disable (YUKON-2 only) */
192         Y2_CLK_RUN_ENA  = 1<<11,/* CLK_RUN Enable  (YUKON-2 only) */
193         Y2_CLK_RUN_DIS  = 1<<10,/* CLK_RUN Disable (YUKON-2 only) */
194         Y2_LED_STAT_ON  = 1<<9, /* Status LED On  (YUKON-2 only) */
195         Y2_LED_STAT_OFF = 1<<8, /* Status LED Off (YUKON-2 only) */
196
197         CS_ST_SW_IRQ    = 1<<7, /* Set IRQ SW Request */
198         CS_CL_SW_IRQ    = 1<<6, /* Clear IRQ SW Request */
199         CS_STOP_DONE    = 1<<5, /* Stop Master is finished */
200         CS_STOP_MAST    = 1<<4, /* Command Bit to stop the master */
201         CS_MRST_CLR     = 1<<3, /* Clear Master reset   */
202         CS_MRST_SET     = 1<<2, /* Set Master reset     */
203         CS_RST_CLR      = 1<<1, /* Clear Software reset */
204         CS_RST_SET      = 1,    /* Set   Software reset */
205 };
206
207 /*      B0_LED                   8 Bit  LED register */
208 enum {
209 /* Bit  7.. 2:  reserved */
210         LED_STAT_ON     = 1<<1, /* Status LED on        */
211         LED_STAT_OFF    = 1,    /* Status LED off       */
212 };
213
214 /*      B0_POWER_CTRL    8 Bit  Power Control reg (YUKON only) */
215 enum {
216         PC_VAUX_ENA     = 1<<7, /* Switch VAUX Enable  */
217         PC_VAUX_DIS     = 1<<6, /* Switch VAUX Disable */
218         PC_VCC_ENA      = 1<<5, /* Switch VCC Enable  */
219         PC_VCC_DIS      = 1<<4, /* Switch VCC Disable */
220         PC_VAUX_ON      = 1<<3, /* Switch VAUX On  */
221         PC_VAUX_OFF     = 1<<2, /* Switch VAUX Off */
222         PC_VCC_ON       = 1<<1, /* Switch VCC On  */
223         PC_VCC_OFF      = 1<<0, /* Switch VCC Off */
224 };
225
226 /*      B2_IRQM_MSK     32 bit  IRQ Moderation Mask */
227
228 /*      B0_Y2_SP_ISRC2  32 bit  Special Interrupt Source Reg 2 */
229 /*      B0_Y2_SP_ISRC3  32 bit  Special Interrupt Source Reg 3 */
230 /*      B0_Y2_SP_EISR   32 bit  Enter ISR Reg */
231 /*      B0_Y2_SP_LISR   32 bit  Leave ISR Reg */
232 enum {
233         Y2_IS_HW_ERR    = 1<<31,        /* Interrupt HW Error */
234         Y2_IS_STAT_BMU  = 1<<30,        /* Status BMU Interrupt */
235         Y2_IS_ASF       = 1<<29,        /* ASF subsystem Interrupt */
236
237         Y2_IS_POLL_CHK  = 1<<27,        /* Check IRQ from polling unit */
238         Y2_IS_TWSI_RDY  = 1<<26,        /* IRQ on end of TWSI Tx */
239         Y2_IS_IRQ_SW    = 1<<25,        /* SW forced IRQ        */
240         Y2_IS_TIMINT    = 1<<24,        /* IRQ from Timer       */
241
242         Y2_IS_IRQ_PHY2  = 1<<12,        /* Interrupt from PHY 2 */
243         Y2_IS_IRQ_MAC2  = 1<<11,        /* Interrupt from MAC 2 */
244         Y2_IS_CHK_RX2   = 1<<10,        /* Descriptor error Rx 2 */
245         Y2_IS_CHK_TXS2  = 1<<9,         /* Descriptor error TXS 2 */
246         Y2_IS_CHK_TXA2  = 1<<8,         /* Descriptor error TXA 2 */
247
248         Y2_IS_IRQ_PHY1  = 1<<4,         /* Interrupt from PHY 1 */
249         Y2_IS_IRQ_MAC1  = 1<<3,         /* Interrupt from MAC 1 */
250         Y2_IS_CHK_RX1   = 1<<2,         /* Descriptor error Rx 1 */
251         Y2_IS_CHK_TXS1  = 1<<1,         /* Descriptor error TXS 1 */
252         Y2_IS_CHK_TXA1  = 1<<0,         /* Descriptor error TXA 1 */
253
254         Y2_IS_BASE      = Y2_IS_HW_ERR | Y2_IS_STAT_BMU |
255                           Y2_IS_POLL_CHK | Y2_IS_TWSI_RDY |
256                           Y2_IS_IRQ_SW | Y2_IS_TIMINT,
257         Y2_IS_PORT_1    = Y2_IS_IRQ_PHY1 | Y2_IS_IRQ_MAC1 |
258                           Y2_IS_CHK_RX1 | Y2_IS_CHK_TXA1 | Y2_IS_CHK_TXS1,
259         Y2_IS_PORT_2    = Y2_IS_IRQ_PHY2 | Y2_IS_IRQ_MAC2 |
260                           Y2_IS_CHK_RX2 | Y2_IS_CHK_TXA2 | Y2_IS_CHK_TXS2,
261 };
262
263 /*      B2_IRQM_HWE_MSK 32 bit  IRQ Moderation HW Error Mask */
264 enum {
265         IS_ERR_MSK      = 0x00003fff,/*                 All Error bits */
266
267         IS_IRQ_TIST_OV  = 1<<13, /* Time Stamp Timer Overflow (YUKON only) */
268         IS_IRQ_SENSOR   = 1<<12, /* IRQ from Sensor (YUKON only) */
269         IS_IRQ_MST_ERR  = 1<<11, /* IRQ master error detected */
270         IS_IRQ_STAT     = 1<<10, /* IRQ status exception */
271         IS_NO_STAT_M1   = 1<<9, /* No Rx Status from MAC 1 */
272         IS_NO_STAT_M2   = 1<<8, /* No Rx Status from MAC 2 */
273         IS_NO_TIST_M1   = 1<<7, /* No Time Stamp from MAC 1 */
274         IS_NO_TIST_M2   = 1<<6, /* No Time Stamp from MAC 2 */
275         IS_RAM_RD_PAR   = 1<<5, /* RAM Read  Parity Error */
276         IS_RAM_WR_PAR   = 1<<4, /* RAM Write Parity Error */
277         IS_M1_PAR_ERR   = 1<<3, /* MAC 1 Parity Error */
278         IS_M2_PAR_ERR   = 1<<2, /* MAC 2 Parity Error */
279         IS_R1_PAR_ERR   = 1<<1, /* Queue R1 Parity Error */
280         IS_R2_PAR_ERR   = 1<<0, /* Queue R2 Parity Error */
281 };
282
283 /* Hardware error interrupt mask for Yukon 2 */
284 enum {
285         Y2_IS_TIST_OV   = 1<<29,/* Time Stamp Timer overflow interrupt */
286         Y2_IS_SENSOR    = 1<<28, /* Sensor interrupt */
287         Y2_IS_MST_ERR   = 1<<27, /* Master error interrupt */
288         Y2_IS_IRQ_STAT  = 1<<26, /* Status exception interrupt */
289         Y2_IS_PCI_EXP   = 1<<25, /* PCI-Express interrupt */
290         Y2_IS_PCI_NEXP  = 1<<24, /* PCI-Express error similar to PCI error */
291                                                 /* Link 2 */
292         Y2_IS_PAR_RD2   = 1<<13, /* Read RAM parity error interrupt */
293         Y2_IS_PAR_WR2   = 1<<12, /* Write RAM parity error interrupt */
294         Y2_IS_PAR_MAC2  = 1<<11, /* MAC hardware fault interrupt */
295         Y2_IS_PAR_RX2   = 1<<10, /* Parity Error Rx Queue 2 */
296         Y2_IS_TCP_TXS2  = 1<<9, /* TCP length mismatch sync Tx queue IRQ */
297         Y2_IS_TCP_TXA2  = 1<<8, /* TCP length mismatch async Tx queue IRQ */
298                                                 /* Link 1 */
299         Y2_IS_PAR_RD1   = 1<<5, /* Read RAM parity error interrupt */
300         Y2_IS_PAR_WR1   = 1<<4, /* Write RAM parity error interrupt */
301         Y2_IS_PAR_MAC1  = 1<<3, /* MAC hardware fault interrupt */
302         Y2_IS_PAR_RX1   = 1<<2, /* Parity Error Rx Queue 1 */
303         Y2_IS_TCP_TXS1  = 1<<1, /* TCP length mismatch sync Tx queue IRQ */
304         Y2_IS_TCP_TXA1  = 1<<0, /* TCP length mismatch async Tx queue IRQ */
305
306         Y2_HWE_L1_MASK  = Y2_IS_PAR_RD1 | Y2_IS_PAR_WR1 | Y2_IS_PAR_MAC1 |
307                           Y2_IS_PAR_RX1 | Y2_IS_TCP_TXS1| Y2_IS_TCP_TXA1,
308         Y2_HWE_L2_MASK  = Y2_IS_PAR_RD2 | Y2_IS_PAR_WR2 | Y2_IS_PAR_MAC2 |
309                           Y2_IS_PAR_RX2 | Y2_IS_TCP_TXS2| Y2_IS_TCP_TXA2,
310
311         Y2_HWE_ALL_MASK = Y2_IS_TIST_OV | Y2_IS_MST_ERR | Y2_IS_IRQ_STAT |
312                           Y2_IS_PCI_EXP | Y2_IS_PCI_NEXP |
313                           Y2_HWE_L1_MASK | Y2_HWE_L2_MASK,
314 };
315
316 /*      B28_DPT_CTRL     8 bit  Descriptor Poll Timer Ctrl Reg */
317 enum {
318         DPT_START       = 1<<1,
319         DPT_STOP        = 1<<0,
320 };
321
322 /*      B2_TST_CTRL1     8 bit  Test Control Register 1 */
323 enum {
324         TST_FRC_DPERR_MR = 1<<7, /* force DATAPERR on MST RD */
325         TST_FRC_DPERR_MW = 1<<6, /* force DATAPERR on MST WR */
326         TST_FRC_DPERR_TR = 1<<5, /* force DATAPERR on TRG RD */
327         TST_FRC_DPERR_TW = 1<<4, /* force DATAPERR on TRG WR */
328         TST_FRC_APERR_M  = 1<<3, /* force ADDRPERR on MST */
329         TST_FRC_APERR_T  = 1<<2, /* force ADDRPERR on TRG */
330         TST_CFG_WRITE_ON = 1<<1, /* Enable  Config Reg WR */
331         TST_CFG_WRITE_OFF= 1<<0, /* Disable Config Reg WR */
332 };
333
334 /*      B2_MAC_CFG               8 bit  MAC Configuration / Chip Revision */
335 enum {
336         CFG_CHIP_R_MSK    = 0xf<<4,     /* Bit 7.. 4: Chip Revision */
337                                         /* Bit 3.. 2:   reserved */
338         CFG_DIS_M2_CLK    = 1<<1,       /* Disable Clock for 2nd MAC */
339         CFG_SNG_MAC       = 1<<0,       /* MAC Config: 0=2 MACs / 1=1 MAC*/
340 };
341
342 /*      B2_CHIP_ID               8 bit  Chip Identification Number */
343 enum {
344         CHIP_ID_GENESIS    = 0x0a, /* Chip ID for GENESIS */
345         CHIP_ID_YUKON      = 0xb0, /* Chip ID for YUKON */
346         CHIP_ID_YUKON_LITE = 0xb1, /* Chip ID for YUKON-Lite (Rev. A1-A3) */
347         CHIP_ID_YUKON_LP   = 0xb2, /* Chip ID for YUKON-LP */
348         CHIP_ID_YUKON_XL   = 0xb3, /* Chip ID for YUKON-2 XL */
349         CHIP_ID_YUKON_EC   = 0xb6, /* Chip ID for YUKON-2 EC */
350         CHIP_ID_YUKON_FE   = 0xb7, /* Chip ID for YUKON-2 FE */
351
352         CHIP_REV_YU_EC_A1    = 0,  /* Chip Rev. for Yukon-EC A1/A0 */
353         CHIP_REV_YU_EC_A2    = 1,  /* Chip Rev. for Yukon-EC A2 */
354         CHIP_REV_YU_EC_A3    = 2,  /* Chip Rev. for Yukon-EC A3 */
355 };
356
357 /*      B2_Y2_CLK_GATE   8 bit  Clock Gating (Yukon-2 only) */
358 enum {
359         Y2_STATUS_LNK2_INAC     = 1<<7, /* Status Link 2 inactiv (0 = activ) */
360         Y2_CLK_GAT_LNK2_DIS     = 1<<6, /* Disable clock gating Link 2 */
361         Y2_COR_CLK_LNK2_DIS     = 1<<5, /* Disable Core clock Link 2 */
362         Y2_PCI_CLK_LNK2_DIS     = 1<<4, /* Disable PCI clock Link 2 */
363         Y2_STATUS_LNK1_INAC     = 1<<3, /* Status Link 1 inactiv (0 = activ) */
364         Y2_CLK_GAT_LNK1_DIS     = 1<<2, /* Disable clock gating Link 1 */
365         Y2_COR_CLK_LNK1_DIS     = 1<<1, /* Disable Core clock Link 1 */
366         Y2_PCI_CLK_LNK1_DIS     = 1<<0, /* Disable PCI clock Link 1 */
367 };
368
369 /*      B2_Y2_HW_RES    8 bit   HW Resources (Yukon-2 only) */
370 enum {
371         CFG_LED_MODE_MSK        = 7<<2, /* Bit  4.. 2:  LED Mode Mask */
372         CFG_LINK_2_AVAIL        = 1<<1, /* Link 2 available */
373         CFG_LINK_1_AVAIL        = 1<<0, /* Link 1 available */
374 };
375 #define CFG_LED_MODE(x)         (((x) & CFG_LED_MODE_MSK) >> 2)
376 #define CFG_DUAL_MAC_MSK        (CFG_LINK_2_AVAIL | CFG_LINK_1_AVAIL)
377
378
379 /* B2_Y2_CLK_CTRL       32 bit  Clock Frequency Control Register (Yukon-2/EC) */
380 enum {
381         Y2_CLK_DIV_VAL_MSK      = 0xff<<16,/* Bit 23..16: Clock Divisor Value */
382 #define Y2_CLK_DIV_VAL(x)       (((x)<<16) & Y2_CLK_DIV_VAL_MSK)
383         Y2_CLK_DIV_VAL2_MSK     = 7<<21,   /* Bit 23..21: Clock Divisor Value */
384         Y2_CLK_SELECT2_MSK      = 0x1f<<16,/* Bit 20..16: Clock Select */
385 #define Y2_CLK_DIV_VAL_2(x)     (((x)<<21) & Y2_CLK_DIV_VAL2_MSK)
386 #define Y2_CLK_SEL_VAL_2(x)     (((x)<<16) & Y2_CLK_SELECT2_MSK)
387         Y2_CLK_DIV_ENA          = 1<<1, /* Enable  Core Clock Division */
388         Y2_CLK_DIV_DIS          = 1<<0, /* Disable Core Clock Division */
389 };
390
391 /*      B2_TI_CTRL               8 bit  Timer control */
392 /*      B2_IRQM_CTRL     8 bit  IRQ Moderation Timer Control */
393 enum {
394         TIM_START       = 1<<2, /* Start Timer */
395         TIM_STOP        = 1<<1, /* Stop  Timer */
396         TIM_CLR_IRQ     = 1<<0, /* Clear Timer IRQ (!IRQM) */
397 };
398
399 /*      B2_TI_TEST               8 Bit  Timer Test */
400 /*      B2_IRQM_TEST     8 bit  IRQ Moderation Timer Test */
401 /*      B28_DPT_TST              8 bit  Descriptor Poll Timer Test Reg */
402 enum {
403         TIM_T_ON        = 1<<2, /* Test mode on */
404         TIM_T_OFF       = 1<<1, /* Test mode off */
405         TIM_T_STEP      = 1<<0, /* Test step */
406 };
407
408 /*      B3_RAM_ADDR             32 bit  RAM Address, to read or write */
409                                         /* Bit 31..19:  reserved */
410 #define RAM_ADR_RAN     0x0007ffffL     /* Bit 18.. 0:  RAM Address Range */
411 /* RAM Interface Registers */
412
413 /*      B3_RI_CTRL              16 bit  RAM Iface Control Register */
414 enum {
415         RI_CLR_RD_PERR  = 1<<9, /* Clear IRQ RAM Read Parity Err */
416         RI_CLR_WR_PERR  = 1<<8, /* Clear IRQ RAM Write Parity Err*/
417
418         RI_RST_CLR      = 1<<1, /* Clear RAM Interface Reset */
419         RI_RST_SET      = 1<<0, /* Set   RAM Interface Reset */
420 };
421
422 #define SK_RI_TO_53     36              /* RAM interface timeout */
423
424
425 /* Port related registers FIFO, and Arbiter */
426 #define SK_REG(port,reg)        (((port)<<7)+(reg))
427
428 /* Transmit Arbiter Registers MAC 1 and 2, use SK_REG() to access */
429 /*      TXA_ITI_INI             32 bit  Tx Arb Interval Timer Init Val */
430 /*      TXA_ITI_VAL             32 bit  Tx Arb Interval Timer Value */
431 /*      TXA_LIM_INI             32 bit  Tx Arb Limit Counter Init Val */
432 /*      TXA_LIM_VAL             32 bit  Tx Arb Limit Counter Value */
433
434 #define TXA_MAX_VAL     0x00ffffffUL    /* Bit 23.. 0:  Max TXA Timer/Cnt Val */
435
436 /*      TXA_CTRL                 8 bit  Tx Arbiter Control Register */
437 enum {
438         TXA_ENA_FSYNC   = 1<<7, /* Enable  force of sync Tx queue */
439         TXA_DIS_FSYNC   = 1<<6, /* Disable force of sync Tx queue */
440         TXA_ENA_ALLOC   = 1<<5, /* Enable  alloc of free bandwidth */
441         TXA_DIS_ALLOC   = 1<<4, /* Disable alloc of free bandwidth */
442         TXA_START_RC    = 1<<3, /* Start sync Rate Control */
443         TXA_STOP_RC     = 1<<2, /* Stop  sync Rate Control */
444         TXA_ENA_ARB     = 1<<1, /* Enable  Tx Arbiter */
445         TXA_DIS_ARB     = 1<<0, /* Disable Tx Arbiter */
446 };
447
448 /*
449  *      Bank 4 - 5
450  */
451 /* Transmit Arbiter Registers MAC 1 and 2, use SK_REG() to access */
452 enum {
453         TXA_ITI_INI     = 0x0200,/* 32 bit      Tx Arb Interval Timer Init Val*/
454         TXA_ITI_VAL     = 0x0204,/* 32 bit      Tx Arb Interval Timer Value */
455         TXA_LIM_INI     = 0x0208,/* 32 bit      Tx Arb Limit Counter Init Val */
456         TXA_LIM_VAL     = 0x020c,/* 32 bit      Tx Arb Limit Counter Value */
457         TXA_CTRL        = 0x0210,/*  8 bit      Tx Arbiter Control Register */
458         TXA_TEST        = 0x0211,/*  8 bit      Tx Arbiter Test Register */
459         TXA_STAT        = 0x0212,/*  8 bit      Tx Arbiter Status Register */
460 };
461
462
463 enum {
464         B6_EXT_REG      = 0x0300,/* External registers (GENESIS only) */
465         B7_CFG_SPC      = 0x0380,/* copy of the Configuration register */
466         B8_RQ1_REGS     = 0x0400,/* Receive Queue 1 */
467         B8_RQ2_REGS     = 0x0480,/* Receive Queue 2 */
468         B8_TS1_REGS     = 0x0600,/* Transmit sync queue 1 */
469         B8_TA1_REGS     = 0x0680,/* Transmit async queue 1 */
470         B8_TS2_REGS     = 0x0700,/* Transmit sync queue 2 */
471         B8_TA2_REGS     = 0x0780,/* Transmit sync queue 2 */
472         B16_RAM_REGS    = 0x0800,/* RAM Buffer Registers */
473 };
474
475 /* Queue Register Offsets, use Q_ADDR() to access */
476 enum {
477         B8_Q_REGS = 0x0400, /* base of Queue registers */
478         Q_D     = 0x00, /* 8*32 bit     Current Descriptor */
479         Q_DA_L  = 0x20, /* 32 bit       Current Descriptor Address Low dWord */
480         Q_DA_H  = 0x24, /* 32 bit       Current Descriptor Address High dWord */
481         Q_AC_L  = 0x28, /* 32 bit       Current Address Counter Low dWord */
482         Q_AC_H  = 0x2c, /* 32 bit       Current Address Counter High dWord */
483         Q_BC    = 0x30, /* 32 bit       Current Byte Counter */
484         Q_CSR   = 0x34, /* 32 bit       BMU Control/Status Register */
485         Q_F     = 0x38, /* 32 bit       Flag Register */
486         Q_T1    = 0x3c, /* 32 bit       Test Register 1 */
487         Q_T1_TR = 0x3c, /*  8 bit       Test Register 1 Transfer SM */
488         Q_T1_WR = 0x3d, /*  8 bit       Test Register 1 Write Descriptor SM */
489         Q_T1_RD = 0x3e, /*  8 bit       Test Register 1 Read Descriptor SM */
490         Q_T1_SV = 0x3f, /*  8 bit       Test Register 1 Supervisor SM */
491         Q_T2    = 0x40, /* 32 bit       Test Register 2 */
492         Q_T3    = 0x44, /* 32 bit       Test Register 3 */
493
494 /* Yukon-2 */
495         Q_DONE  = 0x24, /* 16 bit       Done Index              (Yukon-2 only) */
496         Q_WM    = 0x40, /* 16 bit       FIFO Watermark */
497         Q_AL    = 0x42, /*  8 bit       FIFO Alignment */
498         Q_RSP   = 0x44, /* 16 bit       FIFO Read Shadow Pointer */
499         Q_RSL   = 0x46, /*  8 bit       FIFO Read Shadow Level */
500         Q_RP    = 0x48, /*  8 bit       FIFO Read Pointer */
501         Q_RL    = 0x4a, /*  8 bit       FIFO Read Level */
502         Q_WP    = 0x4c, /*  8 bit       FIFO Write Pointer */
503         Q_WSP   = 0x4d, /*  8 bit       FIFO Write Shadow Pointer */
504         Q_WL    = 0x4e, /*  8 bit       FIFO Write Level */
505         Q_WSL   = 0x4f, /*  8 bit       FIFO Write Shadow Level */
506 };
507 #define Q_ADDR(reg, offs) (B8_Q_REGS + (reg) + (offs))
508
509
510 /* Queue Prefetch Unit Offsets, use Y2_QADDR() to address (Yukon-2 only)*/
511 enum {
512         Y2_B8_PREF_REGS         = 0x0450,
513
514         PREF_UNIT_CTRL          = 0x00, /* 32 bit       Control register */
515         PREF_UNIT_LAST_IDX      = 0x04, /* 16 bit       Last Index */
516         PREF_UNIT_ADDR_LO       = 0x08, /* 32 bit       List start addr, low part */
517         PREF_UNIT_ADDR_HI       = 0x0c, /* 32 bit       List start addr, high part*/
518         PREF_UNIT_GET_IDX       = 0x10, /* 16 bit       Get Index */
519         PREF_UNIT_PUT_IDX       = 0x14, /* 16 bit       Put Index */
520         PREF_UNIT_FIFO_WP       = 0x20, /*  8 bit       FIFO write pointer */
521         PREF_UNIT_FIFO_RP       = 0x24, /*  8 bit       FIFO read pointer */
522         PREF_UNIT_FIFO_WM       = 0x28, /*  8 bit       FIFO watermark */
523         PREF_UNIT_FIFO_LEV      = 0x2c, /*  8 bit       FIFO level */
524
525         PREF_UNIT_MASK_IDX      = 0x0fff,
526 };
527 #define Y2_QADDR(q,reg)         (Y2_B8_PREF_REGS + (q) + (reg))
528
529 /* RAM Buffer Register Offsets */
530 enum {
531
532         RB_START        = 0x00,/* 32 bit        RAM Buffer Start Address */
533         RB_END  = 0x04,/* 32 bit        RAM Buffer End Address */
534         RB_WP   = 0x08,/* 32 bit        RAM Buffer Write Pointer */
535         RB_RP   = 0x0c,/* 32 bit        RAM Buffer Read Pointer */
536         RB_RX_UTPP      = 0x10,/* 32 bit        Rx Upper Threshold, Pause Packet */
537         RB_RX_LTPP      = 0x14,/* 32 bit        Rx Lower Threshold, Pause Packet */
538         RB_RX_UTHP      = 0x18,/* 32 bit        Rx Upper Threshold, High Prio */
539         RB_RX_LTHP      = 0x1c,/* 32 bit        Rx Lower Threshold, High Prio */
540         /* 0x10 - 0x1f: reserved at Tx RAM Buffer Registers */
541         RB_PC   = 0x20,/* 32 bit        RAM Buffer Packet Counter */
542         RB_LEV  = 0x24,/* 32 bit        RAM Buffer Level Register */
543         RB_CTRL = 0x28,/* 32 bit        RAM Buffer Control Register */
544         RB_TST1 = 0x29,/*  8 bit        RAM Buffer Test Register 1 */
545         RB_TST2 = 0x2a,/*  8 bit        RAM Buffer Test Register 2 */
546 };
547
548 /* Receive and Transmit Queues */
549 enum {
550         Q_R1    = 0x0000,       /* Receive Queue 1 */
551         Q_R2    = 0x0080,       /* Receive Queue 2 */
552         Q_XS1   = 0x0200,       /* Synchronous Transmit Queue 1 */
553         Q_XA1   = 0x0280,       /* Asynchronous Transmit Queue 1 */
554         Q_XS2   = 0x0300,       /* Synchronous Transmit Queue 2 */
555         Q_XA2   = 0x0380,       /* Asynchronous Transmit Queue 2 */
556 };
557
558 /* Different PHY Types */
559 enum {
560         PHY_ADDR_MARV   = 0,
561 };
562
563 #define RB_ADDR(offs, queue) (B16_RAM_REGS + (queue) + (offs))
564
565
566 enum {
567         LNK_SYNC_INI    = 0x0c30,/* 32 bit      Link Sync Cnt Init Value */
568         LNK_SYNC_VAL    = 0x0c34,/* 32 bit      Link Sync Cnt Current Value */
569         LNK_SYNC_CTRL   = 0x0c38,/*  8 bit      Link Sync Cnt Control Register */
570         LNK_SYNC_TST    = 0x0c39,/*  8 bit      Link Sync Cnt Test Register */
571
572         LNK_LED_REG     = 0x0c3c,/*  8 bit      Link LED Register */
573
574 /* Receive GMAC FIFO (YUKON and Yukon-2) */
575
576         RX_GMF_EA       = 0x0c40,/* 32 bit      Rx GMAC FIFO End Address */
577         RX_GMF_AF_THR   = 0x0c44,/* 32 bit      Rx GMAC FIFO Almost Full Thresh. */
578         RX_GMF_CTRL_T   = 0x0c48,/* 32 bit      Rx GMAC FIFO Control/Test */
579         RX_GMF_FL_MSK   = 0x0c4c,/* 32 bit      Rx GMAC FIFO Flush Mask */
580         RX_GMF_FL_THR   = 0x0c50,/* 32 bit      Rx GMAC FIFO Flush Threshold */
581         RX_GMF_TR_THR   = 0x0c54,/* 32 bit      Rx Truncation Threshold (Yukon-2) */
582
583         RX_GMF_VLAN     = 0x0c5c,/* 32 bit      Rx VLAN Type Register (Yukon-2) */
584         RX_GMF_WP       = 0x0c60,/* 32 bit      Rx GMAC FIFO Write Pointer */
585
586         RX_GMF_WLEV     = 0x0c68,/* 32 bit      Rx GMAC FIFO Write Level */
587
588         RX_GMF_RP       = 0x0c70,/* 32 bit      Rx GMAC FIFO Read Pointer */
589
590         RX_GMF_RLEV     = 0x0c78,/* 32 bit      Rx GMAC FIFO Read Level */
591 };
592
593
594 /*      Q_BC                    32 bit  Current Byte Counter */
595
596 /* BMU Control Status Registers */
597 /*      B0_R1_CSR               32 bit  BMU Ctrl/Stat Rx Queue 1 */
598 /*      B0_R2_CSR               32 bit  BMU Ctrl/Stat Rx Queue 2 */
599 /*      B0_XA1_CSR              32 bit  BMU Ctrl/Stat Sync Tx Queue 1 */
600 /*      B0_XS1_CSR              32 bit  BMU Ctrl/Stat Async Tx Queue 1 */
601 /*      B0_XA2_CSR              32 bit  BMU Ctrl/Stat Sync Tx Queue 2 */
602 /*      B0_XS2_CSR              32 bit  BMU Ctrl/Stat Async Tx Queue 2 */
603 /*      Q_CSR                   32 bit  BMU Control/Status Register */
604
605 /* Rx BMU Control / Status Registers (Yukon-2) */
606 enum {
607         BMU_IDLE        = 1<<31, /* BMU Idle State */
608         BMU_RX_TCP_PKT  = 1<<30, /* Rx TCP Packet (when RSS Hash enabled) */
609         BMU_RX_IP_PKT   = 1<<29, /* Rx IP  Packet (when RSS Hash enabled) */
610
611         BMU_ENA_RX_RSS_HASH = 1<<15, /* Enable  Rx RSS Hash */
612         BMU_DIS_RX_RSS_HASH = 1<<14, /* Disable Rx RSS Hash */
613         BMU_ENA_RX_CHKSUM = 1<<13, /* Enable  Rx TCP/IP Checksum Check */
614         BMU_DIS_RX_CHKSUM = 1<<12, /* Disable Rx TCP/IP Checksum Check */
615         BMU_CLR_IRQ_PAR = 1<<11, /* Clear IRQ on Parity errors (Rx) */
616         BMU_CLR_IRQ_TCP = 1<<11, /* Clear IRQ on TCP segmen. error (Tx) */
617         BMU_CLR_IRQ_CHK = 1<<10, /* Clear IRQ Check */
618         BMU_STOP        = 1<<9, /* Stop  Rx/Tx Queue */
619         BMU_START       = 1<<8, /* Start Rx/Tx Queue */
620         BMU_FIFO_OP_ON  = 1<<7, /* FIFO Operational On */
621         BMU_FIFO_OP_OFF = 1<<6, /* FIFO Operational Off */
622         BMU_FIFO_ENA    = 1<<5, /* Enable FIFO */
623         BMU_FIFO_RST    = 1<<4, /* Reset  FIFO */
624         BMU_OP_ON       = 1<<3, /* BMU Operational On */
625         BMU_OP_OFF      = 1<<2, /* BMU Operational Off */
626         BMU_RST_CLR     = 1<<1, /* Clear BMU Reset (Enable) */
627         BMU_RST_SET     = 1<<0, /* Set   BMU Reset */
628
629         BMU_CLR_RESET   = BMU_FIFO_RST | BMU_OP_OFF | BMU_RST_CLR,
630         BMU_OPER_INIT   = BMU_CLR_IRQ_PAR | BMU_CLR_IRQ_CHK | BMU_START |
631                           BMU_FIFO_ENA | BMU_OP_ON,
632 };
633
634 /* Tx BMU Control / Status Registers (Yukon-2) */
635                                                                 /* Bit 31: same as for Rx */
636 enum {
637         BMU_TX_IPIDINCR_ON      = 1<<13, /* Enable  IP ID Increment */
638         BMU_TX_IPIDINCR_OFF     = 1<<12, /* Disable IP ID Increment */
639         BMU_TX_CLR_IRQ_TCP      = 1<<11, /* Clear IRQ on TCP segm. length mism. */
640 };
641
642 /* Queue Prefetch Unit Offsets, use Y2_QADDR() to address (Yukon-2 only)*/
643 /* PREF_UNIT_CTRL       32 bit  Prefetch Control register */
644 enum {
645         PREF_UNIT_OP_ON         = 1<<3, /* prefetch unit operational */
646         PREF_UNIT_OP_OFF        = 1<<2, /* prefetch unit not operational */
647         PREF_UNIT_RST_CLR       = 1<<1, /* Clear Prefetch Unit Reset */
648         PREF_UNIT_RST_SET       = 1<<0, /* Set   Prefetch Unit Reset */
649 };
650
651 /* RAM Buffer Register Offsets, use RB_ADDR(Queue, Offs) to access */
652 /*      RB_START                32 bit  RAM Buffer Start Address */
653 /*      RB_END                  32 bit  RAM Buffer End Address */
654 /*      RB_WP                   32 bit  RAM Buffer Write Pointer */
655 /*      RB_RP                   32 bit  RAM Buffer Read Pointer */
656 /*      RB_RX_UTPP              32 bit  Rx Upper Threshold, Pause Pack */
657 /*      RB_RX_LTPP              32 bit  Rx Lower Threshold, Pause Pack */
658 /*      RB_RX_UTHP              32 bit  Rx Upper Threshold, High Prio */
659 /*      RB_RX_LTHP              32 bit  Rx Lower Threshold, High Prio */
660 /*      RB_PC                   32 bit  RAM Buffer Packet Counter */
661 /*      RB_LEV                  32 bit  RAM Buffer Level Register */
662
663 #define RB_MSK  0x0007ffff      /* Bit 18.. 0:  RAM Buffer Pointer Bits */
664 /*      RB_TST2                  8 bit  RAM Buffer Test Register 2 */
665 /*      RB_TST1                  8 bit  RAM Buffer Test Register 1 */
666
667 /*      RB_CTRL                  8 bit  RAM Buffer Control Register */
668 enum {
669         RB_ENA_STFWD    = 1<<5, /* Enable  Store & Forward */
670         RB_DIS_STFWD    = 1<<4, /* Disable Store & Forward */
671         RB_ENA_OP_MD    = 1<<3, /* Enable  Operation Mode */
672         RB_DIS_OP_MD    = 1<<2, /* Disable Operation Mode */
673         RB_RST_CLR      = 1<<1, /* Clear RAM Buf STM Reset */
674         RB_RST_SET      = 1<<0, /* Set   RAM Buf STM Reset */
675 };
676
677
678 /* Transmit GMAC FIFO (YUKON only) */
679 enum {
680         TX_GMF_EA       = 0x0d40,/* 32 bit      Tx GMAC FIFO End Address */
681         TX_GMF_AE_THR   = 0x0d44,/* 32 bit      Tx GMAC FIFO Almost Empty Thresh.*/
682         TX_GMF_CTRL_T   = 0x0d48,/* 32 bit      Tx GMAC FIFO Control/Test */
683
684         TX_GMF_WP       = 0x0d60,/* 32 bit      Tx GMAC FIFO Write Pointer */
685         TX_GMF_WSP      = 0x0d64,/* 32 bit      Tx GMAC FIFO Write Shadow Ptr. */
686         TX_GMF_WLEV     = 0x0d68,/* 32 bit      Tx GMAC FIFO Write Level */
687
688         TX_GMF_RP       = 0x0d70,/* 32 bit      Tx GMAC FIFO Read Pointer */
689         TX_GMF_RSTP     = 0x0d74,/* 32 bit      Tx GMAC FIFO Restart Pointer */
690         TX_GMF_RLEV     = 0x0d78,/* 32 bit      Tx GMAC FIFO Read Level */
691 };
692
693 /* Descriptor Poll Timer Registers */
694 enum {
695         B28_DPT_INI     = 0x0e00,/* 24 bit      Descriptor Poll Timer Init Val */
696         B28_DPT_VAL     = 0x0e04,/* 24 bit      Descriptor Poll Timer Curr Val */
697         B28_DPT_CTRL    = 0x0e08,/*  8 bit      Descriptor Poll Timer Ctrl Reg */
698
699         B28_DPT_TST     = 0x0e0a,/*  8 bit      Descriptor Poll Timer Test Reg */
700 };
701
702 /* Time Stamp Timer Registers (YUKON only) */
703 enum {
704         GMAC_TI_ST_VAL  = 0x0e14,/* 32 bit      Time Stamp Timer Curr Val */
705         GMAC_TI_ST_CTRL = 0x0e18,/*  8 bit      Time Stamp Timer Ctrl Reg */
706         GMAC_TI_ST_TST  = 0x0e1a,/*  8 bit      Time Stamp Timer Test Reg */
707 };
708
709 /* Polling Unit Registers (Yukon-2 only) */
710 enum {
711         POLL_CTRL       = 0x0e20, /* 32 bit     Polling Unit Control Reg */
712         POLL_LAST_IDX   = 0x0e24,/* 16 bit      Polling Unit List Last Index */
713
714         POLL_LIST_ADDR_LO= 0x0e28,/* 32 bit     Poll. List Start Addr (low) */
715         POLL_LIST_ADDR_HI= 0x0e2c,/* 32 bit     Poll. List Start Addr (high) */
716 };
717
718 /* ASF Subsystem Registers (Yukon-2 only) */
719 enum {
720         B28_Y2_SMB_CONFIG  = 0x0e40,/* 32 bit   ASF SMBus Config Register */
721         B28_Y2_SMB_CSD_REG = 0x0e44,/* 32 bit   ASF SMB Control/Status/Data */
722         B28_Y2_ASF_IRQ_V_BASE=0x0e60,/* 32 bit  ASF IRQ Vector Base */
723
724         B28_Y2_ASF_STAT_CMD= 0x0e68,/* 32 bit   ASF Status and Command Reg */
725         B28_Y2_ASF_HOST_COM= 0x0e6c,/* 32 bit   ASF Host Communication Reg */
726         B28_Y2_DATA_REG_1  = 0x0e70,/* 32 bit   ASF/Host Data Register 1 */
727         B28_Y2_DATA_REG_2  = 0x0e74,/* 32 bit   ASF/Host Data Register 2 */
728         B28_Y2_DATA_REG_3  = 0x0e78,/* 32 bit   ASF/Host Data Register 3 */
729         B28_Y2_DATA_REG_4  = 0x0e7c,/* 32 bit   ASF/Host Data Register 4 */
730 };
731
732 /* Status BMU Registers (Yukon-2 only)*/
733 enum {
734         STAT_CTRL       = 0x0e80,/* 32 bit      Status BMU Control Reg */
735         STAT_LAST_IDX   = 0x0e84,/* 16 bit      Status BMU Last Index */
736
737         STAT_LIST_ADDR_LO= 0x0e88,/* 32 bit     Status List Start Addr (low) */
738         STAT_LIST_ADDR_HI= 0x0e8c,/* 32 bit     Status List Start Addr (high) */
739         STAT_TXA1_RIDX  = 0x0e90,/* 16 bit      Status TxA1 Report Index Reg */
740         STAT_TXS1_RIDX  = 0x0e92,/* 16 bit      Status TxS1 Report Index Reg */
741         STAT_TXA2_RIDX  = 0x0e94,/* 16 bit      Status TxA2 Report Index Reg */
742         STAT_TXS2_RIDX  = 0x0e96,/* 16 bit      Status TxS2 Report Index Reg */
743         STAT_TX_IDX_TH  = 0x0e98,/* 16 bit      Status Tx Index Threshold Reg */
744         STAT_PUT_IDX    = 0x0e9c,/* 16 bit      Status Put Index Reg */
745
746 /* FIFO Control/Status Registers (Yukon-2 only)*/
747         STAT_FIFO_WP    = 0x0ea0,/*  8 bit      Status FIFO Write Pointer Reg */
748         STAT_FIFO_RP    = 0x0ea4,/*  8 bit      Status FIFO Read Pointer Reg */
749         STAT_FIFO_RSP   = 0x0ea6,/*  8 bit      Status FIFO Read Shadow Ptr */
750         STAT_FIFO_LEVEL = 0x0ea8,/*  8 bit      Status FIFO Level Reg */
751         STAT_FIFO_SHLVL = 0x0eaa,/*  8 bit      Status FIFO Shadow Level Reg */
752         STAT_FIFO_WM    = 0x0eac,/*  8 bit      Status FIFO Watermark Reg */
753         STAT_FIFO_ISR_WM= 0x0ead,/*  8 bit      Status FIFO ISR Watermark Reg */
754
755 /* Level and ISR Timer Registers (Yukon-2 only)*/
756         STAT_LEV_TIMER_INI= 0x0eb0,/* 32 bit    Level Timer Init. Value Reg */
757         STAT_LEV_TIMER_CNT= 0x0eb4,/* 32 bit    Level Timer Counter Reg */
758         STAT_LEV_TIMER_CTRL= 0x0eb8,/*  8 bit   Level Timer Control Reg */
759         STAT_LEV_TIMER_TEST= 0x0eb9,/*  8 bit   Level Timer Test Reg */
760         STAT_TX_TIMER_INI  = 0x0ec0,/* 32 bit   Tx Timer Init. Value Reg */
761         STAT_TX_TIMER_CNT  = 0x0ec4,/* 32 bit   Tx Timer Counter Reg */
762         STAT_TX_TIMER_CTRL = 0x0ec8,/*  8 bit   Tx Timer Control Reg */
763         STAT_TX_TIMER_TEST = 0x0ec9,/*  8 bit   Tx Timer Test Reg */
764         STAT_ISR_TIMER_INI = 0x0ed0,/* 32 bit   ISR Timer Init. Value Reg */
765         STAT_ISR_TIMER_CNT = 0x0ed4,/* 32 bit   ISR Timer Counter Reg */
766         STAT_ISR_TIMER_CTRL= 0x0ed8,/*  8 bit   ISR Timer Control Reg */
767         STAT_ISR_TIMER_TEST= 0x0ed9,/*  8 bit   ISR Timer Test Reg */
768 };
769
770 enum {
771         LINKLED_OFF          = 0x01,
772         LINKLED_ON           = 0x02,
773         LINKLED_LINKSYNC_OFF = 0x04,
774         LINKLED_LINKSYNC_ON  = 0x08,
775         LINKLED_BLINK_OFF    = 0x10,
776         LINKLED_BLINK_ON     = 0x20,
777 };
778
779 /* GMAC and GPHY Control Registers (YUKON only) */
780 enum {
781         GMAC_CTRL       = 0x0f00,/* 32 bit      GMAC Control Reg */
782         GPHY_CTRL       = 0x0f04,/* 32 bit      GPHY Control Reg */
783         GMAC_IRQ_SRC    = 0x0f08,/*  8 bit      GMAC Interrupt Source Reg */
784         GMAC_IRQ_MSK    = 0x0f0c,/*  8 bit      GMAC Interrupt Mask Reg */
785         GMAC_LINK_CTRL  = 0x0f10,/* 16 bit      Link Control Reg */
786
787 /* Wake-up Frame Pattern Match Control Registers (YUKON only) */
788
789         WOL_REG_OFFS    = 0x20,/* HW-Bug: Address is + 0x20 against spec. */
790
791         WOL_CTRL_STAT   = 0x0f20,/* 16 bit      WOL Control/Status Reg */
792         WOL_MATCH_CTL   = 0x0f22,/*  8 bit      WOL Match Control Reg */
793         WOL_MATCH_RES   = 0x0f23,/*  8 bit      WOL Match Result Reg */
794         WOL_MAC_ADDR    = 0x0f24,/* 32 bit      WOL MAC Address */
795         WOL_PATT_PME    = 0x0f2a,/*  8 bit      WOL PME Match Enable (Yukon-2) */
796         WOL_PATT_ASFM   = 0x0f2b,/*  8 bit      WOL ASF Match Enable (Yukon-2) */
797         WOL_PATT_RPTR   = 0x0f2c,/*  8 bit      WOL Pattern Read Pointer */
798
799 /* WOL Pattern Length Registers (YUKON only) */
800
801         WOL_PATT_LEN_LO = 0x0f30,/* 32 bit      WOL Pattern Length 3..0 */
802         WOL_PATT_LEN_HI = 0x0f34,/* 24 bit      WOL Pattern Length 6..4 */
803
804 /* WOL Pattern Counter Registers (YUKON only) */
805
806
807         WOL_PATT_CNT_0  = 0x0f38,/* 32 bit      WOL Pattern Counter 3..0 */
808         WOL_PATT_CNT_4  = 0x0f3c,/* 24 bit      WOL Pattern Counter 6..4 */
809 };
810
811 enum {
812         WOL_PATT_RAM_1  = 0x1000,/*  WOL Pattern RAM Link 1 */
813         WOL_PATT_RAM_2  = 0x1400,/*  WOL Pattern RAM Link 2 */
814 };
815
816 enum {
817         BASE_GMAC_1     = 0x2800,/* GMAC 1 registers */
818         BASE_GMAC_2     = 0x3800,/* GMAC 2 registers */
819 };
820
821 /*
822  * Marvel-PHY Registers, indirect addressed over GMAC
823  */
824 enum {
825         PHY_MARV_CTRL           = 0x00,/* 16 bit r/w    PHY Control Register */
826         PHY_MARV_STAT           = 0x01,/* 16 bit r/o    PHY Status Register */
827         PHY_MARV_ID0            = 0x02,/* 16 bit r/o    PHY ID0 Register */
828         PHY_MARV_ID1            = 0x03,/* 16 bit r/o    PHY ID1 Register */
829         PHY_MARV_AUNE_ADV       = 0x04,/* 16 bit r/w    Auto-Neg. Advertisement */
830         PHY_MARV_AUNE_LP        = 0x05,/* 16 bit r/o    Link Part Ability Reg */
831         PHY_MARV_AUNE_EXP       = 0x06,/* 16 bit r/o    Auto-Neg. Expansion Reg */
832         PHY_MARV_NEPG           = 0x07,/* 16 bit r/w    Next Page Register */
833         PHY_MARV_NEPG_LP        = 0x08,/* 16 bit r/o    Next Page Link Partner */
834         /* Marvel-specific registers */
835         PHY_MARV_1000T_CTRL     = 0x09,/* 16 bit r/w    1000Base-T Control Reg */
836         PHY_MARV_1000T_STAT     = 0x0a,/* 16 bit r/o    1000Base-T Status Reg */
837         PHY_MARV_EXT_STAT       = 0x0f,/* 16 bit r/o    Extended Status Reg */
838         PHY_MARV_PHY_CTRL       = 0x10,/* 16 bit r/w    PHY Specific Ctrl Reg */
839         PHY_MARV_PHY_STAT       = 0x11,/* 16 bit r/o    PHY Specific Stat Reg */
840         PHY_MARV_INT_MASK       = 0x12,/* 16 bit r/w    Interrupt Mask Reg */
841         PHY_MARV_INT_STAT       = 0x13,/* 16 bit r/o    Interrupt Status Reg */
842         PHY_MARV_EXT_CTRL       = 0x14,/* 16 bit r/w    Ext. PHY Specific Ctrl */
843         PHY_MARV_RXE_CNT        = 0x15,/* 16 bit r/w    Receive Error Counter */
844         PHY_MARV_EXT_ADR        = 0x16,/* 16 bit r/w    Ext. Ad. for Cable Diag. */
845         PHY_MARV_PORT_IRQ       = 0x17,/* 16 bit r/o    Port 0 IRQ (88E1111 only) */
846         PHY_MARV_LED_CTRL       = 0x18,/* 16 bit r/w    LED Control Reg */
847         PHY_MARV_LED_OVER       = 0x19,/* 16 bit r/w    Manual LED Override Reg */
848         PHY_MARV_EXT_CTRL_2     = 0x1a,/* 16 bit r/w    Ext. PHY Specific Ctrl 2 */
849         PHY_MARV_EXT_P_STAT     = 0x1b,/* 16 bit r/w    Ext. PHY Spec. Stat Reg */
850         PHY_MARV_CABLE_DIAG     = 0x1c,/* 16 bit r/o    Cable Diagnostic Reg */
851         PHY_MARV_PAGE_ADDR      = 0x1d,/* 16 bit r/w    Extended Page Address Reg */
852         PHY_MARV_PAGE_DATA      = 0x1e,/* 16 bit r/w    Extended Page Data Reg */
853
854 /* for 10/100 Fast Ethernet PHY (88E3082 only) */
855         PHY_MARV_FE_LED_PAR     = 0x16,/* 16 bit r/w    LED Parallel Select Reg. */
856         PHY_MARV_FE_LED_SER     = 0x17,/* 16 bit r/w    LED Stream Select S. LED */
857         PHY_MARV_FE_VCT_TX      = 0x1a,/* 16 bit r/w    VCT Reg. for TXP/N Pins */
858         PHY_MARV_FE_VCT_RX      = 0x1b,/* 16 bit r/o    VCT Reg. for RXP/N Pins */
859         PHY_MARV_FE_SPEC_2      = 0x1c,/* 16 bit r/w    Specific Control Reg. 2 */
860 };
861
862 enum {
863         PHY_CT_RESET    = 1<<15, /* Bit 15: (sc)        clear all PHY related regs */
864         PHY_CT_LOOP     = 1<<14, /* Bit 14:     enable Loopback over PHY */
865         PHY_CT_SPS_LSB  = 1<<13, /* Bit 13:     Speed select, lower bit */
866         PHY_CT_ANE      = 1<<12, /* Bit 12:     Auto-Negotiation Enabled */
867         PHY_CT_PDOWN    = 1<<11, /* Bit 11:     Power Down Mode */
868         PHY_CT_ISOL     = 1<<10, /* Bit 10:     Isolate Mode */
869         PHY_CT_RE_CFG   = 1<<9, /* Bit  9:      (sc) Restart Auto-Negotiation */
870         PHY_CT_DUP_MD   = 1<<8, /* Bit  8:      Duplex Mode */
871         PHY_CT_COL_TST  = 1<<7, /* Bit  7:      Collision Test enabled */
872         PHY_CT_SPS_MSB  = 1<<6, /* Bit  6:      Speed select, upper bit */
873 };
874
875 enum {
876         PHY_CT_SP1000   = PHY_CT_SPS_MSB, /* enable speed of 1000 Mbps */
877         PHY_CT_SP100    = PHY_CT_SPS_LSB, /* enable speed of  100 Mbps */
878         PHY_CT_SP10     = 0,              /* enable speed of   10 Mbps */
879 };
880
881 enum {
882         PHY_ST_EXT_ST   = 1<<8, /* Bit  8:      Extended Status Present */
883
884         PHY_ST_PRE_SUP  = 1<<6, /* Bit  6:      Preamble Suppression */
885         PHY_ST_AN_OVER  = 1<<5, /* Bit  5:      Auto-Negotiation Over */
886         PHY_ST_REM_FLT  = 1<<4, /* Bit  4:      Remote Fault Condition Occured */
887         PHY_ST_AN_CAP   = 1<<3, /* Bit  3:      Auto-Negotiation Capability */
888         PHY_ST_LSYNC    = 1<<2, /* Bit  2:      Link Synchronized */
889         PHY_ST_JAB_DET  = 1<<1, /* Bit  1:      Jabber Detected */
890         PHY_ST_EXT_REG  = 1<<0, /* Bit  0:      Extended Register available */
891 };
892
893 enum {
894         PHY_I1_OUI_MSK  = 0x3f<<10, /* Bit 15..10:      Organization Unique ID */
895         PHY_I1_MOD_NUM  = 0x3f<<4, /* Bit  9.. 4:       Model Number */
896         PHY_I1_REV_MSK  = 0xf, /* Bit  3.. 0:   Revision Number */
897 };
898
899 /* different Marvell PHY Ids */
900 enum {
901         PHY_MARV_ID0_VAL= 0x0141, /* Marvell Unique Identifier */
902
903         PHY_BCOM_ID1_A1 = 0x6041,
904         PHY_BCOM_ID1_B2 = 0x6043,
905         PHY_BCOM_ID1_C0 = 0x6044,
906         PHY_BCOM_ID1_C5 = 0x6047,
907
908         PHY_MARV_ID1_B0 = 0x0C23, /* Yukon (PHY 88E1011) */
909         PHY_MARV_ID1_B2 = 0x0C25, /* Yukon-Plus (PHY 88E1011) */
910         PHY_MARV_ID1_C2 = 0x0CC2, /* Yukon-EC (PHY 88E1111) */
911         PHY_MARV_ID1_Y2 = 0x0C91, /* Yukon-2 (PHY 88E1112) */
912 };
913
914 /* Advertisement register bits */
915 enum {
916         PHY_AN_NXT_PG   = 1<<15, /* Bit 15:     Request Next Page */
917         PHY_AN_ACK      = 1<<14, /* Bit 14:     (ro) Acknowledge Received */
918         PHY_AN_RF       = 1<<13, /* Bit 13:     Remote Fault Bits */
919
920         PHY_AN_PAUSE_ASYM = 1<<11,/* Bit 11:    Try for asymmetric */
921         PHY_AN_PAUSE_CAP = 1<<10, /* Bit 10:    Try for pause */
922         PHY_AN_100BASE4 = 1<<9, /* Bit 9:       Try for 100mbps 4k packets */
923         PHY_AN_100FULL  = 1<<8, /* Bit 8:       Try for 100mbps full-duplex */
924         PHY_AN_100HALF  = 1<<7, /* Bit 7:       Try for 100mbps half-duplex */
925         PHY_AN_10FULL   = 1<<6, /* Bit 6:       Try for 10mbps full-duplex */
926         PHY_AN_10HALF   = 1<<5, /* Bit 5:       Try for 10mbps half-duplex */
927         PHY_AN_CSMA     = 1<<0, /* Bit 0:       Only selector supported */
928         PHY_AN_SEL      = 0x1f, /* Bit 4..0:    Selector Field, 00001=Ethernet*/
929         PHY_AN_FULL     = PHY_AN_100FULL | PHY_AN_10FULL | PHY_AN_CSMA,
930         PHY_AN_ALL      = PHY_AN_10HALF | PHY_AN_10FULL |
931                           PHY_AN_100HALF | PHY_AN_100FULL,
932 };
933
934 /*****  PHY_BCOM_1000T_STAT     16 bit r/o      1000Base-T Status Reg *****/
935 /*****  PHY_MARV_1000T_STAT     16 bit r/o      1000Base-T Status Reg *****/
936 enum {
937         PHY_B_1000S_MSF = 1<<15, /* Bit 15:     Master/Slave Fault */
938         PHY_B_1000S_MSR = 1<<14, /* Bit 14:     Master/Slave Result */
939         PHY_B_1000S_LRS = 1<<13, /* Bit 13:     Local Receiver Status */
940         PHY_B_1000S_RRS = 1<<12, /* Bit 12:     Remote Receiver Status */
941         PHY_B_1000S_LP_FD       = 1<<11, /* Bit 11:     Link Partner can FD */
942         PHY_B_1000S_LP_HD       = 1<<10, /* Bit 10:     Link Partner can HD */
943                                                                         /* Bit  9..8:   reserved */
944         PHY_B_1000S_IEC = 0xff, /* Bit  7..0:   Idle Error Count */
945 };
946
947 /** Marvell-Specific */
948 enum {
949         PHY_M_AN_NXT_PG = 1<<15, /* Request Next Page */
950         PHY_M_AN_ACK    = 1<<14, /* (ro)        Acknowledge Received */
951         PHY_M_AN_RF     = 1<<13, /* Remote Fault */
952
953         PHY_M_AN_ASP    = 1<<11, /* Asymmetric Pause */
954         PHY_M_AN_PC     = 1<<10, /* MAC Pause implemented */
955         PHY_M_AN_100_T4 = 1<<9, /* Not cap. 100Base-T4 (always 0) */
956         PHY_M_AN_100_FD = 1<<8, /* Advertise 100Base-TX Full Duplex */
957         PHY_M_AN_100_HD = 1<<7, /* Advertise 100Base-TX Half Duplex */
958         PHY_M_AN_10_FD  = 1<<6, /* Advertise 10Base-TX Full Duplex */
959         PHY_M_AN_10_HD  = 1<<5, /* Advertise 10Base-TX Half Duplex */
960         PHY_M_AN_SEL_MSK =0x1f<<4,      /* Bit  4.. 0: Selector Field Mask */
961 };
962
963 /* special defines for FIBER (88E1011S only) */
964 enum {
965         PHY_M_AN_ASP_X  = 1<<8, /* Asymmetric Pause */
966         PHY_M_AN_PC_X   = 1<<7, /* MAC Pause implemented */
967         PHY_M_AN_1000X_AHD      = 1<<6, /* Advertise 10000Base-X Half Duplex */
968         PHY_M_AN_1000X_AFD      = 1<<5, /* Advertise 10000Base-X Full Duplex */
969 };
970
971 /* Pause Bits (PHY_M_AN_ASP_X and PHY_M_AN_PC_X) encoding */
972 enum {
973         PHY_M_P_NO_PAUSE_X      = 0<<7,/* Bit  8.. 7:   no Pause Mode */
974         PHY_M_P_SYM_MD_X        = 1<<7, /* Bit  8.. 7:  symmetric Pause Mode */
975         PHY_M_P_ASYM_MD_X       = 2<<7,/* Bit  8.. 7:   asymmetric Pause Mode */
976         PHY_M_P_BOTH_MD_X       = 3<<7,/* Bit  8.. 7:   both Pause Mode */
977 };
978
979 /*****  PHY_MARV_1000T_CTRL     16 bit r/w      1000Base-T Control Reg *****/
980 enum {
981         PHY_M_1000C_TEST        = 7<<13,/* Bit 15..13:  Test Modes */
982         PHY_M_1000C_MSE = 1<<12, /* Manual Master/Slave Enable */
983         PHY_M_1000C_MSC = 1<<11, /* M/S Configuration (1=Master) */
984         PHY_M_1000C_MPD = 1<<10, /* Multi-Port Device */
985         PHY_M_1000C_AFD = 1<<9, /* Advertise Full Duplex */
986         PHY_M_1000C_AHD = 1<<8, /* Advertise Half Duplex */
987 };
988
989 /*****  PHY_MARV_PHY_CTRL       16 bit r/w      PHY Specific Ctrl Reg *****/
990 enum {
991         PHY_M_PC_TX_FFD_MSK     = 3<<14,/* Bit 15..14: Tx FIFO Depth Mask */
992         PHY_M_PC_RX_FFD_MSK     = 3<<12,/* Bit 13..12: Rx FIFO Depth Mask */
993         PHY_M_PC_ASS_CRS_TX     = 1<<11, /* Assert CRS on Transmit */
994         PHY_M_PC_FL_GOOD        = 1<<10, /* Force Link Good */
995         PHY_M_PC_EN_DET_MSK     = 3<<8,/* Bit  9.. 8: Energy Detect Mask */
996         PHY_M_PC_ENA_EXT_D      = 1<<7, /* Enable Ext. Distance (10BT) */
997         PHY_M_PC_MDIX_MSK       = 3<<5,/* Bit  6.. 5: MDI/MDIX Config. Mask */
998         PHY_M_PC_DIS_125CLK     = 1<<4, /* Disable 125 CLK */
999         PHY_M_PC_MAC_POW_UP     = 1<<3, /* MAC Power up */
1000         PHY_M_PC_SQE_T_ENA      = 1<<2, /* SQE Test Enabled */
1001         PHY_M_PC_POL_R_DIS      = 1<<1, /* Polarity Reversal Disabled */
1002         PHY_M_PC_DIS_JABBER     = 1<<0, /* Disable Jabber */
1003 };
1004
1005 enum {
1006         PHY_M_PC_EN_DET         = 2<<8, /* Energy Detect (Mode 1) */
1007         PHY_M_PC_EN_DET_PLUS    = 3<<8, /* Energy Detect Plus (Mode 2) */
1008 };
1009
1010 #define PHY_M_PC_MDI_XMODE(x)   (((x)<<5) & PHY_M_PC_MDIX_MSK)
1011
1012 enum {
1013         PHY_M_PC_MAN_MDI        = 0, /* 00 = Manual MDI configuration */
1014         PHY_M_PC_MAN_MDIX       = 1, /* 01 = Manual MDIX configuration */
1015         PHY_M_PC_ENA_AUTO       = 3, /* 11 = Enable Automatic Crossover */
1016 };
1017
1018 /* for 10/100 Fast Ethernet PHY (88E3082 only) */
1019 enum {
1020         PHY_M_PC_ENA_DTE_DT     = 1<<15, /* Enable Data Terminal Equ. (DTE) Detect */
1021         PHY_M_PC_ENA_ENE_DT     = 1<<14, /* Enable Energy Detect (sense & pulse) */
1022         PHY_M_PC_DIS_NLP_CK     = 1<<13, /* Disable Normal Link Puls (NLP) Check */
1023         PHY_M_PC_ENA_LIP_NP     = 1<<12, /* Enable Link Partner Next Page Reg. */
1024         PHY_M_PC_DIS_NLP_GN     = 1<<11, /* Disable Normal Link Puls Generation */
1025
1026         PHY_M_PC_DIS_SCRAMB     = 1<<9, /* Disable Scrambler */
1027         PHY_M_PC_DIS_FEFI       = 1<<8, /* Disable Far End Fault Indic. (FEFI) */
1028
1029         PHY_M_PC_SH_TP_SEL      = 1<<6, /* Shielded Twisted Pair Select */
1030         PHY_M_PC_RX_FD_MSK      = 3<<2,/* Bit  3.. 2: Rx FIFO Depth Mask */
1031 };
1032
1033 /*****  PHY_MARV_PHY_STAT       16 bit r/o      PHY Specific Status Reg *****/
1034 enum {
1035         PHY_M_PS_SPEED_MSK      = 3<<14, /* Bit 15..14: Speed Mask */
1036         PHY_M_PS_SPEED_1000     = 1<<15, /*             10 = 1000 Mbps */
1037         PHY_M_PS_SPEED_100      = 1<<14, /*             01 =  100 Mbps */
1038         PHY_M_PS_SPEED_10       = 0,     /*             00 =   10 Mbps */
1039         PHY_M_PS_FULL_DUP       = 1<<13, /* Full Duplex */
1040         PHY_M_PS_PAGE_REC       = 1<<12, /* Page Received */
1041         PHY_M_PS_SPDUP_RES      = 1<<11, /* Speed & Duplex Resolved */
1042         PHY_M_PS_LINK_UP        = 1<<10, /* Link Up */
1043         PHY_M_PS_CABLE_MSK      = 7<<7,  /* Bit  9.. 7: Cable Length Mask */
1044         PHY_M_PS_MDI_X_STAT     = 1<<6,  /* MDI Crossover Stat (1=MDIX) */
1045         PHY_M_PS_DOWNS_STAT     = 1<<5,  /* Downshift Status (1=downsh.) */
1046         PHY_M_PS_ENDET_STAT     = 1<<4,  /* Energy Detect Status (1=act) */
1047         PHY_M_PS_TX_P_EN        = 1<<3,  /* Tx Pause Enabled */
1048         PHY_M_PS_RX_P_EN        = 1<<2,  /* Rx Pause Enabled */
1049         PHY_M_PS_POL_REV        = 1<<1,  /* Polarity Reversed */
1050         PHY_M_PS_JABBER         = 1<<0,  /* Jabber */
1051 };
1052
1053 #define PHY_M_PS_PAUSE_MSK      (PHY_M_PS_TX_P_EN | PHY_M_PS_RX_P_EN)
1054
1055 /* for 10/100 Fast Ethernet PHY (88E3082 only) */
1056 enum {
1057         PHY_M_PS_DTE_DETECT     = 1<<15, /* Data Terminal Equipment (DTE) Detected */
1058         PHY_M_PS_RES_SPEED      = 1<<14, /* Resolved Speed (1=100 Mbps, 0=10 Mbps */
1059 };
1060
1061 enum {
1062         PHY_M_IS_AN_ERROR       = 1<<15, /* Auto-Negotiation Error */
1063         PHY_M_IS_LSP_CHANGE     = 1<<14, /* Link Speed Changed */
1064         PHY_M_IS_DUP_CHANGE     = 1<<13, /* Duplex Mode Changed */
1065         PHY_M_IS_AN_PR          = 1<<12, /* Page Received */
1066         PHY_M_IS_AN_COMPL       = 1<<11, /* Auto-Negotiation Completed */
1067         PHY_M_IS_LST_CHANGE     = 1<<10, /* Link Status Changed */
1068         PHY_M_IS_SYMB_ERROR     = 1<<9, /* Symbol Error */
1069         PHY_M_IS_FALSE_CARR     = 1<<8, /* False Carrier */
1070         PHY_M_IS_FIFO_ERROR     = 1<<7, /* FIFO Overflow/Underrun Error */
1071         PHY_M_IS_MDI_CHANGE     = 1<<6, /* MDI Crossover Changed */
1072         PHY_M_IS_DOWNSH_DET     = 1<<5, /* Downshift Detected */
1073         PHY_M_IS_END_CHANGE     = 1<<4, /* Energy Detect Changed */
1074
1075         PHY_M_IS_DTE_CHANGE     = 1<<2, /* DTE Power Det. Status Changed */
1076         PHY_M_IS_POL_CHANGE     = 1<<1, /* Polarity Changed */
1077         PHY_M_IS_JABBER         = 1<<0, /* Jabber */
1078
1079         PHY_M_DEF_MSK           = PHY_M_IS_LSP_CHANGE | PHY_M_IS_LST_CHANGE
1080                                  | PHY_M_IS_FIFO_ERROR,
1081         PHY_M_AN_MSK           = PHY_M_IS_AN_ERROR | PHY_M_IS_AN_COMPL,
1082 };
1083
1084
1085 /*****  PHY_MARV_EXT_CTRL       16 bit r/w      Ext. PHY Specific Ctrl *****/
1086 enum {
1087         PHY_M_EC_ENA_BC_EXT = 1<<15, /* Enable Block Carr. Ext. (88E1111 only) */
1088         PHY_M_EC_ENA_LIN_LB = 1<<14, /* Enable Line Loopback (88E1111 only) */
1089
1090         PHY_M_EC_DIS_LINK_P = 1<<12, /* Disable Link Pulses (88E1111 only) */
1091         PHY_M_EC_M_DSC_MSK  = 3<<10, /* Bit 11..10:     Master Downshift Counter */
1092                                         /* (88E1011 only) */
1093         PHY_M_EC_S_DSC_MSK  = 3<<8,/* Bit  9.. 8:       Slave  Downshift Counter */
1094                                        /* (88E1011 only) */
1095         PHY_M_EC_M_DSC_MSK2 = 7<<9,/* Bit 11.. 9:       Master Downshift Counter */
1096                                         /* (88E1111 only) */
1097         PHY_M_EC_DOWN_S_ENA = 1<<8, /* Downshift Enable (88E1111 only) */
1098                                         /* !!! Errata in spec. (1 = disable) */
1099         PHY_M_EC_RX_TIM_CT  = 1<<7, /* RGMII Rx Timing Control*/
1100         PHY_M_EC_MAC_S_MSK  = 7<<4,/* Bit  6.. 4:       Def. MAC interface speed */
1101         PHY_M_EC_FIB_AN_ENA = 1<<3, /* Fiber Auto-Neg. Enable (88E1011S only) */
1102         PHY_M_EC_DTE_D_ENA  = 1<<2, /* DTE Detect Enable (88E1111 only) */
1103         PHY_M_EC_TX_TIM_CT  = 1<<1, /* RGMII Tx Timing Control */
1104         PHY_M_EC_TRANS_DIS  = 1<<0, /* Transmitter Disable (88E1111 only) */};
1105
1106 #define PHY_M_EC_M_DSC(x)       ((x)<<10 & PHY_M_EC_M_DSC_MSK)
1107                                         /* 00=1x; 01=2x; 10=3x; 11=4x */
1108 #define PHY_M_EC_S_DSC(x)       ((x)<<8 & PHY_M_EC_S_DSC_MSK)
1109                                         /* 00=dis; 01=1x; 10=2x; 11=3x */
1110 #define PHY_M_EC_DSC_2(x)       ((x)<<9 & PHY_M_EC_M_DSC_MSK2)
1111                                         /* 000=1x; 001=2x; 010=3x; 011=4x */
1112 #define PHY_M_EC_MAC_S(x)       ((x)<<4 & PHY_M_EC_MAC_S_MSK)
1113                                         /* 01X=0; 110=2.5; 111=25 (MHz) */
1114
1115 /* for Yukon-2 Gigabit Ethernet PHY (88E1112 only) */
1116 enum {
1117         PHY_M_PC_DIS_LINK_Pa    = 1<<15,/* Disable Link Pulses */
1118         PHY_M_PC_DSC_MSK        = 7<<12,/* Bit 14..12:  Downshift Counter */
1119         PHY_M_PC_DOWN_S_ENA     = 1<<11,/* Downshift Enable */
1120 };
1121 /* !!! Errata in spec. (1 = disable) */
1122
1123 #define PHY_M_PC_DSC(x)                 (((x)<<12) & PHY_M_PC_DSC_MSK)
1124                                                                                         /* 100=5x; 101=6x; 110=7x; 111=8x */
1125 enum {
1126         MAC_TX_CLK_0_MHZ        = 2,
1127         MAC_TX_CLK_2_5_MHZ      = 6,
1128         MAC_TX_CLK_25_MHZ       = 7,
1129 };
1130
1131 /*****  PHY_MARV_LED_CTRL       16 bit r/w      LED Control Reg *****/
1132 enum {
1133         PHY_M_LEDC_DIS_LED      = 1<<15, /* Disable LED */
1134         PHY_M_LEDC_PULS_MSK     = 7<<12,/* Bit 14..12: Pulse Stretch Mask */
1135         PHY_M_LEDC_F_INT        = 1<<11, /* Force Interrupt */
1136         PHY_M_LEDC_BL_R_MSK     = 7<<8,/* Bit 10.. 8: Blink Rate Mask */
1137         PHY_M_LEDC_DP_C_LSB     = 1<<7, /* Duplex Control (LSB, 88E1111 only) */
1138         PHY_M_LEDC_TX_C_LSB     = 1<<6, /* Tx Control (LSB, 88E1111 only) */
1139         PHY_M_LEDC_LK_C_MSK     = 7<<3,/* Bit  5.. 3: Link Control Mask */
1140                                         /* (88E1111 only) */
1141 };
1142
1143 enum {
1144         PHY_M_LEDC_LINK_MSK     = 3<<3,/* Bit  4.. 3: Link Control Mask */
1145                                                                         /* (88E1011 only) */
1146         PHY_M_LEDC_DP_CTRL      = 1<<2, /* Duplex Control */
1147         PHY_M_LEDC_DP_C_MSB     = 1<<2, /* Duplex Control (MSB, 88E1111 only) */
1148         PHY_M_LEDC_RX_CTRL      = 1<<1, /* Rx Activity / Link */
1149         PHY_M_LEDC_TX_CTRL      = 1<<0, /* Tx Activity / Link */
1150         PHY_M_LEDC_TX_C_MSB     = 1<<0, /* Tx Control (MSB, 88E1111 only) */
1151 };
1152
1153 #define PHY_M_LED_PULS_DUR(x)   (((x)<<12) & PHY_M_LEDC_PULS_MSK)
1154
1155 /*****  PHY_MARV_PHY_STAT (page 3)16 bit r/w    Polarity Control Reg. *****/
1156 enum {
1157         PHY_M_POLC_LS1M_MSK     = 0xf<<12, /* Bit 15..12: LOS,STAT1 Mix % Mask */
1158         PHY_M_POLC_IS0M_MSK     = 0xf<<8,  /* Bit 11.. 8: INIT,STAT0 Mix % Mask */
1159         PHY_M_POLC_LOS_MSK      = 0x3<<6,  /* Bit  7.. 6: LOS Pol. Ctrl. Mask */
1160         PHY_M_POLC_INIT_MSK     = 0x3<<4,  /* Bit  5.. 4: INIT Pol. Ctrl. Mask */
1161         PHY_M_POLC_STA1_MSK     = 0x3<<2,  /* Bit  3.. 2: STAT1 Pol. Ctrl. Mask */
1162         PHY_M_POLC_STA0_MSK     = 0x3,     /* Bit  1.. 0: STAT0 Pol. Ctrl. Mask */
1163 };
1164
1165 #define PHY_M_POLC_LS1_P_MIX(x) (((x)<<12) & PHY_M_POLC_LS1M_MSK)
1166 #define PHY_M_POLC_IS0_P_MIX(x) (((x)<<8) & PHY_M_POLC_IS0M_MSK)
1167 #define PHY_M_POLC_LOS_CTRL(x)  (((x)<<6) & PHY_M_POLC_LOS_MSK)
1168 #define PHY_M_POLC_INIT_CTRL(x) (((x)<<4) & PHY_M_POLC_INIT_MSK)
1169 #define PHY_M_POLC_STA1_CTRL(x) (((x)<<2) & PHY_M_POLC_STA1_MSK)
1170 #define PHY_M_POLC_STA0_CTRL(x) (((x)<<0) & PHY_M_POLC_STA0_MSK)
1171
1172 enum {
1173         PULS_NO_STR     = 0,/* no pulse stretching */
1174         PULS_21MS       = 1,/* 21 ms to 42 ms */
1175         PULS_42MS       = 2,/* 42 ms to 84 ms */
1176         PULS_84MS       = 3,/* 84 ms to 170 ms */
1177         PULS_170MS      = 4,/* 170 ms to 340 ms */
1178         PULS_340MS      = 5,/* 340 ms to 670 ms */
1179         PULS_670MS      = 6,/* 670 ms to 1.3 s */
1180         PULS_1300MS     = 7,/* 1.3 s to 2.7 s */
1181 };
1182
1183 #define PHY_M_LED_BLINK_RT(x)   (((x)<<8) & PHY_M_LEDC_BL_R_MSK)
1184
1185 enum {
1186         BLINK_42MS      = 0,/* 42 ms */
1187         BLINK_84MS      = 1,/* 84 ms */
1188         BLINK_170MS     = 2,/* 170 ms */
1189         BLINK_340MS     = 3,/* 340 ms */
1190         BLINK_670MS     = 4,/* 670 ms */
1191 };
1192
1193 /*****  PHY_MARV_LED_OVER       16 bit r/w      Manual LED Override Reg *****/
1194 #define PHY_M_LED_MO_SGMII(x)   ((x)<<14) /* Bit 15..14:  SGMII AN Timer */
1195                                                                                 /* Bit 13..12:  reserved */
1196 #define PHY_M_LED_MO_DUP(x)     ((x)<<10) /* Bit 11..10:  Duplex */
1197 #define PHY_M_LED_MO_10(x)      ((x)<<8) /* Bit  9.. 8:  Link 10 */
1198 #define PHY_M_LED_MO_100(x)     ((x)<<6) /* Bit  7.. 6:  Link 100 */
1199 #define PHY_M_LED_MO_1000(x)    ((x)<<4) /* Bit  5.. 4:  Link 1000 */
1200 #define PHY_M_LED_MO_RX(x)      ((x)<<2) /* Bit  3.. 2:  Rx */
1201 #define PHY_M_LED_MO_TX(x)      ((x)<<0) /* Bit  1.. 0:  Tx */
1202
1203 enum {
1204         MO_LED_NORM     = 0,
1205         MO_LED_BLINK    = 1,
1206         MO_LED_OFF      = 2,
1207         MO_LED_ON       = 3,
1208 };
1209
1210 /*****  PHY_MARV_EXT_CTRL_2     16 bit r/w      Ext. PHY Specific Ctrl 2 *****/
1211 enum {
1212         PHY_M_EC2_FI_IMPED      = 1<<6, /* Fiber Input  Impedance */
1213         PHY_M_EC2_FO_IMPED      = 1<<5, /* Fiber Output Impedance */
1214         PHY_M_EC2_FO_M_CLK      = 1<<4, /* Fiber Mode Clock Enable */
1215         PHY_M_EC2_FO_BOOST      = 1<<3, /* Fiber Output Boost */
1216         PHY_M_EC2_FO_AM_MSK     = 7,/* Bit  2.. 0:      Fiber Output Amplitude */
1217 };
1218
1219 /*****  PHY_MARV_EXT_P_STAT 16 bit r/w  Ext. PHY Specific Status *****/
1220 enum {
1221         PHY_M_FC_AUTO_SEL       = 1<<15, /* Fiber/Copper Auto Sel. Dis. */
1222         PHY_M_FC_AN_REG_ACC     = 1<<14, /* Fiber/Copper AN Reg. Access */
1223         PHY_M_FC_RESOLUTION     = 1<<13, /* Fiber/Copper Resolution */
1224         PHY_M_SER_IF_AN_BP      = 1<<12, /* Ser. IF AN Bypass Enable */
1225         PHY_M_SER_IF_BP_ST      = 1<<11, /* Ser. IF AN Bypass Status */
1226         PHY_M_IRQ_POLARITY      = 1<<10, /* IRQ polarity */
1227         PHY_M_DIS_AUT_MED       = 1<<9, /* Disable Aut. Medium Reg. Selection */
1228         /* (88E1111 only) */
1229
1230         PHY_M_UNDOC1            = 1<<7, /* undocumented bit !! */
1231         PHY_M_DTE_POW_STAT      = 1<<4, /* DTE Power Status (88E1111 only) */
1232         PHY_M_MODE_MASK = 0xf, /* Bit  3.. 0: copy of HWCFG MODE[3:0] */
1233 };
1234
1235 /* for 10/100 Fast Ethernet PHY (88E3082 only) */
1236 /*****  PHY_MARV_FE_LED_PAR             16 bit r/w      LED Parallel Select Reg. *****/
1237                                                                         /* Bit 15..12: reserved (used internally) */
1238 enum {
1239         PHY_M_FELP_LED2_MSK = 0xf<<8,   /* Bit 11.. 8: LED2 Mask (LINK) */
1240         PHY_M_FELP_LED1_MSK = 0xf<<4,   /* Bit  7.. 4: LED1 Mask (ACT) */
1241         PHY_M_FELP_LED0_MSK = 0xf, /* Bit  3.. 0: LED0 Mask (SPEED) */
1242 };
1243
1244 #define PHY_M_FELP_LED2_CTRL(x) (((x)<<8) & PHY_M_FELP_LED2_MSK)
1245 #define PHY_M_FELP_LED1_CTRL(x) (((x)<<4) & PHY_M_FELP_LED1_MSK)
1246 #define PHY_M_FELP_LED0_CTRL(x) (((x)<<0) & PHY_M_FELP_LED0_MSK)
1247
1248 enum {
1249         LED_PAR_CTRL_COLX       = 0x00,
1250         LED_PAR_CTRL_ERROR      = 0x01,
1251         LED_PAR_CTRL_DUPLEX     = 0x02,
1252         LED_PAR_CTRL_DP_COL     = 0x03,
1253         LED_PAR_CTRL_SPEED      = 0x04,
1254         LED_PAR_CTRL_LINK       = 0x05,
1255         LED_PAR_CTRL_TX         = 0x06,
1256         LED_PAR_CTRL_RX         = 0x07,
1257         LED_PAR_CTRL_ACT        = 0x08,
1258         LED_PAR_CTRL_LNK_RX     = 0x09,
1259         LED_PAR_CTRL_LNK_AC     = 0x0a,
1260         LED_PAR_CTRL_ACT_BL     = 0x0b,
1261         LED_PAR_CTRL_TX_BL      = 0x0c,
1262         LED_PAR_CTRL_RX_BL      = 0x0d,
1263         LED_PAR_CTRL_COL_BL     = 0x0e,
1264         LED_PAR_CTRL_INACT      = 0x0f
1265 };
1266
1267 /*****,PHY_MARV_FE_SPEC_2               16 bit r/w      Specific Control Reg. 2 *****/
1268 enum {
1269         PHY_M_FESC_DIS_WAIT     = 1<<2, /* Disable TDR Waiting Period */
1270         PHY_M_FESC_ENA_MCLK     = 1<<1, /* Enable MAC Rx Clock in sleep mode */
1271         PHY_M_FESC_SEL_CL_A     = 1<<0, /* Select Class A driver (100B-TX) */
1272 };
1273
1274 /* for Yukon-2 Gigabit Ethernet PHY (88E1112 only) */
1275 /*****  PHY_MARV_PHY_CTRL (page 2)              16 bit r/w      MAC Specific Ctrl *****/
1276 enum {
1277         PHY_M_MAC_MD_MSK        = 7<<7, /* Bit  9.. 7: Mode Select Mask */
1278         PHY_M_MAC_MD_AUTO       = 3,/* Auto Copper/1000Base-X */
1279         PHY_M_MAC_MD_COPPER     = 5,/* Copper only */
1280         PHY_M_MAC_MD_1000BX     = 7,/* 1000Base-X only */
1281 };
1282 #define PHY_M_MAC_MODE_SEL(x)   (((x)<<7) & PHY_M_MAC_MD_MSK)
1283
1284 /*****  PHY_MARV_PHY_CTRL (page 3)              16 bit r/w      LED Control Reg. *****/
1285 enum {
1286         PHY_M_LEDC_LOS_MSK      = 0xf<<12,/* Bit 15..12: LOS LED Ctrl. Mask */
1287         PHY_M_LEDC_INIT_MSK     = 0xf<<8, /* Bit 11.. 8: INIT LED Ctrl. Mask */
1288         PHY_M_LEDC_STA1_MSK     = 0xf<<4,/* Bit  7.. 4: STAT1 LED Ctrl. Mask */
1289         PHY_M_LEDC_STA0_MSK     = 0xf, /* Bit  3.. 0: STAT0 LED Ctrl. Mask */
1290 };
1291
1292 #define PHY_M_LEDC_LOS_CTRL(x)  (((x)<<12) & PHY_M_LEDC_LOS_MSK)
1293 #define PHY_M_LEDC_INIT_CTRL(x) (((x)<<8) & PHY_M_LEDC_INIT_MSK)
1294 #define PHY_M_LEDC_STA1_CTRL(x) (((x)<<4) & PHY_M_LEDC_STA1_MSK)
1295 #define PHY_M_LEDC_STA0_CTRL(x) (((x)<<0) & PHY_M_LEDC_STA0_MSK)
1296
1297 /* GMAC registers  */
1298 /* Port Registers */
1299 enum {
1300         GM_GP_STAT      = 0x0000,       /* 16 bit r/o   General Purpose Status */
1301         GM_GP_CTRL      = 0x0004,       /* 16 bit r/w   General Purpose Control */
1302         GM_TX_CTRL      = 0x0008,       /* 16 bit r/w   Transmit Control Reg. */
1303         GM_RX_CTRL      = 0x000c,       /* 16 bit r/w   Receive Control Reg. */
1304         GM_TX_FLOW_CTRL = 0x0010,       /* 16 bit r/w   Transmit Flow-Control */
1305         GM_TX_PARAM     = 0x0014,       /* 16 bit r/w   Transmit Parameter Reg. */
1306         GM_SERIAL_MODE  = 0x0018,       /* 16 bit r/w   Serial Mode Register */
1307 /* Source Address Registers */
1308         GM_SRC_ADDR_1L  = 0x001c,       /* 16 bit r/w   Source Address 1 (low) */
1309         GM_SRC_ADDR_1M  = 0x0020,       /* 16 bit r/w   Source Address 1 (middle) */
1310         GM_SRC_ADDR_1H  = 0x0024,       /* 16 bit r/w   Source Address 1 (high) */
1311         GM_SRC_ADDR_2L  = 0x0028,       /* 16 bit r/w   Source Address 2 (low) */
1312         GM_SRC_ADDR_2M  = 0x002c,       /* 16 bit r/w   Source Address 2 (middle) */
1313         GM_SRC_ADDR_2H  = 0x0030,       /* 16 bit r/w   Source Address 2 (high) */
1314
1315 /* Multicast Address Hash Registers */
1316         GM_MC_ADDR_H1   = 0x0034,       /* 16 bit r/w   Multicast Address Hash 1 */
1317         GM_MC_ADDR_H2   = 0x0038,       /* 16 bit r/w   Multicast Address Hash 2 */
1318         GM_MC_ADDR_H3   = 0x003c,       /* 16 bit r/w   Multicast Address Hash 3 */
1319         GM_MC_ADDR_H4   = 0x0040,       /* 16 bit r/w   Multicast Address Hash 4 */
1320
1321 /* Interrupt Source Registers */
1322         GM_TX_IRQ_SRC   = 0x0044,       /* 16 bit r/o   Tx Overflow IRQ Source */
1323         GM_RX_IRQ_SRC   = 0x0048,       /* 16 bit r/o   Rx Overflow IRQ Source */
1324         GM_TR_IRQ_SRC   = 0x004c,       /* 16 bit r/o   Tx/Rx Over. IRQ Source */
1325
1326 /* Interrupt Mask Registers */
1327         GM_TX_IRQ_MSK   = 0x0050,       /* 16 bit r/w   Tx Overflow IRQ Mask */
1328         GM_RX_IRQ_MSK   = 0x0054,       /* 16 bit r/w   Rx Overflow IRQ Mask */
1329         GM_TR_IRQ_MSK   = 0x0058,       /* 16 bit r/w   Tx/Rx Over. IRQ Mask */
1330
1331 /* Serial Management Interface (SMI) Registers */
1332         GM_SMI_CTRL     = 0x0080,       /* 16 bit r/w   SMI Control Register */
1333         GM_SMI_DATA     = 0x0084,       /* 16 bit r/w   SMI Data Register */
1334         GM_PHY_ADDR     = 0x0088,       /* 16 bit r/w   GPHY Address Register */
1335 };
1336
1337 /* MIB Counters */
1338 #define GM_MIB_CNT_BASE 0x0100          /* Base Address of MIB Counters */
1339 #define GM_MIB_CNT_SIZE 44              /* Number of MIB Counters */
1340
1341 /*
1342  * MIB Counters base address definitions (low word) -
1343  * use offset 4 for access to high word (32 bit r/o)
1344  */
1345 enum {
1346         GM_RXF_UC_OK  = GM_MIB_CNT_BASE + 0,    /* Unicast Frames Received OK */
1347         GM_RXF_BC_OK    = GM_MIB_CNT_BASE + 8,  /* Broadcast Frames Received OK */
1348         GM_RXF_MPAUSE   = GM_MIB_CNT_BASE + 16, /* Pause MAC Ctrl Frames Received */
1349         GM_RXF_MC_OK    = GM_MIB_CNT_BASE + 24, /* Multicast Frames Received OK */
1350         GM_RXF_FCS_ERR  = GM_MIB_CNT_BASE + 32, /* Rx Frame Check Seq. Error */
1351         /* GM_MIB_CNT_BASE + 40:        reserved */
1352         GM_RXO_OK_LO    = GM_MIB_CNT_BASE + 48, /* Octets Received OK Low */
1353         GM_RXO_OK_HI    = GM_MIB_CNT_BASE + 56, /* Octets Received OK High */
1354         GM_RXO_ERR_LO   = GM_MIB_CNT_BASE + 64, /* Octets Received Invalid Low */
1355         GM_RXO_ERR_HI   = GM_MIB_CNT_BASE + 72, /* Octets Received Invalid High */
1356         GM_RXF_SHT      = GM_MIB_CNT_BASE + 80, /* Frames <64 Byte Received OK */
1357         GM_RXE_FRAG     = GM_MIB_CNT_BASE + 88, /* Frames <64 Byte Received with FCS Err */
1358         GM_RXF_64B      = GM_MIB_CNT_BASE + 96, /* 64 Byte Rx Frame */
1359         GM_RXF_127B     = GM_MIB_CNT_BASE + 104,        /* 65-127 Byte Rx Frame */
1360         GM_RXF_255B     = GM_MIB_CNT_BASE + 112,        /* 128-255 Byte Rx Frame */
1361         GM_RXF_511B     = GM_MIB_CNT_BASE + 120,        /* 256-511 Byte Rx Frame */
1362         GM_RXF_1023B    = GM_MIB_CNT_BASE + 128,        /* 512-1023 Byte Rx Frame */
1363         GM_RXF_1518B    = GM_MIB_CNT_BASE + 136,        /* 1024-1518 Byte Rx Frame */
1364         GM_RXF_MAX_SZ   = GM_MIB_CNT_BASE + 144,        /* 1519-MaxSize Byte Rx Frame */
1365         GM_RXF_LNG_ERR  = GM_MIB_CNT_BASE + 152,        /* Rx Frame too Long Error */
1366         GM_RXF_JAB_PKT  = GM_MIB_CNT_BASE + 160,        /* Rx Jabber Packet Frame */
1367         /* GM_MIB_CNT_BASE + 168:       reserved */
1368         GM_RXE_FIFO_OV  = GM_MIB_CNT_BASE + 176,        /* Rx FIFO overflow Event */
1369         /* GM_MIB_CNT_BASE + 184:       reserved */
1370         GM_TXF_UC_OK    = GM_MIB_CNT_BASE + 192,        /* Unicast Frames Xmitted OK */
1371         GM_TXF_BC_OK    = GM_MIB_CNT_BASE + 200,        /* Broadcast Frames Xmitted OK */
1372         GM_TXF_MPAUSE   = GM_MIB_CNT_BASE + 208,        /* Pause MAC Ctrl Frames Xmitted */
1373         GM_TXF_MC_OK    = GM_MIB_CNT_BASE + 216,        /* Multicast Frames Xmitted OK */
1374         GM_TXO_OK_LO    = GM_MIB_CNT_BASE + 224,        /* Octets Transmitted OK Low */
1375         GM_TXO_OK_HI    = GM_MIB_CNT_BASE + 232,        /* Octets Transmitted OK High */
1376         GM_TXF_64B      = GM_MIB_CNT_BASE + 240,        /* 64 Byte Tx Frame */
1377         GM_TXF_127B     = GM_MIB_CNT_BASE + 248,        /* 65-127 Byte Tx Frame */
1378         GM_TXF_255B     = GM_MIB_CNT_BASE + 256,        /* 128-255 Byte Tx Frame */
1379         GM_TXF_511B     = GM_MIB_CNT_BASE + 264,        /* 256-511 Byte Tx Frame */
1380         GM_TXF_1023B    = GM_MIB_CNT_BASE + 272,        /* 512-1023 Byte Tx Frame */
1381         GM_TXF_1518B    = GM_MIB_CNT_BASE + 280,        /* 1024-1518 Byte Tx Frame */
1382         GM_TXF_MAX_SZ   = GM_MIB_CNT_BASE + 288,        /* 1519-MaxSize Byte Tx Frame */
1383
1384         GM_TXF_COL      = GM_MIB_CNT_BASE + 304,        /* Tx Collision */
1385         GM_TXF_LAT_COL  = GM_MIB_CNT_BASE + 312,        /* Tx Late Collision */
1386         GM_TXF_ABO_COL  = GM_MIB_CNT_BASE + 320,        /* Tx aborted due to Exces. Col. */
1387         GM_TXF_MUL_COL  = GM_MIB_CNT_BASE + 328,        /* Tx Multiple Collision */
1388         GM_TXF_SNG_COL  = GM_MIB_CNT_BASE + 336,        /* Tx Single Collision */
1389         GM_TXE_FIFO_UR  = GM_MIB_CNT_BASE + 344,        /* Tx FIFO Underrun Event */
1390 };
1391
1392 /* GMAC Bit Definitions */
1393 /*      GM_GP_STAT      16 bit r/o      General Purpose Status Register */
1394 enum {
1395         GM_GPSR_SPEED           = 1<<15, /* Bit 15:     Port Speed (1 = 100 Mbps) */
1396         GM_GPSR_DUPLEX          = 1<<14, /* Bit 14:     Duplex Mode (1 = Full) */
1397         GM_GPSR_FC_TX_DIS       = 1<<13, /* Bit 13:     Tx Flow-Control Mode Disabled */
1398         GM_GPSR_LINK_UP         = 1<<12, /* Bit 12:     Link Up Status */
1399         GM_GPSR_PAUSE           = 1<<11, /* Bit 11:     Pause State */
1400         GM_GPSR_TX_ACTIVE       = 1<<10, /* Bit 10:     Tx in Progress */
1401         GM_GPSR_EXC_COL         = 1<<9, /* Bit  9:      Excessive Collisions Occured */
1402         GM_GPSR_LAT_COL         = 1<<8, /* Bit  8:      Late Collisions Occured */
1403
1404         GM_GPSR_PHY_ST_CH       = 1<<5, /* Bit  5:      PHY Status Change */
1405         GM_GPSR_GIG_SPEED       = 1<<4, /* Bit  4:      Gigabit Speed (1 = 1000 Mbps) */
1406         GM_GPSR_PART_MODE       = 1<<3, /* Bit  3:      Partition mode */
1407         GM_GPSR_FC_RX_DIS       = 1<<2, /* Bit  2:      Rx Flow-Control Mode Disabled */
1408         GM_GPSR_PROM_EN         = 1<<1, /* Bit  1:      Promiscuous Mode Enabled */
1409 };
1410
1411 /*      GM_GP_CTRL      16 bit r/w      General Purpose Control Register */
1412 enum {
1413         GM_GPCR_PROM_ENA        = 1<<14,        /* Bit 14:      Enable Promiscuous Mode */
1414         GM_GPCR_FC_TX_DIS       = 1<<13, /* Bit 13:     Disable Tx Flow-Control Mode */
1415         GM_GPCR_TX_ENA          = 1<<12, /* Bit 12:     Enable Transmit */
1416         GM_GPCR_RX_ENA          = 1<<11, /* Bit 11:     Enable Receive */
1417         GM_GPCR_BURST_ENA       = 1<<10, /* Bit 10:     Enable Burst Mode */
1418         GM_GPCR_LOOP_ENA        = 1<<9, /* Bit  9:      Enable MAC Loopback Mode */
1419         GM_GPCR_PART_ENA        = 1<<8, /* Bit  8:      Enable Partition Mode */
1420         GM_GPCR_GIGS_ENA        = 1<<7, /* Bit  7:      Gigabit Speed (1000 Mbps) */
1421         GM_GPCR_FL_PASS         = 1<<6, /* Bit  6:      Force Link Pass */
1422         GM_GPCR_DUP_FULL        = 1<<5, /* Bit  5:      Full Duplex Mode */
1423         GM_GPCR_FC_RX_DIS       = 1<<4, /* Bit  4:      Disable Rx Flow-Control Mode */
1424         GM_GPCR_SPEED_100       = 1<<3,   /* Bit  3:    Port Speed 100 Mbps */
1425         GM_GPCR_AU_DUP_DIS      = 1<<2, /* Bit  2:      Disable Auto-Update Duplex */
1426         GM_GPCR_AU_FCT_DIS      = 1<<1, /* Bit  1:      Disable Auto-Update Flow-C. */
1427         GM_GPCR_AU_SPD_DIS      = 1<<0, /* Bit  0:      Disable Auto-Update Speed */
1428 };
1429
1430 #define GM_GPCR_SPEED_1000      (GM_GPCR_GIGS_ENA | GM_GPCR_SPEED_100)
1431 #define GM_GPCR_AU_ALL_DIS      (GM_GPCR_AU_DUP_DIS | GM_GPCR_AU_FCT_DIS|GM_GPCR_AU_SPD_DIS)
1432
1433 /*      GM_TX_CTRL                      16 bit r/w      Transmit Control Register */
1434 enum {
1435         GM_TXCR_FORCE_JAM       = 1<<15, /* Bit 15:     Force Jam / Flow-Control */
1436         GM_TXCR_CRC_DIS         = 1<<14, /* Bit 14:     Disable insertion of CRC */
1437         GM_TXCR_PAD_DIS         = 1<<13, /* Bit 13:     Disable padding of packets */
1438         GM_TXCR_COL_THR_MSK     = 1<<10, /* Bit 12..10: Collision Threshold */
1439 };
1440
1441 #define TX_COL_THR(x)           (((x)<<10) & GM_TXCR_COL_THR_MSK)
1442 #define TX_COL_DEF              0x04
1443
1444 /*      GM_RX_CTRL                      16 bit r/w      Receive Control Register */
1445 enum {
1446         GM_RXCR_UCF_ENA = 1<<15, /* Bit 15:     Enable Unicast filtering */
1447         GM_RXCR_MCF_ENA = 1<<14, /* Bit 14:     Enable Multicast filtering */
1448         GM_RXCR_CRC_DIS = 1<<13, /* Bit 13:     Remove 4-byte CRC */
1449         GM_RXCR_PASS_FC = 1<<12, /* Bit 12:     Pass FC packets to FIFO */
1450 };
1451
1452 /*      GM_TX_PARAM             16 bit r/w      Transmit Parameter Register */
1453 enum {
1454         GM_TXPA_JAMLEN_MSK      = 0x03<<14,     /* Bit 15..14:  Jam Length */
1455         GM_TXPA_JAMIPG_MSK      = 0x1f<<9,      /* Bit 13..9:   Jam IPG */
1456         GM_TXPA_JAMDAT_MSK      = 0x1f<<4,      /* Bit  8..4:   IPG Jam to Data */
1457         GM_TXPA_BO_LIM_MSK      = 0x0f,         /* Bit  3.. 0: Backoff Limit Mask */
1458
1459         TX_JAM_LEN_DEF          = 0x03,
1460         TX_JAM_IPG_DEF          = 0x0b,
1461         TX_IPG_JAM_DEF          = 0x1c,
1462         TX_BOF_LIM_DEF          = 0x04,
1463 };
1464
1465 #define TX_JAM_LEN_VAL(x)       (((x)<<14) & GM_TXPA_JAMLEN_MSK)
1466 #define TX_JAM_IPG_VAL(x)       (((x)<<9)  & GM_TXPA_JAMIPG_MSK)
1467 #define TX_IPG_JAM_DATA(x)      (((x)<<4)  & GM_TXPA_JAMDAT_MSK)
1468 #define TX_BACK_OFF_LIM(x)      ((x) & GM_TXPA_BO_LIM_MSK)
1469
1470
1471 /*      GM_SERIAL_MODE                  16 bit r/w      Serial Mode Register */
1472 enum {
1473         GM_SMOD_DATABL_MSK      = 0x1f<<11, /* Bit 15..11:      Data Blinder (r/o) */
1474         GM_SMOD_LIMIT_4         = 1<<10, /* Bit 10:     4 consecutive Tx trials */
1475         GM_SMOD_VLAN_ENA        = 1<<9, /* Bit  9:      Enable VLAN  (Max. Frame Len) */
1476         GM_SMOD_JUMBO_ENA       = 1<<8, /* Bit  8:      Enable Jumbo (Max. Frame Len) */
1477          GM_SMOD_IPG_MSK        = 0x1f  /* Bit 4..0:    Inter-Packet Gap (IPG) */
1478 };
1479
1480 #define DATA_BLIND_VAL(x)       (((x)<<11) & GM_SMOD_DATABL_MSK)
1481 #define DATA_BLIND_DEF          0x04
1482
1483 #define IPG_DATA_VAL(x)         (x & GM_SMOD_IPG_MSK)
1484 #define IPG_DATA_DEF            0x1e
1485
1486 /*      GM_SMI_CTRL                     16 bit r/w      SMI Control Register */
1487 enum {
1488         GM_SMI_CT_PHY_A_MSK     = 0x1f<<11,/* Bit 15..11:       PHY Device Address */
1489         GM_SMI_CT_REG_A_MSK     = 0x1f<<6,/* Bit 10.. 6:        PHY Register Address */
1490         GM_SMI_CT_OP_RD         = 1<<5, /* Bit  5:      OpCode Read (0=Write)*/
1491         GM_SMI_CT_RD_VAL        = 1<<4, /* Bit  4:      Read Valid (Read completed) */
1492         GM_SMI_CT_BUSY          = 1<<3, /* Bit  3:      Busy (Operation in progress) */
1493 };
1494
1495 #define GM_SMI_CT_PHY_AD(x)     (((x)<<11) & GM_SMI_CT_PHY_A_MSK)
1496 #define GM_SMI_CT_REG_AD(x)     (((x)<<6) & GM_SMI_CT_REG_A_MSK)
1497
1498 /*      GM_PHY_ADDR                             16 bit r/w      GPHY Address Register */
1499 enum {
1500         GM_PAR_MIB_CLR  = 1<<5, /* Bit  5:      Set MIB Clear Counter Mode */
1501         GM_PAR_MIB_TST  = 1<<4, /* Bit  4:      MIB Load Counter (Test Mode) */
1502 };
1503
1504 /* Receive Frame Status Encoding */
1505 enum {
1506         GMR_FS_LEN      = 0xffff<<16, /* Bit 31..16:    Rx Frame Length */
1507         GMR_FS_VLAN     = 1<<13, /* VLAN Packet */
1508         GMR_FS_JABBER   = 1<<12, /* Jabber Packet */
1509         GMR_FS_UN_SIZE  = 1<<11, /* Undersize Packet */
1510         GMR_FS_MC       = 1<<10, /* Multicast Packet */
1511         GMR_FS_BC       = 1<<9,  /* Broadcast Packet */
1512         GMR_FS_RX_OK    = 1<<8,  /* Receive OK (Good Packet) */
1513         GMR_FS_GOOD_FC  = 1<<7,  /* Good Flow-Control Packet */
1514         GMR_FS_BAD_FC   = 1<<6,  /* Bad  Flow-Control Packet */
1515         GMR_FS_MII_ERR  = 1<<5,  /* MII Error */
1516         GMR_FS_LONG_ERR = 1<<4,  /* Too Long Packet */
1517         GMR_FS_FRAGMENT = 1<<3,  /* Fragment */
1518
1519         GMR_FS_CRC_ERR  = 1<<1,  /* CRC Error */
1520         GMR_FS_RX_FF_OV = 1<<0,  /* Rx FIFO Overflow */
1521
1522         GMR_FS_ANY_ERR  = GMR_FS_RX_FF_OV | GMR_FS_CRC_ERR |
1523                           GMR_FS_FRAGMENT | GMR_FS_LONG_ERR |
1524                           GMR_FS_MII_ERR | GMR_FS_BAD_FC | GMR_FS_GOOD_FC |
1525                           GMR_FS_UN_SIZE | GMR_FS_JABBER,
1526 };
1527
1528 /*      RX_GMF_CTRL_T   32 bit  Rx GMAC FIFO Control/Test */
1529 enum {
1530         RX_TRUNC_ON     = 1<<27,        /* enable  packet truncation */
1531         RX_TRUNC_OFF    = 1<<26,        /* disable packet truncation */
1532         RX_VLAN_STRIP_ON = 1<<25,       /* enable  VLAN stripping */
1533         RX_VLAN_STRIP_OFF = 1<<24,      /* disable VLAN stripping */
1534
1535         GMF_WP_TST_ON   = 1<<14,        /* Write Pointer Test On */
1536         GMF_WP_TST_OFF  = 1<<13,        /* Write Pointer Test Off */
1537         GMF_WP_STEP     = 1<<12,        /* Write Pointer Step/Increment */
1538
1539         GMF_RP_TST_ON   = 1<<10,        /* Read Pointer Test On */
1540         GMF_RP_TST_OFF  = 1<<9,         /* Read Pointer Test Off */
1541         GMF_RP_STEP     = 1<<8,         /* Read Pointer Step/Increment */
1542         GMF_RX_F_FL_ON  = 1<<7,         /* Rx FIFO Flush Mode On */
1543         GMF_RX_F_FL_OFF = 1<<6,         /* Rx FIFO Flush Mode Off */
1544         GMF_CLI_RX_FO   = 1<<5,         /* Clear IRQ Rx FIFO Overrun */
1545         GMF_CLI_RX_C    = 1<<4,         /* Clear IRQ Rx Frame Complete */
1546
1547         GMF_OPER_ON     = 1<<3,         /* Operational Mode On */
1548         GMF_OPER_OFF    = 1<<2,         /* Operational Mode Off */
1549         GMF_RST_CLR     = 1<<1,         /* Clear GMAC FIFO Reset */
1550         GMF_RST_SET     = 1<<0,         /* Set   GMAC FIFO Reset */
1551
1552         RX_GMF_FL_THR_DEF = 0xa,        /* flush threshold (default) */
1553
1554         GMF_RX_CTRL_DEF = GMF_OPER_ON | GMF_RX_F_FL_ON,
1555 };
1556
1557
1558 /*      TX_GMF_CTRL_T   32 bit  Tx GMAC FIFO Control/Test */
1559 enum {
1560         TX_VLAN_TAG_ON  = 1<<25,/* enable  VLAN tagging */
1561         TX_VLAN_TAG_OFF = 1<<24,/* disable VLAN tagging */
1562
1563         GMF_WSP_TST_ON  = 1<<18,/* Write Shadow Pointer Test On */
1564         GMF_WSP_TST_OFF = 1<<17,/* Write Shadow Pointer Test Off */
1565         GMF_WSP_STEP    = 1<<16,/* Write Shadow Pointer Step/Increment */
1566
1567         GMF_CLI_TX_FU   = 1<<6, /* Clear IRQ Tx FIFO Underrun */
1568         GMF_CLI_TX_FC   = 1<<5, /* Clear IRQ Tx Frame Complete */
1569         GMF_CLI_TX_PE   = 1<<4, /* Clear IRQ Tx Parity Error */
1570 };
1571
1572 /*      GMAC_TI_ST_CTRL  8 bit  Time Stamp Timer Ctrl Reg (YUKON only) */
1573 enum {
1574         GMT_ST_START    = 1<<2, /* Start Time Stamp Timer */
1575         GMT_ST_STOP     = 1<<1, /* Stop  Time Stamp Timer */
1576         GMT_ST_CLR_IRQ  = 1<<0, /* Clear Time Stamp Timer IRQ */
1577 };
1578
1579 /* B28_Y2_ASF_STAT_CMD          32 bit  ASF Status and Command Reg */
1580 enum {
1581         Y2_ASF_OS_PRES  = 1<<4, /* ASF operation system present */
1582         Y2_ASF_RESET    = 1<<3, /* ASF system in reset state */
1583         Y2_ASF_RUNNING  = 1<<2, /* ASF system operational */
1584         Y2_ASF_CLR_HSTI = 1<<1, /* Clear ASF IRQ */
1585         Y2_ASF_IRQ      = 1<<0, /* Issue an IRQ to ASF system */
1586
1587         Y2_ASF_UC_STATE = 3<<2, /* ASF uC State */
1588         Y2_ASF_CLK_HALT = 0,    /* ASF system clock stopped */
1589 };
1590
1591 /* B28_Y2_ASF_HOST_COM  32 bit  ASF Host Communication Reg */
1592 enum {
1593         Y2_ASF_CLR_ASFI = 1<<1, /* Clear host IRQ */
1594         Y2_ASF_HOST_IRQ = 1<<0, /* Issue an IRQ to HOST system */
1595 };
1596
1597 /*      STAT_CTRL               32 bit  Status BMU control register (Yukon-2 only) */
1598 enum {
1599         SC_STAT_CLR_IRQ = 1<<4, /* Status Burst IRQ clear */
1600         SC_STAT_OP_ON   = 1<<3, /* Operational Mode On */
1601         SC_STAT_OP_OFF  = 1<<2, /* Operational Mode Off */
1602         SC_STAT_RST_CLR = 1<<1, /* Clear Status Unit Reset (Enable) */
1603         SC_STAT_RST_SET = 1<<0, /* Set   Status Unit Reset */
1604 };
1605
1606 /*      GMAC_CTRL               32 bit  GMAC Control Reg (YUKON only) */
1607 enum {
1608         GMC_H_BURST_ON  = 1<<7, /* Half Duplex Burst Mode On */
1609         GMC_H_BURST_OFF = 1<<6, /* Half Duplex Burst Mode Off */
1610         GMC_F_LOOPB_ON  = 1<<5, /* FIFO Loopback On */
1611         GMC_F_LOOPB_OFF = 1<<4, /* FIFO Loopback Off */
1612         GMC_PAUSE_ON    = 1<<3, /* Pause On */
1613         GMC_PAUSE_OFF   = 1<<2, /* Pause Off */
1614         GMC_RST_CLR     = 1<<1, /* Clear GMAC Reset */
1615         GMC_RST_SET     = 1<<0, /* Set   GMAC Reset */
1616 };
1617
1618 /*      GPHY_CTRL               32 bit  GPHY Control Reg (YUKON only) */
1619 enum {
1620         GPC_SEL_BDT     = 1<<28, /* Select Bi-Dir. Transfer for MDC/MDIO */
1621         GPC_INT_POL_HI  = 1<<27, /* IRQ Polarity is Active HIGH */
1622         GPC_75_OHM      = 1<<26, /* Use 75 Ohm Termination instead of 50 */
1623         GPC_DIS_FC      = 1<<25, /* Disable Automatic Fiber/Copper Detection */
1624         GPC_DIS_SLEEP   = 1<<24, /* Disable Energy Detect */
1625         GPC_HWCFG_M_3   = 1<<23, /* HWCFG_MODE[3] */
1626         GPC_HWCFG_M_2   = 1<<22, /* HWCFG_MODE[2] */
1627         GPC_HWCFG_M_1   = 1<<21, /* HWCFG_MODE[1] */
1628         GPC_HWCFG_M_0   = 1<<20, /* HWCFG_MODE[0] */
1629         GPC_ANEG_0      = 1<<19, /* ANEG[0] */
1630         GPC_ENA_XC      = 1<<18, /* Enable MDI crossover */
1631         GPC_DIS_125     = 1<<17, /* Disable 125 MHz clock */
1632         GPC_ANEG_3      = 1<<16, /* ANEG[3] */
1633         GPC_ANEG_2      = 1<<15, /* ANEG[2] */
1634         GPC_ANEG_1      = 1<<14, /* ANEG[1] */
1635         GPC_ENA_PAUSE   = 1<<13, /* Enable Pause (SYM_OR_REM) */
1636         GPC_PHYADDR_4   = 1<<12, /* Bit 4 of Phy Addr */
1637         GPC_PHYADDR_3   = 1<<11, /* Bit 3 of Phy Addr */
1638         GPC_PHYADDR_2   = 1<<10, /* Bit 2 of Phy Addr */
1639         GPC_PHYADDR_1   = 1<<9,  /* Bit 1 of Phy Addr */
1640         GPC_PHYADDR_0   = 1<<8,  /* Bit 0 of Phy Addr */
1641                                                 /* Bits  7..2:  reserved */
1642         GPC_RST_CLR     = 1<<1, /* Clear GPHY Reset */
1643         GPC_RST_SET     = 1<<0, /* Set   GPHY Reset */
1644 };
1645
1646 /*      GMAC_IRQ_SRC     8 bit  GMAC Interrupt Source Reg (YUKON only) */
1647 /*      GMAC_IRQ_MSK     8 bit  GMAC Interrupt Mask   Reg (YUKON only) */
1648 enum {
1649         GM_IS_TX_CO_OV  = 1<<5, /* Transmit Counter Overflow IRQ */
1650         GM_IS_RX_CO_OV  = 1<<4, /* Receive Counter Overflow IRQ */
1651         GM_IS_TX_FF_UR  = 1<<3, /* Transmit FIFO Underrun */
1652         GM_IS_TX_COMPL  = 1<<2, /* Frame Transmission Complete */
1653         GM_IS_RX_FF_OR  = 1<<1, /* Receive FIFO Overrun */
1654         GM_IS_RX_COMPL  = 1<<0, /* Frame Reception Complete */
1655
1656 #define GMAC_DEF_MSK     GM_IS_TX_FF_UR
1657
1658 /*      GMAC_LINK_CTRL  16 bit  GMAC Link Control Reg (YUKON only) */
1659                                                 /* Bits 15.. 2: reserved */
1660         GMLC_RST_CLR    = 1<<1, /* Clear GMAC Link Reset */
1661         GMLC_RST_SET    = 1<<0, /* Set   GMAC Link Reset */
1662
1663
1664 /*      WOL_CTRL_STAT   16 bit  WOL Control/Status Reg */
1665         WOL_CTL_LINK_CHG_OCC            = 1<<15,
1666         WOL_CTL_MAGIC_PKT_OCC           = 1<<14,
1667         WOL_CTL_PATTERN_OCC             = 1<<13,
1668         WOL_CTL_CLEAR_RESULT            = 1<<12,
1669         WOL_CTL_ENA_PME_ON_LINK_CHG     = 1<<11,
1670         WOL_CTL_DIS_PME_ON_LINK_CHG     = 1<<10,
1671         WOL_CTL_ENA_PME_ON_MAGIC_PKT    = 1<<9,
1672         WOL_CTL_DIS_PME_ON_MAGIC_PKT    = 1<<8,
1673         WOL_CTL_ENA_PME_ON_PATTERN      = 1<<7,
1674         WOL_CTL_DIS_PME_ON_PATTERN      = 1<<6,
1675         WOL_CTL_ENA_LINK_CHG_UNIT       = 1<<5,
1676         WOL_CTL_DIS_LINK_CHG_UNIT       = 1<<4,
1677         WOL_CTL_ENA_MAGIC_PKT_UNIT      = 1<<3,
1678         WOL_CTL_DIS_MAGIC_PKT_UNIT      = 1<<2,
1679         WOL_CTL_ENA_PATTERN_UNIT        = 1<<1,
1680         WOL_CTL_DIS_PATTERN_UNIT        = 1<<0,
1681 };
1682
1683 #define WOL_CTL_DEFAULT                         \
1684         (WOL_CTL_DIS_PME_ON_LINK_CHG |  \
1685         WOL_CTL_DIS_PME_ON_PATTERN |    \
1686         WOL_CTL_DIS_PME_ON_MAGIC_PKT |  \
1687         WOL_CTL_DIS_LINK_CHG_UNIT |             \
1688         WOL_CTL_DIS_PATTERN_UNIT |              \
1689         WOL_CTL_DIS_MAGIC_PKT_UNIT)
1690
1691 /*      WOL_MATCH_CTL    8 bit  WOL Match Control Reg */
1692 #define WOL_CTL_PATT_ENA(x)     (1 << (x))
1693
1694
1695 /* Control flags */
1696 enum {
1697         UDPTCP  = 1<<0,
1698         CALSUM  = 1<<1,
1699         WR_SUM  = 1<<2,
1700         INIT_SUM= 1<<3,
1701         LOCK_SUM= 1<<4,
1702         INS_VLAN= 1<<5,
1703         FRC_STAT= 1<<6,
1704         EOP     = 1<<7,
1705 };
1706
1707 enum {
1708         HW_OWNER        = 1<<7,
1709         OP_TCPWRITE     = 0x11,
1710         OP_TCPSTART     = 0x12,
1711         OP_TCPINIT      = 0x14,
1712         OP_TCPLCK       = 0x18,
1713         OP_TCPCHKSUM    = OP_TCPSTART,
1714         OP_TCPIS        = OP_TCPINIT | OP_TCPSTART,
1715         OP_TCPLW        = OP_TCPLCK | OP_TCPWRITE,
1716         OP_TCPLSW       = OP_TCPLCK | OP_TCPSTART | OP_TCPWRITE,
1717         OP_TCPLISW      = OP_TCPLCK | OP_TCPINIT | OP_TCPSTART | OP_TCPWRITE,
1718
1719         OP_ADDR64       = 0x21,
1720         OP_VLAN         = 0x22,
1721         OP_ADDR64VLAN   = OP_ADDR64 | OP_VLAN,
1722         OP_LRGLEN       = 0x24,
1723         OP_LRGLENVLAN   = OP_LRGLEN | OP_VLAN,
1724         OP_BUFFER       = 0x40,
1725         OP_PACKET       = 0x41,
1726         OP_LARGESEND    = 0x43,
1727
1728 /* YUKON-2 STATUS opcodes defines */
1729         OP_RXSTAT       = 0x60,
1730         OP_RXTIMESTAMP  = 0x61,
1731         OP_RXVLAN       = 0x62,
1732         OP_RXCHKS       = 0x64,
1733         OP_RXCHKSVLAN   = OP_RXCHKS | OP_RXVLAN,
1734         OP_RXTIMEVLAN   = OP_RXTIMESTAMP | OP_RXVLAN,
1735         OP_RSS_HASH     = 0x65,
1736         OP_TXINDEXLE    = 0x68,
1737 };
1738
1739 /* Yukon 2 hardware interface
1740  * Not tested on big endian
1741  */
1742 struct sky2_tx_le {
1743         union {
1744                 u32     addr;
1745                 struct {
1746                         u16     offset;
1747                         u16     start;
1748                 } csum  __attribute((packed));
1749                 struct {
1750                         u16     size;
1751                         u16     rsvd;
1752                 } tso  __attribute((packed));
1753         } tx;
1754         u16     length; /* also vlan tag or checksum start */
1755         u8      ctrl;
1756         u8      opcode;
1757 } __attribute((packed));
1758
1759 struct sky2_rx_le {
1760         u32     addr;
1761         u16     length;
1762         u8      ctrl;
1763         u8      opcode;
1764 } __attribute((packed));;
1765
1766 struct sky2_status_le {
1767         u32     status; /* also checksum */
1768         u16     length; /* also vlan tag */
1769         u8      link;
1770         u8      opcode;
1771 } __attribute((packed));
1772
1773 struct ring_info {
1774         struct sk_buff  *skb;
1775         dma_addr_t      mapaddr;
1776         u16             maplen;
1777         u16             idx;
1778 };
1779
1780 struct sky2_port {
1781         struct sky2_hw       *hw;
1782         struct net_device    *netdev;
1783         unsigned             port;
1784         u32                  msg_enable;
1785
1786         struct ring_info  *tx_ring;
1787         struct sky2_tx_le    *tx_le;
1788         spinlock_t           tx_lock;
1789         u32                  tx_addr64;
1790         u16                  tx_cons;           /* next le to check */
1791         u16                  tx_prod;           /* next le to use */
1792         u16                  tx_pending;
1793         u16                  tx_last_put;
1794         u16                  tx_last_mss;
1795
1796         struct ring_info  *rx_ring;
1797         struct sky2_rx_le    *rx_le;
1798         u32                  rx_addr64;
1799         u16                  rx_next;           /* next re to check */
1800         u16                  rx_put;            /* next le index to use */
1801         u16                  rx_pending;
1802         u16                  rx_last_put;
1803 #ifdef SKY2_VLAN_TAG_USED
1804         u16                  rx_tag;
1805         struct vlan_group    *vlgrp;
1806 #endif
1807
1808         dma_addr_t           rx_le_map;
1809         dma_addr_t           tx_le_map;
1810         u32                  advertising;       /* ADVERTISED_ bits */
1811         u16                  speed;     /* SPEED_1000, SPEED_100, ... */
1812         u8                   autoneg;   /* AUTONEG_ENABLE, AUTONEG_DISABLE */
1813         u8                   duplex;    /* DUPLEX_HALF, DUPLEX_FULL */
1814         u8                   rx_pause;
1815         u8                   tx_pause;
1816         u8                   rx_csum;
1817         u8                   wol;
1818
1819         struct tasklet_struct phy_task;
1820         struct net_device_stats net_stats;
1821 };
1822
1823 struct sky2_hw {
1824         void __iomem         *regs;
1825         struct pci_dev       *pdev;
1826         u32                  intr_mask;
1827         struct net_device    *dev[2];
1828
1829         int                  pm_cap;
1830         u8                   chip_id;
1831         u8                   chip_rev;
1832         u8                   copper;
1833         u8                   ports;
1834
1835         struct sky2_status_le *st_le;
1836         u32                  st_idx;
1837         dma_addr_t           st_dma;
1838
1839         spinlock_t           phy_lock;
1840 };
1841
1842 /* Register accessor for memory mapped device */
1843 static inline u32 sky2_read32(const struct sky2_hw *hw, unsigned reg)
1844 {
1845         return readl(hw->regs + reg);
1846 }
1847
1848 static inline u16 sky2_read16(const struct sky2_hw *hw, unsigned reg)
1849 {
1850         return readw(hw->regs + reg);
1851 }
1852
1853 static inline u8 sky2_read8(const struct sky2_hw *hw, unsigned reg)
1854 {
1855         return readb(hw->regs + reg);
1856 }
1857
1858 /* This should probably go away, bus based tweeks suck */
1859 static inline int is_pciex(const struct sky2_hw *hw)
1860 {
1861         u32 status;
1862         pci_read_config_dword(hw->pdev, PCI_DEV_STATUS, &status);
1863         return (status & PCI_OS_PCI_X) == 0;
1864 }
1865
1866 static inline void sky2_write32(const struct sky2_hw *hw, unsigned reg, u32 val)
1867 {
1868         writel(val, hw->regs + reg);
1869 }
1870
1871 static inline void sky2_write16(const struct sky2_hw *hw, unsigned reg, u16 val)
1872 {
1873         writew(val, hw->regs + reg);
1874 }
1875
1876 static inline void sky2_write8(const struct sky2_hw *hw, unsigned reg, u8 val)
1877 {
1878         writeb(val, hw->regs + reg);
1879 }
1880
1881 /* Yukon PHY related registers */
1882 #define SK_GMAC_REG(port,reg) \
1883         (BASE_GMAC_1 + (port) * (BASE_GMAC_2-BASE_GMAC_1) + (reg))
1884 #define GM_PHY_RETRIES  100
1885
1886 static inline u16 gma_read16(const struct sky2_hw *hw, unsigned port, unsigned reg)
1887 {
1888         return sky2_read16(hw, SK_GMAC_REG(port,reg));
1889 }
1890
1891 static inline u32 gma_read32(struct sky2_hw *hw, unsigned port, unsigned reg)
1892 {
1893         unsigned base = SK_GMAC_REG(port, reg);
1894         return (u32) sky2_read16(hw, base)
1895                 | (u32) sky2_read16(hw, base+4) << 16;
1896 }
1897
1898 static inline void gma_write16(const struct sky2_hw *hw, unsigned port, int r, u16 v)
1899 {
1900         sky2_write16(hw, SK_GMAC_REG(port,r), v);
1901 }
1902
1903 static inline void gma_set_addr(struct sky2_hw *hw, unsigned port, unsigned reg,
1904                                     const u8 *addr)
1905 {
1906         gma_write16(hw, port, reg,  (u16) addr[0] | ((u16) addr[1] << 8));
1907         gma_write16(hw, port, reg+4,(u16) addr[2] | ((u16) addr[3] << 8));
1908         gma_write16(hw, port, reg+8,(u16) addr[4] | ((u16) addr[5] << 8));
1909 }
1910 #endif