Merge git://git.kernel.org/pub/scm/linux/kernel/git/davem/net-2.6
[safe/jmp/linux-2.6] / drivers / net / netxen / netxen_nic_hdr.h
1 /*
2  * Copyright (C) 2003 - 2009 NetXen, Inc.
3  * All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License
7  * as published by the Free Software Foundation; either version 2
8  * of the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful, but
11  * WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place - Suite 330, Boston,
18  * MA  02111-1307, USA.
19  *
20  * The full GNU General Public License is included in this distribution
21  * in the file called LICENSE.
22  *
23  * Contact Information:
24  *    info@netxen.com
25  * NetXen Inc,
26  * 18922 Forge Drive
27  * Cupertino, CA 95014-0701
28  *
29  */
30
31 #ifndef __NETXEN_NIC_HDR_H_
32 #define __NETXEN_NIC_HDR_H_
33
34 #include <linux/module.h>
35 #include <linux/kernel.h>
36 #include <linux/spinlock.h>
37 #include <asm/irq.h>
38 #include <linux/init.h>
39 #include <linux/errno.h>
40 #include <linux/pci.h>
41 #include <linux/types.h>
42 #include <asm/uaccess.h>
43 #include <asm/string.h>         /* for memset */
44
45 /*
46  * The basic unit of access when reading/writing control registers.
47  */
48
49 typedef __le32 netxen_crbword_t;        /* single word in CRB space */
50
51 enum {
52         NETXEN_HW_H0_CH_HUB_ADR = 0x05,
53         NETXEN_HW_H1_CH_HUB_ADR = 0x0E,
54         NETXEN_HW_H2_CH_HUB_ADR = 0x03,
55         NETXEN_HW_H3_CH_HUB_ADR = 0x01,
56         NETXEN_HW_H4_CH_HUB_ADR = 0x06,
57         NETXEN_HW_H5_CH_HUB_ADR = 0x07,
58         NETXEN_HW_H6_CH_HUB_ADR = 0x08
59 };
60
61 /*  Hub 0 */
62 enum {
63         NETXEN_HW_MN_CRB_AGT_ADR = 0x15,
64         NETXEN_HW_MS_CRB_AGT_ADR = 0x25
65 };
66
67 /*  Hub 1 */
68 enum {
69         NETXEN_HW_PS_CRB_AGT_ADR = 0x73,
70         NETXEN_HW_SS_CRB_AGT_ADR = 0x20,
71         NETXEN_HW_RPMX3_CRB_AGT_ADR = 0x0b,
72         NETXEN_HW_QMS_CRB_AGT_ADR = 0x00,
73         NETXEN_HW_SQGS0_CRB_AGT_ADR = 0x01,
74         NETXEN_HW_SQGS1_CRB_AGT_ADR = 0x02,
75         NETXEN_HW_SQGS2_CRB_AGT_ADR = 0x03,
76         NETXEN_HW_SQGS3_CRB_AGT_ADR = 0x04,
77         NETXEN_HW_C2C0_CRB_AGT_ADR = 0x58,
78         NETXEN_HW_C2C1_CRB_AGT_ADR = 0x59,
79         NETXEN_HW_C2C2_CRB_AGT_ADR = 0x5a,
80         NETXEN_HW_RPMX2_CRB_AGT_ADR = 0x0a,
81         NETXEN_HW_RPMX4_CRB_AGT_ADR = 0x0c,
82         NETXEN_HW_RPMX7_CRB_AGT_ADR = 0x0f,
83         NETXEN_HW_RPMX9_CRB_AGT_ADR = 0x12,
84         NETXEN_HW_SMB_CRB_AGT_ADR = 0x18
85 };
86
87 /*  Hub 2 */
88 enum {
89         NETXEN_HW_NIU_CRB_AGT_ADR = 0x31,
90         NETXEN_HW_I2C0_CRB_AGT_ADR = 0x19,
91         NETXEN_HW_I2C1_CRB_AGT_ADR = 0x29,
92
93         NETXEN_HW_SN_CRB_AGT_ADR = 0x10,
94         NETXEN_HW_I2Q_CRB_AGT_ADR = 0x20,
95         NETXEN_HW_LPC_CRB_AGT_ADR = 0x22,
96         NETXEN_HW_ROMUSB_CRB_AGT_ADR = 0x21,
97         NETXEN_HW_QM_CRB_AGT_ADR = 0x66,
98         NETXEN_HW_SQG0_CRB_AGT_ADR = 0x60,
99         NETXEN_HW_SQG1_CRB_AGT_ADR = 0x61,
100         NETXEN_HW_SQG2_CRB_AGT_ADR = 0x62,
101         NETXEN_HW_SQG3_CRB_AGT_ADR = 0x63,
102         NETXEN_HW_RPMX1_CRB_AGT_ADR = 0x09,
103         NETXEN_HW_RPMX5_CRB_AGT_ADR = 0x0d,
104         NETXEN_HW_RPMX6_CRB_AGT_ADR = 0x0e,
105         NETXEN_HW_RPMX8_CRB_AGT_ADR = 0x11
106 };
107
108 /*  Hub 3 */
109 enum {
110         NETXEN_HW_PH_CRB_AGT_ADR = 0x1A,
111         NETXEN_HW_SRE_CRB_AGT_ADR = 0x50,
112         NETXEN_HW_EG_CRB_AGT_ADR = 0x51,
113         NETXEN_HW_RPMX0_CRB_AGT_ADR = 0x08
114 };
115
116 /*  Hub 4 */
117 enum {
118         NETXEN_HW_PEGN0_CRB_AGT_ADR = 0x40,
119         NETXEN_HW_PEGN1_CRB_AGT_ADR,
120         NETXEN_HW_PEGN2_CRB_AGT_ADR,
121         NETXEN_HW_PEGN3_CRB_AGT_ADR,
122         NETXEN_HW_PEGNI_CRB_AGT_ADR,
123         NETXEN_HW_PEGND_CRB_AGT_ADR,
124         NETXEN_HW_PEGNC_CRB_AGT_ADR,
125         NETXEN_HW_PEGR0_CRB_AGT_ADR,
126         NETXEN_HW_PEGR1_CRB_AGT_ADR,
127         NETXEN_HW_PEGR2_CRB_AGT_ADR,
128         NETXEN_HW_PEGR3_CRB_AGT_ADR,
129         NETXEN_HW_PEGN4_CRB_AGT_ADR
130 };
131
132 /*  Hub 5 */
133 enum {
134         NETXEN_HW_PEGS0_CRB_AGT_ADR = 0x40,
135         NETXEN_HW_PEGS1_CRB_AGT_ADR,
136         NETXEN_HW_PEGS2_CRB_AGT_ADR,
137         NETXEN_HW_PEGS3_CRB_AGT_ADR,
138         NETXEN_HW_PEGSI_CRB_AGT_ADR,
139         NETXEN_HW_PEGSD_CRB_AGT_ADR,
140         NETXEN_HW_PEGSC_CRB_AGT_ADR
141 };
142
143 /*  Hub 6 */
144 enum {
145         NETXEN_HW_CAS0_CRB_AGT_ADR = 0x46,
146         NETXEN_HW_CAS1_CRB_AGT_ADR = 0x47,
147         NETXEN_HW_CAS2_CRB_AGT_ADR = 0x48,
148         NETXEN_HW_CAS3_CRB_AGT_ADR = 0x49,
149         NETXEN_HW_NCM_CRB_AGT_ADR = 0x16,
150         NETXEN_HW_TMR_CRB_AGT_ADR = 0x17,
151         NETXEN_HW_XDMA_CRB_AGT_ADR = 0x05,
152         NETXEN_HW_OCM0_CRB_AGT_ADR = 0x06,
153         NETXEN_HW_OCM1_CRB_AGT_ADR = 0x07
154 };
155
156 /*  Floaters - non existent modules */
157 #define NETXEN_HW_EFC_RPMX0_CRB_AGT_ADR 0x67
158
159 /*  This field defines PCI/X adr [25:20] of agents on the CRB */
160 enum {
161         NETXEN_HW_PX_MAP_CRB_PH = 0,
162         NETXEN_HW_PX_MAP_CRB_PS,
163         NETXEN_HW_PX_MAP_CRB_MN,
164         NETXEN_HW_PX_MAP_CRB_MS,
165         NETXEN_HW_PX_MAP_CRB_PGR1,
166         NETXEN_HW_PX_MAP_CRB_SRE,
167         NETXEN_HW_PX_MAP_CRB_NIU,
168         NETXEN_HW_PX_MAP_CRB_QMN,
169         NETXEN_HW_PX_MAP_CRB_SQN0,
170         NETXEN_HW_PX_MAP_CRB_SQN1,
171         NETXEN_HW_PX_MAP_CRB_SQN2,
172         NETXEN_HW_PX_MAP_CRB_SQN3,
173         NETXEN_HW_PX_MAP_CRB_QMS,
174         NETXEN_HW_PX_MAP_CRB_SQS0,
175         NETXEN_HW_PX_MAP_CRB_SQS1,
176         NETXEN_HW_PX_MAP_CRB_SQS2,
177         NETXEN_HW_PX_MAP_CRB_SQS3,
178         NETXEN_HW_PX_MAP_CRB_PGN0,
179         NETXEN_HW_PX_MAP_CRB_PGN1,
180         NETXEN_HW_PX_MAP_CRB_PGN2,
181         NETXEN_HW_PX_MAP_CRB_PGN3,
182         NETXEN_HW_PX_MAP_CRB_PGND,
183         NETXEN_HW_PX_MAP_CRB_PGNI,
184         NETXEN_HW_PX_MAP_CRB_PGS0,
185         NETXEN_HW_PX_MAP_CRB_PGS1,
186         NETXEN_HW_PX_MAP_CRB_PGS2,
187         NETXEN_HW_PX_MAP_CRB_PGS3,
188         NETXEN_HW_PX_MAP_CRB_PGSD,
189         NETXEN_HW_PX_MAP_CRB_PGSI,
190         NETXEN_HW_PX_MAP_CRB_SN,
191         NETXEN_HW_PX_MAP_CRB_PGR2,
192         NETXEN_HW_PX_MAP_CRB_EG,
193         NETXEN_HW_PX_MAP_CRB_PH2,
194         NETXEN_HW_PX_MAP_CRB_PS2,
195         NETXEN_HW_PX_MAP_CRB_CAM,
196         NETXEN_HW_PX_MAP_CRB_CAS0,
197         NETXEN_HW_PX_MAP_CRB_CAS1,
198         NETXEN_HW_PX_MAP_CRB_CAS2,
199         NETXEN_HW_PX_MAP_CRB_C2C0,
200         NETXEN_HW_PX_MAP_CRB_C2C1,
201         NETXEN_HW_PX_MAP_CRB_TIMR,
202         NETXEN_HW_PX_MAP_CRB_PGR3,
203         NETXEN_HW_PX_MAP_CRB_RPMX1,
204         NETXEN_HW_PX_MAP_CRB_RPMX2,
205         NETXEN_HW_PX_MAP_CRB_RPMX3,
206         NETXEN_HW_PX_MAP_CRB_RPMX4,
207         NETXEN_HW_PX_MAP_CRB_RPMX5,
208         NETXEN_HW_PX_MAP_CRB_RPMX6,
209         NETXEN_HW_PX_MAP_CRB_RPMX7,
210         NETXEN_HW_PX_MAP_CRB_XDMA,
211         NETXEN_HW_PX_MAP_CRB_I2Q,
212         NETXEN_HW_PX_MAP_CRB_ROMUSB,
213         NETXEN_HW_PX_MAP_CRB_CAS3,
214         NETXEN_HW_PX_MAP_CRB_RPMX0,
215         NETXEN_HW_PX_MAP_CRB_RPMX8,
216         NETXEN_HW_PX_MAP_CRB_RPMX9,
217         NETXEN_HW_PX_MAP_CRB_OCM0,
218         NETXEN_HW_PX_MAP_CRB_OCM1,
219         NETXEN_HW_PX_MAP_CRB_SMB,
220         NETXEN_HW_PX_MAP_CRB_I2C0,
221         NETXEN_HW_PX_MAP_CRB_I2C1,
222         NETXEN_HW_PX_MAP_CRB_LPC,
223         NETXEN_HW_PX_MAP_CRB_PGNC,
224         NETXEN_HW_PX_MAP_CRB_PGR0
225 };
226
227 /*  This field defines CRB adr [31:20] of the agents */
228
229 #define NETXEN_HW_CRB_HUB_AGT_ADR_MN    \
230         ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MN_CRB_AGT_ADR)
231 #define NETXEN_HW_CRB_HUB_AGT_ADR_PH    \
232         ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_PH_CRB_AGT_ADR)
233 #define NETXEN_HW_CRB_HUB_AGT_ADR_MS    \
234         ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MS_CRB_AGT_ADR)
235
236 #define NETXEN_HW_CRB_HUB_AGT_ADR_PS    \
237         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_PS_CRB_AGT_ADR)
238 #define NETXEN_HW_CRB_HUB_AGT_ADR_SS    \
239         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SS_CRB_AGT_ADR)
240 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX3 \
241         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX3_CRB_AGT_ADR)
242 #define NETXEN_HW_CRB_HUB_AGT_ADR_QMS   \
243         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_QMS_CRB_AGT_ADR)
244 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS0  \
245         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS0_CRB_AGT_ADR)
246 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS1  \
247         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS1_CRB_AGT_ADR)
248 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS2  \
249         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS2_CRB_AGT_ADR)
250 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS3  \
251         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS3_CRB_AGT_ADR)
252 #define NETXEN_HW_CRB_HUB_AGT_ADR_C2C0  \
253         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C0_CRB_AGT_ADR)
254 #define NETXEN_HW_CRB_HUB_AGT_ADR_C2C1  \
255         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C1_CRB_AGT_ADR)
256 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX2 \
257         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX2_CRB_AGT_ADR)
258 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX4 \
259         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX4_CRB_AGT_ADR)
260 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX7 \
261         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX7_CRB_AGT_ADR)
262 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX9 \
263         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX9_CRB_AGT_ADR)
264 #define NETXEN_HW_CRB_HUB_AGT_ADR_SMB   \
265         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SMB_CRB_AGT_ADR)
266
267 #define NETXEN_HW_CRB_HUB_AGT_ADR_NIU   \
268         ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_NIU_CRB_AGT_ADR)
269 #define NETXEN_HW_CRB_HUB_AGT_ADR_I2C0  \
270         ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C0_CRB_AGT_ADR)
271 #define NETXEN_HW_CRB_HUB_AGT_ADR_I2C1  \
272         ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C1_CRB_AGT_ADR)
273
274 #define NETXEN_HW_CRB_HUB_AGT_ADR_SRE   \
275         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SRE_CRB_AGT_ADR)
276 #define NETXEN_HW_CRB_HUB_AGT_ADR_EG    \
277         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_EG_CRB_AGT_ADR)
278 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX0 \
279         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX0_CRB_AGT_ADR)
280 #define NETXEN_HW_CRB_HUB_AGT_ADR_QMN   \
281         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_QM_CRB_AGT_ADR)
282 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN0  \
283         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG0_CRB_AGT_ADR)
284 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN1  \
285         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG1_CRB_AGT_ADR)
286 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN2  \
287         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG2_CRB_AGT_ADR)
288 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN3  \
289         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG3_CRB_AGT_ADR)
290 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX1 \
291         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX1_CRB_AGT_ADR)
292 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX5 \
293         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX5_CRB_AGT_ADR)
294 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX6 \
295         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX6_CRB_AGT_ADR)
296 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX8 \
297         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX8_CRB_AGT_ADR)
298 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS0  \
299         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS0_CRB_AGT_ADR)
300 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS1  \
301         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS1_CRB_AGT_ADR)
302 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS2  \
303         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS2_CRB_AGT_ADR)
304 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS3  \
305         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS3_CRB_AGT_ADR)
306
307 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGNI  \
308         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNI_CRB_AGT_ADR)
309 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGND  \
310         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGND_CRB_AGT_ADR)
311 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN0  \
312         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN0_CRB_AGT_ADR)
313 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN1  \
314         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN1_CRB_AGT_ADR)
315 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN2  \
316         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN2_CRB_AGT_ADR)
317 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN3  \
318         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN3_CRB_AGT_ADR)
319 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN4  \
320         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN4_CRB_AGT_ADR)
321 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGNC  \
322         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNC_CRB_AGT_ADR)
323 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR0  \
324         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR0_CRB_AGT_ADR)
325 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR1  \
326         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR1_CRB_AGT_ADR)
327 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR2  \
328         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR2_CRB_AGT_ADR)
329 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR3  \
330         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR3_CRB_AGT_ADR)
331
332 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSI  \
333         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSI_CRB_AGT_ADR)
334 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSD  \
335         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSD_CRB_AGT_ADR)
336 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS0  \
337         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS0_CRB_AGT_ADR)
338 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS1  \
339         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS1_CRB_AGT_ADR)
340 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS2  \
341         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS2_CRB_AGT_ADR)
342 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS3  \
343         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS3_CRB_AGT_ADR)
344 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSC  \
345         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSC_CRB_AGT_ADR)
346
347 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAM   \
348         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_NCM_CRB_AGT_ADR)
349 #define NETXEN_HW_CRB_HUB_AGT_ADR_TIMR  \
350         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_TMR_CRB_AGT_ADR)
351 #define NETXEN_HW_CRB_HUB_AGT_ADR_XDMA  \
352         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_XDMA_CRB_AGT_ADR)
353 #define NETXEN_HW_CRB_HUB_AGT_ADR_SN    \
354         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_SN_CRB_AGT_ADR)
355 #define NETXEN_HW_CRB_HUB_AGT_ADR_I2Q   \
356         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_I2Q_CRB_AGT_ADR)
357 #define NETXEN_HW_CRB_HUB_AGT_ADR_ROMUSB        \
358         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_ROMUSB_CRB_AGT_ADR)
359 #define NETXEN_HW_CRB_HUB_AGT_ADR_OCM0  \
360         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM0_CRB_AGT_ADR)
361 #define NETXEN_HW_CRB_HUB_AGT_ADR_OCM1  \
362         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM1_CRB_AGT_ADR)
363 #define NETXEN_HW_CRB_HUB_AGT_ADR_LPC   \
364         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_LPC_CRB_AGT_ADR)
365
366 #define NETXEN_SRE_INT_STATUS           (NETXEN_CRB_SRE + 0x00034)
367 #define NETXEN_SRE_PBI_ACTIVE_STATUS    (NETXEN_CRB_SRE + 0x01014)
368 #define NETXEN_SRE_L1RE_CTL             (NETXEN_CRB_SRE + 0x03000)
369 #define NETXEN_SRE_L2RE_CTL             (NETXEN_CRB_SRE + 0x05000)
370 #define NETXEN_SRE_BUF_CTL              (NETXEN_CRB_SRE + 0x01000)
371
372 #define NETXEN_DMA_BASE(U)      (NETXEN_CRB_PCIX_MD + 0x20000 + ((U)<<16))
373 #define NETXEN_DMA_COMMAND(U)   (NETXEN_DMA_BASE(U) + 0x00008)
374
375 #define NETXEN_I2Q_CLR_PCI_HI   (NETXEN_CRB_I2Q + 0x00034)
376
377 #define PEG_NETWORK_BASE(N)     (NETXEN_CRB_PEG_NET_0 + (((N)&3) << 20))
378 #define CRB_REG_EX_PC           0x3c
379
380 #define ROMUSB_GLB      (NETXEN_CRB_ROMUSB + 0x00000)
381 #define ROMUSB_ROM      (NETXEN_CRB_ROMUSB + 0x10000)
382
383 #define NETXEN_ROMUSB_GLB_STATUS        (ROMUSB_GLB + 0x0004)
384 #define NETXEN_ROMUSB_GLB_SW_RESET      (ROMUSB_GLB + 0x0008)
385 #define NETXEN_ROMUSB_GLB_PAD_GPIO_I    (ROMUSB_GLB + 0x000c)
386 #define NETXEN_ROMUSB_GLB_CAS_RST       (ROMUSB_GLB + 0x0038)
387 #define NETXEN_ROMUSB_GLB_TEST_MUX_SEL  (ROMUSB_GLB + 0x0044)
388 #define NETXEN_ROMUSB_GLB_PEGTUNE_DONE  (ROMUSB_GLB + 0x005c)
389 #define NETXEN_ROMUSB_GLB_CHIP_CLK_CTRL (ROMUSB_GLB + 0x00A8)
390
391 #define NETXEN_ROMUSB_GPIO(n)           (ROMUSB_GLB + 0x60 + (4 * (n)))
392
393 #define NETXEN_ROMUSB_ROM_INSTR_OPCODE  (ROMUSB_ROM + 0x0004)
394 #define NETXEN_ROMUSB_ROM_ADDRESS       (ROMUSB_ROM + 0x0008)
395 #define NETXEN_ROMUSB_ROM_WDATA         (ROMUSB_ROM + 0x000c)
396 #define NETXEN_ROMUSB_ROM_ABYTE_CNT     (ROMUSB_ROM + 0x0010)
397 #define NETXEN_ROMUSB_ROM_DUMMY_BYTE_CNT (ROMUSB_ROM + 0x0014)
398 #define NETXEN_ROMUSB_ROM_RDATA         (ROMUSB_ROM + 0x0018)
399
400 /* Lock IDs for ROM lock */
401 #define ROM_LOCK_DRIVER 0x0d417340
402
403 /******************************************************************************
404 *
405 *    Definitions specific to M25P flash
406 *
407 *******************************************************************************
408 *   Instructions
409 */
410 #define M25P_INSTR_WREN         0x06
411 #define M25P_INSTR_WRDI         0x04
412 #define M25P_INSTR_RDID         0x9f
413 #define M25P_INSTR_RDSR         0x05
414 #define M25P_INSTR_WRSR         0x01
415 #define M25P_INSTR_READ         0x03
416 #define M25P_INSTR_FAST_READ    0x0b
417 #define M25P_INSTR_PP           0x02
418 #define M25P_INSTR_SE           0xd8
419 #define M25P_INSTR_BE           0xc7
420 #define M25P_INSTR_DP           0xb9
421 #define M25P_INSTR_RES          0xab
422
423 /* all are 1MB windows */
424
425 #define NETXEN_PCI_CRB_WINDOWSIZE       0x00100000
426 #define NETXEN_PCI_CRB_WINDOW(A)        \
427         (NETXEN_PCI_CRBSPACE + (A)*NETXEN_PCI_CRB_WINDOWSIZE)
428
429 #define NETXEN_CRB_NIU          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_NIU)
430 #define NETXEN_CRB_SRE          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SRE)
431 #define NETXEN_CRB_ROMUSB       \
432         NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_ROMUSB)
433 #define NETXEN_CRB_I2Q          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_I2Q)
434 #define NETXEN_CRB_SMB          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SMB)
435 #define NETXEN_CRB_MAX          NETXEN_PCI_CRB_WINDOW(64)
436
437 #define NETXEN_CRB_PCIX_HOST    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH)
438 #define NETXEN_CRB_PCIX_HOST2   NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH2)
439 #define NETXEN_CRB_PEG_NET_0    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN0)
440 #define NETXEN_CRB_PEG_NET_1    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN1)
441 #define NETXEN_CRB_PEG_NET_2    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN2)
442 #define NETXEN_CRB_PEG_NET_3    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN3)
443 #define NETXEN_CRB_PEG_NET_D    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGND)
444 #define NETXEN_CRB_PEG_NET_I    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGNI)
445 #define NETXEN_CRB_DDR_NET      NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_MN)
446 #define NETXEN_CRB_QDR_NET      NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SN)
447
448 #define NETXEN_CRB_PCIX_MD      NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PS)
449 #define NETXEN_CRB_PCIE         NETXEN_CRB_PCIX_MD
450
451 #define ISR_INT_VECTOR          (NETXEN_PCIX_PS_REG(PCIX_INT_VECTOR))
452 #define ISR_INT_MASK            (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
453 #define ISR_INT_MASK_SLOW       (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
454 #define ISR_INT_TARGET_STATUS   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS))
455 #define ISR_INT_TARGET_MASK     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK))
456 #define ISR_INT_TARGET_STATUS_F1   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F1))
457 #define ISR_INT_TARGET_MASK_F1     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F1))
458 #define ISR_INT_TARGET_STATUS_F2   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F2))
459 #define ISR_INT_TARGET_MASK_F2     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F2))
460 #define ISR_INT_TARGET_STATUS_F3   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F3))
461 #define ISR_INT_TARGET_MASK_F3     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F3))
462 #define ISR_INT_TARGET_STATUS_F4   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F4))
463 #define ISR_INT_TARGET_MASK_F4     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F4))
464 #define ISR_INT_TARGET_STATUS_F5   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F5))
465 #define ISR_INT_TARGET_MASK_F5     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F5))
466 #define ISR_INT_TARGET_STATUS_F6   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F6))
467 #define ISR_INT_TARGET_MASK_F6     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F6))
468 #define ISR_INT_TARGET_STATUS_F7   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F7))
469 #define ISR_INT_TARGET_MASK_F7     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F7))
470
471 #define NETXEN_PCI_MAPSIZE      128
472 #define NETXEN_PCI_DDR_NET      (0x00000000UL)
473 #define NETXEN_PCI_QDR_NET      (0x04000000UL)
474 #define NETXEN_PCI_DIRECT_CRB   (0x04400000UL)
475 #define NETXEN_PCI_CAMQM        (0x04800000UL)
476 #define NETXEN_PCI_CAMQM_MAX    (0x04ffffffUL)
477 #define NETXEN_PCI_OCM0         (0x05000000UL)
478 #define NETXEN_PCI_OCM0_MAX     (0x050fffffUL)
479 #define NETXEN_PCI_OCM1         (0x05100000UL)
480 #define NETXEN_PCI_OCM1_MAX     (0x051fffffUL)
481 #define NETXEN_PCI_CRBSPACE     (0x06000000UL)
482 #define NETXEN_PCI_128MB_SIZE   (0x08000000UL)
483 #define NETXEN_PCI_32MB_SIZE    (0x02000000UL)
484 #define NETXEN_PCI_2MB_SIZE     (0x00200000UL)
485
486 #define NETXEN_PCI_MN_2M        (0)
487 #define NETXEN_PCI_MS_2M        (0x80000)
488 #define NETXEN_PCI_OCM0_2M      (0x000c0000UL)
489 #define NETXEN_PCI_CAMQM_2M_BASE        (0x000ff800UL)
490 #define NETXEN_PCI_CAMQM_2M_END         (0x04800800UL)
491
492 #define NETXEN_CRB_CAM  NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_CAM)
493
494 #define NETXEN_ADDR_DDR_NET     (0x0000000000000000ULL)
495 #define NETXEN_ADDR_DDR_NET_MAX (0x000000000fffffffULL)
496 #define NETXEN_ADDR_OCM0        (0x0000000200000000ULL)
497 #define NETXEN_ADDR_OCM0_MAX    (0x00000002000fffffULL)
498 #define NETXEN_ADDR_OCM1        (0x0000000200400000ULL)
499 #define NETXEN_ADDR_OCM1_MAX    (0x00000002004fffffULL)
500 #define NETXEN_ADDR_QDR_NET     (0x0000000300000000ULL)
501 #define NETXEN_ADDR_QDR_NET_MAX_P2 (0x00000003003fffffULL)
502 #define NETXEN_ADDR_QDR_NET_MAX_P3 (0x0000000303ffffffULL)
503
504 /*
505  *   Register offsets for MN
506  */
507 #define NETXEN_MIU_CONTROL      (0x000)
508 #define NETXEN_MIU_MN_CONTROL   (NETXEN_CRB_DDR_NET+NETXEN_MIU_CONTROL)
509
510         /* 200ms delay in each loop */
511 #define NETXEN_NIU_PHY_WAITLEN          200000
512         /* 10 seconds before we give up */
513 #define NETXEN_NIU_PHY_WAITMAX          50
514 #define NETXEN_NIU_MAX_GBE_PORTS        4
515 #define NETXEN_NIU_MAX_XG_PORTS         2
516
517 #define NETXEN_NIU_MODE                 (NETXEN_CRB_NIU + 0x00000)
518
519 #define NETXEN_NIU_XG_SINGLE_TERM       (NETXEN_CRB_NIU + 0x00004)
520 #define NETXEN_NIU_XG_DRIVE_HI          (NETXEN_CRB_NIU + 0x00008)
521 #define NETXEN_NIU_XG_DRIVE_LO          (NETXEN_CRB_NIU + 0x0000c)
522 #define NETXEN_NIU_XG_DTX               (NETXEN_CRB_NIU + 0x00010)
523 #define NETXEN_NIU_XG_DEQ               (NETXEN_CRB_NIU + 0x00014)
524 #define NETXEN_NIU_XG_WORD_ALIGN        (NETXEN_CRB_NIU + 0x00018)
525 #define NETXEN_NIU_XG_RESET             (NETXEN_CRB_NIU + 0x0001c)
526 #define NETXEN_NIU_XG_POWER_DOWN        (NETXEN_CRB_NIU + 0x00020)
527 #define NETXEN_NIU_XG_RESET_PLL         (NETXEN_CRB_NIU + 0x00024)
528 #define NETXEN_NIU_XG_SERDES_LOOPBACK   (NETXEN_CRB_NIU + 0x00028)
529 #define NETXEN_NIU_XG_DO_BYTE_ALIGN     (NETXEN_CRB_NIU + 0x0002c)
530 #define NETXEN_NIU_XG_TX_ENABLE         (NETXEN_CRB_NIU + 0x00030)
531 #define NETXEN_NIU_XG_RX_ENABLE         (NETXEN_CRB_NIU + 0x00034)
532 #define NETXEN_NIU_XG_STATUS            (NETXEN_CRB_NIU + 0x00038)
533 #define NETXEN_NIU_XG_PAUSE_THRESHOLD   (NETXEN_CRB_NIU + 0x0003c)
534 #define NETXEN_NIU_INT_MASK             (NETXEN_CRB_NIU + 0x00040)
535 #define NETXEN_NIU_ACTIVE_INT           (NETXEN_CRB_NIU + 0x00044)
536 #define NETXEN_NIU_MASKABLE_INT         (NETXEN_CRB_NIU + 0x00048)
537
538 #define NETXEN_NIU_STRAP_VALUE_SAVE_HIGHER      (NETXEN_CRB_NIU + 0x0004c)
539
540 #define NETXEN_NIU_GB_SERDES_RESET      (NETXEN_CRB_NIU + 0x00050)
541 #define NETXEN_NIU_GB0_GMII_MODE        (NETXEN_CRB_NIU + 0x00054)
542 #define NETXEN_NIU_GB0_MII_MODE         (NETXEN_CRB_NIU + 0x00058)
543 #define NETXEN_NIU_GB1_GMII_MODE        (NETXEN_CRB_NIU + 0x0005c)
544 #define NETXEN_NIU_GB1_MII_MODE         (NETXEN_CRB_NIU + 0x00060)
545 #define NETXEN_NIU_GB2_GMII_MODE        (NETXEN_CRB_NIU + 0x00064)
546 #define NETXEN_NIU_GB2_MII_MODE         (NETXEN_CRB_NIU + 0x00068)
547 #define NETXEN_NIU_GB3_GMII_MODE        (NETXEN_CRB_NIU + 0x0006c)
548 #define NETXEN_NIU_GB3_MII_MODE         (NETXEN_CRB_NIU + 0x00070)
549 #define NETXEN_NIU_REMOTE_LOOPBACK      (NETXEN_CRB_NIU + 0x00074)
550 #define NETXEN_NIU_GB0_HALF_DUPLEX      (NETXEN_CRB_NIU + 0x00078)
551 #define NETXEN_NIU_GB1_HALF_DUPLEX      (NETXEN_CRB_NIU + 0x0007c)
552 #define NETXEN_NIU_RESET_SYS_FIFOS      (NETXEN_CRB_NIU + 0x00088)
553 #define NETXEN_NIU_GB_CRC_DROP          (NETXEN_CRB_NIU + 0x0008c)
554 #define NETXEN_NIU_GB_DROP_WRONGADDR    (NETXEN_CRB_NIU + 0x00090)
555 #define NETXEN_NIU_TEST_MUX_CTL         (NETXEN_CRB_NIU + 0x00094)
556 #define NETXEN_NIU_XG_PAUSE_CTL         (NETXEN_CRB_NIU + 0x00098)
557 #define NETXEN_NIU_XG_PAUSE_LEVEL       (NETXEN_CRB_NIU + 0x000dc)
558 #define NETXEN_NIU_XG_SEL               (NETXEN_CRB_NIU + 0x00128)
559 #define NETXEN_NIU_GB_PAUSE_CTL         (NETXEN_CRB_NIU + 0x0030c)
560
561 #define NETXEN_NIU_FULL_LEVEL_XG        (NETXEN_CRB_NIU + 0x00450)
562
563 #define NETXEN_NIU_XG1_RESET            (NETXEN_CRB_NIU + 0x0011c)
564 #define NETXEN_NIU_XG1_POWER_DOWN       (NETXEN_CRB_NIU + 0x00120)
565 #define NETXEN_NIU_XG1_RESET_PLL        (NETXEN_CRB_NIU + 0x00124)
566
567 #define NETXEN_MAC_ADDR_CNTL_REG        (NETXEN_CRB_NIU + 0x1000)
568
569 #define NETXEN_MULTICAST_ADDR_HI_0      (NETXEN_CRB_NIU + 0x1010)
570 #define NETXEN_MULTICAST_ADDR_HI_1      (NETXEN_CRB_NIU + 0x1014)
571 #define NETXEN_MULTICAST_ADDR_HI_2      (NETXEN_CRB_NIU + 0x1018)
572 #define NETXEN_MULTICAST_ADDR_HI_3      (NETXEN_CRB_NIU + 0x101c)
573
574 #define NETXEN_UNICAST_ADDR_BASE        (NETXEN_CRB_NIU + 0x1080)
575 #define NETXEN_MULTICAST_ADDR_BASE      (NETXEN_CRB_NIU + 0x1100)
576
577 #define NETXEN_NIU_GB_MAC_CONFIG_0(I)           \
578         (NETXEN_CRB_NIU + 0x30000 + (I)*0x10000)
579 #define NETXEN_NIU_GB_MAC_CONFIG_1(I)           \
580         (NETXEN_CRB_NIU + 0x30004 + (I)*0x10000)
581 #define NETXEN_NIU_GB_MAC_IPG_IFG(I)            \
582         (NETXEN_CRB_NIU + 0x30008 + (I)*0x10000)
583 #define NETXEN_NIU_GB_HALF_DUPLEX_CTRL(I)       \
584         (NETXEN_CRB_NIU + 0x3000c + (I)*0x10000)
585 #define NETXEN_NIU_GB_MAX_FRAME_SIZE(I)         \
586         (NETXEN_CRB_NIU + 0x30010 + (I)*0x10000)
587 #define NETXEN_NIU_GB_TEST_REG(I)               \
588         (NETXEN_CRB_NIU + 0x3001c + (I)*0x10000)
589 #define NETXEN_NIU_GB_MII_MGMT_CONFIG(I)        \
590         (NETXEN_CRB_NIU + 0x30020 + (I)*0x10000)
591 #define NETXEN_NIU_GB_MII_MGMT_COMMAND(I)       \
592         (NETXEN_CRB_NIU + 0x30024 + (I)*0x10000)
593 #define NETXEN_NIU_GB_MII_MGMT_ADDR(I)          \
594         (NETXEN_CRB_NIU + 0x30028 + (I)*0x10000)
595 #define NETXEN_NIU_GB_MII_MGMT_CTRL(I)          \
596         (NETXEN_CRB_NIU + 0x3002c + (I)*0x10000)
597 #define NETXEN_NIU_GB_MII_MGMT_STATUS(I)        \
598         (NETXEN_CRB_NIU + 0x30030 + (I)*0x10000)
599 #define NETXEN_NIU_GB_MII_MGMT_INDICATE(I)      \
600         (NETXEN_CRB_NIU + 0x30034 + (I)*0x10000)
601 #define NETXEN_NIU_GB_INTERFACE_CTRL(I)         \
602         (NETXEN_CRB_NIU + 0x30038 + (I)*0x10000)
603 #define NETXEN_NIU_GB_INTERFACE_STATUS(I)       \
604         (NETXEN_CRB_NIU + 0x3003c + (I)*0x10000)
605 #define NETXEN_NIU_GB_STATION_ADDR_0(I)         \
606         (NETXEN_CRB_NIU + 0x30040 + (I)*0x10000)
607 #define NETXEN_NIU_GB_STATION_ADDR_1(I)         \
608         (NETXEN_CRB_NIU + 0x30044 + (I)*0x10000)
609
610 #define NETXEN_NIU_XGE_CONFIG_0                 (NETXEN_CRB_NIU + 0x70000)
611 #define NETXEN_NIU_XGE_CONFIG_1                 (NETXEN_CRB_NIU + 0x70004)
612 #define NETXEN_NIU_XGE_IPG                      (NETXEN_CRB_NIU + 0x70008)
613 #define NETXEN_NIU_XGE_STATION_ADDR_0_HI        (NETXEN_CRB_NIU + 0x7000c)
614 #define NETXEN_NIU_XGE_STATION_ADDR_0_1         (NETXEN_CRB_NIU + 0x70010)
615 #define NETXEN_NIU_XGE_STATION_ADDR_1_LO        (NETXEN_CRB_NIU + 0x70014)
616 #define NETXEN_NIU_XGE_STATUS                   (NETXEN_CRB_NIU + 0x70018)
617 #define NETXEN_NIU_XGE_MAX_FRAME_SIZE           (NETXEN_CRB_NIU + 0x7001c)
618 #define NETXEN_NIU_XGE_PAUSE_FRAME_VALUE        (NETXEN_CRB_NIU + 0x70020)
619 #define NETXEN_NIU_XGE_TX_BYTE_CNT              (NETXEN_CRB_NIU + 0x70024)
620 #define NETXEN_NIU_XGE_TX_FRAME_CNT             (NETXEN_CRB_NIU + 0x70028)
621 #define NETXEN_NIU_XGE_RX_BYTE_CNT              (NETXEN_CRB_NIU + 0x7002c)
622 #define NETXEN_NIU_XGE_RX_FRAME_CNT             (NETXEN_CRB_NIU + 0x70030)
623 #define NETXEN_NIU_XGE_AGGR_ERROR_CNT           (NETXEN_CRB_NIU + 0x70034)
624 #define NETXEN_NIU_XGE_MULTICAST_FRAME_CNT      (NETXEN_CRB_NIU + 0x70038)
625 #define NETXEN_NIU_XGE_UNICAST_FRAME_CNT        (NETXEN_CRB_NIU + 0x7003c)
626 #define NETXEN_NIU_XGE_CRC_ERROR_CNT            (NETXEN_CRB_NIU + 0x70040)
627 #define NETXEN_NIU_XGE_OVERSIZE_FRAME_ERR       (NETXEN_CRB_NIU + 0x70044)
628 #define NETXEN_NIU_XGE_UNDERSIZE_FRAME_ERR      (NETXEN_CRB_NIU + 0x70048)
629 #define NETXEN_NIU_XGE_LOCAL_ERROR_CNT          (NETXEN_CRB_NIU + 0x7004c)
630 #define NETXEN_NIU_XGE_REMOTE_ERROR_CNT         (NETXEN_CRB_NIU + 0x70050)
631 #define NETXEN_NIU_XGE_CONTROL_CHAR_CNT         (NETXEN_CRB_NIU + 0x70054)
632 #define NETXEN_NIU_XGE_PAUSE_FRAME_CNT          (NETXEN_CRB_NIU + 0x70058)
633 #define NETXEN_NIU_XG1_CONFIG_0                 (NETXEN_CRB_NIU + 0x80000)
634 #define NETXEN_NIU_XG1_CONFIG_1                 (NETXEN_CRB_NIU + 0x80004)
635 #define NETXEN_NIU_XG1_IPG                      (NETXEN_CRB_NIU + 0x80008)
636 #define NETXEN_NIU_XG1_STATION_ADDR_0_HI        (NETXEN_CRB_NIU + 0x8000c)
637 #define NETXEN_NIU_XG1_STATION_ADDR_0_1         (NETXEN_CRB_NIU + 0x80010)
638 #define NETXEN_NIU_XG1_STATION_ADDR_1_LO        (NETXEN_CRB_NIU + 0x80014)
639 #define NETXEN_NIU_XG1_STATUS                   (NETXEN_CRB_NIU + 0x80018)
640 #define NETXEN_NIU_XG1_MAX_FRAME_SIZE           (NETXEN_CRB_NIU + 0x8001c)
641 #define NETXEN_NIU_XG1_PAUSE_FRAME_VALUE        (NETXEN_CRB_NIU + 0x80020)
642 #define NETXEN_NIU_XG1_TX_BYTE_CNT              (NETXEN_CRB_NIU + 0x80024)
643 #define NETXEN_NIU_XG1_TX_FRAME_CNT             (NETXEN_CRB_NIU + 0x80028)
644 #define NETXEN_NIU_XG1_RX_BYTE_CNT              (NETXEN_CRB_NIU + 0x8002c)
645 #define NETXEN_NIU_XG1_RX_FRAME_CNT             (NETXEN_CRB_NIU + 0x80030)
646 #define NETXEN_NIU_XG1_AGGR_ERROR_CNT           (NETXEN_CRB_NIU + 0x80034)
647 #define NETXEN_NIU_XG1_MULTICAST_FRAME_CNT      (NETXEN_CRB_NIU + 0x80038)
648 #define NETXEN_NIU_XG1_UNICAST_FRAME_CNT        (NETXEN_CRB_NIU + 0x8003c)
649 #define NETXEN_NIU_XG1_CRC_ERROR_CNT            (NETXEN_CRB_NIU + 0x80040)
650 #define NETXEN_NIU_XG1_OVERSIZE_FRAME_ERR       (NETXEN_CRB_NIU + 0x80044)
651 #define NETXEN_NIU_XG1_UNDERSIZE_FRAME_ERR      (NETXEN_CRB_NIU + 0x80048)
652 #define NETXEN_NIU_XG1_LOCAL_ERROR_CNT          (NETXEN_CRB_NIU + 0x8004c)
653 #define NETXEN_NIU_XG1_REMOTE_ERROR_CNT         (NETXEN_CRB_NIU + 0x80050)
654 #define NETXEN_NIU_XG1_CONTROL_CHAR_CNT         (NETXEN_CRB_NIU + 0x80054)
655 #define NETXEN_NIU_XG1_PAUSE_FRAME_CNT          (NETXEN_CRB_NIU + 0x80058)
656
657 /* P3 802.3ap */
658 #define NETXEN_NIU_AP_MAC_CONFIG_0(I)      (NETXEN_CRB_NIU+0xa0000+(I)*0x10000)
659 #define NETXEN_NIU_AP_MAC_CONFIG_1(I)      (NETXEN_CRB_NIU+0xa0004+(I)*0x10000)
660 #define NETXEN_NIU_AP_MAC_IPG_IFG(I)       (NETXEN_CRB_NIU+0xa0008+(I)*0x10000)
661 #define NETXEN_NIU_AP_HALF_DUPLEX_CTRL(I)  (NETXEN_CRB_NIU+0xa000c+(I)*0x10000)
662 #define NETXEN_NIU_AP_MAX_FRAME_SIZE(I)    (NETXEN_CRB_NIU+0xa0010+(I)*0x10000)
663 #define NETXEN_NIU_AP_TEST_REG(I)          (NETXEN_CRB_NIU+0xa001c+(I)*0x10000)
664 #define NETXEN_NIU_AP_MII_MGMT_CONFIG(I)   (NETXEN_CRB_NIU+0xa0020+(I)*0x10000)
665 #define NETXEN_NIU_AP_MII_MGMT_COMMAND(I)  (NETXEN_CRB_NIU+0xa0024+(I)*0x10000)
666 #define NETXEN_NIU_AP_MII_MGMT_ADDR(I)     (NETXEN_CRB_NIU+0xa0028+(I)*0x10000)
667 #define NETXEN_NIU_AP_MII_MGMT_CTRL(I)     (NETXEN_CRB_NIU+0xa002c+(I)*0x10000)
668 #define NETXEN_NIU_AP_MII_MGMT_STATUS(I)   (NETXEN_CRB_NIU+0xa0030+(I)*0x10000)
669 #define NETXEN_NIU_AP_MII_MGMT_INDICATE(I) (NETXEN_CRB_NIU+0xa0034+(I)*0x10000)
670 #define NETXEN_NIU_AP_INTERFACE_CTRL(I)    (NETXEN_CRB_NIU+0xa0038+(I)*0x10000)
671 #define NETXEN_NIU_AP_INTERFACE_STATUS(I)  (NETXEN_CRB_NIU+0xa003c+(I)*0x10000)
672 #define NETXEN_NIU_AP_STATION_ADDR_0(I)    (NETXEN_CRB_NIU+0xa0040+(I)*0x10000)
673 #define NETXEN_NIU_AP_STATION_ADDR_1(I)    (NETXEN_CRB_NIU+0xa0044+(I)*0x10000)
674
675 /*
676  *   Register offsets for MN
677  */
678 #define MIU_CONTROL            (0x000)
679 #define MIU_TEST_AGT_CTRL      (0x090)
680 #define MIU_TEST_AGT_ADDR_LO   (0x094)
681 #define MIU_TEST_AGT_ADDR_HI   (0x098)
682 #define MIU_TEST_AGT_WRDATA_LO (0x0a0)
683 #define MIU_TEST_AGT_WRDATA_HI (0x0a4)
684 #define MIU_TEST_AGT_WRDATA(i) (0x0a0+(4*(i)))
685 #define MIU_TEST_AGT_RDDATA_LO (0x0a8)
686 #define MIU_TEST_AGT_RDDATA_HI (0x0ac)
687 #define MIU_TEST_AGT_RDDATA(i) (0x0a8+(4*(i)))
688 #define MIU_TEST_AGT_ADDR_MASK 0xfffffff8
689 #define MIU_TEST_AGT_UPPER_ADDR(off) (0)
690
691 /* MIU_TEST_AGT_CTRL flags. work for SIU as well */
692 #define MIU_TA_CTL_START        1
693 #define MIU_TA_CTL_ENABLE       2
694 #define MIU_TA_CTL_WRITE        4
695 #define MIU_TA_CTL_BUSY         8
696
697 #define SIU_TEST_AGT_CTRL      (0x060)
698 #define SIU_TEST_AGT_ADDR_LO   (0x064)
699 #define SIU_TEST_AGT_ADDR_HI   (0x078)
700 #define SIU_TEST_AGT_WRDATA_LO (0x068)
701 #define SIU_TEST_AGT_WRDATA_HI (0x06c)
702 #define SIU_TEST_AGT_WRDATA(i) (0x068+(4*(i)))
703 #define SIU_TEST_AGT_RDDATA_LO (0x070)
704 #define SIU_TEST_AGT_RDDATA_HI (0x074)
705 #define SIU_TEST_AGT_RDDATA(i) (0x070+(4*(i)))
706
707 #define SIU_TEST_AGT_ADDR_MASK 0x3ffff8
708 #define SIU_TEST_AGT_UPPER_ADDR(off) ((off)>>22)
709
710 /* XG Link status */
711 #define XG_LINK_UP      0x10
712 #define XG_LINK_DOWN    0x20
713
714 #define XG_LINK_UP_P3   0x01
715 #define XG_LINK_DOWN_P3 0x02
716 #define XG_LINK_STATE_P3_MASK 0xf
717 #define XG_LINK_STATE_P3(pcifn,val) \
718         (((val) >> ((pcifn) * 4)) & XG_LINK_STATE_P3_MASK)
719
720 #define P3_LINK_SPEED_MHZ       100
721 #define P3_LINK_SPEED_MASK      0xff
722 #define P3_LINK_SPEED_REG(pcifn)        \
723         (CRB_PF_LINK_SPEED_1 + (((pcifn) / 4) * 4))
724 #define P3_LINK_SPEED_VAL(pcifn, reg)   \
725         (((reg) >> (8 * ((pcifn) & 0x3))) & P3_LINK_SPEED_MASK)
726
727 #define NETXEN_CAM_RAM_BASE     (NETXEN_CRB_CAM + 0x02000)
728 #define NETXEN_CAM_RAM(reg)     (NETXEN_CAM_RAM_BASE + (reg))
729 #define NETXEN_FW_VERSION_MAJOR (NETXEN_CAM_RAM(0x150))
730 #define NETXEN_FW_VERSION_MINOR (NETXEN_CAM_RAM(0x154))
731 #define NETXEN_FW_VERSION_SUB   (NETXEN_CAM_RAM(0x158))
732 #define NETXEN_ROM_LOCK_ID      (NETXEN_CAM_RAM(0x100))
733 #define NETXEN_CRB_WIN_LOCK_ID  (NETXEN_CAM_RAM(0x124))
734
735 #define NETXEN_PHY_LOCK_ID      (NETXEN_CAM_RAM(0x120))
736
737 /* Lock IDs for PHY lock */
738 #define PHY_LOCK_DRIVER         0x44524956
739
740 /* Used for PS PCI Memory access */
741 #define PCIX_PS_OP_ADDR_LO      (0x10000)
742 /*   via CRB  (PS side only)     */
743 #define PCIX_PS_OP_ADDR_HI      (0x10004)
744
745 #define PCIX_INT_VECTOR         (0x10100)
746 #define PCIX_INT_MASK           (0x10104)
747
748 #define PCIX_CRB_WINDOW         (0x10210)
749 #define PCIX_CRB_WINDOW_F0      (0x10210)
750 #define PCIX_CRB_WINDOW_F1      (0x10230)
751 #define PCIX_CRB_WINDOW_F2      (0x10250)
752 #define PCIX_CRB_WINDOW_F3      (0x10270)
753 #define PCIX_CRB_WINDOW_F4      (0x102ac)
754 #define PCIX_CRB_WINDOW_F5      (0x102bc)
755 #define PCIX_CRB_WINDOW_F6      (0x102cc)
756 #define PCIX_CRB_WINDOW_F7      (0x102dc)
757 #define PCIE_CRB_WINDOW_REG(func)       (((func) < 4) ? \
758                 (PCIX_CRB_WINDOW_F0 + (0x20 * (func))) :\
759                 (PCIX_CRB_WINDOW_F4 + (0x10 * ((func)-4))))
760
761 #define PCIX_MN_WINDOW          (0x10200)
762 #define PCIX_MN_WINDOW_F0       (0x10200)
763 #define PCIX_MN_WINDOW_F1       (0x10220)
764 #define PCIX_MN_WINDOW_F2       (0x10240)
765 #define PCIX_MN_WINDOW_F3       (0x10260)
766 #define PCIX_MN_WINDOW_F4       (0x102a0)
767 #define PCIX_MN_WINDOW_F5       (0x102b0)
768 #define PCIX_MN_WINDOW_F6       (0x102c0)
769 #define PCIX_MN_WINDOW_F7       (0x102d0)
770 #define PCIE_MN_WINDOW_REG(func)        (((func) < 4) ? \
771                 (PCIX_MN_WINDOW_F0 + (0x20 * (func))) :\
772                 (PCIX_MN_WINDOW_F4 + (0x10 * ((func)-4))))
773
774 #define PCIX_SN_WINDOW          (0x10208)
775 #define PCIX_SN_WINDOW_F0       (0x10208)
776 #define PCIX_SN_WINDOW_F1       (0x10228)
777 #define PCIX_SN_WINDOW_F2       (0x10248)
778 #define PCIX_SN_WINDOW_F3       (0x10268)
779 #define PCIX_SN_WINDOW_F4       (0x102a8)
780 #define PCIX_SN_WINDOW_F5       (0x102b8)
781 #define PCIX_SN_WINDOW_F6       (0x102c8)
782 #define PCIX_SN_WINDOW_F7       (0x102d8)
783 #define PCIE_SN_WINDOW_REG(func)        (((func) < 4) ? \
784                 (PCIX_SN_WINDOW_F0 + (0x20 * (func))) :\
785                 (PCIX_SN_WINDOW_F4 + (0x10 * ((func)-4))))
786
787 #define PCIX_TARGET_STATUS      (0x10118)
788 #define PCIX_TARGET_STATUS_F1   (0x10160)
789 #define PCIX_TARGET_STATUS_F2   (0x10164)
790 #define PCIX_TARGET_STATUS_F3   (0x10168)
791 #define PCIX_TARGET_STATUS_F4   (0x10360)
792 #define PCIX_TARGET_STATUS_F5   (0x10364)
793 #define PCIX_TARGET_STATUS_F6   (0x10368)
794 #define PCIX_TARGET_STATUS_F7   (0x1036c)
795
796 #define PCIX_TARGET_MASK        (0x10128)
797 #define PCIX_TARGET_MASK_F1     (0x10170)
798 #define PCIX_TARGET_MASK_F2     (0x10174)
799 #define PCIX_TARGET_MASK_F3     (0x10178)
800 #define PCIX_TARGET_MASK_F4     (0x10370)
801 #define PCIX_TARGET_MASK_F5     (0x10374)
802 #define PCIX_TARGET_MASK_F6     (0x10378)
803 #define PCIX_TARGET_MASK_F7     (0x1037c)
804
805 #define PCIX_MSI_F0             (0x13000)
806 #define PCIX_MSI_F1             (0x13004)
807 #define PCIX_MSI_F2             (0x13008)
808 #define PCIX_MSI_F3             (0x1300c)
809 #define PCIX_MSI_F4             (0x13010)
810 #define PCIX_MSI_F5             (0x13014)
811 #define PCIX_MSI_F6             (0x13018)
812 #define PCIX_MSI_F7             (0x1301c)
813 #define PCIX_MSI_F(i)           (0x13000+((i)*4))
814
815 #define PCIX_PS_MEM_SPACE       (0x90000)
816
817 #define NETXEN_PCIX_PH_REG(reg) (NETXEN_CRB_PCIE + (reg))
818 #define NETXEN_PCIX_PS_REG(reg) (NETXEN_CRB_PCIX_MD + (reg))
819
820 #define NETXEN_PCIE_REG(reg)    (NETXEN_CRB_PCIE + (reg))
821
822 #define PCIE_MAX_DMA_XFER_SIZE  (0x1404c)
823
824 #define PCIE_DCR                0x00d8
825
826 #define PCIE_SEM2_LOCK          (0x1c010)       /* Flash lock   */
827 #define PCIE_SEM2_UNLOCK        (0x1c014)       /* Flash unlock */
828 #define PCIE_SEM3_LOCK          (0x1c018)       /* Phy lock     */
829 #define PCIE_SEM3_UNLOCK        (0x1c01c)       /* Phy unlock   */
830 #define PCIE_SEM5_LOCK          (0x1c028)       /* API lock     */
831 #define PCIE_SEM5_UNLOCK        (0x1c02c)       /* API unlock   */
832 #define PCIE_SEM6_LOCK          (0x1c030)       /* sw lock      */
833 #define PCIE_SEM6_UNLOCK        (0x1c034)       /* sw unlock    */
834 #define PCIE_SEM7_LOCK          (0x1c038)       /* crb win lock */
835 #define PCIE_SEM7_UNLOCK        (0x1c03c)       /* crbwin unlock*/
836
837 #define PCIE_SETUP_FUNCTION     (0x12040)
838 #define PCIE_SETUP_FUNCTION2    (0x12048)
839 #define PCIE_MISCCFG_RC         (0x1206c)
840 #define PCIE_TGT_SPLIT_CHICKEN  (0x12080)
841 #define PCIE_CHICKEN3           (0x120c8)
842
843 #define ISR_INT_STATE_REG       (NETXEN_PCIX_PS_REG(PCIE_MISCCFG_RC))
844 #define PCIE_MAX_MASTER_SPLIT   (0x14048)
845
846 #define NETXEN_PORT_MODE_NONE           0
847 #define NETXEN_PORT_MODE_XG             1
848 #define NETXEN_PORT_MODE_GB             2
849 #define NETXEN_PORT_MODE_802_3_AP       3
850 #define NETXEN_PORT_MODE_AUTO_NEG       4
851 #define NETXEN_PORT_MODE_AUTO_NEG_1G    5
852 #define NETXEN_PORT_MODE_AUTO_NEG_XG    6
853 #define NETXEN_PORT_MODE_ADDR           (NETXEN_CAM_RAM(0x24))
854 #define NETXEN_WOL_PORT_MODE            (NETXEN_CAM_RAM(0x198))
855
856 #define NETXEN_WOL_CONFIG_NV            (NETXEN_CAM_RAM(0x184))
857 #define NETXEN_WOL_CONFIG               (NETXEN_CAM_RAM(0x188))
858
859 #define NX_PEG_TUNE_MN_PRESENT          0x1
860 #define NX_PEG_TUNE_CAPABILITY          (NETXEN_CAM_RAM(0x02c))
861
862 #define NETXEN_CAM_RAM_DMA_WATCHDOG_CTRL                (0x14)
863
864 #define ISR_MSI_INT_TRIGGER(FUNC) (NETXEN_PCIX_PS_REG(PCIX_MSI_F(FUNC)))
865 #define ISR_LEGACY_INT_TRIGGERED(VAL)   (((VAL) & 0x300) == 0x200)
866
867 /*
868  * PCI Interrupt Vector Values.
869  */
870 #define PCIX_INT_VECTOR_BIT_F0  0x0080
871 #define PCIX_INT_VECTOR_BIT_F1  0x0100
872 #define PCIX_INT_VECTOR_BIT_F2  0x0200
873 #define PCIX_INT_VECTOR_BIT_F3  0x0400
874 #define PCIX_INT_VECTOR_BIT_F4  0x0800
875 #define PCIX_INT_VECTOR_BIT_F5  0x1000
876 #define PCIX_INT_VECTOR_BIT_F6  0x2000
877 #define PCIX_INT_VECTOR_BIT_F7  0x4000
878
879 struct netxen_legacy_intr_set {
880         uint32_t        int_vec_bit;
881         uint32_t        tgt_status_reg;
882         uint32_t        tgt_mask_reg;
883         uint32_t        pci_int_reg;
884 };
885
886 #define NX_LEGACY_INTR_CONFIG                                           \
887 {                                                                       \
888         {                                                               \
889                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F0,         \
890                 .tgt_status_reg =       ISR_INT_TARGET_STATUS,          \
891                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK,            \
892                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(0) },       \
893                                                                         \
894         {                                                               \
895                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F1,         \
896                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F1,       \
897                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F1,         \
898                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(1) },       \
899                                                                         \
900         {                                                               \
901                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F2,         \
902                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F2,       \
903                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F2,         \
904                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(2) },       \
905                                                                         \
906         {                                                               \
907                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F3,         \
908                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F3,       \
909                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F3,         \
910                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(3) },       \
911                                                                         \
912         {                                                               \
913                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F4,         \
914                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F4,       \
915                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F4,         \
916                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(4) },       \
917                                                                         \
918         {                                                               \
919                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F5,         \
920                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F5,       \
921                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F5,         \
922                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(5) },       \
923                                                                         \
924         {                                                               \
925                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F6,         \
926                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F6,       \
927                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F6,         \
928                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(6) },       \
929                                                                         \
930         {                                                               \
931                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F7,         \
932                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F7,       \
933                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F7,         \
934                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(7) },       \
935 }
936
937 #endif                          /* __NETXEN_NIC_HDR_H_ */