mv643xx_eth: be more agressive about RX refill
[safe/jmp/linux-2.6] / drivers / net / mv643xx_eth.c
1 /*
2  * Driver for Marvell Discovery (MV643XX) and Marvell Orion ethernet ports
3  * Copyright (C) 2002 Matthew Dharm <mdharm@momenco.com>
4  *
5  * Based on the 64360 driver from:
6  * Copyright (C) 2002 Rabeeh Khoury <rabeeh@galileo.co.il>
7  *                    Rabeeh Khoury <rabeeh@marvell.com>
8  *
9  * Copyright (C) 2003 PMC-Sierra, Inc.,
10  *      written by Manish Lachwani
11  *
12  * Copyright (C) 2003 Ralf Baechle <ralf@linux-mips.org>
13  *
14  * Copyright (C) 2004-2006 MontaVista Software, Inc.
15  *                         Dale Farnsworth <dale@farnsworth.org>
16  *
17  * Copyright (C) 2004 Steven J. Hill <sjhill1@rockwellcollins.com>
18  *                                   <sjhill@realitydiluted.com>
19  *
20  * Copyright (C) 2007-2008 Marvell Semiconductor
21  *                         Lennert Buytenhek <buytenh@marvell.com>
22  *
23  * This program is free software; you can redistribute it and/or
24  * modify it under the terms of the GNU General Public License
25  * as published by the Free Software Foundation; either version 2
26  * of the License, or (at your option) any later version.
27  *
28  * This program is distributed in the hope that it will be useful,
29  * but WITHOUT ANY WARRANTY; without even the implied warranty of
30  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
31  * GNU General Public License for more details.
32  *
33  * You should have received a copy of the GNU General Public License
34  * along with this program; if not, write to the Free Software
35  * Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA  02111-1307, USA.
36  */
37
38 #include <linux/init.h>
39 #include <linux/dma-mapping.h>
40 #include <linux/in.h>
41 #include <linux/tcp.h>
42 #include <linux/udp.h>
43 #include <linux/etherdevice.h>
44 #include <linux/delay.h>
45 #include <linux/ethtool.h>
46 #include <linux/platform_device.h>
47 #include <linux/module.h>
48 #include <linux/kernel.h>
49 #include <linux/spinlock.h>
50 #include <linux/workqueue.h>
51 #include <linux/mii.h>
52 #include <linux/mv643xx_eth.h>
53 #include <asm/io.h>
54 #include <asm/types.h>
55 #include <asm/system.h>
56
57 static char mv643xx_eth_driver_name[] = "mv643xx_eth";
58 static char mv643xx_eth_driver_version[] = "1.0";
59
60 #define MV643XX_ETH_CHECKSUM_OFFLOAD_TX
61 #define MV643XX_ETH_NAPI
62 #define MV643XX_ETH_TX_FAST_REFILL
63
64 #ifdef MV643XX_ETH_CHECKSUM_OFFLOAD_TX
65 #define MAX_DESCS_PER_SKB       (MAX_SKB_FRAGS + 1)
66 #else
67 #define MAX_DESCS_PER_SKB       1
68 #endif
69
70 /*
71  * Registers shared between all ports.
72  */
73 #define PHY_ADDR                        0x0000
74 #define SMI_REG                         0x0004
75 #define WINDOW_BASE(w)                  (0x0200 + ((w) << 3))
76 #define WINDOW_SIZE(w)                  (0x0204 + ((w) << 3))
77 #define WINDOW_REMAP_HIGH(w)            (0x0280 + ((w) << 2))
78 #define WINDOW_BAR_ENABLE               0x0290
79 #define WINDOW_PROTECT(w)               (0x0294 + ((w) << 4))
80
81 /*
82  * Per-port registers.
83  */
84 #define PORT_CONFIG(p)                  (0x0400 + ((p) << 10))
85 #define  UNICAST_PROMISCUOUS_MODE       0x00000001
86 #define PORT_CONFIG_EXT(p)              (0x0404 + ((p) << 10))
87 #define MAC_ADDR_LOW(p)                 (0x0414 + ((p) << 10))
88 #define MAC_ADDR_HIGH(p)                (0x0418 + ((p) << 10))
89 #define SDMA_CONFIG(p)                  (0x041c + ((p) << 10))
90 #define PORT_SERIAL_CONTROL(p)          (0x043c + ((p) << 10))
91 #define PORT_STATUS(p)                  (0x0444 + ((p) << 10))
92 #define  TX_FIFO_EMPTY                  0x00000400
93 #define TXQ_COMMAND(p)                  (0x0448 + ((p) << 10))
94 #define TXQ_FIX_PRIO_CONF(p)            (0x044c + ((p) << 10))
95 #define TX_BW_RATE(p)                   (0x0450 + ((p) << 10))
96 #define TX_BW_MTU(p)                    (0x0458 + ((p) << 10))
97 #define TX_BW_BURST(p)                  (0x045c + ((p) << 10))
98 #define INT_CAUSE(p)                    (0x0460 + ((p) << 10))
99 #define  INT_TX_END                     0x07f80000
100 #define  INT_RX                         0x0007fbfc
101 #define  INT_EXT                        0x00000002
102 #define INT_CAUSE_EXT(p)                (0x0464 + ((p) << 10))
103 #define  INT_EXT_LINK                   0x00100000
104 #define  INT_EXT_PHY                    0x00010000
105 #define  INT_EXT_TX_ERROR_0             0x00000100
106 #define  INT_EXT_TX_0                   0x00000001
107 #define  INT_EXT_TX                     0x0000ffff
108 #define INT_MASK(p)                     (0x0468 + ((p) << 10))
109 #define INT_MASK_EXT(p)                 (0x046c + ((p) << 10))
110 #define TX_FIFO_URGENT_THRESHOLD(p)     (0x0474 + ((p) << 10))
111 #define TXQ_FIX_PRIO_CONF_MOVED(p)      (0x04dc + ((p) << 10))
112 #define TX_BW_RATE_MOVED(p)             (0x04e0 + ((p) << 10))
113 #define TX_BW_MTU_MOVED(p)              (0x04e8 + ((p) << 10))
114 #define TX_BW_BURST_MOVED(p)            (0x04ec + ((p) << 10))
115 #define RXQ_CURRENT_DESC_PTR(p, q)      (0x060c + ((p) << 10) + ((q) << 4))
116 #define RXQ_COMMAND(p)                  (0x0680 + ((p) << 10))
117 #define TXQ_CURRENT_DESC_PTR(p, q)      (0x06c0 + ((p) << 10) + ((q) << 2))
118 #define TXQ_BW_TOKENS(p, q)             (0x0700 + ((p) << 10) + ((q) << 4))
119 #define TXQ_BW_CONF(p, q)               (0x0704 + ((p) << 10) + ((q) << 4))
120 #define TXQ_BW_WRR_CONF(p, q)           (0x0708 + ((p) << 10) + ((q) << 4))
121 #define MIB_COUNTERS(p)                 (0x1000 + ((p) << 7))
122 #define SPECIAL_MCAST_TABLE(p)          (0x1400 + ((p) << 10))
123 #define OTHER_MCAST_TABLE(p)            (0x1500 + ((p) << 10))
124 #define UNICAST_TABLE(p)                (0x1600 + ((p) << 10))
125
126
127 /*
128  * SDMA configuration register.
129  */
130 #define RX_BURST_SIZE_4_64BIT           (2 << 1)
131 #define BLM_RX_NO_SWAP                  (1 << 4)
132 #define BLM_TX_NO_SWAP                  (1 << 5)
133 #define TX_BURST_SIZE_4_64BIT           (2 << 22)
134
135 #if defined(__BIG_ENDIAN)
136 #define PORT_SDMA_CONFIG_DEFAULT_VALUE          \
137                 RX_BURST_SIZE_4_64BIT   |       \
138                 TX_BURST_SIZE_4_64BIT
139 #elif defined(__LITTLE_ENDIAN)
140 #define PORT_SDMA_CONFIG_DEFAULT_VALUE          \
141                 RX_BURST_SIZE_4_64BIT   |       \
142                 BLM_RX_NO_SWAP          |       \
143                 BLM_TX_NO_SWAP          |       \
144                 TX_BURST_SIZE_4_64BIT
145 #else
146 #error One of __BIG_ENDIAN or __LITTLE_ENDIAN must be defined
147 #endif
148
149
150 /*
151  * Port serial control register.
152  */
153 #define SET_MII_SPEED_TO_100                    (1 << 24)
154 #define SET_GMII_SPEED_TO_1000                  (1 << 23)
155 #define SET_FULL_DUPLEX_MODE                    (1 << 21)
156 #define MAX_RX_PACKET_1522BYTE                  (1 << 17)
157 #define MAX_RX_PACKET_9700BYTE                  (5 << 17)
158 #define MAX_RX_PACKET_MASK                      (7 << 17)
159 #define DISABLE_AUTO_NEG_SPEED_GMII             (1 << 13)
160 #define DO_NOT_FORCE_LINK_FAIL                  (1 << 10)
161 #define SERIAL_PORT_CONTROL_RESERVED            (1 << 9)
162 #define DISABLE_AUTO_NEG_FOR_FLOW_CTRL          (1 << 3)
163 #define DISABLE_AUTO_NEG_FOR_DUPLEX             (1 << 2)
164 #define FORCE_LINK_PASS                         (1 << 1)
165 #define SERIAL_PORT_ENABLE                      (1 << 0)
166
167 #define DEFAULT_RX_QUEUE_SIZE           400
168 #define DEFAULT_TX_QUEUE_SIZE           800
169
170
171 /*
172  * RX/TX descriptors.
173  */
174 #if defined(__BIG_ENDIAN)
175 struct rx_desc {
176         u16 byte_cnt;           /* Descriptor buffer byte count         */
177         u16 buf_size;           /* Buffer size                          */
178         u32 cmd_sts;            /* Descriptor command status            */
179         u32 next_desc_ptr;      /* Next descriptor pointer              */
180         u32 buf_ptr;            /* Descriptor buffer pointer            */
181 };
182
183 struct tx_desc {
184         u16 byte_cnt;           /* buffer byte count                    */
185         u16 l4i_chk;            /* CPU provided TCP checksum            */
186         u32 cmd_sts;            /* Command/status field                 */
187         u32 next_desc_ptr;      /* Pointer to next descriptor           */
188         u32 buf_ptr;            /* pointer to buffer for this descriptor*/
189 };
190 #elif defined(__LITTLE_ENDIAN)
191 struct rx_desc {
192         u32 cmd_sts;            /* Descriptor command status            */
193         u16 buf_size;           /* Buffer size                          */
194         u16 byte_cnt;           /* Descriptor buffer byte count         */
195         u32 buf_ptr;            /* Descriptor buffer pointer            */
196         u32 next_desc_ptr;      /* Next descriptor pointer              */
197 };
198
199 struct tx_desc {
200         u32 cmd_sts;            /* Command/status field                 */
201         u16 l4i_chk;            /* CPU provided TCP checksum            */
202         u16 byte_cnt;           /* buffer byte count                    */
203         u32 buf_ptr;            /* pointer to buffer for this descriptor*/
204         u32 next_desc_ptr;      /* Pointer to next descriptor           */
205 };
206 #else
207 #error One of __BIG_ENDIAN or __LITTLE_ENDIAN must be defined
208 #endif
209
210 /* RX & TX descriptor command */
211 #define BUFFER_OWNED_BY_DMA             0x80000000
212
213 /* RX & TX descriptor status */
214 #define ERROR_SUMMARY                   0x00000001
215
216 /* RX descriptor status */
217 #define LAYER_4_CHECKSUM_OK             0x40000000
218 #define RX_ENABLE_INTERRUPT             0x20000000
219 #define RX_FIRST_DESC                   0x08000000
220 #define RX_LAST_DESC                    0x04000000
221
222 /* TX descriptor command */
223 #define TX_ENABLE_INTERRUPT             0x00800000
224 #define GEN_CRC                         0x00400000
225 #define TX_FIRST_DESC                   0x00200000
226 #define TX_LAST_DESC                    0x00100000
227 #define ZERO_PADDING                    0x00080000
228 #define GEN_IP_V4_CHECKSUM              0x00040000
229 #define GEN_TCP_UDP_CHECKSUM            0x00020000
230 #define UDP_FRAME                       0x00010000
231
232 #define TX_IHL_SHIFT                    11
233
234
235 /* global *******************************************************************/
236 struct mv643xx_eth_shared_private {
237         /*
238          * Ethernet controller base address.
239          */
240         void __iomem *base;
241
242         /*
243          * Protects access to SMI_REG, which is shared between ports.
244          */
245         spinlock_t phy_lock;
246
247         /*
248          * Per-port MBUS window access register value.
249          */
250         u32 win_protect;
251
252         /*
253          * Hardware-specific parameters.
254          */
255         unsigned int t_clk;
256         int extended_rx_coal_limit;
257         int tx_bw_control_moved;
258 };
259
260
261 /* per-port *****************************************************************/
262 struct mib_counters {
263         u64 good_octets_received;
264         u32 bad_octets_received;
265         u32 internal_mac_transmit_err;
266         u32 good_frames_received;
267         u32 bad_frames_received;
268         u32 broadcast_frames_received;
269         u32 multicast_frames_received;
270         u32 frames_64_octets;
271         u32 frames_65_to_127_octets;
272         u32 frames_128_to_255_octets;
273         u32 frames_256_to_511_octets;
274         u32 frames_512_to_1023_octets;
275         u32 frames_1024_to_max_octets;
276         u64 good_octets_sent;
277         u32 good_frames_sent;
278         u32 excessive_collision;
279         u32 multicast_frames_sent;
280         u32 broadcast_frames_sent;
281         u32 unrec_mac_control_received;
282         u32 fc_sent;
283         u32 good_fc_received;
284         u32 bad_fc_received;
285         u32 undersize_received;
286         u32 fragments_received;
287         u32 oversize_received;
288         u32 jabber_received;
289         u32 mac_receive_error;
290         u32 bad_crc_event;
291         u32 collision;
292         u32 late_collision;
293 };
294
295 struct rx_queue {
296         int index;
297
298         int rx_ring_size;
299
300         int rx_desc_count;
301         int rx_curr_desc;
302         int rx_used_desc;
303
304         struct rx_desc *rx_desc_area;
305         dma_addr_t rx_desc_dma;
306         int rx_desc_area_size;
307         struct sk_buff **rx_skb;
308
309         struct timer_list rx_oom;
310 };
311
312 struct tx_queue {
313         int index;
314
315         int tx_ring_size;
316
317         int tx_desc_count;
318         int tx_curr_desc;
319         int tx_used_desc;
320
321         struct tx_desc *tx_desc_area;
322         dma_addr_t tx_desc_dma;
323         int tx_desc_area_size;
324         struct sk_buff **tx_skb;
325 };
326
327 struct mv643xx_eth_private {
328         struct mv643xx_eth_shared_private *shared;
329         int port_num;
330
331         struct net_device *dev;
332
333         struct mv643xx_eth_shared_private *shared_smi;
334         int phy_addr;
335
336         spinlock_t lock;
337
338         struct mib_counters mib_counters;
339         struct work_struct tx_timeout_task;
340         struct mii_if_info mii;
341
342         /*
343          * RX state.
344          */
345         int default_rx_ring_size;
346         unsigned long rx_desc_sram_addr;
347         int rx_desc_sram_size;
348         u8 rxq_mask;
349         int rxq_primary;
350         struct napi_struct napi;
351         struct rx_queue rxq[8];
352
353         /*
354          * TX state.
355          */
356         int default_tx_ring_size;
357         unsigned long tx_desc_sram_addr;
358         int tx_desc_sram_size;
359         u8 txq_mask;
360         int txq_primary;
361         struct tx_queue txq[8];
362 #ifdef MV643XX_ETH_TX_FAST_REFILL
363         int tx_clean_threshold;
364 #endif
365 };
366
367
368 /* port register accessors **************************************************/
369 static inline u32 rdl(struct mv643xx_eth_private *mp, int offset)
370 {
371         return readl(mp->shared->base + offset);
372 }
373
374 static inline void wrl(struct mv643xx_eth_private *mp, int offset, u32 data)
375 {
376         writel(data, mp->shared->base + offset);
377 }
378
379
380 /* rxq/txq helper functions *************************************************/
381 static struct mv643xx_eth_private *rxq_to_mp(struct rx_queue *rxq)
382 {
383         return container_of(rxq, struct mv643xx_eth_private, rxq[rxq->index]);
384 }
385
386 static struct mv643xx_eth_private *txq_to_mp(struct tx_queue *txq)
387 {
388         return container_of(txq, struct mv643xx_eth_private, txq[txq->index]);
389 }
390
391 static void rxq_enable(struct rx_queue *rxq)
392 {
393         struct mv643xx_eth_private *mp = rxq_to_mp(rxq);
394         wrl(mp, RXQ_COMMAND(mp->port_num), 1 << rxq->index);
395 }
396
397 static void rxq_disable(struct rx_queue *rxq)
398 {
399         struct mv643xx_eth_private *mp = rxq_to_mp(rxq);
400         u8 mask = 1 << rxq->index;
401
402         wrl(mp, RXQ_COMMAND(mp->port_num), mask << 8);
403         while (rdl(mp, RXQ_COMMAND(mp->port_num)) & mask)
404                 udelay(10);
405 }
406
407 static void txq_enable(struct tx_queue *txq)
408 {
409         struct mv643xx_eth_private *mp = txq_to_mp(txq);
410         wrl(mp, TXQ_COMMAND(mp->port_num), 1 << txq->index);
411 }
412
413 static void txq_disable(struct tx_queue *txq)
414 {
415         struct mv643xx_eth_private *mp = txq_to_mp(txq);
416         u8 mask = 1 << txq->index;
417
418         wrl(mp, TXQ_COMMAND(mp->port_num), mask << 8);
419         while (rdl(mp, TXQ_COMMAND(mp->port_num)) & mask)
420                 udelay(10);
421 }
422
423 static void __txq_maybe_wake(struct tx_queue *txq)
424 {
425         struct mv643xx_eth_private *mp = txq_to_mp(txq);
426
427         /*
428          * netif_{stop,wake}_queue() flow control only applies to
429          * the primary queue.
430          */
431         BUG_ON(txq->index != mp->txq_primary);
432
433         if (txq->tx_ring_size - txq->tx_desc_count >= MAX_DESCS_PER_SKB)
434                 netif_wake_queue(mp->dev);
435 }
436
437
438 /* rx ***********************************************************************/
439 static void txq_reclaim(struct tx_queue *txq, int force);
440
441 static void rxq_refill(struct rx_queue *rxq)
442 {
443         struct mv643xx_eth_private *mp = rxq_to_mp(rxq);
444         unsigned long flags;
445
446         spin_lock_irqsave(&mp->lock, flags);
447
448         while (rxq->rx_desc_count < rxq->rx_ring_size) {
449                 int skb_size;
450                 struct sk_buff *skb;
451                 int unaligned;
452                 int rx;
453
454                 /*
455                  * Reserve 2+14 bytes for an ethernet header (the
456                  * hardware automatically prepends 2 bytes of dummy
457                  * data to each received packet), 4 bytes for a VLAN
458                  * header, and 4 bytes for the trailing FCS -- 24
459                  * bytes total.
460                  */
461                 skb_size = mp->dev->mtu + 24;
462
463                 skb = dev_alloc_skb(skb_size + dma_get_cache_alignment() - 1);
464                 if (skb == NULL)
465                         break;
466
467                 unaligned = (u32)skb->data & (dma_get_cache_alignment() - 1);
468                 if (unaligned)
469                         skb_reserve(skb, dma_get_cache_alignment() - unaligned);
470
471                 rxq->rx_desc_count++;
472                 rx = rxq->rx_used_desc;
473                 rxq->rx_used_desc = (rx + 1) % rxq->rx_ring_size;
474
475                 rxq->rx_desc_area[rx].buf_ptr = dma_map_single(NULL, skb->data,
476                                                 skb_size, DMA_FROM_DEVICE);
477                 rxq->rx_desc_area[rx].buf_size = skb_size;
478                 rxq->rx_skb[rx] = skb;
479                 wmb();
480                 rxq->rx_desc_area[rx].cmd_sts = BUFFER_OWNED_BY_DMA |
481                                                 RX_ENABLE_INTERRUPT;
482                 wmb();
483
484                 /*
485                  * The hardware automatically prepends 2 bytes of
486                  * dummy data to each received packet, so that the
487                  * IP header ends up 16-byte aligned.
488                  */
489                 skb_reserve(skb, 2);
490         }
491
492         if (rxq->rx_desc_count != rxq->rx_ring_size) {
493                 rxq->rx_oom.expires = jiffies + (HZ / 10);
494                 add_timer(&rxq->rx_oom);
495         }
496
497         spin_unlock_irqrestore(&mp->lock, flags);
498 }
499
500 static inline void rxq_refill_timer_wrapper(unsigned long data)
501 {
502         rxq_refill((struct rx_queue *)data);
503 }
504
505 static int rxq_process(struct rx_queue *rxq, int budget)
506 {
507         struct mv643xx_eth_private *mp = rxq_to_mp(rxq);
508         struct net_device_stats *stats = &mp->dev->stats;
509         int rx;
510
511         rx = 0;
512         while (rx < budget) {
513                 struct rx_desc *rx_desc;
514                 unsigned int cmd_sts;
515                 struct sk_buff *skb;
516                 unsigned long flags;
517
518                 spin_lock_irqsave(&mp->lock, flags);
519
520                 rx_desc = &rxq->rx_desc_area[rxq->rx_curr_desc];
521
522                 cmd_sts = rx_desc->cmd_sts;
523                 if (cmd_sts & BUFFER_OWNED_BY_DMA) {
524                         spin_unlock_irqrestore(&mp->lock, flags);
525                         break;
526                 }
527                 rmb();
528
529                 skb = rxq->rx_skb[rxq->rx_curr_desc];
530                 rxq->rx_skb[rxq->rx_curr_desc] = NULL;
531
532                 rxq->rx_curr_desc = (rxq->rx_curr_desc + 1) % rxq->rx_ring_size;
533
534                 spin_unlock_irqrestore(&mp->lock, flags);
535
536                 dma_unmap_single(NULL, rx_desc->buf_ptr + 2,
537                                  mp->dev->mtu + 24, DMA_FROM_DEVICE);
538                 rxq->rx_desc_count--;
539                 rx++;
540
541                 /*
542                  * Update statistics.
543                  *
544                  * Note that the descriptor byte count includes 2 dummy
545                  * bytes automatically inserted by the hardware at the
546                  * start of the packet (which we don't count), and a 4
547                  * byte CRC at the end of the packet (which we do count).
548                  */
549                 stats->rx_packets++;
550                 stats->rx_bytes += rx_desc->byte_cnt - 2;
551
552                 /*
553                  * In case we received a packet without first / last bits
554                  * on, or the error summary bit is set, the packet needs
555                  * to be dropped.
556                  */
557                 if (((cmd_sts & (RX_FIRST_DESC | RX_LAST_DESC)) !=
558                                         (RX_FIRST_DESC | RX_LAST_DESC))
559                                 || (cmd_sts & ERROR_SUMMARY)) {
560                         stats->rx_dropped++;
561
562                         if ((cmd_sts & (RX_FIRST_DESC | RX_LAST_DESC)) !=
563                                 (RX_FIRST_DESC | RX_LAST_DESC)) {
564                                 if (net_ratelimit())
565                                         dev_printk(KERN_ERR, &mp->dev->dev,
566                                                    "received packet spanning "
567                                                    "multiple descriptors\n");
568                         }
569
570                         if (cmd_sts & ERROR_SUMMARY)
571                                 stats->rx_errors++;
572
573                         dev_kfree_skb_irq(skb);
574                 } else {
575                         /*
576                          * The -4 is for the CRC in the trailer of the
577                          * received packet
578                          */
579                         skb_put(skb, rx_desc->byte_cnt - 2 - 4);
580
581                         if (cmd_sts & LAYER_4_CHECKSUM_OK) {
582                                 skb->ip_summed = CHECKSUM_UNNECESSARY;
583                                 skb->csum = htons(
584                                         (cmd_sts & 0x0007fff8) >> 3);
585                         }
586                         skb->protocol = eth_type_trans(skb, mp->dev);
587 #ifdef MV643XX_ETH_NAPI
588                         netif_receive_skb(skb);
589 #else
590                         netif_rx(skb);
591 #endif
592                 }
593
594                 mp->dev->last_rx = jiffies;
595         }
596
597         rxq_refill(rxq);
598
599         return rx;
600 }
601
602 #ifdef MV643XX_ETH_NAPI
603 static int mv643xx_eth_poll(struct napi_struct *napi, int budget)
604 {
605         struct mv643xx_eth_private *mp;
606         int rx;
607         int i;
608
609         mp = container_of(napi, struct mv643xx_eth_private, napi);
610
611 #ifdef MV643XX_ETH_TX_FAST_REFILL
612         if (++mp->tx_clean_threshold > 5) {
613                 mp->tx_clean_threshold = 0;
614                 for (i = 0; i < 8; i++)
615                         if (mp->txq_mask & (1 << i))
616                                 txq_reclaim(mp->txq + i, 0);
617         }
618 #endif
619
620         rx = 0;
621         for (i = 7; rx < budget && i >= 0; i--)
622                 if (mp->rxq_mask & (1 << i))
623                         rx += rxq_process(mp->rxq + i, budget - rx);
624
625         if (rx < budget) {
626                 netif_rx_complete(mp->dev, napi);
627                 wrl(mp, INT_CAUSE(mp->port_num), 0);
628                 wrl(mp, INT_CAUSE_EXT(mp->port_num), 0);
629                 wrl(mp, INT_MASK(mp->port_num), INT_TX_END | INT_RX | INT_EXT);
630         }
631
632         return rx;
633 }
634 #endif
635
636
637 /* tx ***********************************************************************/
638 static inline unsigned int has_tiny_unaligned_frags(struct sk_buff *skb)
639 {
640         int frag;
641
642         for (frag = 0; frag < skb_shinfo(skb)->nr_frags; frag++) {
643                 skb_frag_t *fragp = &skb_shinfo(skb)->frags[frag];
644                 if (fragp->size <= 8 && fragp->page_offset & 7)
645                         return 1;
646         }
647
648         return 0;
649 }
650
651 static int txq_alloc_desc_index(struct tx_queue *txq)
652 {
653         int tx_desc_curr;
654
655         BUG_ON(txq->tx_desc_count >= txq->tx_ring_size);
656
657         tx_desc_curr = txq->tx_curr_desc;
658         txq->tx_curr_desc = (tx_desc_curr + 1) % txq->tx_ring_size;
659
660         BUG_ON(txq->tx_curr_desc == txq->tx_used_desc);
661
662         return tx_desc_curr;
663 }
664
665 static void txq_submit_frag_skb(struct tx_queue *txq, struct sk_buff *skb)
666 {
667         int nr_frags = skb_shinfo(skb)->nr_frags;
668         int frag;
669
670         for (frag = 0; frag < nr_frags; frag++) {
671                 skb_frag_t *this_frag;
672                 int tx_index;
673                 struct tx_desc *desc;
674
675                 this_frag = &skb_shinfo(skb)->frags[frag];
676                 tx_index = txq_alloc_desc_index(txq);
677                 desc = &txq->tx_desc_area[tx_index];
678
679                 /*
680                  * The last fragment will generate an interrupt
681                  * which will free the skb on TX completion.
682                  */
683                 if (frag == nr_frags - 1) {
684                         desc->cmd_sts = BUFFER_OWNED_BY_DMA |
685                                         ZERO_PADDING | TX_LAST_DESC |
686                                         TX_ENABLE_INTERRUPT;
687                         txq->tx_skb[tx_index] = skb;
688                 } else {
689                         desc->cmd_sts = BUFFER_OWNED_BY_DMA;
690                         txq->tx_skb[tx_index] = NULL;
691                 }
692
693                 desc->l4i_chk = 0;
694                 desc->byte_cnt = this_frag->size;
695                 desc->buf_ptr = dma_map_page(NULL, this_frag->page,
696                                                 this_frag->page_offset,
697                                                 this_frag->size,
698                                                 DMA_TO_DEVICE);
699         }
700 }
701
702 static inline __be16 sum16_as_be(__sum16 sum)
703 {
704         return (__force __be16)sum;
705 }
706
707 static void txq_submit_skb(struct tx_queue *txq, struct sk_buff *skb)
708 {
709         int nr_frags = skb_shinfo(skb)->nr_frags;
710         int tx_index;
711         struct tx_desc *desc;
712         u32 cmd_sts;
713         int length;
714
715         cmd_sts = TX_FIRST_DESC | GEN_CRC | BUFFER_OWNED_BY_DMA;
716
717         tx_index = txq_alloc_desc_index(txq);
718         desc = &txq->tx_desc_area[tx_index];
719
720         if (nr_frags) {
721                 txq_submit_frag_skb(txq, skb);
722
723                 length = skb_headlen(skb);
724                 txq->tx_skb[tx_index] = NULL;
725         } else {
726                 cmd_sts |= ZERO_PADDING | TX_LAST_DESC | TX_ENABLE_INTERRUPT;
727                 length = skb->len;
728                 txq->tx_skb[tx_index] = skb;
729         }
730
731         desc->byte_cnt = length;
732         desc->buf_ptr = dma_map_single(NULL, skb->data, length, DMA_TO_DEVICE);
733
734         if (skb->ip_summed == CHECKSUM_PARTIAL) {
735                 BUG_ON(skb->protocol != htons(ETH_P_IP));
736
737                 cmd_sts |= GEN_TCP_UDP_CHECKSUM |
738                            GEN_IP_V4_CHECKSUM   |
739                            ip_hdr(skb)->ihl << TX_IHL_SHIFT;
740
741                 switch (ip_hdr(skb)->protocol) {
742                 case IPPROTO_UDP:
743                         cmd_sts |= UDP_FRAME;
744                         desc->l4i_chk = ntohs(sum16_as_be(udp_hdr(skb)->check));
745                         break;
746                 case IPPROTO_TCP:
747                         desc->l4i_chk = ntohs(sum16_as_be(tcp_hdr(skb)->check));
748                         break;
749                 default:
750                         BUG();
751                 }
752         } else {
753                 /* Errata BTS #50, IHL must be 5 if no HW checksum */
754                 cmd_sts |= 5 << TX_IHL_SHIFT;
755                 desc->l4i_chk = 0;
756         }
757
758         /* ensure all other descriptors are written before first cmd_sts */
759         wmb();
760         desc->cmd_sts = cmd_sts;
761
762         /* ensure all descriptors are written before poking hardware */
763         wmb();
764         txq_enable(txq);
765
766         txq->tx_desc_count += nr_frags + 1;
767 }
768
769 static int mv643xx_eth_xmit(struct sk_buff *skb, struct net_device *dev)
770 {
771         struct mv643xx_eth_private *mp = netdev_priv(dev);
772         struct net_device_stats *stats = &dev->stats;
773         struct tx_queue *txq;
774         unsigned long flags;
775
776         if (has_tiny_unaligned_frags(skb) && __skb_linearize(skb)) {
777                 stats->tx_dropped++;
778                 dev_printk(KERN_DEBUG, &dev->dev,
779                            "failed to linearize skb with tiny "
780                            "unaligned fragment\n");
781                 return NETDEV_TX_BUSY;
782         }
783
784         spin_lock_irqsave(&mp->lock, flags);
785
786         txq = mp->txq + mp->txq_primary;
787
788         if (txq->tx_ring_size - txq->tx_desc_count < MAX_DESCS_PER_SKB) {
789                 spin_unlock_irqrestore(&mp->lock, flags);
790                 if (txq->index == mp->txq_primary && net_ratelimit())
791                         dev_printk(KERN_ERR, &dev->dev,
792                                    "primary tx queue full?!\n");
793                 kfree_skb(skb);
794                 return NETDEV_TX_OK;
795         }
796
797         txq_submit_skb(txq, skb);
798         stats->tx_bytes += skb->len;
799         stats->tx_packets++;
800         dev->trans_start = jiffies;
801
802         if (txq->index == mp->txq_primary) {
803                 int entries_left;
804
805                 entries_left = txq->tx_ring_size - txq->tx_desc_count;
806                 if (entries_left < MAX_DESCS_PER_SKB)
807                         netif_stop_queue(dev);
808         }
809
810         spin_unlock_irqrestore(&mp->lock, flags);
811
812         return NETDEV_TX_OK;
813 }
814
815
816 /* tx rate control **********************************************************/
817 /*
818  * Set total maximum TX rate (shared by all TX queues for this port)
819  * to 'rate' bits per second, with a maximum burst of 'burst' bytes.
820  */
821 static void tx_set_rate(struct mv643xx_eth_private *mp, int rate, int burst)
822 {
823         int token_rate;
824         int mtu;
825         int bucket_size;
826
827         token_rate = ((rate / 1000) * 64) / (mp->shared->t_clk / 1000);
828         if (token_rate > 1023)
829                 token_rate = 1023;
830
831         mtu = (mp->dev->mtu + 255) >> 8;
832         if (mtu > 63)
833                 mtu = 63;
834
835         bucket_size = (burst + 255) >> 8;
836         if (bucket_size > 65535)
837                 bucket_size = 65535;
838
839         if (mp->shared->tx_bw_control_moved) {
840                 wrl(mp, TX_BW_RATE_MOVED(mp->port_num), token_rate);
841                 wrl(mp, TX_BW_MTU_MOVED(mp->port_num), mtu);
842                 wrl(mp, TX_BW_BURST_MOVED(mp->port_num), bucket_size);
843         } else {
844                 wrl(mp, TX_BW_RATE(mp->port_num), token_rate);
845                 wrl(mp, TX_BW_MTU(mp->port_num), mtu);
846                 wrl(mp, TX_BW_BURST(mp->port_num), bucket_size);
847         }
848 }
849
850 static void txq_set_rate(struct tx_queue *txq, int rate, int burst)
851 {
852         struct mv643xx_eth_private *mp = txq_to_mp(txq);
853         int token_rate;
854         int bucket_size;
855
856         token_rate = ((rate / 1000) * 64) / (mp->shared->t_clk / 1000);
857         if (token_rate > 1023)
858                 token_rate = 1023;
859
860         bucket_size = (burst + 255) >> 8;
861         if (bucket_size > 65535)
862                 bucket_size = 65535;
863
864         wrl(mp, TXQ_BW_TOKENS(mp->port_num, txq->index), token_rate << 14);
865         wrl(mp, TXQ_BW_CONF(mp->port_num, txq->index),
866                         (bucket_size << 10) | token_rate);
867 }
868
869 static void txq_set_fixed_prio_mode(struct tx_queue *txq)
870 {
871         struct mv643xx_eth_private *mp = txq_to_mp(txq);
872         int off;
873         u32 val;
874
875         /*
876          * Turn on fixed priority mode.
877          */
878         if (mp->shared->tx_bw_control_moved)
879                 off = TXQ_FIX_PRIO_CONF_MOVED(mp->port_num);
880         else
881                 off = TXQ_FIX_PRIO_CONF(mp->port_num);
882
883         val = rdl(mp, off);
884         val |= 1 << txq->index;
885         wrl(mp, off, val);
886 }
887
888 static void txq_set_wrr(struct tx_queue *txq, int weight)
889 {
890         struct mv643xx_eth_private *mp = txq_to_mp(txq);
891         int off;
892         u32 val;
893
894         /*
895          * Turn off fixed priority mode.
896          */
897         if (mp->shared->tx_bw_control_moved)
898                 off = TXQ_FIX_PRIO_CONF_MOVED(mp->port_num);
899         else
900                 off = TXQ_FIX_PRIO_CONF(mp->port_num);
901
902         val = rdl(mp, off);
903         val &= ~(1 << txq->index);
904         wrl(mp, off, val);
905
906         /*
907          * Configure WRR weight for this queue.
908          */
909         off = TXQ_BW_WRR_CONF(mp->port_num, txq->index);
910
911         val = rdl(mp, off);
912         val = (val & ~0xff) | (weight & 0xff);
913         wrl(mp, off, val);
914 }
915
916
917 /* mii management interface *************************************************/
918 #define SMI_BUSY                0x10000000
919 #define SMI_READ_VALID          0x08000000
920 #define SMI_OPCODE_READ         0x04000000
921 #define SMI_OPCODE_WRITE        0x00000000
922
923 static void smi_reg_read(struct mv643xx_eth_private *mp, unsigned int addr,
924                          unsigned int reg, unsigned int *value)
925 {
926         void __iomem *smi_reg = mp->shared_smi->base + SMI_REG;
927         unsigned long flags;
928         int i;
929
930         /* the SMI register is a shared resource */
931         spin_lock_irqsave(&mp->shared_smi->phy_lock, flags);
932
933         /* wait for the SMI register to become available */
934         for (i = 0; readl(smi_reg) & SMI_BUSY; i++) {
935                 if (i == 1000) {
936                         printk("%s: PHY busy timeout\n", mp->dev->name);
937                         goto out;
938                 }
939                 udelay(10);
940         }
941
942         writel(SMI_OPCODE_READ | (reg << 21) | (addr << 16), smi_reg);
943
944         /* now wait for the data to be valid */
945         for (i = 0; !(readl(smi_reg) & SMI_READ_VALID); i++) {
946                 if (i == 1000) {
947                         printk("%s: PHY read timeout\n", mp->dev->name);
948                         goto out;
949                 }
950                 udelay(10);
951         }
952
953         *value = readl(smi_reg) & 0xffff;
954 out:
955         spin_unlock_irqrestore(&mp->shared_smi->phy_lock, flags);
956 }
957
958 static void smi_reg_write(struct mv643xx_eth_private *mp,
959                           unsigned int addr,
960                           unsigned int reg, unsigned int value)
961 {
962         void __iomem *smi_reg = mp->shared_smi->base + SMI_REG;
963         unsigned long flags;
964         int i;
965
966         /* the SMI register is a shared resource */
967         spin_lock_irqsave(&mp->shared_smi->phy_lock, flags);
968
969         /* wait for the SMI register to become available */
970         for (i = 0; readl(smi_reg) & SMI_BUSY; i++) {
971                 if (i == 1000) {
972                         printk("%s: PHY busy timeout\n", mp->dev->name);
973                         goto out;
974                 }
975                 udelay(10);
976         }
977
978         writel(SMI_OPCODE_WRITE | (reg << 21) |
979                 (addr << 16) | (value & 0xffff), smi_reg);
980 out:
981         spin_unlock_irqrestore(&mp->shared_smi->phy_lock, flags);
982 }
983
984
985 /* mib counters *************************************************************/
986 static inline u32 mib_read(struct mv643xx_eth_private *mp, int offset)
987 {
988         return rdl(mp, MIB_COUNTERS(mp->port_num) + offset);
989 }
990
991 static void mib_counters_clear(struct mv643xx_eth_private *mp)
992 {
993         int i;
994
995         for (i = 0; i < 0x80; i += 4)
996                 mib_read(mp, i);
997 }
998
999 static void mib_counters_update(struct mv643xx_eth_private *mp)
1000 {
1001         struct mib_counters *p = &mp->mib_counters;
1002
1003         p->good_octets_received += mib_read(mp, 0x00);
1004         p->good_octets_received += (u64)mib_read(mp, 0x04) << 32;
1005         p->bad_octets_received += mib_read(mp, 0x08);
1006         p->internal_mac_transmit_err += mib_read(mp, 0x0c);
1007         p->good_frames_received += mib_read(mp, 0x10);
1008         p->bad_frames_received += mib_read(mp, 0x14);
1009         p->broadcast_frames_received += mib_read(mp, 0x18);
1010         p->multicast_frames_received += mib_read(mp, 0x1c);
1011         p->frames_64_octets += mib_read(mp, 0x20);
1012         p->frames_65_to_127_octets += mib_read(mp, 0x24);
1013         p->frames_128_to_255_octets += mib_read(mp, 0x28);
1014         p->frames_256_to_511_octets += mib_read(mp, 0x2c);
1015         p->frames_512_to_1023_octets += mib_read(mp, 0x30);
1016         p->frames_1024_to_max_octets += mib_read(mp, 0x34);
1017         p->good_octets_sent += mib_read(mp, 0x38);
1018         p->good_octets_sent += (u64)mib_read(mp, 0x3c) << 32;
1019         p->good_frames_sent += mib_read(mp, 0x40);
1020         p->excessive_collision += mib_read(mp, 0x44);
1021         p->multicast_frames_sent += mib_read(mp, 0x48);
1022         p->broadcast_frames_sent += mib_read(mp, 0x4c);
1023         p->unrec_mac_control_received += mib_read(mp, 0x50);
1024         p->fc_sent += mib_read(mp, 0x54);
1025         p->good_fc_received += mib_read(mp, 0x58);
1026         p->bad_fc_received += mib_read(mp, 0x5c);
1027         p->undersize_received += mib_read(mp, 0x60);
1028         p->fragments_received += mib_read(mp, 0x64);
1029         p->oversize_received += mib_read(mp, 0x68);
1030         p->jabber_received += mib_read(mp, 0x6c);
1031         p->mac_receive_error += mib_read(mp, 0x70);
1032         p->bad_crc_event += mib_read(mp, 0x74);
1033         p->collision += mib_read(mp, 0x78);
1034         p->late_collision += mib_read(mp, 0x7c);
1035 }
1036
1037
1038 /* ethtool ******************************************************************/
1039 struct mv643xx_eth_stats {
1040         char stat_string[ETH_GSTRING_LEN];
1041         int sizeof_stat;
1042         int netdev_off;
1043         int mp_off;
1044 };
1045
1046 #define SSTAT(m)                                                \
1047         { #m, FIELD_SIZEOF(struct net_device_stats, m),         \
1048           offsetof(struct net_device, stats.m), -1 }
1049
1050 #define MIBSTAT(m)                                              \
1051         { #m, FIELD_SIZEOF(struct mib_counters, m),             \
1052           -1, offsetof(struct mv643xx_eth_private, mib_counters.m) }
1053
1054 static const struct mv643xx_eth_stats mv643xx_eth_stats[] = {
1055         SSTAT(rx_packets),
1056         SSTAT(tx_packets),
1057         SSTAT(rx_bytes),
1058         SSTAT(tx_bytes),
1059         SSTAT(rx_errors),
1060         SSTAT(tx_errors),
1061         SSTAT(rx_dropped),
1062         SSTAT(tx_dropped),
1063         MIBSTAT(good_octets_received),
1064         MIBSTAT(bad_octets_received),
1065         MIBSTAT(internal_mac_transmit_err),
1066         MIBSTAT(good_frames_received),
1067         MIBSTAT(bad_frames_received),
1068         MIBSTAT(broadcast_frames_received),
1069         MIBSTAT(multicast_frames_received),
1070         MIBSTAT(frames_64_octets),
1071         MIBSTAT(frames_65_to_127_octets),
1072         MIBSTAT(frames_128_to_255_octets),
1073         MIBSTAT(frames_256_to_511_octets),
1074         MIBSTAT(frames_512_to_1023_octets),
1075         MIBSTAT(frames_1024_to_max_octets),
1076         MIBSTAT(good_octets_sent),
1077         MIBSTAT(good_frames_sent),
1078         MIBSTAT(excessive_collision),
1079         MIBSTAT(multicast_frames_sent),
1080         MIBSTAT(broadcast_frames_sent),
1081         MIBSTAT(unrec_mac_control_received),
1082         MIBSTAT(fc_sent),
1083         MIBSTAT(good_fc_received),
1084         MIBSTAT(bad_fc_received),
1085         MIBSTAT(undersize_received),
1086         MIBSTAT(fragments_received),
1087         MIBSTAT(oversize_received),
1088         MIBSTAT(jabber_received),
1089         MIBSTAT(mac_receive_error),
1090         MIBSTAT(bad_crc_event),
1091         MIBSTAT(collision),
1092         MIBSTAT(late_collision),
1093 };
1094
1095 static int mv643xx_eth_get_settings(struct net_device *dev, struct ethtool_cmd *cmd)
1096 {
1097         struct mv643xx_eth_private *mp = netdev_priv(dev);
1098         int err;
1099
1100         spin_lock_irq(&mp->lock);
1101         err = mii_ethtool_gset(&mp->mii, cmd);
1102         spin_unlock_irq(&mp->lock);
1103
1104         /*
1105          * The MAC does not support 1000baseT_Half.
1106          */
1107         cmd->supported &= ~SUPPORTED_1000baseT_Half;
1108         cmd->advertising &= ~ADVERTISED_1000baseT_Half;
1109
1110         return err;
1111 }
1112
1113 static int mv643xx_eth_set_settings(struct net_device *dev, struct ethtool_cmd *cmd)
1114 {
1115         struct mv643xx_eth_private *mp = netdev_priv(dev);
1116         int err;
1117
1118         /*
1119          * The MAC does not support 1000baseT_Half.
1120          */
1121         cmd->advertising &= ~ADVERTISED_1000baseT_Half;
1122
1123         spin_lock_irq(&mp->lock);
1124         err = mii_ethtool_sset(&mp->mii, cmd);
1125         spin_unlock_irq(&mp->lock);
1126
1127         return err;
1128 }
1129
1130 static void mv643xx_eth_get_drvinfo(struct net_device *dev,
1131                                     struct ethtool_drvinfo *drvinfo)
1132 {
1133         strncpy(drvinfo->driver,  mv643xx_eth_driver_name, 32);
1134         strncpy(drvinfo->version, mv643xx_eth_driver_version, 32);
1135         strncpy(drvinfo->fw_version, "N/A", 32);
1136         strncpy(drvinfo->bus_info, "platform", 32);
1137         drvinfo->n_stats = ARRAY_SIZE(mv643xx_eth_stats);
1138 }
1139
1140 static int mv643xx_eth_nway_reset(struct net_device *dev)
1141 {
1142         struct mv643xx_eth_private *mp = netdev_priv(dev);
1143
1144         return mii_nway_restart(&mp->mii);
1145 }
1146
1147 static u32 mv643xx_eth_get_link(struct net_device *dev)
1148 {
1149         struct mv643xx_eth_private *mp = netdev_priv(dev);
1150
1151         return mii_link_ok(&mp->mii);
1152 }
1153
1154 static void mv643xx_eth_get_strings(struct net_device *dev,
1155                                     uint32_t stringset, uint8_t *data)
1156 {
1157         int i;
1158
1159         if (stringset == ETH_SS_STATS) {
1160                 for (i = 0; i < ARRAY_SIZE(mv643xx_eth_stats); i++) {
1161                         memcpy(data + i * ETH_GSTRING_LEN,
1162                                 mv643xx_eth_stats[i].stat_string,
1163                                 ETH_GSTRING_LEN);
1164                 }
1165         }
1166 }
1167
1168 static void mv643xx_eth_get_ethtool_stats(struct net_device *dev,
1169                                           struct ethtool_stats *stats,
1170                                           uint64_t *data)
1171 {
1172         struct mv643xx_eth_private *mp = dev->priv;
1173         int i;
1174
1175         mib_counters_update(mp);
1176
1177         for (i = 0; i < ARRAY_SIZE(mv643xx_eth_stats); i++) {
1178                 const struct mv643xx_eth_stats *stat;
1179                 void *p;
1180
1181                 stat = mv643xx_eth_stats + i;
1182
1183                 if (stat->netdev_off >= 0)
1184                         p = ((void *)mp->dev) + stat->netdev_off;
1185                 else
1186                         p = ((void *)mp) + stat->mp_off;
1187
1188                 data[i] = (stat->sizeof_stat == 8) ?
1189                                 *(uint64_t *)p : *(uint32_t *)p;
1190         }
1191 }
1192
1193 static int mv643xx_eth_get_sset_count(struct net_device *dev, int sset)
1194 {
1195         if (sset == ETH_SS_STATS)
1196                 return ARRAY_SIZE(mv643xx_eth_stats);
1197
1198         return -EOPNOTSUPP;
1199 }
1200
1201 static const struct ethtool_ops mv643xx_eth_ethtool_ops = {
1202         .get_settings           = mv643xx_eth_get_settings,
1203         .set_settings           = mv643xx_eth_set_settings,
1204         .get_drvinfo            = mv643xx_eth_get_drvinfo,
1205         .nway_reset             = mv643xx_eth_nway_reset,
1206         .get_link               = mv643xx_eth_get_link,
1207         .set_sg                 = ethtool_op_set_sg,
1208         .get_strings            = mv643xx_eth_get_strings,
1209         .get_ethtool_stats      = mv643xx_eth_get_ethtool_stats,
1210         .get_sset_count         = mv643xx_eth_get_sset_count,
1211 };
1212
1213
1214 /* address handling *********************************************************/
1215 static void uc_addr_get(struct mv643xx_eth_private *mp, unsigned char *addr)
1216 {
1217         unsigned int mac_h;
1218         unsigned int mac_l;
1219
1220         mac_h = rdl(mp, MAC_ADDR_HIGH(mp->port_num));
1221         mac_l = rdl(mp, MAC_ADDR_LOW(mp->port_num));
1222
1223         addr[0] = (mac_h >> 24) & 0xff;
1224         addr[1] = (mac_h >> 16) & 0xff;
1225         addr[2] = (mac_h >> 8) & 0xff;
1226         addr[3] = mac_h & 0xff;
1227         addr[4] = (mac_l >> 8) & 0xff;
1228         addr[5] = mac_l & 0xff;
1229 }
1230
1231 static void init_mac_tables(struct mv643xx_eth_private *mp)
1232 {
1233         int i;
1234
1235         for (i = 0; i < 0x100; i += 4) {
1236                 wrl(mp, SPECIAL_MCAST_TABLE(mp->port_num) + i, 0);
1237                 wrl(mp, OTHER_MCAST_TABLE(mp->port_num) + i, 0);
1238         }
1239
1240         for (i = 0; i < 0x10; i += 4)
1241                 wrl(mp, UNICAST_TABLE(mp->port_num) + i, 0);
1242 }
1243
1244 static void set_filter_table_entry(struct mv643xx_eth_private *mp,
1245                                    int table, unsigned char entry)
1246 {
1247         unsigned int table_reg;
1248
1249         /* Set "accepts frame bit" at specified table entry */
1250         table_reg = rdl(mp, table + (entry & 0xfc));
1251         table_reg |= 0x01 << (8 * (entry & 3));
1252         wrl(mp, table + (entry & 0xfc), table_reg);
1253 }
1254
1255 static void uc_addr_set(struct mv643xx_eth_private *mp, unsigned char *addr)
1256 {
1257         unsigned int mac_h;
1258         unsigned int mac_l;
1259         int table;
1260
1261         mac_l = (addr[4] << 8) | addr[5];
1262         mac_h = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
1263
1264         wrl(mp, MAC_ADDR_LOW(mp->port_num), mac_l);
1265         wrl(mp, MAC_ADDR_HIGH(mp->port_num), mac_h);
1266
1267         table = UNICAST_TABLE(mp->port_num);
1268         set_filter_table_entry(mp, table, addr[5] & 0x0f);
1269 }
1270
1271 static int mv643xx_eth_set_mac_address(struct net_device *dev, void *addr)
1272 {
1273         struct mv643xx_eth_private *mp = netdev_priv(dev);
1274
1275         /* +2 is for the offset of the HW addr type */
1276         memcpy(dev->dev_addr, addr + 2, 6);
1277
1278         init_mac_tables(mp);
1279         uc_addr_set(mp, dev->dev_addr);
1280
1281         return 0;
1282 }
1283
1284 static int addr_crc(unsigned char *addr)
1285 {
1286         int crc = 0;
1287         int i;
1288
1289         for (i = 0; i < 6; i++) {
1290                 int j;
1291
1292                 crc = (crc ^ addr[i]) << 8;
1293                 for (j = 7; j >= 0; j--) {
1294                         if (crc & (0x100 << j))
1295                                 crc ^= 0x107 << j;
1296                 }
1297         }
1298
1299         return crc;
1300 }
1301
1302 static void mv643xx_eth_set_rx_mode(struct net_device *dev)
1303 {
1304         struct mv643xx_eth_private *mp = netdev_priv(dev);
1305         u32 port_config;
1306         struct dev_addr_list *addr;
1307         int i;
1308
1309         port_config = rdl(mp, PORT_CONFIG(mp->port_num));
1310         if (dev->flags & IFF_PROMISC)
1311                 port_config |= UNICAST_PROMISCUOUS_MODE;
1312         else
1313                 port_config &= ~UNICAST_PROMISCUOUS_MODE;
1314         wrl(mp, PORT_CONFIG(mp->port_num), port_config);
1315
1316         if (dev->flags & (IFF_PROMISC | IFF_ALLMULTI)) {
1317                 int port_num = mp->port_num;
1318                 u32 accept = 0x01010101;
1319
1320                 for (i = 0; i < 0x100; i += 4) {
1321                         wrl(mp, SPECIAL_MCAST_TABLE(port_num) + i, accept);
1322                         wrl(mp, OTHER_MCAST_TABLE(port_num) + i, accept);
1323                 }
1324                 return;
1325         }
1326
1327         for (i = 0; i < 0x100; i += 4) {
1328                 wrl(mp, SPECIAL_MCAST_TABLE(mp->port_num) + i, 0);
1329                 wrl(mp, OTHER_MCAST_TABLE(mp->port_num) + i, 0);
1330         }
1331
1332         for (addr = dev->mc_list; addr != NULL; addr = addr->next) {
1333                 u8 *a = addr->da_addr;
1334                 int table;
1335
1336                 if (addr->da_addrlen != 6)
1337                         continue;
1338
1339                 if (memcmp(a, "\x01\x00\x5e\x00\x00", 5) == 0) {
1340                         table = SPECIAL_MCAST_TABLE(mp->port_num);
1341                         set_filter_table_entry(mp, table, a[5]);
1342                 } else {
1343                         int crc = addr_crc(a);
1344
1345                         table = OTHER_MCAST_TABLE(mp->port_num);
1346                         set_filter_table_entry(mp, table, crc);
1347                 }
1348         }
1349 }
1350
1351
1352 /* rx/tx queue initialisation ***********************************************/
1353 static int rxq_init(struct mv643xx_eth_private *mp, int index)
1354 {
1355         struct rx_queue *rxq = mp->rxq + index;
1356         struct rx_desc *rx_desc;
1357         int size;
1358         int i;
1359
1360         rxq->index = index;
1361
1362         rxq->rx_ring_size = mp->default_rx_ring_size;
1363
1364         rxq->rx_desc_count = 0;
1365         rxq->rx_curr_desc = 0;
1366         rxq->rx_used_desc = 0;
1367
1368         size = rxq->rx_ring_size * sizeof(struct rx_desc);
1369
1370         if (index == mp->rxq_primary && size <= mp->rx_desc_sram_size) {
1371                 rxq->rx_desc_area = ioremap(mp->rx_desc_sram_addr,
1372                                                 mp->rx_desc_sram_size);
1373                 rxq->rx_desc_dma = mp->rx_desc_sram_addr;
1374         } else {
1375                 rxq->rx_desc_area = dma_alloc_coherent(NULL, size,
1376                                                         &rxq->rx_desc_dma,
1377                                                         GFP_KERNEL);
1378         }
1379
1380         if (rxq->rx_desc_area == NULL) {
1381                 dev_printk(KERN_ERR, &mp->dev->dev,
1382                            "can't allocate rx ring (%d bytes)\n", size);
1383                 goto out;
1384         }
1385         memset(rxq->rx_desc_area, 0, size);
1386
1387         rxq->rx_desc_area_size = size;
1388         rxq->rx_skb = kmalloc(rxq->rx_ring_size * sizeof(*rxq->rx_skb),
1389                                                                 GFP_KERNEL);
1390         if (rxq->rx_skb == NULL) {
1391                 dev_printk(KERN_ERR, &mp->dev->dev,
1392                            "can't allocate rx skb ring\n");
1393                 goto out_free;
1394         }
1395
1396         rx_desc = (struct rx_desc *)rxq->rx_desc_area;
1397         for (i = 0; i < rxq->rx_ring_size; i++) {
1398                 int nexti = (i + 1) % rxq->rx_ring_size;
1399                 rx_desc[i].next_desc_ptr = rxq->rx_desc_dma +
1400                                         nexti * sizeof(struct rx_desc);
1401         }
1402
1403         init_timer(&rxq->rx_oom);
1404         rxq->rx_oom.data = (unsigned long)rxq;
1405         rxq->rx_oom.function = rxq_refill_timer_wrapper;
1406
1407         return 0;
1408
1409
1410 out_free:
1411         if (index == mp->rxq_primary && size <= mp->rx_desc_sram_size)
1412                 iounmap(rxq->rx_desc_area);
1413         else
1414                 dma_free_coherent(NULL, size,
1415                                   rxq->rx_desc_area,
1416                                   rxq->rx_desc_dma);
1417
1418 out:
1419         return -ENOMEM;
1420 }
1421
1422 static void rxq_deinit(struct rx_queue *rxq)
1423 {
1424         struct mv643xx_eth_private *mp = rxq_to_mp(rxq);
1425         int i;
1426
1427         rxq_disable(rxq);
1428
1429         del_timer_sync(&rxq->rx_oom);
1430
1431         for (i = 0; i < rxq->rx_ring_size; i++) {
1432                 if (rxq->rx_skb[i]) {
1433                         dev_kfree_skb(rxq->rx_skb[i]);
1434                         rxq->rx_desc_count--;
1435                 }
1436         }
1437
1438         if (rxq->rx_desc_count) {
1439                 dev_printk(KERN_ERR, &mp->dev->dev,
1440                            "error freeing rx ring -- %d skbs stuck\n",
1441                            rxq->rx_desc_count);
1442         }
1443
1444         if (rxq->index == mp->rxq_primary &&
1445             rxq->rx_desc_area_size <= mp->rx_desc_sram_size)
1446                 iounmap(rxq->rx_desc_area);
1447         else
1448                 dma_free_coherent(NULL, rxq->rx_desc_area_size,
1449                                   rxq->rx_desc_area, rxq->rx_desc_dma);
1450
1451         kfree(rxq->rx_skb);
1452 }
1453
1454 static int txq_init(struct mv643xx_eth_private *mp, int index)
1455 {
1456         struct tx_queue *txq = mp->txq + index;
1457         struct tx_desc *tx_desc;
1458         int size;
1459         int i;
1460
1461         txq->index = index;
1462
1463         txq->tx_ring_size = mp->default_tx_ring_size;
1464
1465         txq->tx_desc_count = 0;
1466         txq->tx_curr_desc = 0;
1467         txq->tx_used_desc = 0;
1468
1469         size = txq->tx_ring_size * sizeof(struct tx_desc);
1470
1471         if (index == mp->txq_primary && size <= mp->tx_desc_sram_size) {
1472                 txq->tx_desc_area = ioremap(mp->tx_desc_sram_addr,
1473                                                 mp->tx_desc_sram_size);
1474                 txq->tx_desc_dma = mp->tx_desc_sram_addr;
1475         } else {
1476                 txq->tx_desc_area = dma_alloc_coherent(NULL, size,
1477                                                         &txq->tx_desc_dma,
1478                                                         GFP_KERNEL);
1479         }
1480
1481         if (txq->tx_desc_area == NULL) {
1482                 dev_printk(KERN_ERR, &mp->dev->dev,
1483                            "can't allocate tx ring (%d bytes)\n", size);
1484                 goto out;
1485         }
1486         memset(txq->tx_desc_area, 0, size);
1487
1488         txq->tx_desc_area_size = size;
1489         txq->tx_skb = kmalloc(txq->tx_ring_size * sizeof(*txq->tx_skb),
1490                                                                 GFP_KERNEL);
1491         if (txq->tx_skb == NULL) {
1492                 dev_printk(KERN_ERR, &mp->dev->dev,
1493                            "can't allocate tx skb ring\n");
1494                 goto out_free;
1495         }
1496
1497         tx_desc = (struct tx_desc *)txq->tx_desc_area;
1498         for (i = 0; i < txq->tx_ring_size; i++) {
1499                 int nexti = (i + 1) % txq->tx_ring_size;
1500                 tx_desc[i].next_desc_ptr = txq->tx_desc_dma +
1501                                         nexti * sizeof(struct tx_desc);
1502         }
1503
1504         return 0;
1505
1506
1507 out_free:
1508         if (index == mp->txq_primary && size <= mp->tx_desc_sram_size)
1509                 iounmap(txq->tx_desc_area);
1510         else
1511                 dma_free_coherent(NULL, size,
1512                                   txq->tx_desc_area,
1513                                   txq->tx_desc_dma);
1514
1515 out:
1516         return -ENOMEM;
1517 }
1518
1519 static void txq_reclaim(struct tx_queue *txq, int force)
1520 {
1521         struct mv643xx_eth_private *mp = txq_to_mp(txq);
1522         unsigned long flags;
1523
1524         spin_lock_irqsave(&mp->lock, flags);
1525         while (txq->tx_desc_count > 0) {
1526                 int tx_index;
1527                 struct tx_desc *desc;
1528                 u32 cmd_sts;
1529                 struct sk_buff *skb;
1530                 dma_addr_t addr;
1531                 int count;
1532
1533                 tx_index = txq->tx_used_desc;
1534                 desc = &txq->tx_desc_area[tx_index];
1535                 cmd_sts = desc->cmd_sts;
1536
1537                 if (!force && (cmd_sts & BUFFER_OWNED_BY_DMA))
1538                         break;
1539
1540                 txq->tx_used_desc = (tx_index + 1) % txq->tx_ring_size;
1541                 txq->tx_desc_count--;
1542
1543                 addr = desc->buf_ptr;
1544                 count = desc->byte_cnt;
1545                 skb = txq->tx_skb[tx_index];
1546                 txq->tx_skb[tx_index] = NULL;
1547
1548                 if (cmd_sts & ERROR_SUMMARY) {
1549                         dev_printk(KERN_INFO, &mp->dev->dev, "tx error\n");
1550                         mp->dev->stats.tx_errors++;
1551                 }
1552
1553                 /*
1554                  * Drop mp->lock while we free the skb.
1555                  */
1556                 spin_unlock_irqrestore(&mp->lock, flags);
1557
1558                 if (cmd_sts & TX_FIRST_DESC)
1559                         dma_unmap_single(NULL, addr, count, DMA_TO_DEVICE);
1560                 else
1561                         dma_unmap_page(NULL, addr, count, DMA_TO_DEVICE);
1562
1563                 if (skb)
1564                         dev_kfree_skb_irq(skb);
1565
1566                 spin_lock_irqsave(&mp->lock, flags);
1567         }
1568         spin_unlock_irqrestore(&mp->lock, flags);
1569 }
1570
1571 static void txq_deinit(struct tx_queue *txq)
1572 {
1573         struct mv643xx_eth_private *mp = txq_to_mp(txq);
1574
1575         txq_disable(txq);
1576         txq_reclaim(txq, 1);
1577
1578         BUG_ON(txq->tx_used_desc != txq->tx_curr_desc);
1579
1580         if (txq->index == mp->txq_primary &&
1581             txq->tx_desc_area_size <= mp->tx_desc_sram_size)
1582                 iounmap(txq->tx_desc_area);
1583         else
1584                 dma_free_coherent(NULL, txq->tx_desc_area_size,
1585                                   txq->tx_desc_area, txq->tx_desc_dma);
1586
1587         kfree(txq->tx_skb);
1588 }
1589
1590
1591 /* netdev ops and related ***************************************************/
1592 static void update_pscr(struct mv643xx_eth_private *mp, int speed, int duplex)
1593 {
1594         u32 pscr_o;
1595         u32 pscr_n;
1596
1597         pscr_o = rdl(mp, PORT_SERIAL_CONTROL(mp->port_num));
1598
1599         /* clear speed, duplex and rx buffer size fields */
1600         pscr_n = pscr_o & ~(SET_MII_SPEED_TO_100   |
1601                             SET_GMII_SPEED_TO_1000 |
1602                             SET_FULL_DUPLEX_MODE   |
1603                             MAX_RX_PACKET_MASK);
1604
1605         if (speed == SPEED_1000) {
1606                 pscr_n |= SET_GMII_SPEED_TO_1000 | MAX_RX_PACKET_9700BYTE;
1607         } else {
1608                 if (speed == SPEED_100)
1609                         pscr_n |= SET_MII_SPEED_TO_100;
1610                 pscr_n |= MAX_RX_PACKET_1522BYTE;
1611         }
1612
1613         if (duplex == DUPLEX_FULL)
1614                 pscr_n |= SET_FULL_DUPLEX_MODE;
1615
1616         if (pscr_n != pscr_o) {
1617                 if ((pscr_o & SERIAL_PORT_ENABLE) == 0)
1618                         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), pscr_n);
1619                 else {
1620                         int i;
1621
1622                         for (i = 0; i < 8; i++)
1623                                 if (mp->txq_mask & (1 << i))
1624                                         txq_disable(mp->txq + i);
1625
1626                         pscr_o &= ~SERIAL_PORT_ENABLE;
1627                         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), pscr_o);
1628                         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), pscr_n);
1629                         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), pscr_n);
1630
1631                         for (i = 0; i < 8; i++)
1632                                 if (mp->txq_mask & (1 << i))
1633                                         txq_enable(mp->txq + i);
1634                 }
1635         }
1636 }
1637
1638 static irqreturn_t mv643xx_eth_irq(int irq, void *dev_id)
1639 {
1640         struct net_device *dev = (struct net_device *)dev_id;
1641         struct mv643xx_eth_private *mp = netdev_priv(dev);
1642         u32 int_cause;
1643         u32 int_cause_ext;
1644         u32 txq_active;
1645
1646         int_cause = rdl(mp, INT_CAUSE(mp->port_num)) &
1647                         (INT_TX_END | INT_RX | INT_EXT);
1648         if (int_cause == 0)
1649                 return IRQ_NONE;
1650
1651         int_cause_ext = 0;
1652         if (int_cause & INT_EXT) {
1653                 int_cause_ext = rdl(mp, INT_CAUSE_EXT(mp->port_num))
1654                                 & (INT_EXT_LINK | INT_EXT_PHY | INT_EXT_TX);
1655                 wrl(mp, INT_CAUSE_EXT(mp->port_num), ~int_cause_ext);
1656         }
1657
1658         if (int_cause_ext & (INT_EXT_PHY | INT_EXT_LINK)) {
1659                 if (mii_link_ok(&mp->mii)) {
1660                         struct ethtool_cmd cmd;
1661                         int i;
1662
1663                         mii_ethtool_gset(&mp->mii, &cmd);
1664                         update_pscr(mp, cmd.speed, cmd.duplex);
1665                         for (i = 0; i < 8; i++)
1666                                 if (mp->txq_mask & (1 << i))
1667                                         txq_enable(mp->txq + i);
1668
1669                         if (!netif_carrier_ok(dev)) {
1670                                 netif_carrier_on(dev);
1671                                 __txq_maybe_wake(mp->txq + mp->txq_primary);
1672                         }
1673                 } else if (netif_carrier_ok(dev)) {
1674                         netif_stop_queue(dev);
1675                         netif_carrier_off(dev);
1676                 }
1677         }
1678
1679         /*
1680          * RxBuffer or RxError set for any of the 8 queues?
1681          */
1682 #ifdef MV643XX_ETH_NAPI
1683         if (int_cause & INT_RX) {
1684                 wrl(mp, INT_MASK(mp->port_num), 0x00000000);
1685                 rdl(mp, INT_MASK(mp->port_num));
1686
1687                 netif_rx_schedule(dev, &mp->napi);
1688         }
1689 #else
1690         if (int_cause & INT_RX) {
1691                 int i;
1692
1693                 for (i = 7; i >= 0; i--)
1694                         if (mp->rxq_mask & (1 << i))
1695                                 rxq_process(mp->rxq + i, INT_MAX);
1696         }
1697 #endif
1698
1699         txq_active = rdl(mp, TXQ_COMMAND(mp->port_num));
1700
1701         /*
1702          * TxBuffer or TxError set for any of the 8 queues?
1703          */
1704         if (int_cause_ext & INT_EXT_TX) {
1705                 int i;
1706
1707                 for (i = 0; i < 8; i++)
1708                         if (mp->txq_mask & (1 << i))
1709                                 txq_reclaim(mp->txq + i, 0);
1710         }
1711
1712         /*
1713          * Any TxEnd interrupts?
1714          */
1715         if (int_cause & INT_TX_END) {
1716                 int i;
1717
1718                 wrl(mp, INT_CAUSE(mp->port_num), ~(int_cause & INT_TX_END));
1719                 for (i = 0; i < 8; i++) {
1720                         struct tx_queue *txq = mp->txq + i;
1721                         if (txq->tx_desc_count && !((txq_active >> i) & 1))
1722                                 txq_enable(txq);
1723                 }
1724         }
1725
1726         /*
1727          * Enough space again in the primary TX queue for a full packet?
1728          */
1729         if (int_cause_ext & INT_EXT_TX) {
1730                 struct tx_queue *txq = mp->txq + mp->txq_primary;
1731                 __txq_maybe_wake(txq);
1732         }
1733
1734         return IRQ_HANDLED;
1735 }
1736
1737 static void phy_reset(struct mv643xx_eth_private *mp)
1738 {
1739         unsigned int data;
1740
1741         smi_reg_read(mp, mp->phy_addr, 0, &data);
1742         data |= 0x8000;
1743         smi_reg_write(mp, mp->phy_addr, 0, data);
1744
1745         do {
1746                 udelay(1);
1747                 smi_reg_read(mp, mp->phy_addr, 0, &data);
1748         } while (data & 0x8000);
1749 }
1750
1751 static void port_start(struct mv643xx_eth_private *mp)
1752 {
1753         u32 pscr;
1754         struct ethtool_cmd ethtool_cmd;
1755         int i;
1756
1757         /*
1758          * Configure basic link parameters.
1759          */
1760         pscr = rdl(mp, PORT_SERIAL_CONTROL(mp->port_num));
1761         pscr &= ~(SERIAL_PORT_ENABLE | FORCE_LINK_PASS);
1762         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), pscr);
1763         pscr |= DISABLE_AUTO_NEG_FOR_FLOW_CTRL |
1764                 DISABLE_AUTO_NEG_SPEED_GMII    |
1765                 DISABLE_AUTO_NEG_FOR_DUPLEX    |
1766                 DO_NOT_FORCE_LINK_FAIL         |
1767                 SERIAL_PORT_CONTROL_RESERVED;
1768         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), pscr);
1769         pscr |= SERIAL_PORT_ENABLE;
1770         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), pscr);
1771
1772         wrl(mp, SDMA_CONFIG(mp->port_num), PORT_SDMA_CONFIG_DEFAULT_VALUE);
1773
1774         mv643xx_eth_get_settings(mp->dev, &ethtool_cmd);
1775         phy_reset(mp);
1776         mv643xx_eth_set_settings(mp->dev, &ethtool_cmd);
1777
1778         /*
1779          * Configure TX path and queues.
1780          */
1781         tx_set_rate(mp, 1000000000, 16777216);
1782         for (i = 0; i < 8; i++) {
1783                 struct tx_queue *txq = mp->txq + i;
1784                 int off = TXQ_CURRENT_DESC_PTR(mp->port_num, i);
1785                 u32 addr;
1786
1787                 if ((mp->txq_mask & (1 << i)) == 0)
1788                         continue;
1789
1790                 addr = (u32)txq->tx_desc_dma;
1791                 addr += txq->tx_curr_desc * sizeof(struct tx_desc);
1792                 wrl(mp, off, addr);
1793
1794                 txq_set_rate(txq, 1000000000, 16777216);
1795                 txq_set_fixed_prio_mode(txq);
1796         }
1797
1798         /*
1799          * Add configured unicast address to address filter table.
1800          */
1801         uc_addr_set(mp, mp->dev->dev_addr);
1802
1803         /*
1804          * Receive all unmatched unicast, TCP, UDP, BPDU and broadcast
1805          * frames to RX queue #0.
1806          */
1807         wrl(mp, PORT_CONFIG(mp->port_num), 0x00000000);
1808
1809         /*
1810          * Treat BPDUs as normal multicasts, and disable partition mode.
1811          */
1812         wrl(mp, PORT_CONFIG_EXT(mp->port_num), 0x00000000);
1813
1814         /*
1815          * Enable the receive queues.
1816          */
1817         for (i = 0; i < 8; i++) {
1818                 struct rx_queue *rxq = mp->rxq + i;
1819                 int off = RXQ_CURRENT_DESC_PTR(mp->port_num, i);
1820                 u32 addr;
1821
1822                 if ((mp->rxq_mask & (1 << i)) == 0)
1823                         continue;
1824
1825                 addr = (u32)rxq->rx_desc_dma;
1826                 addr += rxq->rx_curr_desc * sizeof(struct rx_desc);
1827                 wrl(mp, off, addr);
1828
1829                 rxq_enable(rxq);
1830         }
1831 }
1832
1833 static void set_rx_coal(struct mv643xx_eth_private *mp, unsigned int delay)
1834 {
1835         unsigned int coal = ((mp->shared->t_clk / 1000000) * delay) / 64;
1836         u32 val;
1837
1838         val = rdl(mp, SDMA_CONFIG(mp->port_num));
1839         if (mp->shared->extended_rx_coal_limit) {
1840                 if (coal > 0xffff)
1841                         coal = 0xffff;
1842                 val &= ~0x023fff80;
1843                 val |= (coal & 0x8000) << 10;
1844                 val |= (coal & 0x7fff) << 7;
1845         } else {
1846                 if (coal > 0x3fff)
1847                         coal = 0x3fff;
1848                 val &= ~0x003fff00;
1849                 val |= (coal & 0x3fff) << 8;
1850         }
1851         wrl(mp, SDMA_CONFIG(mp->port_num), val);
1852 }
1853
1854 static void set_tx_coal(struct mv643xx_eth_private *mp, unsigned int delay)
1855 {
1856         unsigned int coal = ((mp->shared->t_clk / 1000000) * delay) / 64;
1857
1858         if (coal > 0x3fff)
1859                 coal = 0x3fff;
1860         wrl(mp, TX_FIFO_URGENT_THRESHOLD(mp->port_num), (coal & 0x3fff) << 4);
1861 }
1862
1863 static int mv643xx_eth_open(struct net_device *dev)
1864 {
1865         struct mv643xx_eth_private *mp = netdev_priv(dev);
1866         int err;
1867         int i;
1868
1869         wrl(mp, INT_CAUSE(mp->port_num), 0);
1870         wrl(mp, INT_CAUSE_EXT(mp->port_num), 0);
1871         rdl(mp, INT_CAUSE_EXT(mp->port_num));
1872
1873         err = request_irq(dev->irq, mv643xx_eth_irq,
1874                           IRQF_SHARED | IRQF_SAMPLE_RANDOM,
1875                           dev->name, dev);
1876         if (err) {
1877                 dev_printk(KERN_ERR, &dev->dev, "can't assign irq\n");
1878                 return -EAGAIN;
1879         }
1880
1881         init_mac_tables(mp);
1882
1883         for (i = 0; i < 8; i++) {
1884                 if ((mp->rxq_mask & (1 << i)) == 0)
1885                         continue;
1886
1887                 err = rxq_init(mp, i);
1888                 if (err) {
1889                         while (--i >= 0)
1890                                 if (mp->rxq_mask & (1 << i))
1891                                         rxq_deinit(mp->rxq + i);
1892                         goto out;
1893                 }
1894
1895                 rxq_refill(mp->rxq + i);
1896         }
1897
1898         for (i = 0; i < 8; i++) {
1899                 if ((mp->txq_mask & (1 << i)) == 0)
1900                         continue;
1901
1902                 err = txq_init(mp, i);
1903                 if (err) {
1904                         while (--i >= 0)
1905                                 if (mp->txq_mask & (1 << i))
1906                                         txq_deinit(mp->txq + i);
1907                         goto out_free;
1908                 }
1909         }
1910
1911 #ifdef MV643XX_ETH_NAPI
1912         napi_enable(&mp->napi);
1913 #endif
1914
1915         port_start(mp);
1916
1917         set_rx_coal(mp, 0);
1918         set_tx_coal(mp, 0);
1919
1920         wrl(mp, INT_MASK_EXT(mp->port_num),
1921             INT_EXT_LINK | INT_EXT_PHY | INT_EXT_TX);
1922
1923         wrl(mp, INT_MASK(mp->port_num), INT_TX_END | INT_RX | INT_EXT);
1924
1925         return 0;
1926
1927
1928 out_free:
1929         for (i = 0; i < 8; i++)
1930                 if (mp->rxq_mask & (1 << i))
1931                         rxq_deinit(mp->rxq + i);
1932 out:
1933         free_irq(dev->irq, dev);
1934
1935         return err;
1936 }
1937
1938 static void port_reset(struct mv643xx_eth_private *mp)
1939 {
1940         unsigned int data;
1941         int i;
1942
1943         for (i = 0; i < 8; i++) {
1944                 if (mp->rxq_mask & (1 << i))
1945                         rxq_disable(mp->rxq + i);
1946                 if (mp->txq_mask & (1 << i))
1947                         txq_disable(mp->txq + i);
1948         }
1949         while (!(rdl(mp, PORT_STATUS(mp->port_num)) & TX_FIFO_EMPTY))
1950                 udelay(10);
1951
1952         /* Reset the Enable bit in the Configuration Register */
1953         data = rdl(mp, PORT_SERIAL_CONTROL(mp->port_num));
1954         data &= ~(SERIAL_PORT_ENABLE            |
1955                   DO_NOT_FORCE_LINK_FAIL        |
1956                   FORCE_LINK_PASS);
1957         wrl(mp, PORT_SERIAL_CONTROL(mp->port_num), data);
1958 }
1959
1960 static int mv643xx_eth_stop(struct net_device *dev)
1961 {
1962         struct mv643xx_eth_private *mp = netdev_priv(dev);
1963         int i;
1964
1965         wrl(mp, INT_MASK(mp->port_num), 0x00000000);
1966         rdl(mp, INT_MASK(mp->port_num));
1967
1968 #ifdef MV643XX_ETH_NAPI
1969         napi_disable(&mp->napi);
1970 #endif
1971         netif_carrier_off(dev);
1972         netif_stop_queue(dev);
1973
1974         free_irq(dev->irq, dev);
1975
1976         port_reset(mp);
1977         mib_counters_update(mp);
1978
1979         for (i = 0; i < 8; i++) {
1980                 if (mp->rxq_mask & (1 << i))
1981                         rxq_deinit(mp->rxq + i);
1982                 if (mp->txq_mask & (1 << i))
1983                         txq_deinit(mp->txq + i);
1984         }
1985
1986         return 0;
1987 }
1988
1989 static int mv643xx_eth_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
1990 {
1991         struct mv643xx_eth_private *mp = netdev_priv(dev);
1992
1993         return generic_mii_ioctl(&mp->mii, if_mii(ifr), cmd, NULL);
1994 }
1995
1996 static int mv643xx_eth_change_mtu(struct net_device *dev, int new_mtu)
1997 {
1998         struct mv643xx_eth_private *mp = netdev_priv(dev);
1999
2000         if (new_mtu < 64 || new_mtu > 9500)
2001                 return -EINVAL;
2002
2003         dev->mtu = new_mtu;
2004         tx_set_rate(mp, 1000000000, 16777216);
2005
2006         if (!netif_running(dev))
2007                 return 0;
2008
2009         /*
2010          * Stop and then re-open the interface. This will allocate RX
2011          * skbs of the new MTU.
2012          * There is a possible danger that the open will not succeed,
2013          * due to memory being full.
2014          */
2015         mv643xx_eth_stop(dev);
2016         if (mv643xx_eth_open(dev)) {
2017                 dev_printk(KERN_ERR, &dev->dev,
2018                            "fatal error on re-opening device after "
2019                            "MTU change\n");
2020         }
2021
2022         return 0;
2023 }
2024
2025 static void tx_timeout_task(struct work_struct *ugly)
2026 {
2027         struct mv643xx_eth_private *mp;
2028
2029         mp = container_of(ugly, struct mv643xx_eth_private, tx_timeout_task);
2030         if (netif_running(mp->dev)) {
2031                 netif_stop_queue(mp->dev);
2032
2033                 port_reset(mp);
2034                 port_start(mp);
2035
2036                 __txq_maybe_wake(mp->txq + mp->txq_primary);
2037         }
2038 }
2039
2040 static void mv643xx_eth_tx_timeout(struct net_device *dev)
2041 {
2042         struct mv643xx_eth_private *mp = netdev_priv(dev);
2043
2044         dev_printk(KERN_INFO, &dev->dev, "tx timeout\n");
2045
2046         schedule_work(&mp->tx_timeout_task);
2047 }
2048
2049 #ifdef CONFIG_NET_POLL_CONTROLLER
2050 static void mv643xx_eth_netpoll(struct net_device *dev)
2051 {
2052         struct mv643xx_eth_private *mp = netdev_priv(dev);
2053
2054         wrl(mp, INT_MASK(mp->port_num), 0x00000000);
2055         rdl(mp, INT_MASK(mp->port_num));
2056
2057         mv643xx_eth_irq(dev->irq, dev);
2058
2059         wrl(mp, INT_MASK(mp->port_num), INT_TX_END | INT_RX | INT_CAUSE_EXT);
2060 }
2061 #endif
2062
2063 static int mv643xx_eth_mdio_read(struct net_device *dev, int addr, int reg)
2064 {
2065         struct mv643xx_eth_private *mp = netdev_priv(dev);
2066         int val;
2067
2068         smi_reg_read(mp, addr, reg, &val);
2069
2070         return val;
2071 }
2072
2073 static void mv643xx_eth_mdio_write(struct net_device *dev, int addr, int reg, int val)
2074 {
2075         struct mv643xx_eth_private *mp = netdev_priv(dev);
2076         smi_reg_write(mp, addr, reg, val);
2077 }
2078
2079
2080 /* platform glue ************************************************************/
2081 static void
2082 mv643xx_eth_conf_mbus_windows(struct mv643xx_eth_shared_private *msp,
2083                               struct mbus_dram_target_info *dram)
2084 {
2085         void __iomem *base = msp->base;
2086         u32 win_enable;
2087         u32 win_protect;
2088         int i;
2089
2090         for (i = 0; i < 6; i++) {
2091                 writel(0, base + WINDOW_BASE(i));
2092                 writel(0, base + WINDOW_SIZE(i));
2093                 if (i < 4)
2094                         writel(0, base + WINDOW_REMAP_HIGH(i));
2095         }
2096
2097         win_enable = 0x3f;
2098         win_protect = 0;
2099
2100         for (i = 0; i < dram->num_cs; i++) {
2101                 struct mbus_dram_window *cs = dram->cs + i;
2102
2103                 writel((cs->base & 0xffff0000) |
2104                         (cs->mbus_attr << 8) |
2105                         dram->mbus_dram_target_id, base + WINDOW_BASE(i));
2106                 writel((cs->size - 1) & 0xffff0000, base + WINDOW_SIZE(i));
2107
2108                 win_enable &= ~(1 << i);
2109                 win_protect |= 3 << (2 * i);
2110         }
2111
2112         writel(win_enable, base + WINDOW_BAR_ENABLE);
2113         msp->win_protect = win_protect;
2114 }
2115
2116 static void infer_hw_params(struct mv643xx_eth_shared_private *msp)
2117 {
2118         /*
2119          * Check whether we have a 14-bit coal limit field in bits
2120          * [21:8], or a 16-bit coal limit in bits [25,21:7] of the
2121          * SDMA config register.
2122          */
2123         writel(0x02000000, msp->base + SDMA_CONFIG(0));
2124         if (readl(msp->base + SDMA_CONFIG(0)) & 0x02000000)
2125                 msp->extended_rx_coal_limit = 1;
2126         else
2127                 msp->extended_rx_coal_limit = 0;
2128
2129         /*
2130          * Check whether the TX rate control registers are in the
2131          * old or the new place.
2132          */
2133         writel(1, msp->base + TX_BW_MTU_MOVED(0));
2134         if (readl(msp->base + TX_BW_MTU_MOVED(0)) & 1)
2135                 msp->tx_bw_control_moved = 1;
2136         else
2137                 msp->tx_bw_control_moved = 0;
2138 }
2139
2140 static int mv643xx_eth_shared_probe(struct platform_device *pdev)
2141 {
2142         static int mv643xx_eth_version_printed = 0;
2143         struct mv643xx_eth_shared_platform_data *pd = pdev->dev.platform_data;
2144         struct mv643xx_eth_shared_private *msp;
2145         struct resource *res;
2146         int ret;
2147
2148         if (!mv643xx_eth_version_printed++)
2149                 printk(KERN_NOTICE "MV-643xx 10/100/1000 Ethernet Driver\n");
2150
2151         ret = -EINVAL;
2152         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2153         if (res == NULL)
2154                 goto out;
2155
2156         ret = -ENOMEM;
2157         msp = kmalloc(sizeof(*msp), GFP_KERNEL);
2158         if (msp == NULL)
2159                 goto out;
2160         memset(msp, 0, sizeof(*msp));
2161
2162         msp->base = ioremap(res->start, res->end - res->start + 1);
2163         if (msp->base == NULL)
2164                 goto out_free;
2165
2166         spin_lock_init(&msp->phy_lock);
2167
2168         /*
2169          * (Re-)program MBUS remapping windows if we are asked to.
2170          */
2171         if (pd != NULL && pd->dram != NULL)
2172                 mv643xx_eth_conf_mbus_windows(msp, pd->dram);
2173
2174         /*
2175          * Detect hardware parameters.
2176          */
2177         msp->t_clk = (pd != NULL && pd->t_clk != 0) ? pd->t_clk : 133000000;
2178         infer_hw_params(msp);
2179
2180         platform_set_drvdata(pdev, msp);
2181
2182         return 0;
2183
2184 out_free:
2185         kfree(msp);
2186 out:
2187         return ret;
2188 }
2189
2190 static int mv643xx_eth_shared_remove(struct platform_device *pdev)
2191 {
2192         struct mv643xx_eth_shared_private *msp = platform_get_drvdata(pdev);
2193
2194         iounmap(msp->base);
2195         kfree(msp);
2196
2197         return 0;
2198 }
2199
2200 static struct platform_driver mv643xx_eth_shared_driver = {
2201         .probe          = mv643xx_eth_shared_probe,
2202         .remove         = mv643xx_eth_shared_remove,
2203         .driver = {
2204                 .name   = MV643XX_ETH_SHARED_NAME,
2205                 .owner  = THIS_MODULE,
2206         },
2207 };
2208
2209 static void phy_addr_set(struct mv643xx_eth_private *mp, int phy_addr)
2210 {
2211         int addr_shift = 5 * mp->port_num;
2212         u32 data;
2213
2214         data = rdl(mp, PHY_ADDR);
2215         data &= ~(0x1f << addr_shift);
2216         data |= (phy_addr & 0x1f) << addr_shift;
2217         wrl(mp, PHY_ADDR, data);
2218 }
2219
2220 static int phy_addr_get(struct mv643xx_eth_private *mp)
2221 {
2222         unsigned int data;
2223
2224         data = rdl(mp, PHY_ADDR);
2225
2226         return (data >> (5 * mp->port_num)) & 0x1f;
2227 }
2228
2229 static void set_params(struct mv643xx_eth_private *mp,
2230                        struct mv643xx_eth_platform_data *pd)
2231 {
2232         struct net_device *dev = mp->dev;
2233
2234         if (is_valid_ether_addr(pd->mac_addr))
2235                 memcpy(dev->dev_addr, pd->mac_addr, 6);
2236         else
2237                 uc_addr_get(mp, dev->dev_addr);
2238
2239         if (pd->phy_addr == -1) {
2240                 mp->shared_smi = NULL;
2241                 mp->phy_addr = -1;
2242         } else {
2243                 mp->shared_smi = mp->shared;
2244                 if (pd->shared_smi != NULL)
2245                         mp->shared_smi = platform_get_drvdata(pd->shared_smi);
2246
2247                 if (pd->force_phy_addr || pd->phy_addr) {
2248                         mp->phy_addr = pd->phy_addr & 0x3f;
2249                         phy_addr_set(mp, mp->phy_addr);
2250                 } else {
2251                         mp->phy_addr = phy_addr_get(mp);
2252                 }
2253         }
2254
2255         mp->default_rx_ring_size = DEFAULT_RX_QUEUE_SIZE;
2256         if (pd->rx_queue_size)
2257                 mp->default_rx_ring_size = pd->rx_queue_size;
2258         mp->rx_desc_sram_addr = pd->rx_sram_addr;
2259         mp->rx_desc_sram_size = pd->rx_sram_size;
2260
2261         if (pd->rx_queue_mask)
2262                 mp->rxq_mask = pd->rx_queue_mask;
2263         else
2264                 mp->rxq_mask = 0x01;
2265         mp->rxq_primary = fls(mp->rxq_mask) - 1;
2266
2267         mp->default_tx_ring_size = DEFAULT_TX_QUEUE_SIZE;
2268         if (pd->tx_queue_size)
2269                 mp->default_tx_ring_size = pd->tx_queue_size;
2270         mp->tx_desc_sram_addr = pd->tx_sram_addr;
2271         mp->tx_desc_sram_size = pd->tx_sram_size;
2272
2273         if (pd->tx_queue_mask)
2274                 mp->txq_mask = pd->tx_queue_mask;
2275         else
2276                 mp->txq_mask = 0x01;
2277         mp->txq_primary = fls(mp->txq_mask) - 1;
2278 }
2279
2280 static int phy_detect(struct mv643xx_eth_private *mp)
2281 {
2282         unsigned int data;
2283         unsigned int data2;
2284
2285         smi_reg_read(mp, mp->phy_addr, 0, &data);
2286         smi_reg_write(mp, mp->phy_addr, 0, data ^ 0x1000);
2287
2288         smi_reg_read(mp, mp->phy_addr, 0, &data2);
2289         if (((data ^ data2) & 0x1000) == 0)
2290                 return -ENODEV;
2291
2292         smi_reg_write(mp, mp->phy_addr, 0, data);
2293
2294         return 0;
2295 }
2296
2297 static int phy_init(struct mv643xx_eth_private *mp,
2298                     struct mv643xx_eth_platform_data *pd)
2299 {
2300         struct ethtool_cmd cmd;
2301         int err;
2302
2303         err = phy_detect(mp);
2304         if (err) {
2305                 dev_printk(KERN_INFO, &mp->dev->dev,
2306                            "no PHY detected at addr %d\n", mp->phy_addr);
2307                 return err;
2308         }
2309         phy_reset(mp);
2310
2311         mp->mii.phy_id = mp->phy_addr;
2312         mp->mii.phy_id_mask = 0x3f;
2313         mp->mii.reg_num_mask = 0x1f;
2314         mp->mii.dev = mp->dev;
2315         mp->mii.mdio_read = mv643xx_eth_mdio_read;
2316         mp->mii.mdio_write = mv643xx_eth_mdio_write;
2317
2318         mp->mii.supports_gmii = mii_check_gmii_support(&mp->mii);
2319
2320         memset(&cmd, 0, sizeof(cmd));
2321
2322         cmd.port = PORT_MII;
2323         cmd.transceiver = XCVR_INTERNAL;
2324         cmd.phy_address = mp->phy_addr;
2325         if (pd->speed == 0) {
2326                 cmd.autoneg = AUTONEG_ENABLE;
2327                 cmd.speed = SPEED_100;
2328                 cmd.advertising = ADVERTISED_10baseT_Half  |
2329                                   ADVERTISED_10baseT_Full  |
2330                                   ADVERTISED_100baseT_Half |
2331                                   ADVERTISED_100baseT_Full;
2332                 if (mp->mii.supports_gmii)
2333                         cmd.advertising |= ADVERTISED_1000baseT_Full;
2334         } else {
2335                 cmd.autoneg = AUTONEG_DISABLE;
2336                 cmd.speed = pd->speed;
2337                 cmd.duplex = pd->duplex;
2338         }
2339
2340         update_pscr(mp, cmd.speed, cmd.duplex);
2341         mv643xx_eth_set_settings(mp->dev, &cmd);
2342
2343         return 0;
2344 }
2345
2346 static int mv643xx_eth_probe(struct platform_device *pdev)
2347 {
2348         struct mv643xx_eth_platform_data *pd;
2349         struct mv643xx_eth_private *mp;
2350         struct net_device *dev;
2351         struct resource *res;
2352         DECLARE_MAC_BUF(mac);
2353         int err;
2354
2355         pd = pdev->dev.platform_data;
2356         if (pd == NULL) {
2357                 dev_printk(KERN_ERR, &pdev->dev,
2358                            "no mv643xx_eth_platform_data\n");
2359                 return -ENODEV;
2360         }
2361
2362         if (pd->shared == NULL) {
2363                 dev_printk(KERN_ERR, &pdev->dev,
2364                            "no mv643xx_eth_platform_data->shared\n");
2365                 return -ENODEV;
2366         }
2367
2368         dev = alloc_etherdev(sizeof(struct mv643xx_eth_private));
2369         if (!dev)
2370                 return -ENOMEM;
2371
2372         mp = netdev_priv(dev);
2373         platform_set_drvdata(pdev, mp);
2374
2375         mp->shared = platform_get_drvdata(pd->shared);
2376         mp->port_num = pd->port_number;
2377
2378         mp->dev = dev;
2379 #ifdef MV643XX_ETH_NAPI
2380         netif_napi_add(dev, &mp->napi, mv643xx_eth_poll, 64);
2381 #endif
2382
2383         set_params(mp, pd);
2384
2385         spin_lock_init(&mp->lock);
2386
2387         mib_counters_clear(mp);
2388         INIT_WORK(&mp->tx_timeout_task, tx_timeout_task);
2389
2390         err = phy_init(mp, pd);
2391         if (err)
2392                 goto out;
2393         SET_ETHTOOL_OPS(dev, &mv643xx_eth_ethtool_ops);
2394
2395
2396         res = platform_get_resource(pdev, IORESOURCE_IRQ, 0);
2397         BUG_ON(!res);
2398         dev->irq = res->start;
2399
2400         dev->hard_start_xmit = mv643xx_eth_xmit;
2401         dev->open = mv643xx_eth_open;
2402         dev->stop = mv643xx_eth_stop;
2403         dev->set_multicast_list = mv643xx_eth_set_rx_mode;
2404         dev->set_mac_address = mv643xx_eth_set_mac_address;
2405         dev->do_ioctl = mv643xx_eth_ioctl;
2406         dev->change_mtu = mv643xx_eth_change_mtu;
2407         dev->tx_timeout = mv643xx_eth_tx_timeout;
2408 #ifdef CONFIG_NET_POLL_CONTROLLER
2409         dev->poll_controller = mv643xx_eth_netpoll;
2410 #endif
2411         dev->watchdog_timeo = 2 * HZ;
2412         dev->base_addr = 0;
2413
2414 #ifdef MV643XX_ETH_CHECKSUM_OFFLOAD_TX
2415         /*
2416          * Zero copy can only work if we use Discovery II memory. Else, we will
2417          * have to map the buffers to ISA memory which is only 16 MB
2418          */
2419         dev->features = NETIF_F_SG | NETIF_F_IP_CSUM;
2420 #endif
2421
2422         SET_NETDEV_DEV(dev, &pdev->dev);
2423
2424         if (mp->shared->win_protect)
2425                 wrl(mp, WINDOW_PROTECT(mp->port_num), mp->shared->win_protect);
2426
2427         err = register_netdev(dev);
2428         if (err)
2429                 goto out;
2430
2431         dev_printk(KERN_NOTICE, &dev->dev, "port %d with MAC address %s\n",
2432                    mp->port_num, print_mac(mac, dev->dev_addr));
2433
2434         if (dev->features & NETIF_F_SG)
2435                 dev_printk(KERN_NOTICE, &dev->dev, "scatter/gather enabled\n");
2436
2437         if (dev->features & NETIF_F_IP_CSUM)
2438                 dev_printk(KERN_NOTICE, &dev->dev, "tx checksum offload\n");
2439
2440 #ifdef MV643XX_ETH_NAPI
2441         dev_printk(KERN_NOTICE, &dev->dev, "napi enabled\n");
2442 #endif
2443
2444         if (mp->tx_desc_sram_size > 0)
2445                 dev_printk(KERN_NOTICE, &dev->dev, "configured with sram\n");
2446
2447         return 0;
2448
2449 out:
2450         free_netdev(dev);
2451
2452         return err;
2453 }
2454
2455 static int mv643xx_eth_remove(struct platform_device *pdev)
2456 {
2457         struct mv643xx_eth_private *mp = platform_get_drvdata(pdev);
2458
2459         unregister_netdev(mp->dev);
2460         flush_scheduled_work();
2461         free_netdev(mp->dev);
2462
2463         platform_set_drvdata(pdev, NULL);
2464
2465         return 0;
2466 }
2467
2468 static void mv643xx_eth_shutdown(struct platform_device *pdev)
2469 {
2470         struct mv643xx_eth_private *mp = platform_get_drvdata(pdev);
2471
2472         /* Mask all interrupts on ethernet port */
2473         wrl(mp, INT_MASK(mp->port_num), 0);
2474         rdl(mp, INT_MASK(mp->port_num));
2475
2476         if (netif_running(mp->dev))
2477                 port_reset(mp);
2478 }
2479
2480 static struct platform_driver mv643xx_eth_driver = {
2481         .probe          = mv643xx_eth_probe,
2482         .remove         = mv643xx_eth_remove,
2483         .shutdown       = mv643xx_eth_shutdown,
2484         .driver = {
2485                 .name   = MV643XX_ETH_NAME,
2486                 .owner  = THIS_MODULE,
2487         },
2488 };
2489
2490 static int __init mv643xx_eth_init_module(void)
2491 {
2492         int rc;
2493
2494         rc = platform_driver_register(&mv643xx_eth_shared_driver);
2495         if (!rc) {
2496                 rc = platform_driver_register(&mv643xx_eth_driver);
2497                 if (rc)
2498                         platform_driver_unregister(&mv643xx_eth_shared_driver);
2499         }
2500
2501         return rc;
2502 }
2503 module_init(mv643xx_eth_init_module);
2504
2505 static void __exit mv643xx_eth_cleanup_module(void)
2506 {
2507         platform_driver_unregister(&mv643xx_eth_driver);
2508         platform_driver_unregister(&mv643xx_eth_shared_driver);
2509 }
2510 module_exit(mv643xx_eth_cleanup_module);
2511
2512 MODULE_AUTHOR("Rabeeh Khoury, Assaf Hoffman, Matthew Dharm, Manish Lachwani "
2513               "and Dale Farnsworth");
2514 MODULE_DESCRIPTION("Ethernet driver for Marvell MV643XX");
2515 MODULE_LICENSE("GPL");
2516 MODULE_ALIAS("platform:" MV643XX_ETH_SHARED_NAME);
2517 MODULE_ALIAS("platform:" MV643XX_ETH_NAME);