e1000e: update copyright information
[safe/jmp/linux-2.6] / drivers / net / e1000e / e1000.h
1 /*******************************************************************************
2
3   Intel PRO/1000 Linux driver
4   Copyright(c) 1999 - 2009 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   Linux NICS <linux.nics@intel.com>
24   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
25   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
26
27 *******************************************************************************/
28
29 /* Linux PRO/1000 Ethernet Driver main header file */
30
31 #ifndef _E1000_H_
32 #define _E1000_H_
33
34 #include <linux/types.h>
35 #include <linux/timer.h>
36 #include <linux/workqueue.h>
37 #include <linux/io.h>
38 #include <linux/netdevice.h>
39 #include <linux/pci.h>
40
41 #include "hw.h"
42
43 struct e1000_info;
44
45 #define e_printk(level, adapter, format, arg...) \
46         printk(level "%s: %s: " format, pci_name(adapter->pdev), \
47                adapter->netdev->name, ## arg)
48
49 #ifdef DEBUG
50 #define e_dbg(format, arg...) \
51         e_printk(KERN_DEBUG , hw->adapter, format, ## arg)
52 #else
53 #define e_dbg(format, arg...) do { (void)(hw); } while (0)
54 #endif
55
56 #define e_err(format, arg...) \
57         e_printk(KERN_ERR, adapter, format, ## arg)
58 #define e_info(format, arg...) \
59         e_printk(KERN_INFO, adapter, format, ## arg)
60 #define e_warn(format, arg...) \
61         e_printk(KERN_WARNING, adapter, format, ## arg)
62 #define e_notice(format, arg...) \
63         e_printk(KERN_NOTICE, adapter, format, ## arg)
64
65
66 /* Interrupt modes, as used by the IntMode parameter */
67 #define E1000E_INT_MODE_LEGACY          0
68 #define E1000E_INT_MODE_MSI             1
69 #define E1000E_INT_MODE_MSIX            2
70
71 /* Tx/Rx descriptor defines */
72 #define E1000_DEFAULT_TXD               256
73 #define E1000_MAX_TXD                   4096
74 #define E1000_MIN_TXD                   64
75
76 #define E1000_DEFAULT_RXD               256
77 #define E1000_MAX_RXD                   4096
78 #define E1000_MIN_RXD                   64
79
80 #define E1000_MIN_ITR_USECS             10 /* 100000 irq/sec */
81 #define E1000_MAX_ITR_USECS             10000 /* 100    irq/sec */
82
83 /* Early Receive defines */
84 #define E1000_ERT_2048                  0x100
85
86 #define E1000_FC_PAUSE_TIME             0x0680 /* 858 usec */
87
88 /* How many Tx Descriptors do we need to call netif_wake_queue ? */
89 /* How many Rx Buffers do we bundle into one write to the hardware ? */
90 #define E1000_RX_BUFFER_WRITE           16 /* Must be power of 2 */
91
92 #define AUTO_ALL_MODES                  0
93 #define E1000_EEPROM_APME               0x0400
94
95 #define E1000_MNG_VLAN_NONE             (-1)
96
97 /* Number of packet split data buffers (not including the header buffer) */
98 #define PS_PAGE_BUFFERS                 (MAX_PS_BUFFERS - 1)
99
100 #define DEFAULT_JUMBO                   9234
101
102 /* BM/HV Specific Registers */
103 #define BM_PORT_CTRL_PAGE                 769
104
105 #define PHY_UPPER_SHIFT                   21
106 #define BM_PHY_REG(page, reg) \
107         (((reg) & MAX_PHY_REG_ADDRESS) |\
108          (((page) & 0xFFFF) << PHY_PAGE_SHIFT) |\
109          (((reg) & ~MAX_PHY_REG_ADDRESS) << (PHY_UPPER_SHIFT - PHY_PAGE_SHIFT)))
110
111 /* PHY Wakeup Registers and defines */
112 #define BM_RCTL         PHY_REG(BM_WUC_PAGE, 0)
113 #define BM_WUC          PHY_REG(BM_WUC_PAGE, 1)
114 #define BM_WUFC         PHY_REG(BM_WUC_PAGE, 2)
115 #define BM_WUS          PHY_REG(BM_WUC_PAGE, 3)
116 #define BM_RAR_L(_i)    (BM_PHY_REG(BM_WUC_PAGE, 16 + ((_i) << 2)))
117 #define BM_RAR_M(_i)    (BM_PHY_REG(BM_WUC_PAGE, 17 + ((_i) << 2)))
118 #define BM_RAR_H(_i)    (BM_PHY_REG(BM_WUC_PAGE, 18 + ((_i) << 2)))
119 #define BM_RAR_CTRL(_i) (BM_PHY_REG(BM_WUC_PAGE, 19 + ((_i) << 2)))
120 #define BM_MTA(_i)      (BM_PHY_REG(BM_WUC_PAGE, 128 + ((_i) << 1)))
121
122 #define BM_RCTL_UPE           0x0001          /* Unicast Promiscuous Mode */
123 #define BM_RCTL_MPE           0x0002          /* Multicast Promiscuous Mode */
124 #define BM_RCTL_MO_SHIFT      3               /* Multicast Offset Shift */
125 #define BM_RCTL_MO_MASK       (3 << 3)        /* Multicast Offset Mask */
126 #define BM_RCTL_BAM           0x0020          /* Broadcast Accept Mode */
127 #define BM_RCTL_PMCF          0x0040          /* Pass MAC Control Frames */
128 #define BM_RCTL_RFCE          0x0080          /* Rx Flow Control Enable */
129
130 #define HV_SCC_UPPER            PHY_REG(778, 16) /* Single Collision Count */
131 #define HV_SCC_LOWER            PHY_REG(778, 17)
132 #define HV_ECOL_UPPER           PHY_REG(778, 18) /* Excessive Collision Count */
133 #define HV_ECOL_LOWER           PHY_REG(778, 19)
134 #define HV_MCC_UPPER            PHY_REG(778, 20) /* Multiple Collision Count */
135 #define HV_MCC_LOWER            PHY_REG(778, 21)
136 #define HV_LATECOL_UPPER        PHY_REG(778, 23) /* Late Collision Count */
137 #define HV_LATECOL_LOWER        PHY_REG(778, 24)
138 #define HV_COLC_UPPER           PHY_REG(778, 25) /* Collision Count */
139 #define HV_COLC_LOWER           PHY_REG(778, 26)
140 #define HV_DC_UPPER             PHY_REG(778, 27) /* Defer Count */
141 #define HV_DC_LOWER             PHY_REG(778, 28)
142 #define HV_TNCRS_UPPER          PHY_REG(778, 29) /* Transmit with no CRS */
143 #define HV_TNCRS_LOWER          PHY_REG(778, 30)
144
145 /* BM PHY Copper Specific Status */
146 #define BM_CS_STATUS                      17
147 #define BM_CS_STATUS_LINK_UP              0x0400
148 #define BM_CS_STATUS_RESOLVED             0x0800
149 #define BM_CS_STATUS_SPEED_MASK           0xC000
150 #define BM_CS_STATUS_SPEED_1000           0x8000
151
152 /* 82577 Mobile Phy Status Register */
153 #define HV_M_STATUS                       26
154 #define HV_M_STATUS_AUTONEG_COMPLETE      0x1000
155 #define HV_M_STATUS_SPEED_MASK            0x0300
156 #define HV_M_STATUS_SPEED_1000            0x0200
157 #define HV_M_STATUS_LINK_UP               0x0040
158
159 enum e1000_boards {
160         board_82571,
161         board_82572,
162         board_82573,
163         board_82574,
164         board_82583,
165         board_80003es2lan,
166         board_ich8lan,
167         board_ich9lan,
168         board_ich10lan,
169         board_pchlan,
170 };
171
172 struct e1000_queue_stats {
173         u64 packets;
174         u64 bytes;
175 };
176
177 struct e1000_ps_page {
178         struct page *page;
179         u64 dma; /* must be u64 - written to hw */
180 };
181
182 /*
183  * wrappers around a pointer to a socket buffer,
184  * so a DMA handle can be stored along with the buffer
185  */
186 struct e1000_buffer {
187         dma_addr_t dma;
188         struct sk_buff *skb;
189         union {
190                 /* Tx */
191                 struct {
192                         unsigned long time_stamp;
193                         u16 length;
194                         u16 next_to_watch;
195                 };
196                 /* Rx */
197                 /* arrays of page information for packet split */
198                 struct e1000_ps_page *ps_pages;
199         };
200         struct page *page;
201 };
202
203 struct e1000_ring {
204         void *desc;                     /* pointer to ring memory  */
205         dma_addr_t dma;                 /* phys address of ring    */
206         unsigned int size;              /* length of ring in bytes */
207         unsigned int count;             /* number of desc. in ring */
208
209         u16 next_to_use;
210         u16 next_to_clean;
211
212         u16 head;
213         u16 tail;
214
215         /* array of buffer information structs */
216         struct e1000_buffer *buffer_info;
217
218         char name[IFNAMSIZ + 5];
219         u32 ims_val;
220         u32 itr_val;
221         u16 itr_register;
222         int set_itr;
223
224         struct sk_buff *rx_skb_top;
225
226         struct e1000_queue_stats stats;
227 };
228
229 /* PHY register snapshot values */
230 struct e1000_phy_regs {
231         u16 bmcr;               /* basic mode control register    */
232         u16 bmsr;               /* basic mode status register     */
233         u16 advertise;          /* auto-negotiation advertisement */
234         u16 lpa;                /* link partner ability register  */
235         u16 expansion;          /* auto-negotiation expansion reg */
236         u16 ctrl1000;           /* 1000BASE-T control register    */
237         u16 stat1000;           /* 1000BASE-T status register     */
238         u16 estatus;            /* extended status register       */
239 };
240
241 /* board specific private data structure */
242 struct e1000_adapter {
243         struct timer_list watchdog_timer;
244         struct timer_list phy_info_timer;
245         struct timer_list blink_timer;
246
247         struct work_struct reset_task;
248         struct work_struct watchdog_task;
249
250         const struct e1000_info *ei;
251
252         struct vlan_group *vlgrp;
253         u32 bd_number;
254         u32 rx_buffer_len;
255         u16 mng_vlan_id;
256         u16 link_speed;
257         u16 link_duplex;
258         u16 eeprom_vers;
259
260         /* track device up/down/testing state */
261         unsigned long state;
262
263         /* Interrupt Throttle Rate */
264         u32 itr;
265         u32 itr_setting;
266         u16 tx_itr;
267         u16 rx_itr;
268
269         /*
270          * Tx
271          */
272         struct e1000_ring *tx_ring /* One per active queue */
273                                                 ____cacheline_aligned_in_smp;
274
275         struct napi_struct napi;
276
277         unsigned long tx_queue_len;
278         unsigned int restart_queue;
279         u32 txd_cmd;
280
281         bool detect_tx_hung;
282         u8 tx_timeout_factor;
283
284         u32 tx_int_delay;
285         u32 tx_abs_int_delay;
286
287         unsigned int total_tx_bytes;
288         unsigned int total_tx_packets;
289         unsigned int total_rx_bytes;
290         unsigned int total_rx_packets;
291
292         /* Tx stats */
293         u64 tpt_old;
294         u64 colc_old;
295         u32 gotc;
296         u64 gotc_old;
297         u32 tx_timeout_count;
298         u32 tx_fifo_head;
299         u32 tx_head_addr;
300         u32 tx_fifo_size;
301         u32 tx_dma_failed;
302
303         /*
304          * Rx
305          */
306         bool (*clean_rx) (struct e1000_adapter *adapter,
307                           int *work_done, int work_to_do)
308                                                 ____cacheline_aligned_in_smp;
309         void (*alloc_rx_buf) (struct e1000_adapter *adapter,
310                               int cleaned_count);
311         struct e1000_ring *rx_ring;
312
313         u32 rx_int_delay;
314         u32 rx_abs_int_delay;
315
316         /* Rx stats */
317         u64 hw_csum_err;
318         u64 hw_csum_good;
319         u64 rx_hdr_split;
320         u32 gorc;
321         u64 gorc_old;
322         u32 alloc_rx_buff_failed;
323         u32 rx_dma_failed;
324
325         unsigned int rx_ps_pages;
326         u16 rx_ps_bsize0;
327         u32 max_frame_size;
328         u32 min_frame_size;
329
330         /* OS defined structs */
331         struct net_device *netdev;
332         struct pci_dev *pdev;
333
334         /* structs defined in e1000_hw.h */
335         struct e1000_hw hw;
336
337         struct e1000_hw_stats stats;
338         struct e1000_phy_info phy_info;
339         struct e1000_phy_stats phy_stats;
340
341         /* Snapshot of PHY registers */
342         struct e1000_phy_regs phy_regs;
343
344         struct e1000_ring test_tx_ring;
345         struct e1000_ring test_rx_ring;
346         u32 test_icr;
347
348         u32 msg_enable;
349         struct msix_entry *msix_entries;
350         int int_mode;
351         u32 eiac_mask;
352
353         u32 eeprom_wol;
354         u32 wol;
355         u32 pba;
356         u32 max_hw_frame_size;
357
358         bool fc_autoneg;
359
360         unsigned long led_status;
361
362         unsigned int flags;
363         unsigned int flags2;
364         struct work_struct downshift_task;
365         struct work_struct update_phy_task;
366         struct work_struct led_blink_task;
367 };
368
369 struct e1000_info {
370         enum e1000_mac_type     mac;
371         unsigned int            flags;
372         unsigned int            flags2;
373         u32                     pba;
374         u32                     max_hw_frame_size;
375         s32                     (*get_variants)(struct e1000_adapter *);
376         struct e1000_mac_operations *mac_ops;
377         struct e1000_phy_operations *phy_ops;
378         struct e1000_nvm_operations *nvm_ops;
379 };
380
381 /* hardware capability, feature, and workaround flags */
382 #define FLAG_HAS_AMT                      (1 << 0)
383 #define FLAG_HAS_FLASH                    (1 << 1)
384 #define FLAG_HAS_HW_VLAN_FILTER           (1 << 2)
385 #define FLAG_HAS_WOL                      (1 << 3)
386 #define FLAG_HAS_ERT                      (1 << 4)
387 #define FLAG_HAS_CTRLEXT_ON_LOAD          (1 << 5)
388 #define FLAG_HAS_SWSM_ON_LOAD             (1 << 6)
389 #define FLAG_HAS_JUMBO_FRAMES             (1 << 7)
390 #define FLAG_READ_ONLY_NVM                (1 << 8)
391 #define FLAG_IS_ICH                       (1 << 9)
392 #define FLAG_HAS_MSIX                     (1 << 10)
393 #define FLAG_HAS_SMART_POWER_DOWN         (1 << 11)
394 #define FLAG_IS_QUAD_PORT_A               (1 << 12)
395 #define FLAG_IS_QUAD_PORT                 (1 << 13)
396 #define FLAG_TIPG_MEDIUM_FOR_80003ESLAN   (1 << 14)
397 #define FLAG_APME_IN_WUC                  (1 << 15)
398 #define FLAG_APME_IN_CTRL3                (1 << 16)
399 #define FLAG_APME_CHECK_PORT_B            (1 << 17)
400 #define FLAG_DISABLE_FC_PAUSE_TIME        (1 << 18)
401 #define FLAG_NO_WAKE_UCAST                (1 << 19)
402 #define FLAG_MNG_PT_ENABLED               (1 << 20)
403 #define FLAG_RESET_OVERWRITES_LAA         (1 << 21)
404 #define FLAG_TARC_SPEED_MODE_BIT          (1 << 22)
405 #define FLAG_TARC_SET_BIT_ZERO            (1 << 23)
406 #define FLAG_RX_NEEDS_RESTART             (1 << 24)
407 #define FLAG_LSC_GIG_SPEED_DROP           (1 << 25)
408 #define FLAG_SMART_POWER_DOWN             (1 << 26)
409 #define FLAG_MSI_ENABLED                  (1 << 27)
410 #define FLAG_RX_CSUM_ENABLED              (1 << 28)
411 #define FLAG_TSO_FORCE                    (1 << 29)
412 #define FLAG_RX_RESTART_NOW               (1 << 30)
413 #define FLAG_MSI_TEST_FAILED              (1 << 31)
414
415 /* CRC Stripping defines */
416 #define FLAG2_CRC_STRIPPING               (1 << 0)
417 #define FLAG2_HAS_PHY_WAKEUP              (1 << 1)
418
419 #define E1000_RX_DESC_PS(R, i)      \
420         (&(((union e1000_rx_desc_packet_split *)((R).desc))[i]))
421 #define E1000_GET_DESC(R, i, type)      (&(((struct type *)((R).desc))[i]))
422 #define E1000_RX_DESC(R, i)             E1000_GET_DESC(R, i, e1000_rx_desc)
423 #define E1000_TX_DESC(R, i)             E1000_GET_DESC(R, i, e1000_tx_desc)
424 #define E1000_CONTEXT_DESC(R, i)        E1000_GET_DESC(R, i, e1000_context_desc)
425
426 enum e1000_state_t {
427         __E1000_TESTING,
428         __E1000_RESETTING,
429         __E1000_DOWN
430 };
431
432 enum latency_range {
433         lowest_latency = 0,
434         low_latency = 1,
435         bulk_latency = 2,
436         latency_invalid = 255
437 };
438
439 extern char e1000e_driver_name[];
440 extern const char e1000e_driver_version[];
441
442 extern void e1000e_check_options(struct e1000_adapter *adapter);
443 extern void e1000e_set_ethtool_ops(struct net_device *netdev);
444
445 extern int e1000e_up(struct e1000_adapter *adapter);
446 extern void e1000e_down(struct e1000_adapter *adapter);
447 extern void e1000e_reinit_locked(struct e1000_adapter *adapter);
448 extern void e1000e_reset(struct e1000_adapter *adapter);
449 extern void e1000e_power_up_phy(struct e1000_adapter *adapter);
450 extern int e1000e_setup_rx_resources(struct e1000_adapter *adapter);
451 extern int e1000e_setup_tx_resources(struct e1000_adapter *adapter);
452 extern void e1000e_free_rx_resources(struct e1000_adapter *adapter);
453 extern void e1000e_free_tx_resources(struct e1000_adapter *adapter);
454 extern void e1000e_update_stats(struct e1000_adapter *adapter);
455 extern bool e1000_has_link(struct e1000_adapter *adapter);
456 extern void e1000e_set_interrupt_capability(struct e1000_adapter *adapter);
457 extern void e1000e_reset_interrupt_capability(struct e1000_adapter *adapter);
458
459 extern unsigned int copybreak;
460
461 extern char *e1000e_get_hw_dev_name(struct e1000_hw *hw);
462
463 extern struct e1000_info e1000_82571_info;
464 extern struct e1000_info e1000_82572_info;
465 extern struct e1000_info e1000_82573_info;
466 extern struct e1000_info e1000_82574_info;
467 extern struct e1000_info e1000_82583_info;
468 extern struct e1000_info e1000_ich8_info;
469 extern struct e1000_info e1000_ich9_info;
470 extern struct e1000_info e1000_ich10_info;
471 extern struct e1000_info e1000_pch_info;
472 extern struct e1000_info e1000_es2_info;
473
474 extern s32 e1000e_read_pba_num(struct e1000_hw *hw, u32 *pba_num);
475
476 extern s32  e1000e_commit_phy(struct e1000_hw *hw);
477
478 extern bool e1000e_enable_mng_pass_thru(struct e1000_hw *hw);
479
480 extern bool e1000e_get_laa_state_82571(struct e1000_hw *hw);
481 extern void e1000e_set_laa_state_82571(struct e1000_hw *hw, bool state);
482
483 extern void e1000e_write_protect_nvm_ich8lan(struct e1000_hw *hw);
484 extern void e1000e_set_kmrn_lock_loss_workaround_ich8lan(struct e1000_hw *hw,
485                                                  bool state);
486 extern void e1000e_igp3_phy_powerdown_workaround_ich8lan(struct e1000_hw *hw);
487 extern void e1000e_gig_downshift_workaround_ich8lan(struct e1000_hw *hw);
488 extern void e1000e_disable_gig_wol_ich8lan(struct e1000_hw *hw);
489 extern s32 e1000_configure_k1_ich8lan(struct e1000_hw *hw, bool k1_enable);
490
491 extern s32 e1000e_check_for_copper_link(struct e1000_hw *hw);
492 extern s32 e1000e_check_for_fiber_link(struct e1000_hw *hw);
493 extern s32 e1000e_check_for_serdes_link(struct e1000_hw *hw);
494 extern s32 e1000e_setup_led_generic(struct e1000_hw *hw);
495 extern s32 e1000e_cleanup_led_generic(struct e1000_hw *hw);
496 extern s32 e1000e_led_on_generic(struct e1000_hw *hw);
497 extern s32 e1000e_led_off_generic(struct e1000_hw *hw);
498 extern s32 e1000e_get_bus_info_pcie(struct e1000_hw *hw);
499 extern s32 e1000e_get_speed_and_duplex_copper(struct e1000_hw *hw, u16 *speed, u16 *duplex);
500 extern s32 e1000e_get_speed_and_duplex_fiber_serdes(struct e1000_hw *hw, u16 *speed, u16 *duplex);
501 extern s32 e1000e_disable_pcie_master(struct e1000_hw *hw);
502 extern s32 e1000e_get_auto_rd_done(struct e1000_hw *hw);
503 extern s32 e1000e_id_led_init(struct e1000_hw *hw);
504 extern void e1000e_clear_hw_cntrs_base(struct e1000_hw *hw);
505 extern s32 e1000e_setup_fiber_serdes_link(struct e1000_hw *hw);
506 extern s32 e1000e_copper_link_setup_m88(struct e1000_hw *hw);
507 extern s32 e1000e_copper_link_setup_igp(struct e1000_hw *hw);
508 extern s32 e1000e_setup_link(struct e1000_hw *hw);
509 extern void e1000e_clear_vfta(struct e1000_hw *hw);
510 extern void e1000e_init_rx_addrs(struct e1000_hw *hw, u16 rar_count);
511 extern void e1000e_update_mc_addr_list_generic(struct e1000_hw *hw,
512                                                u8 *mc_addr_list,
513                                                u32 mc_addr_count,
514                                                u32 rar_used_count,
515                                                u32 rar_count);
516 extern void e1000e_rar_set(struct e1000_hw *hw, u8 *addr, u32 index);
517 extern s32 e1000e_set_fc_watermarks(struct e1000_hw *hw);
518 extern void e1000e_set_pcie_no_snoop(struct e1000_hw *hw, u32 no_snoop);
519 extern s32 e1000e_get_hw_semaphore(struct e1000_hw *hw);
520 extern s32 e1000e_valid_led_default(struct e1000_hw *hw, u16 *data);
521 extern void e1000e_config_collision_dist(struct e1000_hw *hw);
522 extern s32 e1000e_config_fc_after_link_up(struct e1000_hw *hw);
523 extern s32 e1000e_force_mac_fc(struct e1000_hw *hw);
524 extern s32 e1000e_blink_led(struct e1000_hw *hw);
525 extern void e1000e_write_vfta(struct e1000_hw *hw, u32 offset, u32 value);
526 extern void e1000e_reset_adaptive(struct e1000_hw *hw);
527 extern void e1000e_update_adaptive(struct e1000_hw *hw);
528
529 extern s32 e1000e_setup_copper_link(struct e1000_hw *hw);
530 extern s32 e1000e_get_phy_id(struct e1000_hw *hw);
531 extern void e1000e_put_hw_semaphore(struct e1000_hw *hw);
532 extern s32 e1000e_check_reset_block_generic(struct e1000_hw *hw);
533 extern s32 e1000e_phy_force_speed_duplex_igp(struct e1000_hw *hw);
534 extern s32 e1000e_get_cable_length_igp_2(struct e1000_hw *hw);
535 extern s32 e1000e_get_phy_info_igp(struct e1000_hw *hw);
536 extern s32 e1000e_read_phy_reg_igp(struct e1000_hw *hw, u32 offset, u16 *data);
537 extern s32 e1000e_read_phy_reg_igp_locked(struct e1000_hw *hw, u32 offset,
538                                           u16 *data);
539 extern s32 e1000e_phy_hw_reset_generic(struct e1000_hw *hw);
540 extern s32 e1000e_set_d3_lplu_state(struct e1000_hw *hw, bool active);
541 extern s32 e1000e_write_phy_reg_igp(struct e1000_hw *hw, u32 offset, u16 data);
542 extern s32 e1000e_write_phy_reg_igp_locked(struct e1000_hw *hw, u32 offset,
543                                            u16 data);
544 extern s32 e1000e_phy_sw_reset(struct e1000_hw *hw);
545 extern s32 e1000e_phy_force_speed_duplex_m88(struct e1000_hw *hw);
546 extern s32 e1000e_get_cfg_done(struct e1000_hw *hw);
547 extern s32 e1000e_get_cable_length_m88(struct e1000_hw *hw);
548 extern s32 e1000e_get_phy_info_m88(struct e1000_hw *hw);
549 extern s32 e1000e_read_phy_reg_m88(struct e1000_hw *hw, u32 offset, u16 *data);
550 extern s32 e1000e_write_phy_reg_m88(struct e1000_hw *hw, u32 offset, u16 data);
551 extern s32 e1000e_phy_init_script_igp3(struct e1000_hw *hw);
552 extern enum e1000_phy_type e1000e_get_phy_type_from_id(u32 phy_id);
553 extern s32 e1000e_determine_phy_address(struct e1000_hw *hw);
554 extern s32 e1000e_write_phy_reg_bm(struct e1000_hw *hw, u32 offset, u16 data);
555 extern s32 e1000e_read_phy_reg_bm(struct e1000_hw *hw, u32 offset, u16 *data);
556 extern s32 e1000e_read_phy_reg_bm2(struct e1000_hw *hw, u32 offset, u16 *data);
557 extern s32 e1000e_write_phy_reg_bm2(struct e1000_hw *hw, u32 offset, u16 data);
558 extern void e1000e_phy_force_speed_duplex_setup(struct e1000_hw *hw, u16 *phy_ctrl);
559 extern s32 e1000e_write_kmrn_reg(struct e1000_hw *hw, u32 offset, u16 data);
560 extern s32 e1000e_write_kmrn_reg_locked(struct e1000_hw *hw, u32 offset,
561                                         u16 data);
562 extern s32 e1000e_read_kmrn_reg(struct e1000_hw *hw, u32 offset, u16 *data);
563 extern s32 e1000e_read_kmrn_reg_locked(struct e1000_hw *hw, u32 offset,
564                                        u16 *data);
565 extern s32 e1000e_phy_has_link_generic(struct e1000_hw *hw, u32 iterations,
566                                u32 usec_interval, bool *success);
567 extern s32 e1000e_phy_reset_dsp(struct e1000_hw *hw);
568 extern s32 e1000e_read_phy_reg_mdic(struct e1000_hw *hw, u32 offset, u16 *data);
569 extern s32 e1000e_write_phy_reg_mdic(struct e1000_hw *hw, u32 offset, u16 data);
570 extern s32 e1000e_check_downshift(struct e1000_hw *hw);
571 extern s32 e1000_read_phy_reg_hv(struct e1000_hw *hw, u32 offset, u16 *data);
572 extern s32 e1000_read_phy_reg_hv_locked(struct e1000_hw *hw, u32 offset,
573                                         u16 *data);
574 extern s32 e1000_write_phy_reg_hv(struct e1000_hw *hw, u32 offset, u16 data);
575 extern s32 e1000_write_phy_reg_hv_locked(struct e1000_hw *hw, u32 offset,
576                                          u16 data);
577 extern s32 e1000_set_mdio_slow_mode_hv(struct e1000_hw *hw, bool slow);
578 extern s32 e1000_link_stall_workaround_hv(struct e1000_hw *hw);
579 extern s32 e1000_copper_link_setup_82577(struct e1000_hw *hw);
580 extern s32 e1000_check_polarity_82577(struct e1000_hw *hw);
581 extern s32 e1000_get_phy_info_82577(struct e1000_hw *hw);
582 extern s32 e1000_phy_force_speed_duplex_82577(struct e1000_hw *hw);
583 extern s32 e1000_get_cable_length_82577(struct e1000_hw *hw);
584
585 static inline s32 e1000_phy_hw_reset(struct e1000_hw *hw)
586 {
587         return hw->phy.ops.reset(hw);
588 }
589
590 static inline s32 e1000_check_reset_block(struct e1000_hw *hw)
591 {
592         return hw->phy.ops.check_reset_block(hw);
593 }
594
595 static inline s32 e1e_rphy(struct e1000_hw *hw, u32 offset, u16 *data)
596 {
597         return hw->phy.ops.read_reg(hw, offset, data);
598 }
599
600 static inline s32 e1e_wphy(struct e1000_hw *hw, u32 offset, u16 data)
601 {
602         return hw->phy.ops.write_reg(hw, offset, data);
603 }
604
605 static inline s32 e1000_get_cable_length(struct e1000_hw *hw)
606 {
607         return hw->phy.ops.get_cable_length(hw);
608 }
609
610 extern s32 e1000e_acquire_nvm(struct e1000_hw *hw);
611 extern s32 e1000e_write_nvm_spi(struct e1000_hw *hw, u16 offset, u16 words, u16 *data);
612 extern s32 e1000e_update_nvm_checksum_generic(struct e1000_hw *hw);
613 extern s32 e1000e_poll_eerd_eewr_done(struct e1000_hw *hw, int ee_reg);
614 extern s32 e1000e_read_nvm_eerd(struct e1000_hw *hw, u16 offset, u16 words, u16 *data);
615 extern s32 e1000e_validate_nvm_checksum_generic(struct e1000_hw *hw);
616 extern void e1000e_release_nvm(struct e1000_hw *hw);
617 extern void e1000e_reload_nvm(struct e1000_hw *hw);
618 extern s32 e1000e_read_mac_addr(struct e1000_hw *hw);
619
620 static inline s32 e1000_validate_nvm_checksum(struct e1000_hw *hw)
621 {
622         return hw->nvm.ops.validate(hw);
623 }
624
625 static inline s32 e1000e_update_nvm_checksum(struct e1000_hw *hw)
626 {
627         return hw->nvm.ops.update(hw);
628 }
629
630 static inline s32 e1000_read_nvm(struct e1000_hw *hw, u16 offset, u16 words, u16 *data)
631 {
632         return hw->nvm.ops.read(hw, offset, words, data);
633 }
634
635 static inline s32 e1000_write_nvm(struct e1000_hw *hw, u16 offset, u16 words, u16 *data)
636 {
637         return hw->nvm.ops.write(hw, offset, words, data);
638 }
639
640 static inline s32 e1000_get_phy_info(struct e1000_hw *hw)
641 {
642         return hw->phy.ops.get_info(hw);
643 }
644
645 static inline s32 e1000e_check_mng_mode(struct e1000_hw *hw)
646 {
647         return hw->mac.ops.check_mng_mode(hw);
648 }
649
650 extern bool e1000e_check_mng_mode_generic(struct e1000_hw *hw);
651 extern bool e1000e_enable_tx_pkt_filtering(struct e1000_hw *hw);
652 extern s32 e1000e_mng_write_dhcp_info(struct e1000_hw *hw, u8 *buffer, u16 length);
653
654 static inline u32 __er32(struct e1000_hw *hw, unsigned long reg)
655 {
656         return readl(hw->hw_addr + reg);
657 }
658
659 static inline void __ew32(struct e1000_hw *hw, unsigned long reg, u32 val)
660 {
661         writel(val, hw->hw_addr + reg);
662 }
663
664 #endif /* _E1000_H_ */