[libata] Link power management infrastructure
[safe/jmp/linux-2.6] / drivers / ata / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/list.h>
40 #include <linux/mm.h>
41 #include <linux/highmem.h>
42 #include <linux/spinlock.h>
43 #include <linux/blkdev.h>
44 #include <linux/delay.h>
45 #include <linux/timer.h>
46 #include <linux/interrupt.h>
47 #include <linux/completion.h>
48 #include <linux/suspend.h>
49 #include <linux/workqueue.h>
50 #include <linux/jiffies.h>
51 #include <linux/scatterlist.h>
52 #include <linux/io.h>
53 #include <scsi/scsi.h>
54 #include <scsi/scsi_cmnd.h>
55 #include <scsi/scsi_host.h>
56 #include <linux/libata.h>
57 #include <asm/semaphore.h>
58 #include <asm/byteorder.h>
59
60 #include "libata.h"
61
62
63 /* debounce timing parameters in msecs { interval, duration, timeout } */
64 const unsigned long sata_deb_timing_normal[]            = {   5,  100, 2000 };
65 const unsigned long sata_deb_timing_hotplug[]           = {  25,  500, 2000 };
66 const unsigned long sata_deb_timing_long[]              = { 100, 2000, 5000 };
67
68 static unsigned int ata_dev_init_params(struct ata_device *dev,
69                                         u16 heads, u16 sectors);
70 static unsigned int ata_dev_set_xfermode(struct ata_device *dev);
71 static unsigned int ata_dev_set_feature(struct ata_device *dev,
72                                         u8 enable, u8 feature);
73 static void ata_dev_xfermask(struct ata_device *dev);
74 static unsigned long ata_dev_blacklisted(const struct ata_device *dev);
75
76 unsigned int ata_print_id = 1;
77 static struct workqueue_struct *ata_wq;
78
79 struct workqueue_struct *ata_aux_wq;
80
81 int atapi_enabled = 1;
82 module_param(atapi_enabled, int, 0444);
83 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
84
85 int atapi_dmadir = 0;
86 module_param(atapi_dmadir, int, 0444);
87 MODULE_PARM_DESC(atapi_dmadir, "Enable ATAPI DMADIR bridge support (0=off, 1=on)");
88
89 int atapi_passthru16 = 1;
90 module_param(atapi_passthru16, int, 0444);
91 MODULE_PARM_DESC(atapi_passthru16, "Enable ATA_16 passthru for ATAPI devices; on by default (0=off, 1=on)");
92
93 int libata_fua = 0;
94 module_param_named(fua, libata_fua, int, 0444);
95 MODULE_PARM_DESC(fua, "FUA support (0=off, 1=on)");
96
97 static int ata_ignore_hpa;
98 module_param_named(ignore_hpa, ata_ignore_hpa, int, 0644);
99 MODULE_PARM_DESC(ignore_hpa, "Ignore HPA limit (0=keep BIOS limits, 1=ignore limits, using full disk)");
100
101 static int libata_dma_mask = ATA_DMA_MASK_ATA|ATA_DMA_MASK_ATAPI|ATA_DMA_MASK_CFA;
102 module_param_named(dma, libata_dma_mask, int, 0444);
103 MODULE_PARM_DESC(dma, "DMA enable/disable (0x1==ATA, 0x2==ATAPI, 0x4==CF)");
104
105 static int ata_probe_timeout = ATA_TMOUT_INTERNAL / HZ;
106 module_param(ata_probe_timeout, int, 0444);
107 MODULE_PARM_DESC(ata_probe_timeout, "Set ATA probing timeout (seconds)");
108
109 int libata_noacpi = 0;
110 module_param_named(noacpi, libata_noacpi, int, 0444);
111 MODULE_PARM_DESC(noacpi, "Disables the use of ACPI in probe/suspend/resume when set");
112
113 MODULE_AUTHOR("Jeff Garzik");
114 MODULE_DESCRIPTION("Library module for ATA devices");
115 MODULE_LICENSE("GPL");
116 MODULE_VERSION(DRV_VERSION);
117
118
119 /**
120  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
121  *      @tf: Taskfile to convert
122  *      @pmp: Port multiplier port
123  *      @is_cmd: This FIS is for command
124  *      @fis: Buffer into which data will output
125  *
126  *      Converts a standard ATA taskfile to a Serial ATA
127  *      FIS structure (Register - Host to Device).
128  *
129  *      LOCKING:
130  *      Inherited from caller.
131  */
132 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 pmp, int is_cmd, u8 *fis)
133 {
134         fis[0] = 0x27;                  /* Register - Host to Device FIS */
135         fis[1] = pmp & 0xf;             /* Port multiplier number*/
136         if (is_cmd)
137                 fis[1] |= (1 << 7);     /* bit 7 indicates Command FIS */
138
139         fis[2] = tf->command;
140         fis[3] = tf->feature;
141
142         fis[4] = tf->lbal;
143         fis[5] = tf->lbam;
144         fis[6] = tf->lbah;
145         fis[7] = tf->device;
146
147         fis[8] = tf->hob_lbal;
148         fis[9] = tf->hob_lbam;
149         fis[10] = tf->hob_lbah;
150         fis[11] = tf->hob_feature;
151
152         fis[12] = tf->nsect;
153         fis[13] = tf->hob_nsect;
154         fis[14] = 0;
155         fis[15] = tf->ctl;
156
157         fis[16] = 0;
158         fis[17] = 0;
159         fis[18] = 0;
160         fis[19] = 0;
161 }
162
163 /**
164  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
165  *      @fis: Buffer from which data will be input
166  *      @tf: Taskfile to output
167  *
168  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
169  *
170  *      LOCKING:
171  *      Inherited from caller.
172  */
173
174 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
175 {
176         tf->command     = fis[2];       /* status */
177         tf->feature     = fis[3];       /* error */
178
179         tf->lbal        = fis[4];
180         tf->lbam        = fis[5];
181         tf->lbah        = fis[6];
182         tf->device      = fis[7];
183
184         tf->hob_lbal    = fis[8];
185         tf->hob_lbam    = fis[9];
186         tf->hob_lbah    = fis[10];
187
188         tf->nsect       = fis[12];
189         tf->hob_nsect   = fis[13];
190 }
191
192 static const u8 ata_rw_cmds[] = {
193         /* pio multi */
194         ATA_CMD_READ_MULTI,
195         ATA_CMD_WRITE_MULTI,
196         ATA_CMD_READ_MULTI_EXT,
197         ATA_CMD_WRITE_MULTI_EXT,
198         0,
199         0,
200         0,
201         ATA_CMD_WRITE_MULTI_FUA_EXT,
202         /* pio */
203         ATA_CMD_PIO_READ,
204         ATA_CMD_PIO_WRITE,
205         ATA_CMD_PIO_READ_EXT,
206         ATA_CMD_PIO_WRITE_EXT,
207         0,
208         0,
209         0,
210         0,
211         /* dma */
212         ATA_CMD_READ,
213         ATA_CMD_WRITE,
214         ATA_CMD_READ_EXT,
215         ATA_CMD_WRITE_EXT,
216         0,
217         0,
218         0,
219         ATA_CMD_WRITE_FUA_EXT
220 };
221
222 /**
223  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
224  *      @tf: command to examine and configure
225  *      @dev: device tf belongs to
226  *
227  *      Examine the device configuration and tf->flags to calculate
228  *      the proper read/write commands and protocol to use.
229  *
230  *      LOCKING:
231  *      caller.
232  */
233 static int ata_rwcmd_protocol(struct ata_taskfile *tf, struct ata_device *dev)
234 {
235         u8 cmd;
236
237         int index, fua, lba48, write;
238
239         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
240         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
241         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
242
243         if (dev->flags & ATA_DFLAG_PIO) {
244                 tf->protocol = ATA_PROT_PIO;
245                 index = dev->multi_count ? 0 : 8;
246         } else if (lba48 && (dev->link->ap->flags & ATA_FLAG_PIO_LBA48)) {
247                 /* Unable to use DMA due to host limitation */
248                 tf->protocol = ATA_PROT_PIO;
249                 index = dev->multi_count ? 0 : 8;
250         } else {
251                 tf->protocol = ATA_PROT_DMA;
252                 index = 16;
253         }
254
255         cmd = ata_rw_cmds[index + fua + lba48 + write];
256         if (cmd) {
257                 tf->command = cmd;
258                 return 0;
259         }
260         return -1;
261 }
262
263 /**
264  *      ata_tf_read_block - Read block address from ATA taskfile
265  *      @tf: ATA taskfile of interest
266  *      @dev: ATA device @tf belongs to
267  *
268  *      LOCKING:
269  *      None.
270  *
271  *      Read block address from @tf.  This function can handle all
272  *      three address formats - LBA, LBA48 and CHS.  tf->protocol and
273  *      flags select the address format to use.
274  *
275  *      RETURNS:
276  *      Block address read from @tf.
277  */
278 u64 ata_tf_read_block(struct ata_taskfile *tf, struct ata_device *dev)
279 {
280         u64 block = 0;
281
282         if (tf->flags & ATA_TFLAG_LBA) {
283                 if (tf->flags & ATA_TFLAG_LBA48) {
284                         block |= (u64)tf->hob_lbah << 40;
285                         block |= (u64)tf->hob_lbam << 32;
286                         block |= tf->hob_lbal << 24;
287                 } else
288                         block |= (tf->device & 0xf) << 24;
289
290                 block |= tf->lbah << 16;
291                 block |= tf->lbam << 8;
292                 block |= tf->lbal;
293         } else {
294                 u32 cyl, head, sect;
295
296                 cyl = tf->lbam | (tf->lbah << 8);
297                 head = tf->device & 0xf;
298                 sect = tf->lbal;
299
300                 block = (cyl * dev->heads + head) * dev->sectors + sect;
301         }
302
303         return block;
304 }
305
306 /**
307  *      ata_build_rw_tf - Build ATA taskfile for given read/write request
308  *      @tf: Target ATA taskfile
309  *      @dev: ATA device @tf belongs to
310  *      @block: Block address
311  *      @n_block: Number of blocks
312  *      @tf_flags: RW/FUA etc...
313  *      @tag: tag
314  *
315  *      LOCKING:
316  *      None.
317  *
318  *      Build ATA taskfile @tf for read/write request described by
319  *      @block, @n_block, @tf_flags and @tag on @dev.
320  *
321  *      RETURNS:
322  *
323  *      0 on success, -ERANGE if the request is too large for @dev,
324  *      -EINVAL if the request is invalid.
325  */
326 int ata_build_rw_tf(struct ata_taskfile *tf, struct ata_device *dev,
327                     u64 block, u32 n_block, unsigned int tf_flags,
328                     unsigned int tag)
329 {
330         tf->flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
331         tf->flags |= tf_flags;
332
333         if (ata_ncq_enabled(dev) && likely(tag != ATA_TAG_INTERNAL)) {
334                 /* yay, NCQ */
335                 if (!lba_48_ok(block, n_block))
336                         return -ERANGE;
337
338                 tf->protocol = ATA_PROT_NCQ;
339                 tf->flags |= ATA_TFLAG_LBA | ATA_TFLAG_LBA48;
340
341                 if (tf->flags & ATA_TFLAG_WRITE)
342                         tf->command = ATA_CMD_FPDMA_WRITE;
343                 else
344                         tf->command = ATA_CMD_FPDMA_READ;
345
346                 tf->nsect = tag << 3;
347                 tf->hob_feature = (n_block >> 8) & 0xff;
348                 tf->feature = n_block & 0xff;
349
350                 tf->hob_lbah = (block >> 40) & 0xff;
351                 tf->hob_lbam = (block >> 32) & 0xff;
352                 tf->hob_lbal = (block >> 24) & 0xff;
353                 tf->lbah = (block >> 16) & 0xff;
354                 tf->lbam = (block >> 8) & 0xff;
355                 tf->lbal = block & 0xff;
356
357                 tf->device = 1 << 6;
358                 if (tf->flags & ATA_TFLAG_FUA)
359                         tf->device |= 1 << 7;
360         } else if (dev->flags & ATA_DFLAG_LBA) {
361                 tf->flags |= ATA_TFLAG_LBA;
362
363                 if (lba_28_ok(block, n_block)) {
364                         /* use LBA28 */
365                         tf->device |= (block >> 24) & 0xf;
366                 } else if (lba_48_ok(block, n_block)) {
367                         if (!(dev->flags & ATA_DFLAG_LBA48))
368                                 return -ERANGE;
369
370                         /* use LBA48 */
371                         tf->flags |= ATA_TFLAG_LBA48;
372
373                         tf->hob_nsect = (n_block >> 8) & 0xff;
374
375                         tf->hob_lbah = (block >> 40) & 0xff;
376                         tf->hob_lbam = (block >> 32) & 0xff;
377                         tf->hob_lbal = (block >> 24) & 0xff;
378                 } else
379                         /* request too large even for LBA48 */
380                         return -ERANGE;
381
382                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
383                         return -EINVAL;
384
385                 tf->nsect = n_block & 0xff;
386
387                 tf->lbah = (block >> 16) & 0xff;
388                 tf->lbam = (block >> 8) & 0xff;
389                 tf->lbal = block & 0xff;
390
391                 tf->device |= ATA_LBA;
392         } else {
393                 /* CHS */
394                 u32 sect, head, cyl, track;
395
396                 /* The request -may- be too large for CHS addressing. */
397                 if (!lba_28_ok(block, n_block))
398                         return -ERANGE;
399
400                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
401                         return -EINVAL;
402
403                 /* Convert LBA to CHS */
404                 track = (u32)block / dev->sectors;
405                 cyl   = track / dev->heads;
406                 head  = track % dev->heads;
407                 sect  = (u32)block % dev->sectors + 1;
408
409                 DPRINTK("block %u track %u cyl %u head %u sect %u\n",
410                         (u32)block, track, cyl, head, sect);
411
412                 /* Check whether the converted CHS can fit.
413                    Cylinder: 0-65535
414                    Head: 0-15
415                    Sector: 1-255*/
416                 if ((cyl >> 16) || (head >> 4) || (sect >> 8) || (!sect))
417                         return -ERANGE;
418
419                 tf->nsect = n_block & 0xff; /* Sector count 0 means 256 sectors */
420                 tf->lbal = sect;
421                 tf->lbam = cyl;
422                 tf->lbah = cyl >> 8;
423                 tf->device |= head;
424         }
425
426         return 0;
427 }
428
429 /**
430  *      ata_pack_xfermask - Pack pio, mwdma and udma masks into xfer_mask
431  *      @pio_mask: pio_mask
432  *      @mwdma_mask: mwdma_mask
433  *      @udma_mask: udma_mask
434  *
435  *      Pack @pio_mask, @mwdma_mask and @udma_mask into a single
436  *      unsigned int xfer_mask.
437  *
438  *      LOCKING:
439  *      None.
440  *
441  *      RETURNS:
442  *      Packed xfer_mask.
443  */
444 static unsigned int ata_pack_xfermask(unsigned int pio_mask,
445                                       unsigned int mwdma_mask,
446                                       unsigned int udma_mask)
447 {
448         return ((pio_mask << ATA_SHIFT_PIO) & ATA_MASK_PIO) |
449                 ((mwdma_mask << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA) |
450                 ((udma_mask << ATA_SHIFT_UDMA) & ATA_MASK_UDMA);
451 }
452
453 /**
454  *      ata_unpack_xfermask - Unpack xfer_mask into pio, mwdma and udma masks
455  *      @xfer_mask: xfer_mask to unpack
456  *      @pio_mask: resulting pio_mask
457  *      @mwdma_mask: resulting mwdma_mask
458  *      @udma_mask: resulting udma_mask
459  *
460  *      Unpack @xfer_mask into @pio_mask, @mwdma_mask and @udma_mask.
461  *      Any NULL distination masks will be ignored.
462  */
463 static void ata_unpack_xfermask(unsigned int xfer_mask,
464                                 unsigned int *pio_mask,
465                                 unsigned int *mwdma_mask,
466                                 unsigned int *udma_mask)
467 {
468         if (pio_mask)
469                 *pio_mask = (xfer_mask & ATA_MASK_PIO) >> ATA_SHIFT_PIO;
470         if (mwdma_mask)
471                 *mwdma_mask = (xfer_mask & ATA_MASK_MWDMA) >> ATA_SHIFT_MWDMA;
472         if (udma_mask)
473                 *udma_mask = (xfer_mask & ATA_MASK_UDMA) >> ATA_SHIFT_UDMA;
474 }
475
476 static const struct ata_xfer_ent {
477         int shift, bits;
478         u8 base;
479 } ata_xfer_tbl[] = {
480         { ATA_SHIFT_PIO, ATA_BITS_PIO, XFER_PIO_0 },
481         { ATA_SHIFT_MWDMA, ATA_BITS_MWDMA, XFER_MW_DMA_0 },
482         { ATA_SHIFT_UDMA, ATA_BITS_UDMA, XFER_UDMA_0 },
483         { -1, },
484 };
485
486 /**
487  *      ata_xfer_mask2mode - Find matching XFER_* for the given xfer_mask
488  *      @xfer_mask: xfer_mask of interest
489  *
490  *      Return matching XFER_* value for @xfer_mask.  Only the highest
491  *      bit of @xfer_mask is considered.
492  *
493  *      LOCKING:
494  *      None.
495  *
496  *      RETURNS:
497  *      Matching XFER_* value, 0 if no match found.
498  */
499 static u8 ata_xfer_mask2mode(unsigned int xfer_mask)
500 {
501         int highbit = fls(xfer_mask) - 1;
502         const struct ata_xfer_ent *ent;
503
504         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
505                 if (highbit >= ent->shift && highbit < ent->shift + ent->bits)
506                         return ent->base + highbit - ent->shift;
507         return 0;
508 }
509
510 /**
511  *      ata_xfer_mode2mask - Find matching xfer_mask for XFER_*
512  *      @xfer_mode: XFER_* of interest
513  *
514  *      Return matching xfer_mask for @xfer_mode.
515  *
516  *      LOCKING:
517  *      None.
518  *
519  *      RETURNS:
520  *      Matching xfer_mask, 0 if no match found.
521  */
522 static unsigned int ata_xfer_mode2mask(u8 xfer_mode)
523 {
524         const struct ata_xfer_ent *ent;
525
526         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
527                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
528                         return 1 << (ent->shift + xfer_mode - ent->base);
529         return 0;
530 }
531
532 /**
533  *      ata_xfer_mode2shift - Find matching xfer_shift for XFER_*
534  *      @xfer_mode: XFER_* of interest
535  *
536  *      Return matching xfer_shift for @xfer_mode.
537  *
538  *      LOCKING:
539  *      None.
540  *
541  *      RETURNS:
542  *      Matching xfer_shift, -1 if no match found.
543  */
544 static int ata_xfer_mode2shift(unsigned int xfer_mode)
545 {
546         const struct ata_xfer_ent *ent;
547
548         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
549                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
550                         return ent->shift;
551         return -1;
552 }
553
554 /**
555  *      ata_mode_string - convert xfer_mask to string
556  *      @xfer_mask: mask of bits supported; only highest bit counts.
557  *
558  *      Determine string which represents the highest speed
559  *      (highest bit in @modemask).
560  *
561  *      LOCKING:
562  *      None.
563  *
564  *      RETURNS:
565  *      Constant C string representing highest speed listed in
566  *      @mode_mask, or the constant C string "<n/a>".
567  */
568 static const char *ata_mode_string(unsigned int xfer_mask)
569 {
570         static const char * const xfer_mode_str[] = {
571                 "PIO0",
572                 "PIO1",
573                 "PIO2",
574                 "PIO3",
575                 "PIO4",
576                 "PIO5",
577                 "PIO6",
578                 "MWDMA0",
579                 "MWDMA1",
580                 "MWDMA2",
581                 "MWDMA3",
582                 "MWDMA4",
583                 "UDMA/16",
584                 "UDMA/25",
585                 "UDMA/33",
586                 "UDMA/44",
587                 "UDMA/66",
588                 "UDMA/100",
589                 "UDMA/133",
590                 "UDMA7",
591         };
592         int highbit;
593
594         highbit = fls(xfer_mask) - 1;
595         if (highbit >= 0 && highbit < ARRAY_SIZE(xfer_mode_str))
596                 return xfer_mode_str[highbit];
597         return "<n/a>";
598 }
599
600 static const char *sata_spd_string(unsigned int spd)
601 {
602         static const char * const spd_str[] = {
603                 "1.5 Gbps",
604                 "3.0 Gbps",
605         };
606
607         if (spd == 0 || (spd - 1) >= ARRAY_SIZE(spd_str))
608                 return "<unknown>";
609         return spd_str[spd - 1];
610 }
611
612 void ata_dev_disable(struct ata_device *dev)
613 {
614         if (ata_dev_enabled(dev)) {
615                 if (ata_msg_drv(dev->link->ap))
616                         ata_dev_printk(dev, KERN_WARNING, "disabled\n");
617                 ata_down_xfermask_limit(dev, ATA_DNXFER_FORCE_PIO0 |
618                                              ATA_DNXFER_QUIET);
619                 dev->class++;
620         }
621 }
622
623 static int ata_dev_set_dipm(struct ata_device *dev, enum link_pm policy)
624 {
625         struct ata_link *link = dev->link;
626         struct ata_port *ap = link->ap;
627         u32 scontrol;
628         unsigned int err_mask;
629         int rc;
630
631         /*
632          * disallow DIPM for drivers which haven't set
633          * ATA_FLAG_IPM.  This is because when DIPM is enabled,
634          * phy ready will be set in the interrupt status on
635          * state changes, which will cause some drivers to
636          * think there are errors - additionally drivers will
637          * need to disable hot plug.
638          */
639         if (!(ap->flags & ATA_FLAG_IPM) || !ata_dev_enabled(dev)) {
640                 ap->pm_policy = NOT_AVAILABLE;
641                 return -EINVAL;
642         }
643
644         /*
645          * For DIPM, we will only enable it for the
646          * min_power setting.
647          *
648          * Why?  Because Disks are too stupid to know that
649          * If the host rejects a request to go to SLUMBER
650          * they should retry at PARTIAL, and instead it
651          * just would give up.  So, for medium_power to
652          * work at all, we need to only allow HIPM.
653          */
654         rc = sata_scr_read(link, SCR_CONTROL, &scontrol);
655         if (rc)
656                 return rc;
657
658         switch (policy) {
659         case MIN_POWER:
660                 /* no restrictions on IPM transitions */
661                 scontrol &= ~(0x3 << 8);
662                 rc = sata_scr_write(link, SCR_CONTROL, scontrol);
663                 if (rc)
664                         return rc;
665
666                 /* enable DIPM */
667                 if (dev->flags & ATA_DFLAG_DIPM)
668                         err_mask = ata_dev_set_feature(dev,
669                                         SETFEATURES_SATA_ENABLE, SATA_DIPM);
670                 break;
671         case MEDIUM_POWER:
672                 /* allow IPM to PARTIAL */
673                 scontrol &= ~(0x1 << 8);
674                 scontrol |= (0x2 << 8);
675                 rc = sata_scr_write(link, SCR_CONTROL, scontrol);
676                 if (rc)
677                         return rc;
678
679                 /* disable DIPM */
680                 if (ata_dev_enabled(dev) && (dev->flags & ATA_DFLAG_DIPM))
681                         err_mask = ata_dev_set_feature(dev,
682                                         SETFEATURES_SATA_DISABLE, SATA_DIPM);
683                 break;
684         case NOT_AVAILABLE:
685         case MAX_PERFORMANCE:
686                 /* disable all IPM transitions */
687                 scontrol |= (0x3 << 8);
688                 rc = sata_scr_write(link, SCR_CONTROL, scontrol);
689                 if (rc)
690                         return rc;
691
692                 /* disable DIPM */
693                 if (ata_dev_enabled(dev) && (dev->flags & ATA_DFLAG_DIPM))
694                         err_mask = ata_dev_set_feature(dev,
695                                         SETFEATURES_SATA_DISABLE, SATA_DIPM);
696                 break;
697         }
698
699         /* FIXME: handle SET FEATURES failure */
700         (void) err_mask;
701
702         return 0;
703 }
704
705 /**
706  *      ata_dev_enable_pm - enable SATA interface power management
707  *      @device - device to enable ipm for
708  *      @policy - the link power management policy
709  *
710  *      Enable SATA Interface power management.  This will enable
711  *      Device Interface Power Management (DIPM) for min_power
712  *      policy, and then call driver specific callbacks for
713  *      enabling Host Initiated Power management.
714  *
715  *      Locking: Caller.
716  *      Returns: -EINVAL if IPM is not supported, 0 otherwise.
717  */
718 void ata_dev_enable_pm(struct ata_device *dev, enum link_pm policy)
719 {
720         int rc = 0;
721         struct ata_port *ap = dev->link->ap;
722
723         /* set HIPM first, then DIPM */
724         if (ap->ops->enable_pm)
725                 rc = ap->ops->enable_pm(ap, policy);
726         if (rc)
727                 goto enable_pm_out;
728         rc = ata_dev_set_dipm(dev, policy);
729
730 enable_pm_out:
731         if (rc)
732                 ap->pm_policy = MAX_PERFORMANCE;
733         else
734                 ap->pm_policy = policy;
735         return /* rc */;        /* hopefully we can use 'rc' eventually */
736 }
737
738 /**
739  *      ata_dev_disable_pm - disable SATA interface power management
740  *      @device - device to enable ipm for
741  *
742  *      Disable SATA Interface power management.  This will disable
743  *      Device Interface Power Management (DIPM) without changing
744  *      policy,  call driver specific callbacks for disabling Host
745  *      Initiated Power management.
746  *
747  *      Locking: Caller.
748  *      Returns: void
749  */
750 static void ata_dev_disable_pm(struct ata_device *dev)
751 {
752         struct ata_port *ap = dev->link->ap;
753
754         ata_dev_set_dipm(dev, MAX_PERFORMANCE);
755         if (ap->ops->disable_pm)
756                 ap->ops->disable_pm(ap);
757 }
758
759 void ata_lpm_schedule(struct ata_port *ap, enum link_pm policy)
760 {
761         ap->pm_policy = policy;
762         ap->link.eh_info.action |= ATA_EHI_LPM;
763         ap->link.eh_info.flags |= ATA_EHI_NO_AUTOPSY;
764         ata_port_schedule_eh(ap);
765 }
766
767 static void ata_lpm_enable(struct ata_host *host)
768 {
769         struct ata_link *link;
770         struct ata_port *ap;
771         struct ata_device *dev;
772         int i;
773
774         for (i = 0; i < host->n_ports; i++) {
775                 ap = host->ports[i];
776                 ata_port_for_each_link(link, ap) {
777                         ata_link_for_each_dev(dev, link)
778                                 ata_dev_disable_pm(dev);
779                 }
780         }
781 }
782
783 static void ata_lpm_disable(struct ata_host *host)
784 {
785         int i;
786
787         for (i = 0; i < host->n_ports; i++) {
788                 struct ata_port *ap = host->ports[i];
789                 ata_lpm_schedule(ap, ap->pm_policy);
790         }
791 }
792
793
794 /**
795  *      ata_devchk - PATA device presence detection
796  *      @ap: ATA channel to examine
797  *      @device: Device to examine (starting at zero)
798  *
799  *      This technique was originally described in
800  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
801  *      later found its way into the ATA/ATAPI spec.
802  *
803  *      Write a pattern to the ATA shadow registers,
804  *      and if a device is present, it will respond by
805  *      correctly storing and echoing back the
806  *      ATA shadow register contents.
807  *
808  *      LOCKING:
809  *      caller.
810  */
811
812 static unsigned int ata_devchk(struct ata_port *ap, unsigned int device)
813 {
814         struct ata_ioports *ioaddr = &ap->ioaddr;
815         u8 nsect, lbal;
816
817         ap->ops->dev_select(ap, device);
818
819         iowrite8(0x55, ioaddr->nsect_addr);
820         iowrite8(0xaa, ioaddr->lbal_addr);
821
822         iowrite8(0xaa, ioaddr->nsect_addr);
823         iowrite8(0x55, ioaddr->lbal_addr);
824
825         iowrite8(0x55, ioaddr->nsect_addr);
826         iowrite8(0xaa, ioaddr->lbal_addr);
827
828         nsect = ioread8(ioaddr->nsect_addr);
829         lbal = ioread8(ioaddr->lbal_addr);
830
831         if ((nsect == 0x55) && (lbal == 0xaa))
832                 return 1;       /* we found a device */
833
834         return 0;               /* nothing found */
835 }
836
837 /**
838  *      ata_dev_classify - determine device type based on ATA-spec signature
839  *      @tf: ATA taskfile register set for device to be identified
840  *
841  *      Determine from taskfile register contents whether a device is
842  *      ATA or ATAPI, as per "Signature and persistence" section
843  *      of ATA/PI spec (volume 1, sect 5.14).
844  *
845  *      LOCKING:
846  *      None.
847  *
848  *      RETURNS:
849  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, %ATA_DEV_PMP or
850  *      %ATA_DEV_UNKNOWN the event of failure.
851  */
852 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
853 {
854         /* Apple's open source Darwin code hints that some devices only
855          * put a proper signature into the LBA mid/high registers,
856          * So, we only check those.  It's sufficient for uniqueness.
857          *
858          * ATA/ATAPI-7 (d1532v1r1: Feb. 19, 2003) specified separate
859          * signatures for ATA and ATAPI devices attached on SerialATA,
860          * 0x3c/0xc3 and 0x69/0x96 respectively.  However, SerialATA
861          * spec has never mentioned about using different signatures
862          * for ATA/ATAPI devices.  Then, Serial ATA II: Port
863          * Multiplier specification began to use 0x69/0x96 to identify
864          * port multpliers and 0x3c/0xc3 to identify SEMB device.
865          * ATA/ATAPI-7 dropped descriptions about 0x3c/0xc3 and
866          * 0x69/0x96 shortly and described them as reserved for
867          * SerialATA.
868          *
869          * We follow the current spec and consider that 0x69/0x96
870          * identifies a port multiplier and 0x3c/0xc3 a SEMB device.
871          */
872         if ((tf->lbam == 0) && (tf->lbah == 0)) {
873                 DPRINTK("found ATA device by sig\n");
874                 return ATA_DEV_ATA;
875         }
876
877         if ((tf->lbam == 0x14) && (tf->lbah == 0xeb)) {
878                 DPRINTK("found ATAPI device by sig\n");
879                 return ATA_DEV_ATAPI;
880         }
881
882         if ((tf->lbam == 0x69) && (tf->lbah == 0x96)) {
883                 DPRINTK("found PMP device by sig\n");
884                 return ATA_DEV_PMP;
885         }
886
887         if ((tf->lbam == 0x3c) && (tf->lbah == 0xc3)) {
888                 printk(KERN_INFO "ata: SEMB device ignored\n");
889                 return ATA_DEV_SEMB_UNSUP; /* not yet */
890         }
891
892         DPRINTK("unknown device\n");
893         return ATA_DEV_UNKNOWN;
894 }
895
896 /**
897  *      ata_dev_try_classify - Parse returned ATA device signature
898  *      @dev: ATA device to classify (starting at zero)
899  *      @present: device seems present
900  *      @r_err: Value of error register on completion
901  *
902  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
903  *      an ATA/ATAPI-defined set of values is placed in the ATA
904  *      shadow registers, indicating the results of device detection
905  *      and diagnostics.
906  *
907  *      Select the ATA device, and read the values from the ATA shadow
908  *      registers.  Then parse according to the Error register value,
909  *      and the spec-defined values examined by ata_dev_classify().
910  *
911  *      LOCKING:
912  *      caller.
913  *
914  *      RETURNS:
915  *      Device type - %ATA_DEV_ATA, %ATA_DEV_ATAPI or %ATA_DEV_NONE.
916  */
917 unsigned int ata_dev_try_classify(struct ata_device *dev, int present,
918                                   u8 *r_err)
919 {
920         struct ata_port *ap = dev->link->ap;
921         struct ata_taskfile tf;
922         unsigned int class;
923         u8 err;
924
925         ap->ops->dev_select(ap, dev->devno);
926
927         memset(&tf, 0, sizeof(tf));
928
929         ap->ops->tf_read(ap, &tf);
930         err = tf.feature;
931         if (r_err)
932                 *r_err = err;
933
934         /* see if device passed diags: if master then continue and warn later */
935         if (err == 0 && dev->devno == 0)
936                 /* diagnostic fail : do nothing _YET_ */
937                 dev->horkage |= ATA_HORKAGE_DIAGNOSTIC;
938         else if (err == 1)
939                 /* do nothing */ ;
940         else if ((dev->devno == 0) && (err == 0x81))
941                 /* do nothing */ ;
942         else
943                 return ATA_DEV_NONE;
944
945         /* determine if device is ATA or ATAPI */
946         class = ata_dev_classify(&tf);
947
948         if (class == ATA_DEV_UNKNOWN) {
949                 /* If the device failed diagnostic, it's likely to
950                  * have reported incorrect device signature too.
951                  * Assume ATA device if the device seems present but
952                  * device signature is invalid with diagnostic
953                  * failure.
954                  */
955                 if (present && (dev->horkage & ATA_HORKAGE_DIAGNOSTIC))
956                         class = ATA_DEV_ATA;
957                 else
958                         class = ATA_DEV_NONE;
959         } else if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
960                 class = ATA_DEV_NONE;
961
962         return class;
963 }
964
965 /**
966  *      ata_id_string - Convert IDENTIFY DEVICE page into string
967  *      @id: IDENTIFY DEVICE results we will examine
968  *      @s: string into which data is output
969  *      @ofs: offset into identify device page
970  *      @len: length of string to return. must be an even number.
971  *
972  *      The strings in the IDENTIFY DEVICE page are broken up into
973  *      16-bit chunks.  Run through the string, and output each
974  *      8-bit chunk linearly, regardless of platform.
975  *
976  *      LOCKING:
977  *      caller.
978  */
979
980 void ata_id_string(const u16 *id, unsigned char *s,
981                    unsigned int ofs, unsigned int len)
982 {
983         unsigned int c;
984
985         while (len > 0) {
986                 c = id[ofs] >> 8;
987                 *s = c;
988                 s++;
989
990                 c = id[ofs] & 0xff;
991                 *s = c;
992                 s++;
993
994                 ofs++;
995                 len -= 2;
996         }
997 }
998
999 /**
1000  *      ata_id_c_string - Convert IDENTIFY DEVICE page into C string
1001  *      @id: IDENTIFY DEVICE results we will examine
1002  *      @s: string into which data is output
1003  *      @ofs: offset into identify device page
1004  *      @len: length of string to return. must be an odd number.
1005  *
1006  *      This function is identical to ata_id_string except that it
1007  *      trims trailing spaces and terminates the resulting string with
1008  *      null.  @len must be actual maximum length (even number) + 1.
1009  *
1010  *      LOCKING:
1011  *      caller.
1012  */
1013 void ata_id_c_string(const u16 *id, unsigned char *s,
1014                      unsigned int ofs, unsigned int len)
1015 {
1016         unsigned char *p;
1017
1018         WARN_ON(!(len & 1));
1019
1020         ata_id_string(id, s, ofs, len - 1);
1021
1022         p = s + strnlen(s, len - 1);
1023         while (p > s && p[-1] == ' ')
1024                 p--;
1025         *p = '\0';
1026 }
1027
1028 static u64 ata_id_n_sectors(const u16 *id)
1029 {
1030         if (ata_id_has_lba(id)) {
1031                 if (ata_id_has_lba48(id))
1032                         return ata_id_u64(id, 100);
1033                 else
1034                         return ata_id_u32(id, 60);
1035         } else {
1036                 if (ata_id_current_chs_valid(id))
1037                         return ata_id_u32(id, 57);
1038                 else
1039                         return id[1] * id[3] * id[6];
1040         }
1041 }
1042
1043 static u64 ata_tf_to_lba48(struct ata_taskfile *tf)
1044 {
1045         u64 sectors = 0;
1046
1047         sectors |= ((u64)(tf->hob_lbah & 0xff)) << 40;
1048         sectors |= ((u64)(tf->hob_lbam & 0xff)) << 32;
1049         sectors |= (tf->hob_lbal & 0xff) << 24;
1050         sectors |= (tf->lbah & 0xff) << 16;
1051         sectors |= (tf->lbam & 0xff) << 8;
1052         sectors |= (tf->lbal & 0xff);
1053
1054         return ++sectors;
1055 }
1056
1057 static u64 ata_tf_to_lba(struct ata_taskfile *tf)
1058 {
1059         u64 sectors = 0;
1060
1061         sectors |= (tf->device & 0x0f) << 24;
1062         sectors |= (tf->lbah & 0xff) << 16;
1063         sectors |= (tf->lbam & 0xff) << 8;
1064         sectors |= (tf->lbal & 0xff);
1065
1066         return ++sectors;
1067 }
1068
1069 /**
1070  *      ata_read_native_max_address - Read native max address
1071  *      @dev: target device
1072  *      @max_sectors: out parameter for the result native max address
1073  *
1074  *      Perform an LBA48 or LBA28 native size query upon the device in
1075  *      question.
1076  *
1077  *      RETURNS:
1078  *      0 on success, -EACCES if command is aborted by the drive.
1079  *      -EIO on other errors.
1080  */
1081 static int ata_read_native_max_address(struct ata_device *dev, u64 *max_sectors)
1082 {
1083         unsigned int err_mask;
1084         struct ata_taskfile tf;
1085         int lba48 = ata_id_has_lba48(dev->id);
1086
1087         ata_tf_init(dev, &tf);
1088
1089         /* always clear all address registers */
1090         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
1091
1092         if (lba48) {
1093                 tf.command = ATA_CMD_READ_NATIVE_MAX_EXT;
1094                 tf.flags |= ATA_TFLAG_LBA48;
1095         } else
1096                 tf.command = ATA_CMD_READ_NATIVE_MAX;
1097
1098         tf.protocol |= ATA_PROT_NODATA;
1099         tf.device |= ATA_LBA;
1100
1101         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0, 0);
1102         if (err_mask) {
1103                 ata_dev_printk(dev, KERN_WARNING, "failed to read native "
1104                                "max address (err_mask=0x%x)\n", err_mask);
1105                 if (err_mask == AC_ERR_DEV && (tf.feature & ATA_ABORTED))
1106                         return -EACCES;
1107                 return -EIO;
1108         }
1109
1110         if (lba48)
1111                 *max_sectors = ata_tf_to_lba48(&tf);
1112         else
1113                 *max_sectors = ata_tf_to_lba(&tf);
1114         if (dev->horkage & ATA_HORKAGE_HPA_SIZE)
1115                 (*max_sectors)--;
1116         return 0;
1117 }
1118
1119 /**
1120  *      ata_set_max_sectors - Set max sectors
1121  *      @dev: target device
1122  *      @new_sectors: new max sectors value to set for the device
1123  *
1124  *      Set max sectors of @dev to @new_sectors.
1125  *
1126  *      RETURNS:
1127  *      0 on success, -EACCES if command is aborted or denied (due to
1128  *      previous non-volatile SET_MAX) by the drive.  -EIO on other
1129  *      errors.
1130  */
1131 static int ata_set_max_sectors(struct ata_device *dev, u64 new_sectors)
1132 {
1133         unsigned int err_mask;
1134         struct ata_taskfile tf;
1135         int lba48 = ata_id_has_lba48(dev->id);
1136
1137         new_sectors--;
1138
1139         ata_tf_init(dev, &tf);
1140
1141         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
1142
1143         if (lba48) {
1144                 tf.command = ATA_CMD_SET_MAX_EXT;
1145                 tf.flags |= ATA_TFLAG_LBA48;
1146
1147                 tf.hob_lbal = (new_sectors >> 24) & 0xff;
1148                 tf.hob_lbam = (new_sectors >> 32) & 0xff;
1149                 tf.hob_lbah = (new_sectors >> 40) & 0xff;
1150         } else {
1151                 tf.command = ATA_CMD_SET_MAX;
1152
1153                 tf.device |= (new_sectors >> 24) & 0xf;
1154         }
1155
1156         tf.protocol |= ATA_PROT_NODATA;
1157         tf.device |= ATA_LBA;
1158
1159         tf.lbal = (new_sectors >> 0) & 0xff;
1160         tf.lbam = (new_sectors >> 8) & 0xff;
1161         tf.lbah = (new_sectors >> 16) & 0xff;
1162
1163         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0, 0);
1164         if (err_mask) {
1165                 ata_dev_printk(dev, KERN_WARNING, "failed to set "
1166                                "max address (err_mask=0x%x)\n", err_mask);
1167                 if (err_mask == AC_ERR_DEV &&
1168                     (tf.feature & (ATA_ABORTED | ATA_IDNF)))
1169                         return -EACCES;
1170                 return -EIO;
1171         }
1172
1173         return 0;
1174 }
1175
1176 /**
1177  *      ata_hpa_resize          -       Resize a device with an HPA set
1178  *      @dev: Device to resize
1179  *
1180  *      Read the size of an LBA28 or LBA48 disk with HPA features and resize
1181  *      it if required to the full size of the media. The caller must check
1182  *      the drive has the HPA feature set enabled.
1183  *
1184  *      RETURNS:
1185  *      0 on success, -errno on failure.
1186  */
1187 static int ata_hpa_resize(struct ata_device *dev)
1188 {
1189         struct ata_eh_context *ehc = &dev->link->eh_context;
1190         int print_info = ehc->i.flags & ATA_EHI_PRINTINFO;
1191         u64 sectors = ata_id_n_sectors(dev->id);
1192         u64 native_sectors;
1193         int rc;
1194
1195         /* do we need to do it? */
1196         if (dev->class != ATA_DEV_ATA ||
1197             !ata_id_has_lba(dev->id) || !ata_id_hpa_enabled(dev->id) ||
1198             (dev->horkage & ATA_HORKAGE_BROKEN_HPA))
1199                 return 0;
1200
1201         /* read native max address */
1202         rc = ata_read_native_max_address(dev, &native_sectors);
1203         if (rc) {
1204                 /* If HPA isn't going to be unlocked, skip HPA
1205                  * resizing from the next try.
1206                  */
1207                 if (!ata_ignore_hpa) {
1208                         ata_dev_printk(dev, KERN_WARNING, "HPA support seems "
1209                                        "broken, will skip HPA handling\n");
1210                         dev->horkage |= ATA_HORKAGE_BROKEN_HPA;
1211
1212                         /* we can continue if device aborted the command */
1213                         if (rc == -EACCES)
1214                                 rc = 0;
1215                 }
1216
1217                 return rc;
1218         }
1219
1220         /* nothing to do? */
1221         if (native_sectors <= sectors || !ata_ignore_hpa) {
1222                 if (!print_info || native_sectors == sectors)
1223                         return 0;
1224
1225                 if (native_sectors > sectors)
1226                         ata_dev_printk(dev, KERN_INFO,
1227                                 "HPA detected: current %llu, native %llu\n",
1228                                 (unsigned long long)sectors,
1229                                 (unsigned long long)native_sectors);
1230                 else if (native_sectors < sectors)
1231                         ata_dev_printk(dev, KERN_WARNING,
1232                                 "native sectors (%llu) is smaller than "
1233                                 "sectors (%llu)\n",
1234                                 (unsigned long long)native_sectors,
1235                                 (unsigned long long)sectors);
1236                 return 0;
1237         }
1238
1239         /* let's unlock HPA */
1240         rc = ata_set_max_sectors(dev, native_sectors);
1241         if (rc == -EACCES) {
1242                 /* if device aborted the command, skip HPA resizing */
1243                 ata_dev_printk(dev, KERN_WARNING, "device aborted resize "
1244                                "(%llu -> %llu), skipping HPA handling\n",
1245                                (unsigned long long)sectors,
1246                                (unsigned long long)native_sectors);
1247                 dev->horkage |= ATA_HORKAGE_BROKEN_HPA;
1248                 return 0;
1249         } else if (rc)
1250                 return rc;
1251
1252         /* re-read IDENTIFY data */
1253         rc = ata_dev_reread_id(dev, 0);
1254         if (rc) {
1255                 ata_dev_printk(dev, KERN_ERR, "failed to re-read IDENTIFY "
1256                                "data after HPA resizing\n");
1257                 return rc;
1258         }
1259
1260         if (print_info) {
1261                 u64 new_sectors = ata_id_n_sectors(dev->id);
1262                 ata_dev_printk(dev, KERN_INFO,
1263                         "HPA unlocked: %llu -> %llu, native %llu\n",
1264                         (unsigned long long)sectors,
1265                         (unsigned long long)new_sectors,
1266                         (unsigned long long)native_sectors);
1267         }
1268
1269         return 0;
1270 }
1271
1272 /**
1273  *      ata_id_to_dma_mode      -       Identify DMA mode from id block
1274  *      @dev: device to identify
1275  *      @unknown: mode to assume if we cannot tell
1276  *
1277  *      Set up the timing values for the device based upon the identify
1278  *      reported values for the DMA mode. This function is used by drivers
1279  *      which rely upon firmware configured modes, but wish to report the
1280  *      mode correctly when possible.
1281  *
1282  *      In addition we emit similarly formatted messages to the default
1283  *      ata_dev_set_mode handler, in order to provide consistency of
1284  *      presentation.
1285  */
1286
1287 void ata_id_to_dma_mode(struct ata_device *dev, u8 unknown)
1288 {
1289         unsigned int mask;
1290         u8 mode;
1291
1292         /* Pack the DMA modes */
1293         mask = ((dev->id[63] >> 8) << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA;
1294         if (dev->id[53] & 0x04)
1295                 mask |= ((dev->id[88] >> 8) << ATA_SHIFT_UDMA) & ATA_MASK_UDMA;
1296
1297         /* Select the mode in use */
1298         mode = ata_xfer_mask2mode(mask);
1299
1300         if (mode != 0) {
1301                 ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
1302                        ata_mode_string(mask));
1303         } else {
1304                 /* SWDMA perhaps ? */
1305                 mode = unknown;
1306                 ata_dev_printk(dev, KERN_INFO, "configured for DMA\n");
1307         }
1308
1309         /* Configure the device reporting */
1310         dev->xfer_mode = mode;
1311         dev->xfer_shift = ata_xfer_mode2shift(mode);
1312 }
1313
1314 /**
1315  *      ata_noop_dev_select - Select device 0/1 on ATA bus
1316  *      @ap: ATA channel to manipulate
1317  *      @device: ATA device (numbered from zero) to select
1318  *
1319  *      This function performs no actual function.
1320  *
1321  *      May be used as the dev_select() entry in ata_port_operations.
1322  *
1323  *      LOCKING:
1324  *      caller.
1325  */
1326 void ata_noop_dev_select(struct ata_port *ap, unsigned int device)
1327 {
1328 }
1329
1330
1331 /**
1332  *      ata_std_dev_select - Select device 0/1 on ATA bus
1333  *      @ap: ATA channel to manipulate
1334  *      @device: ATA device (numbered from zero) to select
1335  *
1336  *      Use the method defined in the ATA specification to
1337  *      make either device 0, or device 1, active on the
1338  *      ATA channel.  Works with both PIO and MMIO.
1339  *
1340  *      May be used as the dev_select() entry in ata_port_operations.
1341  *
1342  *      LOCKING:
1343  *      caller.
1344  */
1345
1346 void ata_std_dev_select(struct ata_port *ap, unsigned int device)
1347 {
1348         u8 tmp;
1349
1350         if (device == 0)
1351                 tmp = ATA_DEVICE_OBS;
1352         else
1353                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
1354
1355         iowrite8(tmp, ap->ioaddr.device_addr);
1356         ata_pause(ap);          /* needed; also flushes, for mmio */
1357 }
1358
1359 /**
1360  *      ata_dev_select - Select device 0/1 on ATA bus
1361  *      @ap: ATA channel to manipulate
1362  *      @device: ATA device (numbered from zero) to select
1363  *      @wait: non-zero to wait for Status register BSY bit to clear
1364  *      @can_sleep: non-zero if context allows sleeping
1365  *
1366  *      Use the method defined in the ATA specification to
1367  *      make either device 0, or device 1, active on the
1368  *      ATA channel.
1369  *
1370  *      This is a high-level version of ata_std_dev_select(),
1371  *      which additionally provides the services of inserting
1372  *      the proper pauses and status polling, where needed.
1373  *
1374  *      LOCKING:
1375  *      caller.
1376  */
1377
1378 void ata_dev_select(struct ata_port *ap, unsigned int device,
1379                            unsigned int wait, unsigned int can_sleep)
1380 {
1381         if (ata_msg_probe(ap))
1382                 ata_port_printk(ap, KERN_INFO, "ata_dev_select: ENTER, "
1383                                 "device %u, wait %u\n", device, wait);
1384
1385         if (wait)
1386                 ata_wait_idle(ap);
1387
1388         ap->ops->dev_select(ap, device);
1389
1390         if (wait) {
1391                 if (can_sleep && ap->link.device[device].class == ATA_DEV_ATAPI)
1392                         msleep(150);
1393                 ata_wait_idle(ap);
1394         }
1395 }
1396
1397 /**
1398  *      ata_dump_id - IDENTIFY DEVICE info debugging output
1399  *      @id: IDENTIFY DEVICE page to dump
1400  *
1401  *      Dump selected 16-bit words from the given IDENTIFY DEVICE
1402  *      page.
1403  *
1404  *      LOCKING:
1405  *      caller.
1406  */
1407
1408 static inline void ata_dump_id(const u16 *id)
1409 {
1410         DPRINTK("49==0x%04x  "
1411                 "53==0x%04x  "
1412                 "63==0x%04x  "
1413                 "64==0x%04x  "
1414                 "75==0x%04x  \n",
1415                 id[49],
1416                 id[53],
1417                 id[63],
1418                 id[64],
1419                 id[75]);
1420         DPRINTK("80==0x%04x  "
1421                 "81==0x%04x  "
1422                 "82==0x%04x  "
1423                 "83==0x%04x  "
1424                 "84==0x%04x  \n",
1425                 id[80],
1426                 id[81],
1427                 id[82],
1428                 id[83],
1429                 id[84]);
1430         DPRINTK("88==0x%04x  "
1431                 "93==0x%04x\n",
1432                 id[88],
1433                 id[93]);
1434 }
1435
1436 /**
1437  *      ata_id_xfermask - Compute xfermask from the given IDENTIFY data
1438  *      @id: IDENTIFY data to compute xfer mask from
1439  *
1440  *      Compute the xfermask for this device. This is not as trivial
1441  *      as it seems if we must consider early devices correctly.
1442  *
1443  *      FIXME: pre IDE drive timing (do we care ?).
1444  *
1445  *      LOCKING:
1446  *      None.
1447  *
1448  *      RETURNS:
1449  *      Computed xfermask
1450  */
1451 static unsigned int ata_id_xfermask(const u16 *id)
1452 {
1453         unsigned int pio_mask, mwdma_mask, udma_mask;
1454
1455         /* Usual case. Word 53 indicates word 64 is valid */
1456         if (id[ATA_ID_FIELD_VALID] & (1 << 1)) {
1457                 pio_mask = id[ATA_ID_PIO_MODES] & 0x03;
1458                 pio_mask <<= 3;
1459                 pio_mask |= 0x7;
1460         } else {
1461                 /* If word 64 isn't valid then Word 51 high byte holds
1462                  * the PIO timing number for the maximum. Turn it into
1463                  * a mask.
1464                  */
1465                 u8 mode = (id[ATA_ID_OLD_PIO_MODES] >> 8) & 0xFF;
1466                 if (mode < 5)   /* Valid PIO range */
1467                         pio_mask = (2 << mode) - 1;
1468                 else
1469                         pio_mask = 1;
1470
1471                 /* But wait.. there's more. Design your standards by
1472                  * committee and you too can get a free iordy field to
1473                  * process. However its the speeds not the modes that
1474                  * are supported... Note drivers using the timing API
1475                  * will get this right anyway
1476                  */
1477         }
1478
1479         mwdma_mask = id[ATA_ID_MWDMA_MODES] & 0x07;
1480
1481         if (ata_id_is_cfa(id)) {
1482                 /*
1483                  *      Process compact flash extended modes
1484                  */
1485                 int pio = id[163] & 0x7;
1486                 int dma = (id[163] >> 3) & 7;
1487
1488                 if (pio)
1489                         pio_mask |= (1 << 5);
1490                 if (pio > 1)
1491                         pio_mask |= (1 << 6);
1492                 if (dma)
1493                         mwdma_mask |= (1 << 3);
1494                 if (dma > 1)
1495                         mwdma_mask |= (1 << 4);
1496         }
1497
1498         udma_mask = 0;
1499         if (id[ATA_ID_FIELD_VALID] & (1 << 2))
1500                 udma_mask = id[ATA_ID_UDMA_MODES] & 0xff;
1501
1502         return ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
1503 }
1504
1505 /**
1506  *      ata_port_queue_task - Queue port_task
1507  *      @ap: The ata_port to queue port_task for
1508  *      @fn: workqueue function to be scheduled
1509  *      @data: data for @fn to use
1510  *      @delay: delay time for workqueue function
1511  *
1512  *      Schedule @fn(@data) for execution after @delay jiffies using
1513  *      port_task.  There is one port_task per port and it's the
1514  *      user(low level driver)'s responsibility to make sure that only
1515  *      one task is active at any given time.
1516  *
1517  *      libata core layer takes care of synchronization between
1518  *      port_task and EH.  ata_port_queue_task() may be ignored for EH
1519  *      synchronization.
1520  *
1521  *      LOCKING:
1522  *      Inherited from caller.
1523  */
1524 void ata_port_queue_task(struct ata_port *ap, work_func_t fn, void *data,
1525                          unsigned long delay)
1526 {
1527         PREPARE_DELAYED_WORK(&ap->port_task, fn);
1528         ap->port_task_data = data;
1529
1530         /* may fail if ata_port_flush_task() in progress */
1531         queue_delayed_work(ata_wq, &ap->port_task, delay);
1532 }
1533
1534 /**
1535  *      ata_port_flush_task - Flush port_task
1536  *      @ap: The ata_port to flush port_task for
1537  *
1538  *      After this function completes, port_task is guranteed not to
1539  *      be running or scheduled.
1540  *
1541  *      LOCKING:
1542  *      Kernel thread context (may sleep)
1543  */
1544 void ata_port_flush_task(struct ata_port *ap)
1545 {
1546         DPRINTK("ENTER\n");
1547
1548         cancel_rearming_delayed_work(&ap->port_task);
1549
1550         if (ata_msg_ctl(ap))
1551                 ata_port_printk(ap, KERN_DEBUG, "%s: EXIT\n", __FUNCTION__);
1552 }
1553
1554 static void ata_qc_complete_internal(struct ata_queued_cmd *qc)
1555 {
1556         struct completion *waiting = qc->private_data;
1557
1558         complete(waiting);
1559 }
1560
1561 /**
1562  *      ata_exec_internal_sg - execute libata internal command
1563  *      @dev: Device to which the command is sent
1564  *      @tf: Taskfile registers for the command and the result
1565  *      @cdb: CDB for packet command
1566  *      @dma_dir: Data tranfer direction of the command
1567  *      @sgl: sg list for the data buffer of the command
1568  *      @n_elem: Number of sg entries
1569  *      @timeout: Timeout in msecs (0 for default)
1570  *
1571  *      Executes libata internal command with timeout.  @tf contains
1572  *      command on entry and result on return.  Timeout and error
1573  *      conditions are reported via return value.  No recovery action
1574  *      is taken after a command times out.  It's caller's duty to
1575  *      clean up after timeout.
1576  *
1577  *      LOCKING:
1578  *      None.  Should be called with kernel context, might sleep.
1579  *
1580  *      RETURNS:
1581  *      Zero on success, AC_ERR_* mask on failure
1582  */
1583 unsigned ata_exec_internal_sg(struct ata_device *dev,
1584                               struct ata_taskfile *tf, const u8 *cdb,
1585                               int dma_dir, struct scatterlist *sgl,
1586                               unsigned int n_elem, unsigned long timeout)
1587 {
1588         struct ata_link *link = dev->link;
1589         struct ata_port *ap = link->ap;
1590         u8 command = tf->command;
1591         struct ata_queued_cmd *qc;
1592         unsigned int tag, preempted_tag;
1593         u32 preempted_sactive, preempted_qc_active;
1594         int preempted_nr_active_links;
1595         DECLARE_COMPLETION_ONSTACK(wait);
1596         unsigned long flags;
1597         unsigned int err_mask;
1598         int rc;
1599
1600         spin_lock_irqsave(ap->lock, flags);
1601
1602         /* no internal command while frozen */
1603         if (ap->pflags & ATA_PFLAG_FROZEN) {
1604                 spin_unlock_irqrestore(ap->lock, flags);
1605                 return AC_ERR_SYSTEM;
1606         }
1607
1608         /* initialize internal qc */
1609
1610         /* XXX: Tag 0 is used for drivers with legacy EH as some
1611          * drivers choke if any other tag is given.  This breaks
1612          * ata_tag_internal() test for those drivers.  Don't use new
1613          * EH stuff without converting to it.
1614          */
1615         if (ap->ops->error_handler)
1616                 tag = ATA_TAG_INTERNAL;
1617         else
1618                 tag = 0;
1619
1620         if (test_and_set_bit(tag, &ap->qc_allocated))
1621                 BUG();
1622         qc = __ata_qc_from_tag(ap, tag);
1623
1624         qc->tag = tag;
1625         qc->scsicmd = NULL;
1626         qc->ap = ap;
1627         qc->dev = dev;
1628         ata_qc_reinit(qc);
1629
1630         preempted_tag = link->active_tag;
1631         preempted_sactive = link->sactive;
1632         preempted_qc_active = ap->qc_active;
1633         preempted_nr_active_links = ap->nr_active_links;
1634         link->active_tag = ATA_TAG_POISON;
1635         link->sactive = 0;
1636         ap->qc_active = 0;
1637         ap->nr_active_links = 0;
1638
1639         /* prepare & issue qc */
1640         qc->tf = *tf;
1641         if (cdb)
1642                 memcpy(qc->cdb, cdb, ATAPI_CDB_LEN);
1643         qc->flags |= ATA_QCFLAG_RESULT_TF;
1644         qc->dma_dir = dma_dir;
1645         if (dma_dir != DMA_NONE) {
1646                 unsigned int i, buflen = 0;
1647                 struct scatterlist *sg;
1648
1649                 for_each_sg(sgl, sg, n_elem, i)
1650                         buflen += sg->length;
1651
1652                 ata_sg_init(qc, sgl, n_elem);
1653                 qc->nbytes = buflen;
1654         }
1655
1656         qc->private_data = &wait;
1657         qc->complete_fn = ata_qc_complete_internal;
1658
1659         ata_qc_issue(qc);
1660
1661         spin_unlock_irqrestore(ap->lock, flags);
1662
1663         if (!timeout)
1664                 timeout = ata_probe_timeout * 1000 / HZ;
1665
1666         rc = wait_for_completion_timeout(&wait, msecs_to_jiffies(timeout));
1667
1668         ata_port_flush_task(ap);
1669
1670         if (!rc) {
1671                 spin_lock_irqsave(ap->lock, flags);
1672
1673                 /* We're racing with irq here.  If we lose, the
1674                  * following test prevents us from completing the qc
1675                  * twice.  If we win, the port is frozen and will be
1676                  * cleaned up by ->post_internal_cmd().
1677                  */
1678                 if (qc->flags & ATA_QCFLAG_ACTIVE) {
1679                         qc->err_mask |= AC_ERR_TIMEOUT;
1680
1681                         if (ap->ops->error_handler)
1682                                 ata_port_freeze(ap);
1683                         else
1684                                 ata_qc_complete(qc);
1685
1686                         if (ata_msg_warn(ap))
1687                                 ata_dev_printk(dev, KERN_WARNING,
1688                                         "qc timeout (cmd 0x%x)\n", command);
1689                 }
1690
1691                 spin_unlock_irqrestore(ap->lock, flags);
1692         }
1693
1694         /* do post_internal_cmd */
1695         if (ap->ops->post_internal_cmd)
1696                 ap->ops->post_internal_cmd(qc);
1697
1698         /* perform minimal error analysis */
1699         if (qc->flags & ATA_QCFLAG_FAILED) {
1700                 if (qc->result_tf.command & (ATA_ERR | ATA_DF))
1701                         qc->err_mask |= AC_ERR_DEV;
1702
1703                 if (!qc->err_mask)
1704                         qc->err_mask |= AC_ERR_OTHER;
1705
1706                 if (qc->err_mask & ~AC_ERR_OTHER)
1707                         qc->err_mask &= ~AC_ERR_OTHER;
1708         }
1709
1710         /* finish up */
1711         spin_lock_irqsave(ap->lock, flags);
1712
1713         *tf = qc->result_tf;
1714         err_mask = qc->err_mask;
1715
1716         ata_qc_free(qc);
1717         link->active_tag = preempted_tag;
1718         link->sactive = preempted_sactive;
1719         ap->qc_active = preempted_qc_active;
1720         ap->nr_active_links = preempted_nr_active_links;
1721
1722         /* XXX - Some LLDDs (sata_mv) disable port on command failure.
1723          * Until those drivers are fixed, we detect the condition
1724          * here, fail the command with AC_ERR_SYSTEM and reenable the
1725          * port.
1726          *
1727          * Note that this doesn't change any behavior as internal
1728          * command failure results in disabling the device in the
1729          * higher layer for LLDDs without new reset/EH callbacks.
1730          *
1731          * Kill the following code as soon as those drivers are fixed.
1732          */
1733         if (ap->flags & ATA_FLAG_DISABLED) {
1734                 err_mask |= AC_ERR_SYSTEM;
1735                 ata_port_probe(ap);
1736         }
1737
1738         spin_unlock_irqrestore(ap->lock, flags);
1739
1740         return err_mask;
1741 }
1742
1743 /**
1744  *      ata_exec_internal - execute libata internal command
1745  *      @dev: Device to which the command is sent
1746  *      @tf: Taskfile registers for the command and the result
1747  *      @cdb: CDB for packet command
1748  *      @dma_dir: Data tranfer direction of the command
1749  *      @buf: Data buffer of the command
1750  *      @buflen: Length of data buffer
1751  *      @timeout: Timeout in msecs (0 for default)
1752  *
1753  *      Wrapper around ata_exec_internal_sg() which takes simple
1754  *      buffer instead of sg list.
1755  *
1756  *      LOCKING:
1757  *      None.  Should be called with kernel context, might sleep.
1758  *
1759  *      RETURNS:
1760  *      Zero on success, AC_ERR_* mask on failure
1761  */
1762 unsigned ata_exec_internal(struct ata_device *dev,
1763                            struct ata_taskfile *tf, const u8 *cdb,
1764                            int dma_dir, void *buf, unsigned int buflen,
1765                            unsigned long timeout)
1766 {
1767         struct scatterlist *psg = NULL, sg;
1768         unsigned int n_elem = 0;
1769
1770         if (dma_dir != DMA_NONE) {
1771                 WARN_ON(!buf);
1772                 sg_init_one(&sg, buf, buflen);
1773                 psg = &sg;
1774                 n_elem++;
1775         }
1776
1777         return ata_exec_internal_sg(dev, tf, cdb, dma_dir, psg, n_elem,
1778                                     timeout);
1779 }
1780
1781 /**
1782  *      ata_do_simple_cmd - execute simple internal command
1783  *      @dev: Device to which the command is sent
1784  *      @cmd: Opcode to execute
1785  *
1786  *      Execute a 'simple' command, that only consists of the opcode
1787  *      'cmd' itself, without filling any other registers
1788  *
1789  *      LOCKING:
1790  *      Kernel thread context (may sleep).
1791  *
1792  *      RETURNS:
1793  *      Zero on success, AC_ERR_* mask on failure
1794  */
1795 unsigned int ata_do_simple_cmd(struct ata_device *dev, u8 cmd)
1796 {
1797         struct ata_taskfile tf;
1798
1799         ata_tf_init(dev, &tf);
1800
1801         tf.command = cmd;
1802         tf.flags |= ATA_TFLAG_DEVICE;
1803         tf.protocol = ATA_PROT_NODATA;
1804
1805         return ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0, 0);
1806 }
1807
1808 /**
1809  *      ata_pio_need_iordy      -       check if iordy needed
1810  *      @adev: ATA device
1811  *
1812  *      Check if the current speed of the device requires IORDY. Used
1813  *      by various controllers for chip configuration.
1814  */
1815
1816 unsigned int ata_pio_need_iordy(const struct ata_device *adev)
1817 {
1818         /* Controller doesn't support  IORDY. Probably a pointless check
1819            as the caller should know this */
1820         if (adev->link->ap->flags & ATA_FLAG_NO_IORDY)
1821                 return 0;
1822         /* PIO3 and higher it is mandatory */
1823         if (adev->pio_mode > XFER_PIO_2)
1824                 return 1;
1825         /* We turn it on when possible */
1826         if (ata_id_has_iordy(adev->id))
1827                 return 1;
1828         return 0;
1829 }
1830
1831 /**
1832  *      ata_pio_mask_no_iordy   -       Return the non IORDY mask
1833  *      @adev: ATA device
1834  *
1835  *      Compute the highest mode possible if we are not using iordy. Return
1836  *      -1 if no iordy mode is available.
1837  */
1838
1839 static u32 ata_pio_mask_no_iordy(const struct ata_device *adev)
1840 {
1841         /* If we have no drive specific rule, then PIO 2 is non IORDY */
1842         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE */
1843                 u16 pio = adev->id[ATA_ID_EIDE_PIO];
1844                 /* Is the speed faster than the drive allows non IORDY ? */
1845                 if (pio) {
1846                         /* This is cycle times not frequency - watch the logic! */
1847                         if (pio > 240)  /* PIO2 is 240nS per cycle */
1848                                 return 3 << ATA_SHIFT_PIO;
1849                         return 7 << ATA_SHIFT_PIO;
1850                 }
1851         }
1852         return 3 << ATA_SHIFT_PIO;
1853 }
1854
1855 /**
1856  *      ata_dev_read_id - Read ID data from the specified device
1857  *      @dev: target device
1858  *      @p_class: pointer to class of the target device (may be changed)
1859  *      @flags: ATA_READID_* flags
1860  *      @id: buffer to read IDENTIFY data into
1861  *
1862  *      Read ID data from the specified device.  ATA_CMD_ID_ATA is
1863  *      performed on ATA devices and ATA_CMD_ID_ATAPI on ATAPI
1864  *      devices.  This function also issues ATA_CMD_INIT_DEV_PARAMS
1865  *      for pre-ATA4 drives.
1866  *
1867  *      FIXME: ATA_CMD_ID_ATA is optional for early drives and right
1868  *      now we abort if we hit that case.
1869  *
1870  *      LOCKING:
1871  *      Kernel thread context (may sleep)
1872  *
1873  *      RETURNS:
1874  *      0 on success, -errno otherwise.
1875  */
1876 int ata_dev_read_id(struct ata_device *dev, unsigned int *p_class,
1877                     unsigned int flags, u16 *id)
1878 {
1879         struct ata_port *ap = dev->link->ap;
1880         unsigned int class = *p_class;
1881         struct ata_taskfile tf;
1882         unsigned int err_mask = 0;
1883         const char *reason;
1884         int may_fallback = 1, tried_spinup = 0;
1885         int rc;
1886
1887         if (ata_msg_ctl(ap))
1888                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1889
1890         ata_dev_select(ap, dev->devno, 1, 1); /* select device 0/1 */
1891  retry:
1892         ata_tf_init(dev, &tf);
1893
1894         switch (class) {
1895         case ATA_DEV_ATA:
1896                 tf.command = ATA_CMD_ID_ATA;
1897                 break;
1898         case ATA_DEV_ATAPI:
1899                 tf.command = ATA_CMD_ID_ATAPI;
1900                 break;
1901         default:
1902                 rc = -ENODEV;
1903                 reason = "unsupported class";
1904                 goto err_out;
1905         }
1906
1907         tf.protocol = ATA_PROT_PIO;
1908
1909         /* Some devices choke if TF registers contain garbage.  Make
1910          * sure those are properly initialized.
1911          */
1912         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1913
1914         /* Device presence detection is unreliable on some
1915          * controllers.  Always poll IDENTIFY if available.
1916          */
1917         tf.flags |= ATA_TFLAG_POLLING;
1918
1919         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_FROM_DEVICE,
1920                                      id, sizeof(id[0]) * ATA_ID_WORDS, 0);
1921         if (err_mask) {
1922                 if (err_mask & AC_ERR_NODEV_HINT) {
1923                         DPRINTK("ata%u.%d: NODEV after polling detection\n",
1924                                 ap->print_id, dev->devno);
1925                         return -ENOENT;
1926                 }
1927
1928                 /* Device or controller might have reported the wrong
1929                  * device class.  Give a shot at the other IDENTIFY if
1930                  * the current one is aborted by the device.
1931                  */
1932                 if (may_fallback &&
1933                     (err_mask == AC_ERR_DEV) && (tf.feature & ATA_ABORTED)) {
1934                         may_fallback = 0;
1935
1936                         if (class == ATA_DEV_ATA)
1937                                 class = ATA_DEV_ATAPI;
1938                         else
1939                                 class = ATA_DEV_ATA;
1940                         goto retry;
1941                 }
1942
1943                 rc = -EIO;
1944                 reason = "I/O error";
1945                 goto err_out;
1946         }
1947
1948         /* Falling back doesn't make sense if ID data was read
1949          * successfully at least once.
1950          */
1951         may_fallback = 0;
1952
1953         swap_buf_le16(id, ATA_ID_WORDS);
1954
1955         /* sanity check */
1956         rc = -EINVAL;
1957         reason = "device reports invalid type";
1958
1959         if (class == ATA_DEV_ATA) {
1960                 if (!ata_id_is_ata(id) && !ata_id_is_cfa(id))
1961                         goto err_out;
1962         } else {
1963                 if (ata_id_is_ata(id))
1964                         goto err_out;
1965         }
1966
1967         if (!tried_spinup && (id[2] == 0x37c8 || id[2] == 0x738c)) {
1968                 tried_spinup = 1;
1969                 /*
1970                  * Drive powered-up in standby mode, and requires a specific
1971                  * SET_FEATURES spin-up subcommand before it will accept
1972                  * anything other than the original IDENTIFY command.
1973                  */
1974                 err_mask = ata_dev_set_feature(dev, SETFEATURES_SPINUP, 0);
1975                 if (err_mask && id[2] != 0x738c) {
1976                         rc = -EIO;
1977                         reason = "SPINUP failed";
1978                         goto err_out;
1979                 }
1980                 /*
1981                  * If the drive initially returned incomplete IDENTIFY info,
1982                  * we now must reissue the IDENTIFY command.
1983                  */
1984                 if (id[2] == 0x37c8)
1985                         goto retry;
1986         }
1987
1988         if ((flags & ATA_READID_POSTRESET) && class == ATA_DEV_ATA) {
1989                 /*
1990                  * The exact sequence expected by certain pre-ATA4 drives is:
1991                  * SRST RESET
1992                  * IDENTIFY (optional in early ATA)
1993                  * INITIALIZE DEVICE PARAMETERS (later IDE and ATA)
1994                  * anything else..
1995                  * Some drives were very specific about that exact sequence.
1996                  *
1997                  * Note that ATA4 says lba is mandatory so the second check
1998                  * shoud never trigger.
1999                  */
2000                 if (ata_id_major_version(id) < 4 || !ata_id_has_lba(id)) {
2001                         err_mask = ata_dev_init_params(dev, id[3], id[6]);
2002                         if (err_mask) {
2003                                 rc = -EIO;
2004                                 reason = "INIT_DEV_PARAMS failed";
2005                                 goto err_out;
2006                         }
2007
2008                         /* current CHS translation info (id[53-58]) might be
2009                          * changed. reread the identify device info.
2010                          */
2011                         flags &= ~ATA_READID_POSTRESET;
2012                         goto retry;
2013                 }
2014         }
2015
2016         *p_class = class;
2017
2018         return 0;
2019
2020  err_out:
2021         if (ata_msg_warn(ap))
2022                 ata_dev_printk(dev, KERN_WARNING, "failed to IDENTIFY "
2023                                "(%s, err_mask=0x%x)\n", reason, err_mask);
2024         return rc;
2025 }
2026
2027 static inline u8 ata_dev_knobble(struct ata_device *dev)
2028 {
2029         struct ata_port *ap = dev->link->ap;
2030         return ((ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(dev->id)));
2031 }
2032
2033 static void ata_dev_config_ncq(struct ata_device *dev,
2034                                char *desc, size_t desc_sz)
2035 {
2036         struct ata_port *ap = dev->link->ap;
2037         int hdepth = 0, ddepth = ata_id_queue_depth(dev->id);
2038
2039         if (!ata_id_has_ncq(dev->id)) {
2040                 desc[0] = '\0';
2041                 return;
2042         }
2043         if (dev->horkage & ATA_HORKAGE_NONCQ) {
2044                 snprintf(desc, desc_sz, "NCQ (not used)");
2045                 return;
2046         }
2047         if (ap->flags & ATA_FLAG_NCQ) {
2048                 hdepth = min(ap->scsi_host->can_queue, ATA_MAX_QUEUE - 1);
2049                 dev->flags |= ATA_DFLAG_NCQ;
2050         }
2051
2052         if (hdepth >= ddepth)
2053                 snprintf(desc, desc_sz, "NCQ (depth %d)", ddepth);
2054         else
2055                 snprintf(desc, desc_sz, "NCQ (depth %d/%d)", hdepth, ddepth);
2056 }
2057
2058 /**
2059  *      ata_dev_configure - Configure the specified ATA/ATAPI device
2060  *      @dev: Target device to configure
2061  *
2062  *      Configure @dev according to @dev->id.  Generic and low-level
2063  *      driver specific fixups are also applied.
2064  *
2065  *      LOCKING:
2066  *      Kernel thread context (may sleep)
2067  *
2068  *      RETURNS:
2069  *      0 on success, -errno otherwise
2070  */
2071 int ata_dev_configure(struct ata_device *dev)
2072 {
2073         struct ata_port *ap = dev->link->ap;
2074         struct ata_eh_context *ehc = &dev->link->eh_context;
2075         int print_info = ehc->i.flags & ATA_EHI_PRINTINFO;
2076         const u16 *id = dev->id;
2077         unsigned int xfer_mask;
2078         char revbuf[7];         /* XYZ-99\0 */
2079         char fwrevbuf[ATA_ID_FW_REV_LEN+1];
2080         char modelbuf[ATA_ID_PROD_LEN+1];
2081         int rc;
2082
2083         if (!ata_dev_enabled(dev) && ata_msg_info(ap)) {
2084                 ata_dev_printk(dev, KERN_INFO, "%s: ENTER/EXIT -- nodev\n",
2085                                __FUNCTION__);
2086                 return 0;
2087         }
2088
2089         if (ata_msg_probe(ap))
2090                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
2091
2092         /* set horkage */
2093         dev->horkage |= ata_dev_blacklisted(dev);
2094
2095         /* let ACPI work its magic */
2096         rc = ata_acpi_on_devcfg(dev);
2097         if (rc)
2098                 return rc;
2099
2100         /* massage HPA, do it early as it might change IDENTIFY data */
2101         rc = ata_hpa_resize(dev);
2102         if (rc)
2103                 return rc;
2104
2105         /* print device capabilities */
2106         if (ata_msg_probe(ap))
2107                 ata_dev_printk(dev, KERN_DEBUG,
2108                                "%s: cfg 49:%04x 82:%04x 83:%04x 84:%04x "
2109                                "85:%04x 86:%04x 87:%04x 88:%04x\n",
2110                                __FUNCTION__,
2111                                id[49], id[82], id[83], id[84],
2112                                id[85], id[86], id[87], id[88]);
2113
2114         /* initialize to-be-configured parameters */
2115         dev->flags &= ~ATA_DFLAG_CFG_MASK;
2116         dev->max_sectors = 0;
2117         dev->cdb_len = 0;
2118         dev->n_sectors = 0;
2119         dev->cylinders = 0;
2120         dev->heads = 0;
2121         dev->sectors = 0;
2122
2123         /*
2124          * common ATA, ATAPI feature tests
2125          */
2126
2127         /* find max transfer mode; for printk only */
2128         xfer_mask = ata_id_xfermask(id);
2129
2130         if (ata_msg_probe(ap))
2131                 ata_dump_id(id);
2132
2133         /* SCSI only uses 4-char revisions, dump full 8 chars from ATA */
2134         ata_id_c_string(dev->id, fwrevbuf, ATA_ID_FW_REV,
2135                         sizeof(fwrevbuf));
2136
2137         ata_id_c_string(dev->id, modelbuf, ATA_ID_PROD,
2138                         sizeof(modelbuf));
2139
2140         /* ATA-specific feature tests */
2141         if (dev->class == ATA_DEV_ATA) {
2142                 if (ata_id_is_cfa(id)) {
2143                         if (id[162] & 1) /* CPRM may make this media unusable */
2144                                 ata_dev_printk(dev, KERN_WARNING,
2145                                                "supports DRM functions and may "
2146                                                "not be fully accessable.\n");
2147                         snprintf(revbuf, 7, "CFA");
2148                 } else
2149                         snprintf(revbuf, 7, "ATA-%d", ata_id_major_version(id));
2150
2151                 dev->n_sectors = ata_id_n_sectors(id);
2152
2153                 if (dev->id[59] & 0x100)
2154                         dev->multi_count = dev->id[59] & 0xff;
2155
2156                 if (ata_id_has_lba(id)) {
2157                         const char *lba_desc;
2158                         char ncq_desc[20];
2159
2160                         lba_desc = "LBA";
2161                         dev->flags |= ATA_DFLAG_LBA;
2162                         if (ata_id_has_lba48(id)) {
2163                                 dev->flags |= ATA_DFLAG_LBA48;
2164                                 lba_desc = "LBA48";
2165
2166                                 if (dev->n_sectors >= (1UL << 28) &&
2167                                     ata_id_has_flush_ext(id))
2168                                         dev->flags |= ATA_DFLAG_FLUSH_EXT;
2169                         }
2170
2171                         /* config NCQ */
2172                         ata_dev_config_ncq(dev, ncq_desc, sizeof(ncq_desc));
2173
2174                         /* print device info to dmesg */
2175                         if (ata_msg_drv(ap) && print_info) {
2176                                 ata_dev_printk(dev, KERN_INFO,
2177                                         "%s: %s, %s, max %s\n",
2178                                         revbuf, modelbuf, fwrevbuf,
2179                                         ata_mode_string(xfer_mask));
2180                                 ata_dev_printk(dev, KERN_INFO,
2181                                         "%Lu sectors, multi %u: %s %s\n",
2182                                         (unsigned long long)dev->n_sectors,
2183                                         dev->multi_count, lba_desc, ncq_desc);
2184                         }
2185                 } else {
2186                         /* CHS */
2187
2188                         /* Default translation */
2189                         dev->cylinders  = id[1];
2190                         dev->heads      = id[3];
2191                         dev->sectors    = id[6];
2192
2193                         if (ata_id_current_chs_valid(id)) {
2194                                 /* Current CHS translation is valid. */
2195                                 dev->cylinders = id[54];
2196                                 dev->heads     = id[55];
2197                                 dev->sectors   = id[56];
2198                         }
2199
2200                         /* print device info to dmesg */
2201                         if (ata_msg_drv(ap) && print_info) {
2202                                 ata_dev_printk(dev, KERN_INFO,
2203                                         "%s: %s, %s, max %s\n",
2204                                         revbuf, modelbuf, fwrevbuf,
2205                                         ata_mode_string(xfer_mask));
2206                                 ata_dev_printk(dev, KERN_INFO,
2207                                         "%Lu sectors, multi %u, CHS %u/%u/%u\n",
2208                                         (unsigned long long)dev->n_sectors,
2209                                         dev->multi_count, dev->cylinders,
2210                                         dev->heads, dev->sectors);
2211                         }
2212                 }
2213
2214                 dev->cdb_len = 16;
2215         }
2216
2217         /* ATAPI-specific feature tests */
2218         else if (dev->class == ATA_DEV_ATAPI) {
2219                 const char *cdb_intr_string = "";
2220                 const char *atapi_an_string = "";
2221                 u32 sntf;
2222
2223                 rc = atapi_cdb_len(id);
2224                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
2225                         if (ata_msg_warn(ap))
2226                                 ata_dev_printk(dev, KERN_WARNING,
2227                                                "unsupported CDB len\n");
2228                         rc = -EINVAL;
2229                         goto err_out_nosup;
2230                 }
2231                 dev->cdb_len = (unsigned int) rc;
2232
2233                 /* Enable ATAPI AN if both the host and device have
2234                  * the support.  If PMP is attached, SNTF is required
2235                  * to enable ATAPI AN to discern between PHY status
2236                  * changed notifications and ATAPI ANs.
2237                  */
2238                 if ((ap->flags & ATA_FLAG_AN) && ata_id_has_atapi_AN(id) &&
2239                     (!ap->nr_pmp_links ||
2240                      sata_scr_read(&ap->link, SCR_NOTIFICATION, &sntf) == 0)) {
2241                         unsigned int err_mask;
2242
2243                         /* issue SET feature command to turn this on */
2244                         err_mask = ata_dev_set_feature(dev,
2245                                         SETFEATURES_SATA_ENABLE, SATA_AN);
2246                         if (err_mask)
2247                                 ata_dev_printk(dev, KERN_ERR,
2248                                         "failed to enable ATAPI AN "
2249                                         "(err_mask=0x%x)\n", err_mask);
2250                         else {
2251                                 dev->flags |= ATA_DFLAG_AN;
2252                                 atapi_an_string = ", ATAPI AN";
2253                         }
2254                 }
2255
2256                 if (ata_id_cdb_intr(dev->id)) {
2257                         dev->flags |= ATA_DFLAG_CDB_INTR;
2258                         cdb_intr_string = ", CDB intr";
2259                 }
2260
2261                 /* print device info to dmesg */
2262                 if (ata_msg_drv(ap) && print_info)
2263                         ata_dev_printk(dev, KERN_INFO,
2264                                        "ATAPI: %s, %s, max %s%s%s\n",
2265                                        modelbuf, fwrevbuf,
2266                                        ata_mode_string(xfer_mask),
2267                                        cdb_intr_string, atapi_an_string);
2268         }
2269
2270         /* determine max_sectors */
2271         dev->max_sectors = ATA_MAX_SECTORS;
2272         if (dev->flags & ATA_DFLAG_LBA48)
2273                 dev->max_sectors = ATA_MAX_SECTORS_LBA48;
2274
2275         if (!(dev->horkage & ATA_HORKAGE_IPM)) {
2276                 if (ata_id_has_hipm(dev->id))
2277                         dev->flags |= ATA_DFLAG_HIPM;
2278                 if (ata_id_has_dipm(dev->id))
2279                         dev->flags |= ATA_DFLAG_DIPM;
2280         }
2281
2282         if (dev->horkage & ATA_HORKAGE_DIAGNOSTIC) {
2283                 /* Let the user know. We don't want to disallow opens for
2284                    rescue purposes, or in case the vendor is just a blithering
2285                    idiot */
2286                 if (print_info) {
2287                         ata_dev_printk(dev, KERN_WARNING,
2288 "Drive reports diagnostics failure. This may indicate a drive\n");
2289                         ata_dev_printk(dev, KERN_WARNING,
2290 "fault or invalid emulation. Contact drive vendor for information.\n");
2291                 }
2292         }
2293
2294         /* limit bridge transfers to udma5, 200 sectors */
2295         if (ata_dev_knobble(dev)) {
2296                 if (ata_msg_drv(ap) && print_info)
2297                         ata_dev_printk(dev, KERN_INFO,
2298                                        "applying bridge limits\n");
2299                 dev->udma_mask &= ATA_UDMA5;
2300                 dev->max_sectors = ATA_MAX_SECTORS;
2301         }
2302
2303         if (dev->horkage & ATA_HORKAGE_MAX_SEC_128)
2304                 dev->max_sectors = min_t(unsigned int, ATA_MAX_SECTORS_128,
2305                                          dev->max_sectors);
2306
2307         if (ata_dev_blacklisted(dev) & ATA_HORKAGE_IPM) {
2308                 dev->horkage |= ATA_HORKAGE_IPM;
2309
2310                 /* reset link pm_policy for this port to no pm */
2311                 ap->pm_policy = MAX_PERFORMANCE;
2312         }
2313
2314         if (ap->ops->dev_config)
2315                 ap->ops->dev_config(dev);
2316
2317         if (ata_msg_probe(ap))
2318                 ata_dev_printk(dev, KERN_DEBUG, "%s: EXIT, drv_stat = 0x%x\n",
2319                         __FUNCTION__, ata_chk_status(ap));
2320         return 0;
2321
2322 err_out_nosup:
2323         if (ata_msg_probe(ap))
2324                 ata_dev_printk(dev, KERN_DEBUG,
2325                                "%s: EXIT, err\n", __FUNCTION__);
2326         return rc;
2327 }
2328
2329 /**
2330  *      ata_cable_40wire        -       return 40 wire cable type
2331  *      @ap: port
2332  *
2333  *      Helper method for drivers which want to hardwire 40 wire cable
2334  *      detection.
2335  */
2336
2337 int ata_cable_40wire(struct ata_port *ap)
2338 {
2339         return ATA_CBL_PATA40;
2340 }
2341
2342 /**
2343  *      ata_cable_80wire        -       return 80 wire cable type
2344  *      @ap: port
2345  *
2346  *      Helper method for drivers which want to hardwire 80 wire cable
2347  *      detection.
2348  */
2349
2350 int ata_cable_80wire(struct ata_port *ap)
2351 {
2352         return ATA_CBL_PATA80;
2353 }
2354
2355 /**
2356  *      ata_cable_unknown       -       return unknown PATA cable.
2357  *      @ap: port
2358  *
2359  *      Helper method for drivers which have no PATA cable detection.
2360  */
2361
2362 int ata_cable_unknown(struct ata_port *ap)
2363 {
2364         return ATA_CBL_PATA_UNK;
2365 }
2366
2367 /**
2368  *      ata_cable_sata  -       return SATA cable type
2369  *      @ap: port
2370  *
2371  *      Helper method for drivers which have SATA cables
2372  */
2373
2374 int ata_cable_sata(struct ata_port *ap)
2375 {
2376         return ATA_CBL_SATA;
2377 }
2378
2379 /**
2380  *      ata_bus_probe - Reset and probe ATA bus
2381  *      @ap: Bus to probe
2382  *
2383  *      Master ATA bus probing function.  Initiates a hardware-dependent
2384  *      bus reset, then attempts to identify any devices found on
2385  *      the bus.
2386  *
2387  *      LOCKING:
2388  *      PCI/etc. bus probe sem.
2389  *
2390  *      RETURNS:
2391  *      Zero on success, negative errno otherwise.
2392  */
2393
2394 int ata_bus_probe(struct ata_port *ap)
2395 {
2396         unsigned int classes[ATA_MAX_DEVICES];
2397         int tries[ATA_MAX_DEVICES];
2398         int rc;
2399         struct ata_device *dev;
2400
2401         ata_port_probe(ap);
2402
2403         ata_link_for_each_dev(dev, &ap->link)
2404                 tries[dev->devno] = ATA_PROBE_MAX_TRIES;
2405
2406  retry:
2407         ata_link_for_each_dev(dev, &ap->link) {
2408                 /* If we issue an SRST then an ATA drive (not ATAPI)
2409                  * may change configuration and be in PIO0 timing. If
2410                  * we do a hard reset (or are coming from power on)
2411                  * this is true for ATA or ATAPI. Until we've set a
2412                  * suitable controller mode we should not touch the
2413                  * bus as we may be talking too fast.
2414                  */
2415                 dev->pio_mode = XFER_PIO_0;
2416
2417                 /* If the controller has a pio mode setup function
2418                  * then use it to set the chipset to rights. Don't
2419                  * touch the DMA setup as that will be dealt with when
2420                  * configuring devices.
2421                  */
2422                 if (ap->ops->set_piomode)
2423                         ap->ops->set_piomode(ap, dev);
2424         }
2425
2426         /* reset and determine device classes */
2427         ap->ops->phy_reset(ap);
2428
2429         ata_link_for_each_dev(dev, &ap->link) {
2430                 if (!(ap->flags & ATA_FLAG_DISABLED) &&
2431                     dev->class != ATA_DEV_UNKNOWN)
2432                         classes[dev->devno] = dev->class;
2433                 else
2434                         classes[dev->devno] = ATA_DEV_NONE;
2435
2436                 dev->class = ATA_DEV_UNKNOWN;
2437         }
2438
2439         ata_port_probe(ap);
2440
2441         /* read IDENTIFY page and configure devices. We have to do the identify
2442            specific sequence bass-ackwards so that PDIAG- is released by
2443            the slave device */
2444
2445         ata_link_for_each_dev(dev, &ap->link) {
2446                 if (tries[dev->devno])
2447                         dev->class = classes[dev->devno];
2448
2449                 if (!ata_dev_enabled(dev))
2450                         continue;
2451
2452                 rc = ata_dev_read_id(dev, &dev->class, ATA_READID_POSTRESET,
2453                                      dev->id);
2454                 if (rc)
2455                         goto fail;
2456         }
2457
2458         /* Now ask for the cable type as PDIAG- should have been released */
2459         if (ap->ops->cable_detect)
2460                 ap->cbl = ap->ops->cable_detect(ap);
2461
2462         /* We may have SATA bridge glue hiding here irrespective of the
2463            reported cable types and sensed types */
2464         ata_link_for_each_dev(dev, &ap->link) {
2465                 if (!ata_dev_enabled(dev))
2466                         continue;
2467                 /* SATA drives indicate we have a bridge. We don't know which
2468                    end of the link the bridge is which is a problem */
2469                 if (ata_id_is_sata(dev->id))
2470                         ap->cbl = ATA_CBL_SATA;
2471         }
2472
2473         /* After the identify sequence we can now set up the devices. We do
2474            this in the normal order so that the user doesn't get confused */
2475
2476         ata_link_for_each_dev(dev, &ap->link) {
2477                 if (!ata_dev_enabled(dev))
2478                         continue;
2479
2480                 ap->link.eh_context.i.flags |= ATA_EHI_PRINTINFO;
2481                 rc = ata_dev_configure(dev);
2482                 ap->link.eh_context.i.flags &= ~ATA_EHI_PRINTINFO;
2483                 if (rc)
2484                         goto fail;
2485         }
2486
2487         /* configure transfer mode */
2488         rc = ata_set_mode(&ap->link, &dev);
2489         if (rc)
2490                 goto fail;
2491
2492         ata_link_for_each_dev(dev, &ap->link)
2493                 if (ata_dev_enabled(dev))
2494                         return 0;
2495
2496         /* no device present, disable port */
2497         ata_port_disable(ap);
2498         return -ENODEV;
2499
2500  fail:
2501         tries[dev->devno]--;
2502
2503         switch (rc) {
2504         case -EINVAL:
2505                 /* eeek, something went very wrong, give up */
2506                 tries[dev->devno] = 0;
2507                 break;
2508
2509         case -ENODEV:
2510                 /* give it just one more chance */
2511                 tries[dev->devno] = min(tries[dev->devno], 1);
2512         case -EIO:
2513                 if (tries[dev->devno] == 1) {
2514                         /* This is the last chance, better to slow
2515                          * down than lose it.
2516                          */
2517                         sata_down_spd_limit(&ap->link);
2518                         ata_down_xfermask_limit(dev, ATA_DNXFER_PIO);
2519                 }
2520         }
2521
2522         if (!tries[dev->devno])
2523                 ata_dev_disable(dev);
2524
2525         goto retry;
2526 }
2527
2528 /**
2529  *      ata_port_probe - Mark port as enabled
2530  *      @ap: Port for which we indicate enablement
2531  *
2532  *      Modify @ap data structure such that the system
2533  *      thinks that the entire port is enabled.
2534  *
2535  *      LOCKING: host lock, or some other form of
2536  *      serialization.
2537  */
2538
2539 void ata_port_probe(struct ata_port *ap)
2540 {
2541         ap->flags &= ~ATA_FLAG_DISABLED;
2542 }
2543
2544 /**
2545  *      sata_print_link_status - Print SATA link status
2546  *      @link: SATA link to printk link status about
2547  *
2548  *      This function prints link speed and status of a SATA link.
2549  *
2550  *      LOCKING:
2551  *      None.
2552  */
2553 void sata_print_link_status(struct ata_link *link)
2554 {
2555         u32 sstatus, scontrol, tmp;
2556
2557         if (sata_scr_read(link, SCR_STATUS, &sstatus))
2558                 return;
2559         sata_scr_read(link, SCR_CONTROL, &scontrol);
2560
2561         if (ata_link_online(link)) {
2562                 tmp = (sstatus >> 4) & 0xf;
2563                 ata_link_printk(link, KERN_INFO,
2564                                 "SATA link up %s (SStatus %X SControl %X)\n",
2565                                 sata_spd_string(tmp), sstatus, scontrol);
2566         } else {
2567                 ata_link_printk(link, KERN_INFO,
2568                                 "SATA link down (SStatus %X SControl %X)\n",
2569                                 sstatus, scontrol);
2570         }
2571 }
2572
2573 /**
2574  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
2575  *      @ap: SATA port associated with target SATA PHY.
2576  *
2577  *      This function issues commands to standard SATA Sxxx
2578  *      PHY registers, to wake up the phy (and device), and
2579  *      clear any reset condition.
2580  *
2581  *      LOCKING:
2582  *      PCI/etc. bus probe sem.
2583  *
2584  */
2585 void __sata_phy_reset(struct ata_port *ap)
2586 {
2587         struct ata_link *link = &ap->link;
2588         unsigned long timeout = jiffies + (HZ * 5);
2589         u32 sstatus;
2590
2591         if (ap->flags & ATA_FLAG_SATA_RESET) {
2592                 /* issue phy wake/reset */
2593                 sata_scr_write_flush(link, SCR_CONTROL, 0x301);
2594                 /* Couldn't find anything in SATA I/II specs, but
2595                  * AHCI-1.1 10.4.2 says at least 1 ms. */
2596                 mdelay(1);
2597         }
2598         /* phy wake/clear reset */
2599         sata_scr_write_flush(link, SCR_CONTROL, 0x300);
2600
2601         /* wait for phy to become ready, if necessary */
2602         do {
2603                 msleep(200);
2604                 sata_scr_read(link, SCR_STATUS, &sstatus);
2605                 if ((sstatus & 0xf) != 1)
2606                         break;
2607         } while (time_before(jiffies, timeout));
2608
2609         /* print link status */
2610         sata_print_link_status(link);
2611
2612         /* TODO: phy layer with polling, timeouts, etc. */
2613         if (!ata_link_offline(link))
2614                 ata_port_probe(ap);
2615         else
2616                 ata_port_disable(ap);
2617
2618         if (ap->flags & ATA_FLAG_DISABLED)
2619                 return;
2620
2621         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
2622                 ata_port_disable(ap);
2623                 return;
2624         }
2625
2626         ap->cbl = ATA_CBL_SATA;
2627 }
2628
2629 /**
2630  *      sata_phy_reset - Reset SATA bus.
2631  *      @ap: SATA port associated with target SATA PHY.
2632  *
2633  *      This function resets the SATA bus, and then probes
2634  *      the bus for devices.
2635  *
2636  *      LOCKING:
2637  *      PCI/etc. bus probe sem.
2638  *
2639  */
2640 void sata_phy_reset(struct ata_port *ap)
2641 {
2642         __sata_phy_reset(ap);
2643         if (ap->flags & ATA_FLAG_DISABLED)
2644                 return;
2645         ata_bus_reset(ap);
2646 }
2647
2648 /**
2649  *      ata_dev_pair            -       return other device on cable
2650  *      @adev: device
2651  *
2652  *      Obtain the other device on the same cable, or if none is
2653  *      present NULL is returned
2654  */
2655
2656 struct ata_device *ata_dev_pair(struct ata_device *adev)
2657 {
2658         struct ata_link *link = adev->link;
2659         struct ata_device *pair = &link->device[1 - adev->devno];
2660         if (!ata_dev_enabled(pair))
2661                 return NULL;
2662         return pair;
2663 }
2664
2665 /**
2666  *      ata_port_disable - Disable port.
2667  *      @ap: Port to be disabled.
2668  *
2669  *      Modify @ap data structure such that the system
2670  *      thinks that the entire port is disabled, and should
2671  *      never attempt to probe or communicate with devices
2672  *      on this port.
2673  *
2674  *      LOCKING: host lock, or some other form of
2675  *      serialization.
2676  */
2677
2678 void ata_port_disable(struct ata_port *ap)
2679 {
2680         ap->link.device[0].class = ATA_DEV_NONE;
2681         ap->link.device[1].class = ATA_DEV_NONE;
2682         ap->flags |= ATA_FLAG_DISABLED;
2683 }
2684
2685 /**
2686  *      sata_down_spd_limit - adjust SATA spd limit downward
2687  *      @link: Link to adjust SATA spd limit for
2688  *
2689  *      Adjust SATA spd limit of @link downward.  Note that this
2690  *      function only adjusts the limit.  The change must be applied
2691  *      using sata_set_spd().
2692  *
2693  *      LOCKING:
2694  *      Inherited from caller.
2695  *
2696  *      RETURNS:
2697  *      0 on success, negative errno on failure
2698  */
2699 int sata_down_spd_limit(struct ata_link *link)
2700 {
2701         u32 sstatus, spd, mask;
2702         int rc, highbit;
2703
2704         if (!sata_scr_valid(link))
2705                 return -EOPNOTSUPP;
2706
2707         /* If SCR can be read, use it to determine the current SPD.
2708          * If not, use cached value in link->sata_spd.
2709          */
2710         rc = sata_scr_read(link, SCR_STATUS, &sstatus);
2711         if (rc == 0)
2712                 spd = (sstatus >> 4) & 0xf;
2713         else
2714                 spd = link->sata_spd;
2715
2716         mask = link->sata_spd_limit;
2717         if (mask <= 1)
2718                 return -EINVAL;
2719
2720         /* unconditionally mask off the highest bit */
2721         highbit = fls(mask) - 1;
2722         mask &= ~(1 << highbit);
2723
2724         /* Mask off all speeds higher than or equal to the current
2725          * one.  Force 1.5Gbps if current SPD is not available.
2726          */
2727         if (spd > 1)
2728                 mask &= (1 << (spd - 1)) - 1;
2729         else
2730                 mask &= 1;
2731
2732         /* were we already at the bottom? */
2733         if (!mask)
2734                 return -EINVAL;
2735
2736         link->sata_spd_limit = mask;
2737
2738         ata_link_printk(link, KERN_WARNING, "limiting SATA link speed to %s\n",
2739                         sata_spd_string(fls(mask)));
2740
2741         return 0;
2742 }
2743
2744 static int __sata_set_spd_needed(struct ata_link *link, u32 *scontrol)
2745 {
2746         u32 spd, limit;
2747
2748         if (link->sata_spd_limit == UINT_MAX)
2749                 limit = 0;
2750         else
2751                 limit = fls(link->sata_spd_limit);
2752
2753         spd = (*scontrol >> 4) & 0xf;
2754         *scontrol = (*scontrol & ~0xf0) | ((limit & 0xf) << 4);
2755
2756         return spd != limit;
2757 }
2758
2759 /**
2760  *      sata_set_spd_needed - is SATA spd configuration needed
2761  *      @link: Link in question
2762  *
2763  *      Test whether the spd limit in SControl matches
2764  *      @link->sata_spd_limit.  This function is used to determine
2765  *      whether hardreset is necessary to apply SATA spd
2766  *      configuration.
2767  *
2768  *      LOCKING:
2769  *      Inherited from caller.
2770  *
2771  *      RETURNS:
2772  *      1 if SATA spd configuration is needed, 0 otherwise.
2773  */
2774 int sata_set_spd_needed(struct ata_link *link)
2775 {
2776         u32 scontrol;
2777
2778         if (sata_scr_read(link, SCR_CONTROL, &scontrol))
2779                 return 0;
2780
2781         return __sata_set_spd_needed(link, &scontrol);
2782 }
2783
2784 /**
2785  *      sata_set_spd - set SATA spd according to spd limit
2786  *      @link: Link to set SATA spd for
2787  *
2788  *      Set SATA spd of @link according to sata_spd_limit.
2789  *
2790  *      LOCKING:
2791  *      Inherited from caller.
2792  *
2793  *      RETURNS:
2794  *      0 if spd doesn't need to be changed, 1 if spd has been
2795  *      changed.  Negative errno if SCR registers are inaccessible.
2796  */
2797 int sata_set_spd(struct ata_link *link)
2798 {
2799         u32 scontrol;
2800         int rc;
2801
2802         if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
2803                 return rc;
2804
2805         if (!__sata_set_spd_needed(link, &scontrol))
2806                 return 0;
2807
2808         if ((rc = sata_scr_write(link, SCR_CONTROL, scontrol)))
2809                 return rc;
2810
2811         return 1;
2812 }
2813
2814 /*
2815  * This mode timing computation functionality is ported over from
2816  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
2817  */
2818 /*
2819  * PIO 0-4, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
2820  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
2821  * for UDMA6, which is currently supported only by Maxtor drives.
2822  *
2823  * For PIO 5/6 MWDMA 3/4 see the CFA specification 3.0.
2824  */
2825
2826 static const struct ata_timing ata_timing[] = {
2827
2828         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
2829         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
2830         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
2831         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
2832
2833         { XFER_MW_DMA_4,  25,   0,   0,   0,  55,  20,  80,   0 },
2834         { XFER_MW_DMA_3,  25,   0,   0,   0,  65,  25, 100,   0 },
2835         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
2836         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
2837         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
2838
2839 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
2840
2841         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
2842         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
2843         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
2844
2845         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
2846         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
2847         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
2848
2849         { XFER_PIO_6,     10,  55,  20,  80,  55,  20,  80,   0 },
2850         { XFER_PIO_5,     15,  65,  25, 100,  65,  25, 100,   0 },
2851         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
2852         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
2853
2854         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
2855         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
2856         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
2857
2858 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
2859
2860         { 0xFF }
2861 };
2862
2863 #define ENOUGH(v, unit)         (((v)-1)/(unit)+1)
2864 #define EZ(v, unit)             ((v)?ENOUGH(v, unit):0)
2865
2866 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
2867 {
2868         q->setup   = EZ(t->setup   * 1000,  T);
2869         q->act8b   = EZ(t->act8b   * 1000,  T);
2870         q->rec8b   = EZ(t->rec8b   * 1000,  T);
2871         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
2872         q->active  = EZ(t->active  * 1000,  T);
2873         q->recover = EZ(t->recover * 1000,  T);
2874         q->cycle   = EZ(t->cycle   * 1000,  T);
2875         q->udma    = EZ(t->udma    * 1000, UT);
2876 }
2877
2878 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
2879                       struct ata_timing *m, unsigned int what)
2880 {
2881         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
2882         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
2883         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
2884         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
2885         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
2886         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
2887         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
2888         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
2889 }
2890
2891 static const struct ata_timing *ata_timing_find_mode(unsigned short speed)
2892 {
2893         const struct ata_timing *t;
2894
2895         for (t = ata_timing; t->mode != speed; t++)
2896                 if (t->mode == 0xFF)
2897                         return NULL;
2898         return t;
2899 }
2900
2901 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
2902                        struct ata_timing *t, int T, int UT)
2903 {
2904         const struct ata_timing *s;
2905         struct ata_timing p;
2906
2907         /*
2908          * Find the mode.
2909          */
2910
2911         if (!(s = ata_timing_find_mode(speed)))
2912                 return -EINVAL;
2913
2914         memcpy(t, s, sizeof(*s));
2915
2916         /*
2917          * If the drive is an EIDE drive, it can tell us it needs extended
2918          * PIO/MW_DMA cycle timing.
2919          */
2920
2921         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
2922                 memset(&p, 0, sizeof(p));
2923                 if (speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
2924                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
2925                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
2926                 } else if (speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
2927                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
2928                 }
2929                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
2930         }
2931
2932         /*
2933          * Convert the timing to bus clock counts.
2934          */
2935
2936         ata_timing_quantize(t, t, T, UT);
2937
2938         /*
2939          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY,
2940          * S.M.A.R.T * and some other commands. We have to ensure that the
2941          * DMA cycle timing is slower/equal than the fastest PIO timing.
2942          */
2943
2944         if (speed > XFER_PIO_6) {
2945                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
2946                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
2947         }
2948
2949         /*
2950          * Lengthen active & recovery time so that cycle time is correct.
2951          */
2952
2953         if (t->act8b + t->rec8b < t->cyc8b) {
2954                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
2955                 t->rec8b = t->cyc8b - t->act8b;
2956         }
2957
2958         if (t->active + t->recover < t->cycle) {
2959                 t->active += (t->cycle - (t->active + t->recover)) / 2;
2960                 t->recover = t->cycle - t->active;
2961         }
2962
2963         /* In a few cases quantisation may produce enough errors to
2964            leave t->cycle too low for the sum of active and recovery
2965            if so we must correct this */
2966         if (t->active + t->recover > t->cycle)
2967                 t->cycle = t->active + t->recover;
2968
2969         return 0;
2970 }
2971
2972 /**
2973  *      ata_down_xfermask_limit - adjust dev xfer masks downward
2974  *      @dev: Device to adjust xfer masks
2975  *      @sel: ATA_DNXFER_* selector
2976  *
2977  *      Adjust xfer masks of @dev downward.  Note that this function
2978  *      does not apply the change.  Invoking ata_set_mode() afterwards
2979  *      will apply the limit.
2980  *
2981  *      LOCKING:
2982  *      Inherited from caller.
2983  *
2984  *      RETURNS:
2985  *      0 on success, negative errno on failure
2986  */
2987 int ata_down_xfermask_limit(struct ata_device *dev, unsigned int sel)
2988 {
2989         char buf[32];
2990         unsigned int orig_mask, xfer_mask;
2991         unsigned int pio_mask, mwdma_mask, udma_mask;
2992         int quiet, highbit;
2993
2994         quiet = !!(sel & ATA_DNXFER_QUIET);
2995         sel &= ~ATA_DNXFER_QUIET;
2996
2997         xfer_mask = orig_mask = ata_pack_xfermask(dev->pio_mask,
2998                                                   dev->mwdma_mask,
2999                                                   dev->udma_mask);
3000         ata_unpack_xfermask(xfer_mask, &pio_mask, &mwdma_mask, &udma_mask);
3001
3002         switch (sel) {
3003         case ATA_DNXFER_PIO:
3004                 highbit = fls(pio_mask) - 1;
3005                 pio_mask &= ~(1 << highbit);
3006                 break;
3007
3008         case ATA_DNXFER_DMA:
3009                 if (udma_mask) {
3010                         highbit = fls(udma_mask) - 1;
3011                         udma_mask &= ~(1 << highbit);
3012                         if (!udma_mask)
3013                                 return -ENOENT;
3014                 } else if (mwdma_mask) {
3015                         highbit = fls(mwdma_mask) - 1;
3016                         mwdma_mask &= ~(1 << highbit);
3017                         if (!mwdma_mask)
3018                                 return -ENOENT;
3019                 }
3020                 break;
3021
3022         case ATA_DNXFER_40C:
3023                 udma_mask &= ATA_UDMA_MASK_40C;
3024                 break;
3025
3026         case ATA_DNXFER_FORCE_PIO0:
3027                 pio_mask &= 1;
3028         case ATA_DNXFER_FORCE_PIO:
3029                 mwdma_mask = 0;
3030                 udma_mask = 0;
3031                 break;
3032
3033         default:
3034                 BUG();
3035         }
3036
3037         xfer_mask &= ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
3038
3039         if (!(xfer_mask & ATA_MASK_PIO) || xfer_mask == orig_mask)
3040                 return -ENOENT;
3041
3042         if (!quiet) {
3043                 if (xfer_mask & (ATA_MASK_MWDMA | ATA_MASK_UDMA))
3044                         snprintf(buf, sizeof(buf), "%s:%s",
3045                                  ata_mode_string(xfer_mask),
3046                                  ata_mode_string(xfer_mask & ATA_MASK_PIO));
3047                 else
3048                         snprintf(buf, sizeof(buf), "%s",
3049                                  ata_mode_string(xfer_mask));
3050
3051                 ata_dev_printk(dev, KERN_WARNING,
3052                                "limiting speed to %s\n", buf);
3053         }
3054
3055         ata_unpack_xfermask(xfer_mask, &dev->pio_mask, &dev->mwdma_mask,
3056                             &dev->udma_mask);
3057
3058         return 0;
3059 }
3060
3061 static int ata_dev_set_mode(struct ata_device *dev)
3062 {
3063         struct ata_eh_context *ehc = &dev->link->eh_context;
3064         unsigned int err_mask;
3065         int rc;
3066
3067         dev->flags &= ~ATA_DFLAG_PIO;
3068         if (dev->xfer_shift == ATA_SHIFT_PIO)
3069                 dev->flags |= ATA_DFLAG_PIO;
3070
3071         err_mask = ata_dev_set_xfermode(dev);
3072
3073         /* Old CFA may refuse this command, which is just fine */
3074         if (dev->xfer_shift == ATA_SHIFT_PIO && ata_id_is_cfa(dev->id))
3075                 err_mask &= ~AC_ERR_DEV;
3076
3077         /* Some very old devices and some bad newer ones fail any kind of
3078            SET_XFERMODE request but support PIO0-2 timings and no IORDY */
3079         if (dev->xfer_shift == ATA_SHIFT_PIO && !ata_id_has_iordy(dev->id) &&
3080                         dev->pio_mode <= XFER_PIO_2)
3081                 err_mask &= ~AC_ERR_DEV;
3082
3083         /* Early MWDMA devices do DMA but don't allow DMA mode setting.
3084            Don't fail an MWDMA0 set IFF the device indicates it is in MWDMA0 */
3085         if (dev->xfer_shift == ATA_SHIFT_MWDMA && 
3086             dev->dma_mode == XFER_MW_DMA_0 &&
3087             (dev->id[63] >> 8) & 1)
3088                 err_mask &= ~AC_ERR_DEV;
3089
3090         if (err_mask) {
3091                 ata_dev_printk(dev, KERN_ERR, "failed to set xfermode "
3092                                "(err_mask=0x%x)\n", err_mask);
3093                 return -EIO;
3094         }
3095
3096         ehc->i.flags |= ATA_EHI_POST_SETMODE;
3097         rc = ata_dev_revalidate(dev, ATA_DEV_UNKNOWN, 0);
3098         ehc->i.flags &= ~ATA_EHI_POST_SETMODE;
3099         if (rc)
3100                 return rc;
3101
3102         DPRINTK("xfer_shift=%u, xfer_mode=0x%x\n",
3103                 dev->xfer_shift, (int)dev->xfer_mode);
3104
3105         ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
3106                        ata_mode_string(ata_xfer_mode2mask(dev->xfer_mode)));
3107         return 0;
3108 }
3109
3110 /**
3111  *      ata_do_set_mode - Program timings and issue SET FEATURES - XFER
3112  *      @link: link on which timings will be programmed
3113  *      @r_failed_dev: out paramter for failed device
3114  *
3115  *      Standard implementation of the function used to tune and set
3116  *      ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
3117  *      ata_dev_set_mode() fails, pointer to the failing device is
3118  *      returned in @r_failed_dev.
3119  *
3120  *      LOCKING:
3121  *      PCI/etc. bus probe sem.
3122  *
3123  *      RETURNS:
3124  *      0 on success, negative errno otherwise
3125  */
3126
3127 int ata_do_set_mode(struct ata_link *link, struct ata_device **r_failed_dev)
3128 {
3129         struct ata_port *ap = link->ap;
3130         struct ata_device *dev;
3131         int rc = 0, used_dma = 0, found = 0;
3132
3133         /* step 1: calculate xfer_mask */
3134         ata_link_for_each_dev(dev, link) {
3135                 unsigned int pio_mask, dma_mask;
3136                 unsigned int mode_mask;
3137
3138                 if (!ata_dev_enabled(dev))
3139                         continue;
3140
3141                 mode_mask = ATA_DMA_MASK_ATA;
3142                 if (dev->class == ATA_DEV_ATAPI)
3143                         mode_mask = ATA_DMA_MASK_ATAPI;
3144                 else if (ata_id_is_cfa(dev->id))
3145                         mode_mask = ATA_DMA_MASK_CFA;
3146
3147                 ata_dev_xfermask(dev);
3148
3149                 pio_mask = ata_pack_xfermask(dev->pio_mask, 0, 0);
3150                 dma_mask = ata_pack_xfermask(0, dev->mwdma_mask, dev->udma_mask);
3151
3152                 if (libata_dma_mask & mode_mask)
3153                         dma_mask = ata_pack_xfermask(0, dev->mwdma_mask, dev->udma_mask);
3154                 else
3155                         dma_mask = 0;
3156
3157                 dev->pio_mode = ata_xfer_mask2mode(pio_mask);
3158                 dev->dma_mode = ata_xfer_mask2mode(dma_mask);
3159
3160                 found = 1;
3161                 if (dev->dma_mode)
3162                         used_dma = 1;
3163         }
3164         if (!found)
3165                 goto out;
3166
3167         /* step 2: always set host PIO timings */
3168         ata_link_for_each_dev(dev, link) {
3169                 if (!ata_dev_enabled(dev))
3170                         continue;
3171
3172                 if (!dev->pio_mode) {
3173                         ata_dev_printk(dev, KERN_WARNING, "no PIO support\n");
3174                         rc = -EINVAL;
3175                         goto out;
3176                 }
3177
3178                 dev->xfer_mode = dev->pio_mode;
3179                 dev->xfer_shift = ATA_SHIFT_PIO;
3180                 if (ap->ops->set_piomode)
3181                         ap->ops->set_piomode(ap, dev);
3182         }
3183
3184         /* step 3: set host DMA timings */
3185         ata_link_for_each_dev(dev, link) {
3186                 if (!ata_dev_enabled(dev) || !dev->dma_mode)
3187                         continue;
3188
3189                 dev->xfer_mode = dev->dma_mode;
3190                 dev->xfer_shift = ata_xfer_mode2shift(dev->dma_mode);
3191                 if (ap->ops->set_dmamode)
3192                         ap->ops->set_dmamode(ap, dev);
3193         }
3194
3195         /* step 4: update devices' xfer mode */
3196         ata_link_for_each_dev(dev, link) {
3197                 /* don't update suspended devices' xfer mode */
3198                 if (!ata_dev_enabled(dev))
3199                         continue;
3200
3201                 rc = ata_dev_set_mode(dev);
3202                 if (rc)
3203                         goto out;
3204         }
3205
3206         /* Record simplex status. If we selected DMA then the other
3207          * host channels are not permitted to do so.
3208          */
3209         if (used_dma && (ap->host->flags & ATA_HOST_SIMPLEX))
3210                 ap->host->simplex_claimed = ap;
3211
3212  out:
3213         if (rc)
3214                 *r_failed_dev = dev;
3215         return rc;
3216 }
3217
3218 /**
3219  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
3220  *      @link: link on which timings will be programmed
3221  *      @r_failed_dev: out paramter for failed device
3222  *
3223  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
3224  *      ata_set_mode() fails, pointer to the failing device is
3225  *      returned in @r_failed_dev.
3226  *
3227  *      LOCKING:
3228  *      PCI/etc. bus probe sem.
3229  *
3230  *      RETURNS:
3231  *      0 on success, negative errno otherwise
3232  */
3233 int ata_set_mode(struct ata_link *link, struct ata_device **r_failed_dev)
3234 {
3235         struct ata_port *ap = link->ap;
3236
3237         /* has private set_mode? */
3238         if (ap->ops->set_mode)
3239                 return ap->ops->set_mode(link, r_failed_dev);
3240         return ata_do_set_mode(link, r_failed_dev);
3241 }
3242
3243 /**
3244  *      ata_tf_to_host - issue ATA taskfile to host controller
3245  *      @ap: port to which command is being issued
3246  *      @tf: ATA taskfile register set
3247  *
3248  *      Issues ATA taskfile register set to ATA host controller,
3249  *      with proper synchronization with interrupt handler and
3250  *      other threads.
3251  *
3252  *      LOCKING:
3253  *      spin_lock_irqsave(host lock)
3254  */
3255
3256 static inline void ata_tf_to_host(struct ata_port *ap,
3257                                   const struct ata_taskfile *tf)
3258 {
3259         ap->ops->tf_load(ap, tf);
3260         ap->ops->exec_command(ap, tf);
3261 }
3262
3263 /**
3264  *      ata_busy_sleep - sleep until BSY clears, or timeout
3265  *      @ap: port containing status register to be polled
3266  *      @tmout_pat: impatience timeout
3267  *      @tmout: overall timeout
3268  *
3269  *      Sleep until ATA Status register bit BSY clears,
3270  *      or a timeout occurs.
3271  *
3272  *      LOCKING:
3273  *      Kernel thread context (may sleep).
3274  *
3275  *      RETURNS:
3276  *      0 on success, -errno otherwise.
3277  */
3278 int ata_busy_sleep(struct ata_port *ap,
3279                    unsigned long tmout_pat, unsigned long tmout)
3280 {
3281         unsigned long timer_start, timeout;
3282         u8 status;
3283
3284         status = ata_busy_wait(ap, ATA_BUSY, 300);
3285         timer_start = jiffies;
3286         timeout = timer_start + tmout_pat;
3287         while (status != 0xff && (status & ATA_BUSY) &&
3288                time_before(jiffies, timeout)) {
3289                 msleep(50);
3290                 status = ata_busy_wait(ap, ATA_BUSY, 3);
3291         }
3292
3293         if (status != 0xff && (status & ATA_BUSY))
3294                 ata_port_printk(ap, KERN_WARNING,
3295                                 "port is slow to respond, please be patient "
3296                                 "(Status 0x%x)\n", status);
3297
3298         timeout = timer_start + tmout;
3299         while (status != 0xff && (status & ATA_BUSY) &&
3300                time_before(jiffies, timeout)) {
3301                 msleep(50);
3302                 status = ata_chk_status(ap);
3303         }
3304
3305         if (status == 0xff)
3306                 return -ENODEV;
3307
3308         if (status & ATA_BUSY) {
3309                 ata_port_printk(ap, KERN_ERR, "port failed to respond "
3310                                 "(%lu secs, Status 0x%x)\n",
3311                                 tmout / HZ, status);
3312                 return -EBUSY;
3313         }
3314
3315         return 0;
3316 }
3317
3318 /**
3319  *      ata_wait_after_reset - wait before checking status after reset
3320  *      @ap: port containing status register to be polled
3321  *      @deadline: deadline jiffies for the operation
3322  *
3323  *      After reset, we need to pause a while before reading status.
3324  *      Also, certain combination of controller and device report 0xff
3325  *      for some duration (e.g. until SATA PHY is up and running)
3326  *      which is interpreted as empty port in ATA world.  This
3327  *      function also waits for such devices to get out of 0xff
3328  *      status.
3329  *
3330  *      LOCKING:
3331  *      Kernel thread context (may sleep).
3332  */
3333 void ata_wait_after_reset(struct ata_port *ap, unsigned long deadline)
3334 {
3335         unsigned long until = jiffies + ATA_TMOUT_FF_WAIT;
3336
3337         if (time_before(until, deadline))
3338                 deadline = until;
3339
3340         /* Spec mandates ">= 2ms" before checking status.  We wait
3341          * 150ms, because that was the magic delay used for ATAPI
3342          * devices in Hale Landis's ATADRVR, for the period of time
3343          * between when the ATA command register is written, and then
3344          * status is checked.  Because waiting for "a while" before
3345          * checking status is fine, post SRST, we perform this magic
3346          * delay here as well.
3347          *
3348          * Old drivers/ide uses the 2mS rule and then waits for ready.
3349          */
3350         msleep(150);
3351
3352         /* Wait for 0xff to clear.  Some SATA devices take a long time
3353          * to clear 0xff after reset.  For example, HHD424020F7SV00
3354          * iVDR needs >= 800ms while.  Quantum GoVault needs even more
3355          * than that.
3356          */
3357         while (1) {
3358                 u8 status = ata_chk_status(ap);
3359
3360                 if (status != 0xff || time_after(jiffies, deadline))
3361                         return;
3362
3363                 msleep(50);
3364         }
3365 }
3366
3367 /**
3368  *      ata_wait_ready - sleep until BSY clears, or timeout
3369  *      @ap: port containing status register to be polled
3370  *      @deadline: deadline jiffies for the operation
3371  *
3372  *      Sleep until ATA Status register bit BSY clears, or timeout
3373  *      occurs.
3374  *
3375  *      LOCKING:
3376  *      Kernel thread context (may sleep).
3377  *
3378  *      RETURNS:
3379  *      0 on success, -errno otherwise.
3380  */
3381 int ata_wait_ready(struct ata_port *ap, unsigned long deadline)
3382 {
3383         unsigned long start = jiffies;
3384         int warned = 0;
3385
3386         while (1) {
3387                 u8 status = ata_chk_status(ap);
3388                 unsigned long now = jiffies;
3389
3390                 if (!(status & ATA_BUSY))
3391                         return 0;
3392                 if (!ata_link_online(&ap->link) && status == 0xff)
3393                         return -ENODEV;
3394                 if (time_after(now, deadline))
3395                         return -EBUSY;
3396
3397                 if (!warned && time_after(now, start + 5 * HZ) &&
3398                     (deadline - now > 3 * HZ)) {
3399                         ata_port_printk(ap, KERN_WARNING,
3400                                 "port is slow to respond, please be patient "
3401                                 "(Status 0x%x)\n", status);
3402                         warned = 1;
3403                 }
3404
3405                 msleep(50);
3406         }
3407 }
3408
3409 static int ata_bus_post_reset(struct ata_port *ap, unsigned int devmask,
3410                               unsigned long deadline)
3411 {
3412         struct ata_ioports *ioaddr = &ap->ioaddr;
3413         unsigned int dev0 = devmask & (1 << 0);
3414         unsigned int dev1 = devmask & (1 << 1);
3415         int rc, ret = 0;
3416
3417         /* if device 0 was found in ata_devchk, wait for its
3418          * BSY bit to clear
3419          */
3420         if (dev0) {
3421                 rc = ata_wait_ready(ap, deadline);
3422                 if (rc) {
3423                         if (rc != -ENODEV)
3424                                 return rc;
3425                         ret = rc;
3426                 }
3427         }
3428
3429         /* if device 1 was found in ata_devchk, wait for register
3430          * access briefly, then wait for BSY to clear.
3431          */
3432         if (dev1) {
3433                 int i;
3434
3435                 ap->ops->dev_select(ap, 1);
3436
3437                 /* Wait for register access.  Some ATAPI devices fail
3438                  * to set nsect/lbal after reset, so don't waste too
3439                  * much time on it.  We're gonna wait for !BSY anyway.
3440                  */
3441                 for (i = 0; i < 2; i++) {
3442                         u8 nsect, lbal;
3443
3444                         nsect = ioread8(ioaddr->nsect_addr);
3445                         lbal = ioread8(ioaddr->lbal_addr);
3446                         if ((nsect == 1) && (lbal == 1))
3447                                 break;
3448                         msleep(50);     /* give drive a breather */
3449                 }
3450
3451                 rc = ata_wait_ready(ap, deadline);
3452                 if (rc) {
3453                         if (rc != -ENODEV)
3454                                 return rc;
3455                         ret = rc;
3456                 }
3457         }
3458
3459         /* is all this really necessary? */
3460         ap->ops->dev_select(ap, 0);
3461         if (dev1)
3462                 ap->ops->dev_select(ap, 1);
3463         if (dev0)
3464                 ap->ops->dev_select(ap, 0);
3465
3466         return ret;
3467 }
3468
3469 static int ata_bus_softreset(struct ata_port *ap, unsigned int devmask,
3470                              unsigned long deadline)
3471 {
3472         struct ata_ioports *ioaddr = &ap->ioaddr;
3473
3474         DPRINTK("ata%u: bus reset via SRST\n", ap->print_id);
3475
3476         /* software reset.  causes dev0 to be selected */
3477         iowrite8(ap->ctl, ioaddr->ctl_addr);
3478         udelay(20);     /* FIXME: flush */
3479         iowrite8(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
3480         udelay(20);     /* FIXME: flush */
3481         iowrite8(ap->ctl, ioaddr->ctl_addr);
3482
3483         /* wait a while before checking status */
3484         ata_wait_after_reset(ap, deadline);
3485
3486         /* Before we perform post reset processing we want to see if
3487          * the bus shows 0xFF because the odd clown forgets the D7
3488          * pulldown resistor.
3489          */
3490         if (ata_chk_status(ap) == 0xFF)
3491                 return -ENODEV;
3492
3493         return ata_bus_post_reset(ap, devmask, deadline);
3494 }
3495
3496 /**
3497  *      ata_bus_reset - reset host port and associated ATA channel
3498  *      @ap: port to reset
3499  *
3500  *      This is typically the first time we actually start issuing
3501  *      commands to the ATA channel.  We wait for BSY to clear, then
3502  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
3503  *      result.  Determine what devices, if any, are on the channel
3504  *      by looking at the device 0/1 error register.  Look at the signature
3505  *      stored in each device's taskfile registers, to determine if
3506  *      the device is ATA or ATAPI.
3507  *
3508  *      LOCKING:
3509  *      PCI/etc. bus probe sem.
3510  *      Obtains host lock.
3511  *
3512  *      SIDE EFFECTS:
3513  *      Sets ATA_FLAG_DISABLED if bus reset fails.
3514  */
3515
3516 void ata_bus_reset(struct ata_port *ap)
3517 {
3518         struct ata_device *device = ap->link.device;
3519         struct ata_ioports *ioaddr = &ap->ioaddr;
3520         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3521         u8 err;
3522         unsigned int dev0, dev1 = 0, devmask = 0;
3523         int rc;
3524
3525         DPRINTK("ENTER, host %u, port %u\n", ap->print_id, ap->port_no);
3526
3527         /* determine if device 0/1 are present */
3528         if (ap->flags & ATA_FLAG_SATA_RESET)
3529                 dev0 = 1;
3530         else {
3531                 dev0 = ata_devchk(ap, 0);
3532                 if (slave_possible)
3533                         dev1 = ata_devchk(ap, 1);
3534         }
3535
3536         if (dev0)
3537                 devmask |= (1 << 0);
3538         if (dev1)
3539                 devmask |= (1 << 1);
3540
3541         /* select device 0 again */
3542         ap->ops->dev_select(ap, 0);
3543
3544         /* issue bus reset */
3545         if (ap->flags & ATA_FLAG_SRST) {
3546                 rc = ata_bus_softreset(ap, devmask, jiffies + 40 * HZ);
3547                 if (rc && rc != -ENODEV)
3548                         goto err_out;
3549         }
3550
3551         /*
3552          * determine by signature whether we have ATA or ATAPI devices
3553          */
3554         device[0].class = ata_dev_try_classify(&device[0], dev0, &err);
3555         if ((slave_possible) && (err != 0x81))
3556                 device[1].class = ata_dev_try_classify(&device[1], dev1, &err);
3557
3558         /* is double-select really necessary? */
3559         if (device[1].class != ATA_DEV_NONE)
3560                 ap->ops->dev_select(ap, 1);
3561         if (device[0].class != ATA_DEV_NONE)
3562                 ap->ops->dev_select(ap, 0);
3563
3564         /* if no devices were detected, disable this port */
3565         if ((device[0].class == ATA_DEV_NONE) &&
3566             (device[1].class == ATA_DEV_NONE))
3567                 goto err_out;
3568
3569         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
3570                 /* set up device control for ATA_FLAG_SATA_RESET */
3571                 iowrite8(ap->ctl, ioaddr->ctl_addr);
3572         }
3573
3574         DPRINTK("EXIT\n");
3575         return;
3576
3577 err_out:
3578         ata_port_printk(ap, KERN_ERR, "disabling port\n");
3579         ata_port_disable(ap);
3580
3581         DPRINTK("EXIT\n");
3582 }
3583
3584 /**
3585  *      sata_link_debounce - debounce SATA phy status
3586  *      @link: ATA link to debounce SATA phy status for
3587  *      @params: timing parameters { interval, duratinon, timeout } in msec
3588  *      @deadline: deadline jiffies for the operation
3589  *
3590 *       Make sure SStatus of @link reaches stable state, determined by
3591  *      holding the same value where DET is not 1 for @duration polled
3592  *      every @interval, before @timeout.  Timeout constraints the
3593  *      beginning of the stable state.  Because DET gets stuck at 1 on
3594  *      some controllers after hot unplugging, this functions waits
3595  *      until timeout then returns 0 if DET is stable at 1.
3596  *
3597  *      @timeout is further limited by @deadline.  The sooner of the
3598  *      two is used.
3599  *
3600  *      LOCKING:
3601  *      Kernel thread context (may sleep)
3602  *
3603  *      RETURNS:
3604  *      0 on success, -errno on failure.
3605  */
3606 int sata_link_debounce(struct ata_link *link, const unsigned long *params,
3607                        unsigned long deadline)
3608 {
3609         unsigned long interval_msec = params[0];
3610         unsigned long duration = msecs_to_jiffies(params[1]);
3611         unsigned long last_jiffies, t;
3612         u32 last, cur;
3613         int rc;
3614
3615         t = jiffies + msecs_to_jiffies(params[2]);
3616         if (time_before(t, deadline))
3617                 deadline = t;
3618
3619         if ((rc = sata_scr_read(link, SCR_STATUS, &cur)))
3620                 return rc;
3621         cur &= 0xf;
3622
3623         last = cur;
3624         last_jiffies = jiffies;
3625
3626         while (1) {
3627                 msleep(interval_msec);
3628                 if ((rc = sata_scr_read(link, SCR_STATUS, &cur)))
3629                         return rc;
3630                 cur &= 0xf;
3631
3632                 /* DET stable? */
3633                 if (cur == last) {
3634                         if (cur == 1 && time_before(jiffies, deadline))
3635                                 continue;
3636                         if (time_after(jiffies, last_jiffies + duration))
3637                                 return 0;
3638                         continue;
3639                 }
3640
3641                 /* unstable, start over */
3642                 last = cur;
3643                 last_jiffies = jiffies;
3644
3645                 /* Check deadline.  If debouncing failed, return
3646                  * -EPIPE to tell upper layer to lower link speed.
3647                  */
3648                 if (time_after(jiffies, deadline))
3649                         return -EPIPE;
3650         }
3651 }
3652
3653 /**
3654  *      sata_link_resume - resume SATA link
3655  *      @link: ATA link to resume SATA
3656  *      @params: timing parameters { interval, duratinon, timeout } in msec
3657  *      @deadline: deadline jiffies for the operation
3658  *
3659  *      Resume SATA phy @link and debounce it.
3660  *
3661  *      LOCKING:
3662  *      Kernel thread context (may sleep)
3663  *
3664  *      RETURNS:
3665  *      0 on success, -errno on failure.
3666  */
3667 int sata_link_resume(struct ata_link *link, const unsigned long *params,
3668                      unsigned long deadline)
3669 {
3670         u32 scontrol;
3671         int rc;
3672
3673         if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
3674                 return rc;
3675
3676         scontrol = (scontrol & 0x0f0) | 0x300;
3677
3678         if ((rc = sata_scr_write(link, SCR_CONTROL, scontrol)))
3679                 return rc;
3680
3681         /* Some PHYs react badly if SStatus is pounded immediately
3682          * after resuming.  Delay 200ms before debouncing.
3683          */
3684         msleep(200);
3685
3686         return sata_link_debounce(link, params, deadline);
3687 }
3688
3689 /**
3690  *      ata_std_prereset - prepare for reset
3691  *      @link: ATA link to be reset
3692  *      @deadline: deadline jiffies for the operation
3693  *
3694  *      @link is about to be reset.  Initialize it.  Failure from
3695  *      prereset makes libata abort whole reset sequence and give up
3696  *      that port, so prereset should be best-effort.  It does its
3697  *      best to prepare for reset sequence but if things go wrong, it
3698  *      should just whine, not fail.
3699  *
3700  *      LOCKING:
3701  *      Kernel thread context (may sleep)
3702  *
3703  *      RETURNS:
3704  *      0 on success, -errno otherwise.
3705  */
3706 int ata_std_prereset(struct ata_link *link, unsigned long deadline)
3707 {
3708         struct ata_port *ap = link->ap;
3709         struct ata_eh_context *ehc = &link->eh_context;
3710         const unsigned long *timing = sata_ehc_deb_timing(ehc);
3711         int rc;
3712
3713         /* handle link resume */
3714         if ((ehc->i.flags & ATA_EHI_RESUME_LINK) &&
3715             (link->flags & ATA_LFLAG_HRST_TO_RESUME))
3716                 ehc->i.action |= ATA_EH_HARDRESET;
3717
3718         /* Some PMPs don't work with only SRST, force hardreset if PMP
3719          * is supported.
3720          */
3721         if (ap->flags & ATA_FLAG_PMP)
3722                 ehc->i.action |= ATA_EH_HARDRESET;
3723
3724         /* if we're about to do hardreset, nothing more to do */
3725         if (ehc->i.action & ATA_EH_HARDRESET)
3726                 return 0;
3727
3728         /* if SATA, resume link */
3729         if (ap->flags & ATA_FLAG_SATA) {
3730                 rc = sata_link_resume(link, timing, deadline);
3731                 /* whine about phy resume failure but proceed */
3732                 if (rc && rc != -EOPNOTSUPP)
3733                         ata_link_printk(link, KERN_WARNING, "failed to resume "
3734                                         "link for reset (errno=%d)\n", rc);
3735         }
3736
3737         /* Wait for !BSY if the controller can wait for the first D2H
3738          * Reg FIS and we don't know that no device is attached.
3739          */
3740         if (!(link->flags & ATA_LFLAG_SKIP_D2H_BSY) && !ata_link_offline(link)) {
3741                 rc = ata_wait_ready(ap, deadline);
3742                 if (rc && rc != -ENODEV) {
3743                         ata_link_printk(link, KERN_WARNING, "device not ready "
3744                                         "(errno=%d), forcing hardreset\n", rc);
3745                         ehc->i.action |= ATA_EH_HARDRESET;
3746                 }
3747         }
3748
3749         return 0;
3750 }
3751
3752 /**
3753  *      ata_std_softreset - reset host port via ATA SRST
3754  *      @link: ATA link to reset
3755  *      @classes: resulting classes of attached devices
3756  *      @deadline: deadline jiffies for the operation
3757  *
3758  *      Reset host port using ATA SRST.
3759  *
3760  *      LOCKING:
3761  *      Kernel thread context (may sleep)
3762  *
3763  *      RETURNS:
3764  *      0 on success, -errno otherwise.
3765  */
3766 int ata_std_softreset(struct ata_link *link, unsigned int *classes,
3767                       unsigned long deadline)
3768 {
3769         struct ata_port *ap = link->ap;
3770         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3771         unsigned int devmask = 0;
3772         int rc;
3773         u8 err;
3774
3775         DPRINTK("ENTER\n");
3776
3777         if (ata_link_offline(link)) {
3778                 classes[0] = ATA_DEV_NONE;
3779                 goto out;
3780         }
3781
3782         /* determine if device 0/1 are present */
3783         if (ata_devchk(ap, 0))
3784                 devmask |= (1 << 0);
3785         if (slave_possible && ata_devchk(ap, 1))
3786                 devmask |= (1 << 1);
3787
3788         /* select device 0 again */
3789         ap->ops->dev_select(ap, 0);
3790
3791         /* issue bus reset */
3792         DPRINTK("about to softreset, devmask=%x\n", devmask);
3793         rc = ata_bus_softreset(ap, devmask, deadline);
3794         /* if link is occupied, -ENODEV too is an error */
3795         if (rc && (rc != -ENODEV || sata_scr_valid(link))) {
3796                 ata_link_printk(link, KERN_ERR, "SRST failed (errno=%d)\n", rc);
3797                 return rc;
3798         }
3799
3800         /* determine by signature whether we have ATA or ATAPI devices */
3801         classes[0] = ata_dev_try_classify(&link->device[0],
3802                                           devmask & (1 << 0), &err);
3803         if (slave_possible && err != 0x81)
3804                 classes[1] = ata_dev_try_classify(&link->device[1],
3805                                                   devmask & (1 << 1), &err);
3806
3807  out:
3808         DPRINTK("EXIT, classes[0]=%u [1]=%u\n", classes[0], classes[1]);
3809         return 0;
3810 }
3811
3812 /**
3813  *      sata_link_hardreset - reset link via SATA phy reset
3814  *      @link: link to reset
3815  *      @timing: timing parameters { interval, duratinon, timeout } in msec
3816  *      @deadline: deadline jiffies for the operation
3817  *
3818  *      SATA phy-reset @link using DET bits of SControl register.
3819  *
3820  *      LOCKING:
3821  *      Kernel thread context (may sleep)
3822  *
3823  *      RETURNS:
3824  *      0 on success, -errno otherwise.
3825  */
3826 int sata_link_hardreset(struct ata_link *link, const unsigned long *timing,
3827                         unsigned long deadline)
3828 {
3829         u32 scontrol;
3830         int rc;
3831
3832         DPRINTK("ENTER\n");
3833
3834         if (sata_set_spd_needed(link)) {
3835                 /* SATA spec says nothing about how to reconfigure
3836                  * spd.  To be on the safe side, turn off phy during
3837                  * reconfiguration.  This works for at least ICH7 AHCI
3838                  * and Sil3124.
3839                  */
3840                 if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
3841                         goto out;
3842
3843                 scontrol = (scontrol & 0x0f0) | 0x304;
3844
3845                 if ((rc = sata_scr_write(link, SCR_CONTROL, scontrol)))
3846                         goto out;
3847
3848                 sata_set_spd(link);
3849         }
3850
3851         /* issue phy wake/reset */
3852         if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
3853                 goto out;
3854
3855         scontrol = (scontrol & 0x0f0) | 0x301;
3856
3857         if ((rc = sata_scr_write_flush(link, SCR_CONTROL, scontrol)))
3858                 goto out;
3859
3860         /* Couldn't find anything in SATA I/II specs, but AHCI-1.1
3861          * 10.4.2 says at least 1 ms.
3862          */
3863         msleep(1);
3864
3865         /* bring link back */
3866         rc = sata_link_resume(link, timing, deadline);
3867  out:
3868         DPRINTK("EXIT, rc=%d\n", rc);
3869         return rc;
3870 }
3871
3872 /**
3873  *      sata_std_hardreset - reset host port via SATA phy reset
3874  *      @link: link to reset
3875  *      @class: resulting class of attached device
3876  *      @deadline: deadline jiffies for the operation
3877  *
3878  *      SATA phy-reset host port using DET bits of SControl register,
3879  *      wait for !BSY and classify the attached device.
3880  *
3881  *      LOCKING:
3882  *      Kernel thread context (may sleep)
3883  *
3884  *      RETURNS:
3885  *      0 on success, -errno otherwise.
3886  */
3887 int sata_std_hardreset(struct ata_link *link, unsigned int *class,
3888                        unsigned long deadline)
3889 {
3890         struct ata_port *ap = link->ap;
3891         const unsigned long *timing = sata_ehc_deb_timing(&link->eh_context);
3892         int rc;
3893
3894         DPRINTK("ENTER\n");
3895
3896         /* do hardreset */
3897         rc = sata_link_hardreset(link, timing, deadline);
3898         if (rc) {
3899                 ata_link_printk(link, KERN_ERR,
3900                                 "COMRESET failed (errno=%d)\n", rc);
3901                 return rc;
3902         }
3903
3904         /* TODO: phy layer with polling, timeouts, etc. */
3905         if (ata_link_offline(link)) {
3906                 *class = ATA_DEV_NONE;
3907                 DPRINTK("EXIT, link offline\n");
3908                 return 0;
3909         }
3910
3911         /* wait a while before checking status */
3912         ata_wait_after_reset(ap, deadline);
3913
3914         /* If PMP is supported, we have to do follow-up SRST.  Note
3915          * that some PMPs don't send D2H Reg FIS after hardreset at
3916          * all if the first port is empty.  Wait for it just for a
3917          * second and request follow-up SRST.
3918          */
3919         if (ap->flags & ATA_FLAG_PMP) {
3920                 ata_wait_ready(ap, jiffies + HZ);
3921                 return -EAGAIN;
3922         }
3923
3924         rc = ata_wait_ready(ap, deadline);
3925         /* link occupied, -ENODEV too is an error */
3926         if (rc) {
3927                 ata_link_printk(link, KERN_ERR,
3928                                 "COMRESET failed (errno=%d)\n", rc);
3929                 return rc;
3930         }
3931
3932         ap->ops->dev_select(ap, 0);     /* probably unnecessary */
3933
3934         *class = ata_dev_try_classify(link->device, 1, NULL);
3935
3936         DPRINTK("EXIT, class=%u\n", *class);
3937         return 0;
3938 }
3939
3940 /**
3941  *      ata_std_postreset - standard postreset callback
3942  *      @link: the target ata_link
3943  *      @classes: classes of attached devices
3944  *
3945  *      This function is invoked after a successful reset.  Note that
3946  *      the device might have been reset more than once using
3947  *      different reset methods before postreset is invoked.
3948  *
3949  *      LOCKING:
3950  *      Kernel thread context (may sleep)
3951  */
3952 void ata_std_postreset(struct ata_link *link, unsigned int *classes)
3953 {
3954         struct ata_port *ap = link->ap;
3955         u32 serror;
3956
3957         DPRINTK("ENTER\n");
3958
3959         /* print link status */
3960         sata_print_link_status(link);
3961
3962         /* clear SError */
3963         if (sata_scr_read(link, SCR_ERROR, &serror) == 0)
3964                 sata_scr_write(link, SCR_ERROR, serror);
3965
3966         /* is double-select really necessary? */
3967         if (classes[0] != ATA_DEV_NONE)
3968                 ap->ops->dev_select(ap, 1);
3969         if (classes[1] != ATA_DEV_NONE)
3970                 ap->ops->dev_select(ap, 0);
3971
3972         /* bail out if no device is present */
3973         if (classes[0] == ATA_DEV_NONE && classes[1] == ATA_DEV_NONE) {
3974                 DPRINTK("EXIT, no device\n");
3975                 return;
3976         }
3977
3978         /* set up device control */
3979         if (ap->ioaddr.ctl_addr)
3980                 iowrite8(ap->ctl, ap->ioaddr.ctl_addr);
3981
3982         DPRINTK("EXIT\n");
3983 }
3984
3985 /**
3986  *      ata_dev_same_device - Determine whether new ID matches configured device
3987  *      @dev: device to compare against
3988  *      @new_class: class of the new device
3989  *      @new_id: IDENTIFY page of the new device
3990  *
3991  *      Compare @new_class and @new_id against @dev and determine
3992  *      whether @dev is the device indicated by @new_class and
3993  *      @new_id.
3994  *
3995  *      LOCKING:
3996  *      None.
3997  *
3998  *      RETURNS:
3999  *      1 if @dev matches @new_class and @new_id, 0 otherwise.
4000  */
4001 static int ata_dev_same_device(struct ata_device *dev, unsigned int new_class,
4002                                const u16 *new_id)
4003 {
4004         const u16 *old_id = dev->id;
4005         unsigned char model[2][ATA_ID_PROD_LEN + 1];
4006         unsigned char serial[2][ATA_ID_SERNO_LEN + 1];
4007
4008         if (dev->class != new_class) {
4009                 ata_dev_printk(dev, KERN_INFO, "class mismatch %d != %d\n",
4010                                dev->class, new_class);
4011                 return 0;
4012         }
4013
4014         ata_id_c_string(old_id, model[0], ATA_ID_PROD, sizeof(model[0]));
4015         ata_id_c_string(new_id, model[1], ATA_ID_PROD, sizeof(model[1]));
4016         ata_id_c_string(old_id, serial[0], ATA_ID_SERNO, sizeof(serial[0]));
4017         ata_id_c_string(new_id, serial[1], ATA_ID_SERNO, sizeof(serial[1]));
4018
4019         if (strcmp(model[0], model[1])) {
4020                 ata_dev_printk(dev, KERN_INFO, "model number mismatch "
4021                                "'%s' != '%s'\n", model[0], model[1]);
4022                 return 0;
4023         }
4024
4025         if (strcmp(serial[0], serial[1])) {
4026                 ata_dev_printk(dev, KERN_INFO, "serial number mismatch "
4027                                "'%s' != '%s'\n", serial[0], serial[1]);
4028                 return 0;
4029         }
4030
4031         return 1;
4032 }
4033
4034 /**
4035  *      ata_dev_reread_id - Re-read IDENTIFY data
4036  *      @dev: target ATA device
4037  *      @readid_flags: read ID flags
4038  *
4039  *      Re-read IDENTIFY page and make sure @dev is still attached to
4040  *      the port.
4041  *
4042  *      LOCKING:
4043  *      Kernel thread context (may sleep)
4044  *
4045  *      RETURNS:
4046  *      0 on success, negative errno otherwise
4047  */
4048 int ata_dev_reread_id(struct ata_device *dev, unsigned int readid_flags)
4049 {
4050         unsigned int class = dev->class;
4051         u16 *id = (void *)dev->link->ap->sector_buf;
4052         int rc;
4053
4054         /* read ID data */
4055         rc = ata_dev_read_id(dev, &class, readid_flags, id);
4056         if (rc)
4057                 return rc;
4058
4059         /* is the device still there? */
4060         if (!ata_dev_same_device(dev, class, id))
4061                 return -ENODEV;
4062
4063         memcpy(dev->id, id, sizeof(id[0]) * ATA_ID_WORDS);
4064         return 0;
4065 }
4066
4067 /**
4068  *      ata_dev_revalidate - Revalidate ATA device
4069  *      @dev: device to revalidate
4070  *      @new_class: new class code
4071  *      @readid_flags: read ID flags
4072  *
4073  *      Re-read IDENTIFY page, make sure @dev is still attached to the
4074  *      port and reconfigure it according to the new IDENTIFY page.
4075  *
4076  *      LOCKING:
4077  *      Kernel thread context (may sleep)
4078  *
4079  *      RETURNS:
4080  *      0 on success, negative errno otherwise
4081  */
4082 int ata_dev_revalidate(struct ata_device *dev, unsigned int new_class,
4083                        unsigned int readid_flags)
4084 {
4085         u64 n_sectors = dev->n_sectors;
4086         int rc;
4087
4088         if (!ata_dev_enabled(dev))
4089                 return -ENODEV;
4090
4091         /* fail early if !ATA && !ATAPI to avoid issuing [P]IDENTIFY to PMP */
4092         if (ata_class_enabled(new_class) &&
4093             new_class != ATA_DEV_ATA && new_class != ATA_DEV_ATAPI) {
4094                 ata_dev_printk(dev, KERN_INFO, "class mismatch %u != %u\n",
4095                                dev->class, new_class);
4096                 rc = -ENODEV;
4097                 goto fail;
4098         }
4099
4100         /* re-read ID */
4101         rc = ata_dev_reread_id(dev, readid_flags);
4102         if (rc)
4103                 goto fail;
4104
4105         /* configure device according to the new ID */
4106         rc = ata_dev_configure(dev);
4107         if (rc)
4108                 goto fail;
4109
4110         /* verify n_sectors hasn't changed */
4111         if (dev->class == ATA_DEV_ATA && n_sectors &&
4112             dev->n_sectors != n_sectors) {
4113                 ata_dev_printk(dev, KERN_INFO, "n_sectors mismatch "
4114                                "%llu != %llu\n",
4115                                (unsigned long long)n_sectors,
4116                                (unsigned long long)dev->n_sectors);
4117
4118                 /* restore original n_sectors */
4119                 dev->n_sectors = n_sectors;
4120
4121                 rc = -ENODEV;
4122                 goto fail;
4123         }
4124
4125         return 0;
4126
4127  fail:
4128         ata_dev_printk(dev, KERN_ERR, "revalidation failed (errno=%d)\n", rc);
4129         return rc;
4130 }
4131
4132 struct ata_blacklist_entry {
4133         const char *model_num;
4134         const char *model_rev;
4135         unsigned long horkage;
4136 };
4137
4138 static const struct ata_blacklist_entry ata_device_blacklist [] = {
4139         /* Devices with DMA related problems under Linux */
4140         { "WDC AC11000H",       NULL,           ATA_HORKAGE_NODMA },
4141         { "WDC AC22100H",       NULL,           ATA_HORKAGE_NODMA },
4142         { "WDC AC32500H",       NULL,           ATA_HORKAGE_NODMA },
4143         { "WDC AC33100H",       NULL,           ATA_HORKAGE_NODMA },
4144         { "WDC AC31600H",       NULL,           ATA_HORKAGE_NODMA },
4145         { "WDC AC32100H",       "24.09P07",     ATA_HORKAGE_NODMA },
4146         { "WDC AC23200L",       "21.10N21",     ATA_HORKAGE_NODMA },
4147         { "Compaq CRD-8241B",   NULL,           ATA_HORKAGE_NODMA },
4148         { "CRD-8400B",          NULL,           ATA_HORKAGE_NODMA },
4149         { "CRD-8480B",          NULL,           ATA_HORKAGE_NODMA },
4150         { "CRD-8482B",          NULL,           ATA_HORKAGE_NODMA },
4151         { "CRD-84",             NULL,           ATA_HORKAGE_NODMA },
4152         { "SanDisk SDP3B",      NULL,           ATA_HORKAGE_NODMA },
4153         { "SanDisk SDP3B-64",   NULL,           ATA_HORKAGE_NODMA },
4154         { "SANYO CD-ROM CRD",   NULL,           ATA_HORKAGE_NODMA },
4155         { "HITACHI CDR-8",      NULL,           ATA_HORKAGE_NODMA },
4156         { "HITACHI CDR-8335",   NULL,           ATA_HORKAGE_NODMA },
4157         { "HITACHI CDR-8435",   NULL,           ATA_HORKAGE_NODMA },
4158         { "Toshiba CD-ROM XM-6202B", NULL,      ATA_HORKAGE_NODMA },
4159         { "TOSHIBA CD-ROM XM-1702BC", NULL,     ATA_HORKAGE_NODMA },
4160         { "CD-532E-A",          NULL,           ATA_HORKAGE_NODMA },
4161         { "E-IDE CD-ROM CR-840",NULL,           ATA_HORKAGE_NODMA },
4162         { "CD-ROM Drive/F5A",   NULL,           ATA_HORKAGE_NODMA },
4163         { "WPI CDD-820",        NULL,           ATA_HORKAGE_NODMA },
4164         { "SAMSUNG CD-ROM SC-148C", NULL,       ATA_HORKAGE_NODMA },
4165         { "SAMSUNG CD-ROM SC",  NULL,           ATA_HORKAGE_NODMA },
4166         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",NULL,ATA_HORKAGE_NODMA },
4167         { "_NEC DV5800A",       NULL,           ATA_HORKAGE_NODMA },
4168         { "SAMSUNG CD-ROM SN-124", "N001",      ATA_HORKAGE_NODMA },
4169         { "Seagate STT20000A", NULL,            ATA_HORKAGE_NODMA },
4170         /* Odd clown on sil3726/4726 PMPs */
4171         { "Config  Disk",       NULL,           ATA_HORKAGE_NODMA |
4172                                                 ATA_HORKAGE_SKIP_PM },
4173
4174         /* Weird ATAPI devices */
4175         { "TORiSAN DVD-ROM DRD-N216", NULL,     ATA_HORKAGE_MAX_SEC_128 },
4176
4177         /* Devices we expect to fail diagnostics */
4178
4179         /* Devices where NCQ should be avoided */
4180         /* NCQ is slow */
4181         { "WDC WD740ADFD-00",   NULL,           ATA_HORKAGE_NONCQ },
4182         /* http://thread.gmane.org/gmane.linux.ide/14907 */
4183         { "FUJITSU MHT2060BH",  NULL,           ATA_HORKAGE_NONCQ },
4184         /* NCQ is broken */
4185         { "Maxtor *",           "BANC*",        ATA_HORKAGE_NONCQ },
4186         { "Maxtor 7V300F0",     "VA111630",     ATA_HORKAGE_NONCQ },
4187         { "HITACHI HDS7250SASUN500G*", NULL,    ATA_HORKAGE_NONCQ },
4188         { "HITACHI HDS7225SBSUN250G*", NULL,    ATA_HORKAGE_NONCQ },
4189         { "ST380817AS",         "3.42",         ATA_HORKAGE_NONCQ },
4190
4191         /* Blacklist entries taken from Silicon Image 3124/3132
4192            Windows driver .inf file - also several Linux problem reports */
4193         { "HTS541060G9SA00",    "MB3OC60D",     ATA_HORKAGE_NONCQ, },
4194         { "HTS541080G9SA00",    "MB4OC60D",     ATA_HORKAGE_NONCQ, },
4195         { "HTS541010G9SA00",    "MBZOC60D",     ATA_HORKAGE_NONCQ, },
4196         /* Drives which do spurious command completion */
4197         { "HTS541680J9SA00",    "SB2IC7EP",     ATA_HORKAGE_NONCQ, },
4198         { "HTS541612J9SA00",    "SBDIC7JP",     ATA_HORKAGE_NONCQ, },
4199         { "HDT722516DLA380",    "V43OA96A",     ATA_HORKAGE_NONCQ, },
4200         { "Hitachi HTS541616J9SA00", "SB4OC70P", ATA_HORKAGE_NONCQ, },
4201         { "Hitachi HTS542525K9SA00", "BBFOC31P", ATA_HORKAGE_NONCQ, },
4202         { "WDC WD740ADFD-00NLR1", NULL,         ATA_HORKAGE_NONCQ, },
4203         { "WDC WD3200AAJS-00RYA0", "12.01B01",  ATA_HORKAGE_NONCQ, },
4204         { "FUJITSU MHV2080BH",  "00840028",     ATA_HORKAGE_NONCQ, },
4205         { "ST9120822AS",        "3.CLF",        ATA_HORKAGE_NONCQ, },
4206         { "ST9160821AS",        "3.CLF",        ATA_HORKAGE_NONCQ, },
4207         { "ST9160821AS",        "3.ALD",        ATA_HORKAGE_NONCQ, },
4208         { "ST9160821AS",        "3.CCD",        ATA_HORKAGE_NONCQ, },
4209         { "ST3160812AS",        "3.ADJ",        ATA_HORKAGE_NONCQ, },
4210         { "ST980813AS",         "3.ADB",        ATA_HORKAGE_NONCQ, },
4211         { "SAMSUNG HD401LJ",    "ZZ100-15",     ATA_HORKAGE_NONCQ, },
4212         { "Maxtor 7V300F0",     "VA111900",     ATA_HORKAGE_NONCQ, },
4213
4214         /* devices which puke on READ_NATIVE_MAX */
4215         { "HDS724040KLSA80",    "KFAOA20N",     ATA_HORKAGE_BROKEN_HPA, },
4216         { "WDC WD3200JD-00KLB0", "WD-WCAMR1130137", ATA_HORKAGE_BROKEN_HPA },
4217         { "WDC WD2500JD-00HBB0", "WD-WMAL71490727", ATA_HORKAGE_BROKEN_HPA },
4218         { "MAXTOR 6L080L4",     "A93.0500",     ATA_HORKAGE_BROKEN_HPA },
4219
4220         /* Devices which report 1 sector over size HPA */
4221         { "ST340823A",          NULL,           ATA_HORKAGE_HPA_SIZE, },
4222         { "ST320413A",          NULL,           ATA_HORKAGE_HPA_SIZE, },
4223
4224         /* End Marker */
4225         { }
4226 };
4227
4228 static int strn_pattern_cmp(const char *patt, const char *name, int wildchar)
4229 {
4230         const char *p;
4231         int len;
4232
4233         /*
4234          * check for trailing wildcard: *\0
4235          */
4236         p = strchr(patt, wildchar);
4237         if (p && ((*(p + 1)) == 0))
4238                 len = p - patt;
4239         else {
4240                 len = strlen(name);
4241                 if (!len) {
4242                         if (!*patt)
4243                                 return 0;
4244                         return -1;
4245                 }
4246         }
4247
4248         return strncmp(patt, name, len);
4249 }
4250
4251 static unsigned long ata_dev_blacklisted(const struct ata_device *dev)
4252 {
4253         unsigned char model_num[ATA_ID_PROD_LEN + 1];
4254         unsigned char model_rev[ATA_ID_FW_REV_LEN + 1];
4255         const struct ata_blacklist_entry *ad = ata_device_blacklist;
4256
4257         ata_id_c_string(dev->id, model_num, ATA_ID_PROD, sizeof(model_num));
4258         ata_id_c_string(dev->id, model_rev, ATA_ID_FW_REV, sizeof(model_rev));
4259
4260         while (ad->model_num) {
4261                 if (!strn_pattern_cmp(ad->model_num, model_num, '*')) {
4262                         if (ad->model_rev == NULL)
4263                                 return ad->horkage;
4264                         if (!strn_pattern_cmp(ad->model_rev, model_rev, '*'))
4265                                 return ad->horkage;
4266                 }
4267                 ad++;
4268         }
4269         return 0;
4270 }
4271
4272 static int ata_dma_blacklisted(const struct ata_device *dev)
4273 {
4274         /* We don't support polling DMA.
4275          * DMA blacklist those ATAPI devices with CDB-intr (and use PIO)
4276          * if the LLDD handles only interrupts in the HSM_ST_LAST state.
4277          */
4278         if ((dev->link->ap->flags & ATA_FLAG_PIO_POLLING) &&
4279             (dev->flags & ATA_DFLAG_CDB_INTR))
4280                 return 1;
4281         return (dev->horkage & ATA_HORKAGE_NODMA) ? 1 : 0;
4282 }
4283
4284 /**
4285  *      ata_dev_xfermask - Compute supported xfermask of the given device
4286  *      @dev: Device to compute xfermask for
4287  *
4288  *      Compute supported xfermask of @dev and store it in
4289  *      dev->*_mask.  This function is responsible for applying all
4290  *      known limits including host controller limits, device
4291  *      blacklist, etc...
4292  *
4293  *      LOCKING:
4294  *      None.
4295  */
4296 static void ata_dev_xfermask(struct ata_device *dev)
4297 {
4298         struct ata_link *link = dev->link;
4299         struct ata_port *ap = link->ap;
4300         struct ata_host *host = ap->host;
4301         unsigned long xfer_mask;
4302
4303         /* controller modes available */
4304         xfer_mask = ata_pack_xfermask(ap->pio_mask,
4305                                       ap->mwdma_mask, ap->udma_mask);
4306
4307         /* drive modes available */
4308         xfer_mask &= ata_pack_xfermask(dev->pio_mask,
4309                                        dev->mwdma_mask, dev->udma_mask);
4310         xfer_mask &= ata_id_xfermask(dev->id);
4311
4312         /*
4313          *      CFA Advanced TrueIDE timings are not allowed on a shared
4314          *      cable
4315          */
4316         if (ata_dev_pair(dev)) {
4317                 /* No PIO5 or PIO6 */
4318                 xfer_mask &= ~(0x03 << (ATA_SHIFT_PIO + 5));
4319                 /* No MWDMA3 or MWDMA 4 */
4320                 xfer_mask &= ~(0x03 << (ATA_SHIFT_MWDMA + 3));
4321         }
4322
4323         if (ata_dma_blacklisted(dev)) {
4324                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
4325                 ata_dev_printk(dev, KERN_WARNING,
4326                                "device is on DMA blacklist, disabling DMA\n");
4327         }
4328
4329         if ((host->flags & ATA_HOST_SIMPLEX) &&
4330             host->simplex_claimed && host->simplex_claimed != ap) {
4331                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
4332                 ata_dev_printk(dev, KERN_WARNING, "simplex DMA is claimed by "
4333                                "other device, disabling DMA\n");
4334         }
4335
4336         if (ap->flags & ATA_FLAG_NO_IORDY)
4337                 xfer_mask &= ata_pio_mask_no_iordy(dev);
4338
4339         if (ap->ops->mode_filter)
4340                 xfer_mask = ap->ops->mode_filter(dev, xfer_mask);
4341
4342         /* Apply cable rule here.  Don't apply it early because when
4343          * we handle hot plug the cable type can itself change.
4344          * Check this last so that we know if the transfer rate was
4345          * solely limited by the cable.
4346          * Unknown or 80 wire cables reported host side are checked
4347          * drive side as well. Cases where we know a 40wire cable
4348          * is used safely for 80 are not checked here.
4349          */
4350         if (xfer_mask & (0xF8 << ATA_SHIFT_UDMA))
4351                 /* UDMA/44 or higher would be available */
4352                 if ((ap->cbl == ATA_CBL_PATA40) ||
4353                     (ata_drive_40wire(dev->id) &&
4354                     (ap->cbl == ATA_CBL_PATA_UNK ||
4355                      ap->cbl == ATA_CBL_PATA80))) {
4356                         ata_dev_printk(dev, KERN_WARNING,
4357                                  "limited to UDMA/33 due to 40-wire cable\n");
4358                         xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
4359                 }
4360
4361         ata_unpack_xfermask(xfer_mask, &dev->pio_mask,
4362                             &dev->mwdma_mask, &dev->udma_mask);
4363 }
4364
4365 /**
4366  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
4367  *      @dev: Device to which command will be sent
4368  *
4369  *      Issue SET FEATURES - XFER MODE command to device @dev
4370  *      on port @ap.
4371  *
4372  *      LOCKING:
4373  *      PCI/etc. bus probe sem.
4374  *
4375  *      RETURNS:
4376  *      0 on success, AC_ERR_* mask otherwise.
4377  */
4378
4379 static unsigned int ata_dev_set_xfermode(struct ata_device *dev)
4380 {
4381         struct ata_taskfile tf;
4382         unsigned int err_mask;
4383
4384         /* set up set-features taskfile */
4385         DPRINTK("set features - xfer mode\n");
4386
4387         /* Some controllers and ATAPI devices show flaky interrupt
4388          * behavior after setting xfer mode.  Use polling instead.
4389          */
4390         ata_tf_init(dev, &tf);
4391         tf.command = ATA_CMD_SET_FEATURES;
4392         tf.feature = SETFEATURES_XFER;
4393         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE | ATA_TFLAG_POLLING;
4394         tf.protocol = ATA_PROT_NODATA;
4395         tf.nsect = dev->xfer_mode;
4396
4397         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0, 0);
4398
4399         DPRINTK("EXIT, err_mask=%x\n", err_mask);
4400         return err_mask;
4401 }
4402 /**
4403  *      ata_dev_set_feature - Issue SET FEATURES - SATA FEATURES
4404  *      @dev: Device to which command will be sent
4405  *      @enable: Whether to enable or disable the feature
4406  *      @feature: The sector count represents the feature to set
4407  *
4408  *      Issue SET FEATURES - SATA FEATURES command to device @dev
4409  *      on port @ap with sector count
4410  *
4411  *      LOCKING:
4412  *      PCI/etc. bus probe sem.
4413  *
4414  *      RETURNS:
4415  *      0 on success, AC_ERR_* mask otherwise.
4416  */
4417 static unsigned int ata_dev_set_feature(struct ata_device *dev, u8 enable,
4418                                         u8 feature)
4419 {
4420         struct ata_taskfile tf;
4421         unsigned int err_mask;
4422
4423         /* set up set-features taskfile */
4424         DPRINTK("set features - SATA features\n");
4425
4426         ata_tf_init(dev, &tf);
4427         tf.command = ATA_CMD_SET_FEATURES;
4428         tf.feature = enable;
4429         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
4430         tf.protocol = ATA_PROT_NODATA;
4431         tf.nsect = feature;
4432
4433         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0, 0);
4434
4435         DPRINTK("EXIT, err_mask=%x\n", err_mask);
4436         return err_mask;
4437 }
4438
4439 /**
4440  *      ata_dev_init_params - Issue INIT DEV PARAMS command
4441  *      @dev: Device to which command will be sent
4442  *      @heads: Number of heads (taskfile parameter)
4443  *      @sectors: Number of sectors (taskfile parameter)
4444  *
4445  *      LOCKING:
4446  *      Kernel thread context (may sleep)
4447  *
4448  *      RETURNS:
4449  *      0 on success, AC_ERR_* mask otherwise.
4450  */
4451 static unsigned int ata_dev_init_params(struct ata_device *dev,
4452                                         u16 heads, u16 sectors)
4453 {
4454         struct ata_taskfile tf;
4455         unsigned int err_mask;
4456
4457         /* Number of sectors per track 1-255. Number of heads 1-16 */
4458         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
4459                 return AC_ERR_INVALID;
4460
4461         /* set up init dev params taskfile */
4462         DPRINTK("init dev params \n");
4463
4464         ata_tf_init(dev, &tf);
4465         tf.command = ATA_CMD_INIT_DEV_PARAMS;
4466         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
4467         tf.protocol = ATA_PROT_NODATA;
4468         tf.nsect = sectors;
4469         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
4470
4471         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0, 0);
4472         /* A clean abort indicates an original or just out of spec drive
4473            and we should continue as we issue the setup based on the
4474            drive reported working geometry */
4475         if (err_mask == AC_ERR_DEV && (tf.feature & ATA_ABORTED))
4476                 err_mask = 0;
4477
4478         DPRINTK("EXIT, err_mask=%x\n", err_mask);
4479         return err_mask;
4480 }
4481
4482 /**
4483  *      ata_sg_clean - Unmap DMA memory associated with command
4484  *      @qc: Command containing DMA memory to be released
4485  *
4486  *      Unmap all mapped DMA memory associated with this command.
4487  *
4488  *      LOCKING:
4489  *      spin_lock_irqsave(host lock)
4490  */
4491 void ata_sg_clean(struct ata_queued_cmd *qc)
4492 {
4493         struct ata_port *ap = qc->ap;
4494         struct scatterlist *sg = qc->__sg;
4495         int dir = qc->dma_dir;
4496         void *pad_buf = NULL;
4497
4498         WARN_ON(!(qc->flags & ATA_QCFLAG_DMAMAP));
4499         WARN_ON(sg == NULL);
4500
4501         if (qc->flags & ATA_QCFLAG_SINGLE)
4502                 WARN_ON(qc->n_elem > 1);
4503
4504         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
4505
4506         /* if we padded the buffer out to 32-bit bound, and data
4507          * xfer direction is from-device, we must copy from the
4508          * pad buffer back into the supplied buffer
4509          */
4510         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
4511                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4512
4513         if (qc->flags & ATA_QCFLAG_SG) {
4514                 if (qc->n_elem)
4515                         dma_unmap_sg(ap->dev, sg, qc->n_elem, dir);
4516                 /* restore last sg */
4517                 sg_last(sg, qc->orig_n_elem)->length += qc->pad_len;
4518                 if (pad_buf) {
4519                         struct scatterlist *psg = &qc->pad_sgent;
4520                         void *addr = kmap_atomic(sg_page(psg), KM_IRQ0);
4521                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
4522                         kunmap_atomic(addr, KM_IRQ0);
4523                 }
4524         } else {
4525                 if (qc->n_elem)
4526                         dma_unmap_single(ap->dev,
4527                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
4528                                 dir);
4529                 /* restore sg */
4530                 sg->length += qc->pad_len;
4531                 if (pad_buf)
4532                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
4533                                pad_buf, qc->pad_len);
4534         }
4535
4536         qc->flags &= ~ATA_QCFLAG_DMAMAP;
4537         qc->__sg = NULL;
4538 }
4539
4540 /**
4541  *      ata_fill_sg - Fill PCI IDE PRD table
4542  *      @qc: Metadata associated with taskfile to be transferred
4543  *
4544  *      Fill PCI IDE PRD (scatter-gather) table with segments
4545  *      associated with the current disk command.
4546  *
4547  *      LOCKING:
4548  *      spin_lock_irqsave(host lock)
4549  *
4550  */
4551 static void ata_fill_sg(struct ata_queued_cmd *qc)
4552 {
4553         struct ata_port *ap = qc->ap;
4554         struct scatterlist *sg;
4555         unsigned int idx;
4556
4557         WARN_ON(qc->__sg == NULL);
4558         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
4559
4560         idx = 0;
4561         ata_for_each_sg(sg, qc) {
4562                 u32 addr, offset;
4563                 u32 sg_len, len;
4564
4565                 /* determine if physical DMA addr spans 64K boundary.
4566                  * Note h/w doesn't support 64-bit, so we unconditionally
4567                  * truncate dma_addr_t to u32.
4568                  */
4569                 addr = (u32) sg_dma_address(sg);
4570                 sg_len = sg_dma_len(sg);
4571
4572                 while (sg_len) {
4573                         offset = addr & 0xffff;
4574                         len = sg_len;
4575                         if ((offset + sg_len) > 0x10000)
4576                                 len = 0x10000 - offset;
4577
4578                         ap->prd[idx].addr = cpu_to_le32(addr);
4579                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
4580                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
4581
4582                         idx++;
4583                         sg_len -= len;
4584                         addr += len;
4585                 }
4586         }
4587
4588         if (idx)
4589                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
4590 }
4591
4592 /**
4593  *      ata_fill_sg_dumb - Fill PCI IDE PRD table
4594  *      @qc: Metadata associated with taskfile to be transferred
4595  *
4596  *      Fill PCI IDE PRD (scatter-gather) table with segments
4597  *      associated with the current disk command. Perform the fill
4598  *      so that we avoid writing any length 64K records for
4599  *      controllers that don't follow the spec.
4600  *
4601  *      LOCKING:
4602  *      spin_lock_irqsave(host lock)
4603  *
4604  */
4605 static void ata_fill_sg_dumb(struct ata_queued_cmd *qc)
4606 {
4607         struct ata_port *ap = qc->ap;
4608         struct scatterlist *sg;
4609         unsigned int idx;
4610
4611         WARN_ON(qc->__sg == NULL);
4612         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
4613
4614         idx = 0;
4615         ata_for_each_sg(sg, qc) {
4616                 u32 addr, offset;
4617                 u32 sg_len, len, blen;
4618
4619                 /* determine if physical DMA addr spans 64K boundary.
4620                  * Note h/w doesn't support 64-bit, so we unconditionally
4621                  * truncate dma_addr_t to u32.
4622                  */
4623                 addr = (u32) sg_dma_address(sg);
4624                 sg_len = sg_dma_len(sg);
4625
4626                 while (sg_len) {
4627                         offset = addr & 0xffff;
4628                         len = sg_len;
4629                         if ((offset + sg_len) > 0x10000)
4630                                 len = 0x10000 - offset;
4631
4632                         blen = len & 0xffff;
4633                         ap->prd[idx].addr = cpu_to_le32(addr);
4634                         if (blen == 0) {
4635                            /* Some PATA chipsets like the CS5530 can't
4636                               cope with 0x0000 meaning 64K as the spec says */
4637                                 ap->prd[idx].flags_len = cpu_to_le32(0x8000);
4638                                 blen = 0x8000;
4639                                 ap->prd[++idx].addr = cpu_to_le32(addr + 0x8000);
4640                         }
4641                         ap->prd[idx].flags_len = cpu_to_le32(blen);
4642                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
4643
4644                         idx++;
4645                         sg_len -= len;
4646                         addr += len;
4647                 }
4648         }
4649
4650         if (idx)
4651                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
4652 }
4653
4654 /**
4655  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
4656  *      @qc: Metadata associated with taskfile to check
4657  *
4658  *      Allow low-level driver to filter ATA PACKET commands, returning
4659  *      a status indicating whether or not it is OK to use DMA for the
4660  *      supplied PACKET command.
4661  *
4662  *      LOCKING:
4663  *      spin_lock_irqsave(host lock)
4664  *
4665  *      RETURNS: 0 when ATAPI DMA can be used
4666  *               nonzero otherwise
4667  */
4668 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
4669 {
4670         struct ata_port *ap = qc->ap;
4671
4672         /* Don't allow DMA if it isn't multiple of 16 bytes.  Quite a
4673          * few ATAPI devices choke on such DMA requests.
4674          */
4675         if (unlikely(qc->nbytes & 15))
4676                 return 1;
4677
4678         if (ap->ops->check_atapi_dma)
4679                 return ap->ops->check_atapi_dma(qc);
4680
4681         return 0;
4682 }
4683
4684 /**
4685  *      ata_std_qc_defer - Check whether a qc needs to be deferred
4686  *      @qc: ATA command in question
4687  *
4688  *      Non-NCQ commands cannot run with any other command, NCQ or
4689  *      not.  As upper layer only knows the queue depth, we are
4690  *      responsible for maintaining exclusion.  This function checks
4691  *      whether a new command @qc can be issued.
4692  *
4693  *      LOCKING:
4694  *      spin_lock_irqsave(host lock)
4695  *
4696  *      RETURNS:
4697  *      ATA_DEFER_* if deferring is needed, 0 otherwise.
4698  */
4699 int ata_std_qc_defer(struct ata_queued_cmd *qc)
4700 {
4701         struct ata_link *link = qc->dev->link;
4702
4703         if (qc->tf.protocol == ATA_PROT_NCQ) {
4704                 if (!ata_tag_valid(link->active_tag))
4705                         return 0;
4706         } else {
4707                 if (!ata_tag_valid(link->active_tag) && !link->sactive)
4708                         return 0;
4709         }
4710
4711         return ATA_DEFER_LINK;
4712 }
4713
4714 /**
4715  *      ata_qc_prep - Prepare taskfile for submission
4716  *      @qc: Metadata associated with taskfile to be prepared
4717  *
4718  *      Prepare ATA taskfile for submission.
4719  *
4720  *      LOCKING:
4721  *      spin_lock_irqsave(host lock)
4722  */
4723 void ata_qc_prep(struct ata_queued_cmd *qc)
4724 {
4725         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
4726                 return;
4727
4728         ata_fill_sg(qc);
4729 }
4730
4731 /**
4732  *      ata_dumb_qc_prep - Prepare taskfile for submission
4733  *      @qc: Metadata associated with taskfile to be prepared
4734  *
4735  *      Prepare ATA taskfile for submission.
4736  *
4737  *      LOCKING:
4738  *      spin_lock_irqsave(host lock)
4739  */
4740 void ata_dumb_qc_prep(struct ata_queued_cmd *qc)
4741 {
4742         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
4743                 return;
4744
4745         ata_fill_sg_dumb(qc);
4746 }
4747
4748 void ata_noop_qc_prep(struct ata_queued_cmd *qc) { }
4749
4750 /**
4751  *      ata_sg_init_one - Associate command with memory buffer
4752  *      @qc: Command to be associated
4753  *      @buf: Memory buffer
4754  *      @buflen: Length of memory buffer, in bytes.
4755  *
4756  *      Initialize the data-related elements of queued_cmd @qc
4757  *      to point to a single memory buffer, @buf of byte length @buflen.
4758  *
4759  *      LOCKING:
4760  *      spin_lock_irqsave(host lock)
4761  */
4762
4763 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
4764 {
4765         qc->flags |= ATA_QCFLAG_SINGLE;
4766
4767         qc->__sg = &qc->sgent;
4768         qc->n_elem = 1;
4769         qc->orig_n_elem = 1;
4770         qc->buf_virt = buf;
4771         qc->nbytes = buflen;
4772         qc->cursg = qc->__sg;
4773
4774         sg_init_one(&qc->sgent, buf, buflen);
4775 }
4776
4777 /**
4778  *      ata_sg_init - Associate command with scatter-gather table.
4779  *      @qc: Command to be associated
4780  *      @sg: Scatter-gather table.
4781  *      @n_elem: Number of elements in s/g table.
4782  *
4783  *      Initialize the data-related elements of queued_cmd @qc
4784  *      to point to a scatter-gather table @sg, containing @n_elem
4785  *      elements.
4786  *
4787  *      LOCKING:
4788  *      spin_lock_irqsave(host lock)
4789  */
4790
4791 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
4792                  unsigned int n_elem)
4793 {
4794         qc->flags |= ATA_QCFLAG_SG;
4795         qc->__sg = sg;
4796         qc->n_elem = n_elem;
4797         qc->orig_n_elem = n_elem;
4798         qc->cursg = qc->__sg;
4799 }
4800
4801 /**
4802  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
4803  *      @qc: Command with memory buffer to be mapped.
4804  *
4805  *      DMA-map the memory buffer associated with queued_cmd @qc.
4806  *
4807  *      LOCKING:
4808  *      spin_lock_irqsave(host lock)
4809  *
4810  *      RETURNS:
4811  *      Zero on success, negative on error.
4812  */
4813
4814 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
4815 {
4816         struct ata_port *ap = qc->ap;
4817         int dir = qc->dma_dir;
4818         struct scatterlist *sg = qc->__sg;
4819         dma_addr_t dma_address;
4820         int trim_sg = 0;
4821
4822         /* we must lengthen transfers to end on a 32-bit boundary */
4823         qc->pad_len = sg->length & 3;
4824         if (qc->pad_len) {
4825                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4826                 struct scatterlist *psg = &qc->pad_sgent;
4827
4828                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4829
4830                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4831
4832                 if (qc->tf.flags & ATA_TFLAG_WRITE)
4833                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
4834                                qc->pad_len);
4835
4836                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4837                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4838                 /* trim sg */
4839                 sg->length -= qc->pad_len;
4840                 if (sg->length == 0)
4841                         trim_sg = 1;
4842
4843                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
4844                         sg->length, qc->pad_len);
4845         }
4846
4847         if (trim_sg) {
4848                 qc->n_elem--;
4849                 goto skip_map;
4850         }
4851
4852         dma_address = dma_map_single(ap->dev, qc->buf_virt,
4853                                      sg->length, dir);
4854         if (dma_mapping_error(dma_address)) {
4855                 /* restore sg */
4856                 sg->length += qc->pad_len;
4857                 return -1;
4858         }
4859
4860         sg_dma_address(sg) = dma_address;
4861         sg_dma_len(sg) = sg->length;
4862
4863 skip_map:
4864         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
4865                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4866
4867         return 0;
4868 }
4869
4870 /**
4871  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
4872  *      @qc: Command with scatter-gather table to be mapped.
4873  *
4874  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
4875  *
4876  *      LOCKING:
4877  *      spin_lock_irqsave(host lock)
4878  *
4879  *      RETURNS:
4880  *      Zero on success, negative on error.
4881  *
4882  */
4883
4884 static int ata_sg_setup(struct ata_queued_cmd *qc)
4885 {
4886         struct ata_port *ap = qc->ap;
4887         struct scatterlist *sg = qc->__sg;
4888         struct scatterlist *lsg = sg_last(qc->__sg, qc->n_elem);
4889         int n_elem, pre_n_elem, dir, trim_sg = 0;
4890
4891         VPRINTK("ENTER, ata%u\n", ap->print_id);
4892         WARN_ON(!(qc->flags & ATA_QCFLAG_SG));
4893
4894         /* we must lengthen transfers to end on a 32-bit boundary */
4895         qc->pad_len = lsg->length & 3;
4896         if (qc->pad_len) {
4897                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4898                 struct scatterlist *psg = &qc->pad_sgent;
4899                 unsigned int offset;
4900
4901                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4902
4903                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4904
4905                 /*
4906                  * psg->page/offset are used to copy to-be-written
4907                  * data in this function or read data in ata_sg_clean.
4908                  */
4909                 offset = lsg->offset + lsg->length - qc->pad_len;
4910                 sg_set_page(psg, nth_page(sg_page(lsg), offset >> PAGE_SHIFT),
4911                                 qc->pad_len, offset_in_page(offset));
4912
4913                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
4914                         void *addr = kmap_atomic(sg_page(psg), KM_IRQ0);
4915                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
4916                         kunmap_atomic(addr, KM_IRQ0);
4917                 }
4918
4919                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4920                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4921                 /* trim last sg */
4922                 lsg->length -= qc->pad_len;
4923                 if (lsg->length == 0)
4924                         trim_sg = 1;
4925
4926                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
4927                         qc->n_elem - 1, lsg->length, qc->pad_len);
4928         }
4929
4930         pre_n_elem = qc->n_elem;
4931         if (trim_sg && pre_n_elem)
4932                 pre_n_elem--;
4933
4934         if (!pre_n_elem) {
4935                 n_elem = 0;
4936                 goto skip_map;
4937         }
4938
4939         dir = qc->dma_dir;
4940         n_elem = dma_map_sg(ap->dev, sg, pre_n_elem, dir);
4941         if (n_elem < 1) {
4942                 /* restore last sg */
4943                 lsg->length += qc->pad_len;
4944                 return -1;
4945         }
4946
4947         DPRINTK("%d sg elements mapped\n", n_elem);
4948
4949 skip_map:
4950         qc->n_elem = n_elem;
4951
4952         return 0;
4953 }
4954
4955 /**
4956  *      swap_buf_le16 - swap halves of 16-bit words in place
4957  *      @buf:  Buffer to swap
4958  *      @buf_words:  Number of 16-bit words in buffer.
4959  *
4960  *      Swap halves of 16-bit words if needed to convert from
4961  *      little-endian byte order to native cpu byte order, or
4962  *      vice-versa.
4963  *
4964  *      LOCKING:
4965  *      Inherited from caller.
4966  */
4967 void swap_buf_le16(u16 *buf, unsigned int buf_words)
4968 {
4969 #ifdef __BIG_ENDIAN
4970         unsigned int i;
4971
4972         for (i = 0; i < buf_words; i++)
4973                 buf[i] = le16_to_cpu(buf[i]);
4974 #endif /* __BIG_ENDIAN */
4975 }
4976
4977 /**
4978  *      ata_data_xfer - Transfer data by PIO
4979  *      @adev: device to target
4980  *      @buf: data buffer
4981  *      @buflen: buffer length
4982  *      @write_data: read/write
4983  *
4984  *      Transfer data from/to the device data register by PIO.
4985  *
4986  *      LOCKING:
4987  *      Inherited from caller.
4988  */
4989 void ata_data_xfer(struct ata_device *adev, unsigned char *buf,
4990                    unsigned int buflen, int write_data)
4991 {
4992         struct ata_port *ap = adev->link->ap;
4993         unsigned int words = buflen >> 1;
4994
4995         /* Transfer multiple of 2 bytes */
4996         if (write_data)
4997                 iowrite16_rep(ap->ioaddr.data_addr, buf, words);
4998         else
4999                 ioread16_rep(ap->ioaddr.data_addr, buf, words);
5000
5001         /* Transfer trailing 1 byte, if any. */
5002         if (unlikely(buflen & 0x01)) {
5003                 u16 align_buf[1] = { 0 };
5004                 unsigned char *trailing_buf = buf + buflen - 1;
5005
5006                 if (write_data) {
5007                         memcpy(align_buf, trailing_buf, 1);
5008                         iowrite16(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
5009                 } else {
5010                         align_buf[0] = cpu_to_le16(ioread16(ap->ioaddr.data_addr));
5011                         memcpy(trailing_buf, align_buf, 1);
5012                 }
5013         }
5014 }
5015
5016 /**
5017  *      ata_data_xfer_noirq - Transfer data by PIO
5018  *      @adev: device to target
5019  *      @buf: data buffer
5020  *      @buflen: buffer length
5021  *      @write_data: read/write
5022  *
5023  *      Transfer data from/to the device data register by PIO. Do the
5024  *      transfer with interrupts disabled.
5025  *
5026  *      LOCKING:
5027  *      Inherited from caller.
5028  */
5029 void ata_data_xfer_noirq(struct ata_device *adev, unsigned char *buf,
5030                          unsigned int buflen, int write_data)
5031 {
5032         unsigned long flags;
5033         local_irq_save(flags);
5034         ata_data_xfer(adev, buf, buflen, write_data);
5035         local_irq_restore(flags);
5036 }
5037
5038
5039 /**
5040  *      ata_pio_sector - Transfer a sector of data.
5041  *      @qc: Command on going
5042  *
5043  *      Transfer qc->sect_size bytes of data from/to the ATA device.
5044  *
5045  *      LOCKING:
5046  *      Inherited from caller.
5047  */
5048
5049 static void ata_pio_sector(struct ata_queued_cmd *qc)
5050 {
5051         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
5052         struct ata_port *ap = qc->ap;
5053         struct page *page;
5054         unsigned int offset;
5055         unsigned char *buf;
5056
5057         if (qc->curbytes == qc->nbytes - qc->sect_size)
5058                 ap->hsm_task_state = HSM_ST_LAST;
5059
5060         page = sg_page(qc->cursg);
5061         offset = qc->cursg->offset + qc->cursg_ofs;
5062
5063         /* get the current page and offset */
5064         page = nth_page(page, (offset >> PAGE_SHIFT));
5065         offset %= PAGE_SIZE;
5066
5067         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
5068
5069         if (PageHighMem(page)) {
5070                 unsigned long flags;
5071
5072                 /* FIXME: use a bounce buffer */
5073                 local_irq_save(flags);
5074                 buf = kmap_atomic(page, KM_IRQ0);
5075
5076                 /* do the actual data transfer */
5077                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
5078
5079                 kunmap_atomic(buf, KM_IRQ0);
5080                 local_irq_restore(flags);
5081         } else {
5082                 buf = page_address(page);
5083                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
5084         }
5085
5086         qc->curbytes += qc->sect_size;
5087         qc->cursg_ofs += qc->sect_size;
5088
5089         if (qc->cursg_ofs == qc->cursg->length) {
5090                 qc->cursg = sg_next(qc->cursg);
5091                 qc->cursg_ofs = 0;
5092         }
5093 }
5094
5095 /**
5096  *      ata_pio_sectors - Transfer one or many sectors.
5097  *      @qc: Command on going
5098  *
5099  *      Transfer one or many sectors of data from/to the
5100  *      ATA device for the DRQ request.
5101  *
5102  *      LOCKING:
5103  *      Inherited from caller.
5104  */
5105
5106 static void ata_pio_sectors(struct ata_queued_cmd *qc)
5107 {
5108         if (is_multi_taskfile(&qc->tf)) {
5109                 /* READ/WRITE MULTIPLE */
5110                 unsigned int nsect;
5111
5112                 WARN_ON(qc->dev->multi_count == 0);
5113
5114                 nsect = min((qc->nbytes - qc->curbytes) / qc->sect_size,
5115                             qc->dev->multi_count);
5116                 while (nsect--)
5117                         ata_pio_sector(qc);
5118         } else
5119                 ata_pio_sector(qc);
5120
5121         ata_altstatus(qc->ap); /* flush */
5122 }
5123
5124 /**
5125  *      atapi_send_cdb - Write CDB bytes to hardware
5126  *      @ap: Port to which ATAPI device is attached.
5127  *      @qc: Taskfile currently active
5128  *
5129  *      When device has indicated its readiness to accept
5130  *      a CDB, this function is called.  Send the CDB.
5131  *
5132  *      LOCKING:
5133  *      caller.
5134  */
5135
5136 static void atapi_send_cdb(struct ata_port *ap, struct ata_queued_cmd *qc)
5137 {
5138         /* send SCSI cdb */
5139         DPRINTK("send cdb\n");
5140         WARN_ON(qc->dev->cdb_len < 12);
5141
5142         ap->ops->data_xfer(qc->dev, qc->cdb, qc->dev->cdb_len, 1);
5143         ata_altstatus(ap); /* flush */
5144
5145         switch (qc->tf.protocol) {
5146         case ATA_PROT_ATAPI:
5147                 ap->hsm_task_state = HSM_ST;
5148                 break;
5149         case ATA_PROT_ATAPI_NODATA:
5150                 ap->hsm_task_state = HSM_ST_LAST;
5151                 break;
5152         case ATA_PROT_ATAPI_DMA:
5153                 ap->hsm_task_state = HSM_ST_LAST;
5154                 /* initiate bmdma */
5155                 ap->ops->bmdma_start(qc);
5156                 break;
5157         }
5158 }
5159
5160 /**
5161  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
5162  *      @qc: Command on going
5163  *      @bytes: number of bytes
5164  *
5165  *      Transfer Transfer data from/to the ATAPI device.
5166  *
5167  *      LOCKING:
5168  *      Inherited from caller.
5169  *
5170  */
5171
5172 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
5173 {
5174         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
5175         struct scatterlist *sg = qc->__sg;
5176         struct scatterlist *lsg = sg_last(qc->__sg, qc->n_elem);
5177         struct ata_port *ap = qc->ap;
5178         struct page *page;
5179         unsigned char *buf;
5180         unsigned int offset, count;
5181         int no_more_sg = 0;
5182
5183         if (qc->curbytes + bytes >= qc->nbytes)
5184                 ap->hsm_task_state = HSM_ST_LAST;
5185
5186 next_sg:
5187         if (unlikely(no_more_sg)) {
5188                 /*
5189                  * The end of qc->sg is reached and the device expects
5190                  * more data to transfer. In order not to overrun qc->sg
5191                  * and fulfill length specified in the byte count register,
5192                  *    - for read case, discard trailing data from the device
5193                  *    - for write case, padding zero data to the device
5194                  */
5195                 u16 pad_buf[1] = { 0 };
5196                 unsigned int words = bytes >> 1;
5197                 unsigned int i;
5198
5199                 if (words) /* warning if bytes > 1 */
5200                         ata_dev_printk(qc->dev, KERN_WARNING,
5201                                        "%u bytes trailing data\n", bytes);
5202
5203                 for (i = 0; i < words; i++)
5204                         ap->ops->data_xfer(qc->dev, (unsigned char *)pad_buf, 2, do_write);
5205
5206                 ap->hsm_task_state = HSM_ST_LAST;
5207                 return;
5208         }
5209
5210         sg = qc->cursg;
5211
5212         page = sg_page(sg);
5213         offset = sg->offset + qc->cursg_ofs;
5214
5215         /* get the current page and offset */
5216         page = nth_page(page, (offset >> PAGE_SHIFT));
5217         offset %= PAGE_SIZE;
5218
5219         /* don't overrun current sg */
5220         count = min(sg->length - qc->cursg_ofs, bytes);
5221
5222         /* don't cross page boundaries */
5223         count = min(count, (unsigned int)PAGE_SIZE - offset);
5224
5225         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
5226
5227         if (PageHighMem(page)) {
5228                 unsigned long flags;
5229
5230                 /* FIXME: use bounce buffer */
5231                 local_irq_save(flags);
5232                 buf = kmap_atomic(page, KM_IRQ0);
5233
5234                 /* do the actual data transfer */
5235                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
5236
5237                 kunmap_atomic(buf, KM_IRQ0);
5238                 local_irq_restore(flags);
5239         } else {
5240                 buf = page_address(page);
5241                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
5242         }
5243
5244         bytes -= count;
5245         qc->curbytes += count;
5246         qc->cursg_ofs += count;
5247
5248         if (qc->cursg_ofs == sg->length) {
5249                 if (qc->cursg == lsg)
5250                         no_more_sg = 1;
5251
5252                 qc->cursg = sg_next(qc->cursg);
5253                 qc->cursg_ofs = 0;
5254         }
5255
5256         if (bytes)
5257                 goto next_sg;
5258 }
5259
5260 /**
5261  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
5262  *      @qc: Command on going
5263  *
5264  *      Transfer Transfer data from/to the ATAPI device.
5265  *
5266  *      LOCKING:
5267  *      Inherited from caller.
5268  */
5269
5270 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
5271 {
5272         struct ata_port *ap = qc->ap;
5273         struct ata_device *dev = qc->dev;
5274         unsigned int ireason, bc_lo, bc_hi, bytes;
5275         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
5276
5277         /* Abuse qc->result_tf for temp storage of intermediate TF
5278          * here to save some kernel stack usage.
5279          * For normal completion, qc->result_tf is not relevant. For
5280          * error, qc->result_tf is later overwritten by ata_qc_complete().
5281          * So, the correctness of qc->result_tf is not affected.
5282          */
5283         ap->ops->tf_read(ap, &qc->result_tf);
5284         ireason = qc->result_tf.nsect;
5285         bc_lo = qc->result_tf.lbam;
5286         bc_hi = qc->result_tf.lbah;
5287         bytes = (bc_hi << 8) | bc_lo;
5288
5289         /* shall be cleared to zero, indicating xfer of data */
5290         if (ireason & (1 << 0))
5291                 goto err_out;
5292
5293         /* make sure transfer direction matches expected */
5294         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
5295         if (do_write != i_write)
5296                 goto err_out;
5297
5298         VPRINTK("ata%u: xfering %d bytes\n", ap->print_id, bytes);
5299
5300         __atapi_pio_bytes(qc, bytes);
5301         ata_altstatus(ap); /* flush */
5302
5303         return;
5304
5305 err_out:
5306         ata_dev_printk(dev, KERN_INFO, "ATAPI check failed\n");
5307         qc->err_mask |= AC_ERR_HSM;
5308         ap->hsm_task_state = HSM_ST_ERR;
5309 }
5310
5311 /**
5312  *      ata_hsm_ok_in_wq - Check if the qc can be handled in the workqueue.
5313  *      @ap: the target ata_port
5314  *      @qc: qc on going
5315  *
5316  *      RETURNS:
5317  *      1 if ok in workqueue, 0 otherwise.
5318  */
5319
5320 static inline int ata_hsm_ok_in_wq(struct ata_port *ap, struct ata_queued_cmd *qc)
5321 {
5322         if (qc->tf.flags & ATA_TFLAG_POLLING)
5323                 return 1;
5324
5325         if (ap->hsm_task_state == HSM_ST_FIRST) {
5326                 if (qc->tf.protocol == ATA_PROT_PIO &&
5327                     (qc->tf.flags & ATA_TFLAG_WRITE))
5328                     return 1;
5329
5330                 if (is_atapi_taskfile(&qc->tf) &&
5331                     !(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5332                         return 1;
5333         }
5334
5335         return 0;
5336 }
5337
5338 /**
5339  *      ata_hsm_qc_complete - finish a qc running on standard HSM
5340  *      @qc: Command to complete
5341  *      @in_wq: 1 if called from workqueue, 0 otherwise
5342  *
5343  *      Finish @qc which is running on standard HSM.
5344  *
5345  *      LOCKING:
5346  *      If @in_wq is zero, spin_lock_irqsave(host lock).
5347  *      Otherwise, none on entry and grabs host lock.
5348  */
5349 static void ata_hsm_qc_complete(struct ata_queued_cmd *qc, int in_wq)
5350 {
5351         struct ata_port *ap = qc->ap;
5352         unsigned long flags;
5353
5354         if (ap->ops->error_handler) {
5355                 if (in_wq) {
5356                         spin_lock_irqsave(ap->lock, flags);
5357
5358                         /* EH might have kicked in while host lock is
5359                          * released.
5360                          */
5361                         qc = ata_qc_from_tag(ap, qc->tag);
5362                         if (qc) {
5363                                 if (likely(!(qc->err_mask & AC_ERR_HSM))) {
5364                                         ap->ops->irq_on(ap);
5365                                         ata_qc_complete(qc);
5366                                 } else
5367                                         ata_port_freeze(ap);
5368                         }
5369
5370                         spin_unlock_irqrestore(ap->lock, flags);
5371                 } else {
5372                         if (likely(!(qc->err_mask & AC_ERR_HSM)))
5373                                 ata_qc_complete(qc);
5374                         else
5375                                 ata_port_freeze(ap);
5376                 }
5377         } else {
5378                 if (in_wq) {
5379                         spin_lock_irqsave(ap->lock, flags);
5380                         ap->ops->irq_on(ap);
5381                         ata_qc_complete(qc);
5382                         spin_unlock_irqrestore(ap->lock, flags);
5383                 } else
5384                         ata_qc_complete(qc);
5385         }
5386 }
5387
5388 /**
5389  *      ata_hsm_move - move the HSM to the next state.
5390  *      @ap: the target ata_port
5391  *      @qc: qc on going
5392  *      @status: current device status
5393  *      @in_wq: 1 if called from workqueue, 0 otherwise
5394  *
5395  *      RETURNS:
5396  *      1 when poll next status needed, 0 otherwise.
5397  */
5398 int ata_hsm_move(struct ata_port *ap, struct ata_queued_cmd *qc,
5399                  u8 status, int in_wq)
5400 {
5401         unsigned long flags = 0;
5402         int poll_next;
5403
5404         WARN_ON((qc->flags & ATA_QCFLAG_ACTIVE) == 0);
5405
5406         /* Make sure ata_qc_issue_prot() does not throw things
5407          * like DMA polling into the workqueue. Notice that
5408          * in_wq is not equivalent to (qc->tf.flags & ATA_TFLAG_POLLING).
5409          */
5410         WARN_ON(in_wq != ata_hsm_ok_in_wq(ap, qc));
5411
5412 fsm_start:
5413         DPRINTK("ata%u: protocol %d task_state %d (dev_stat 0x%X)\n",
5414                 ap->print_id, qc->tf.protocol, ap->hsm_task_state, status);
5415
5416         switch (ap->hsm_task_state) {
5417         case HSM_ST_FIRST:
5418                 /* Send first data block or PACKET CDB */
5419
5420                 /* If polling, we will stay in the work queue after
5421                  * sending the data. Otherwise, interrupt handler
5422                  * takes over after sending the data.
5423                  */
5424                 poll_next = (qc->tf.flags & ATA_TFLAG_POLLING);
5425
5426                 /* check device status */
5427                 if (unlikely((status & ATA_DRQ) == 0)) {
5428                         /* handle BSY=0, DRQ=0 as error */
5429                         if (likely(status & (ATA_ERR | ATA_DF)))
5430                                 /* device stops HSM for abort/error */
5431                                 qc->err_mask |= AC_ERR_DEV;
5432                         else
5433                                 /* HSM violation. Let EH handle this */
5434                                 qc->err_mask |= AC_ERR_HSM;
5435
5436                         ap->hsm_task_state = HSM_ST_ERR;
5437                         goto fsm_start;
5438                 }
5439
5440                 /* Device should not ask for data transfer (DRQ=1)
5441                  * when it finds something wrong.
5442                  * We ignore DRQ here and stop the HSM by
5443                  * changing hsm_task_state to HSM_ST_ERR and
5444                  * let the EH abort the command or reset the device.
5445                  */
5446                 if (unlikely(status & (ATA_ERR | ATA_DF))) {
5447                         ata_port_printk(ap, KERN_WARNING, "DRQ=1 with device "
5448                                         "error, dev_stat 0x%X\n", status);
5449                         qc->err_mask |= AC_ERR_HSM;
5450                         ap->hsm_task_state = HSM_ST_ERR;
5451                         goto fsm_start;
5452                 }
5453
5454                 /* Send the CDB (atapi) or the first data block (ata pio out).
5455                  * During the state transition, interrupt handler shouldn't
5456                  * be invoked before the data transfer is complete and
5457                  * hsm_task_state is changed. Hence, the following locking.
5458                  */
5459                 if (in_wq)
5460                         spin_lock_irqsave(ap->lock, flags);
5461
5462                 if (qc->tf.protocol == ATA_PROT_PIO) {
5463                         /* PIO data out protocol.
5464                          * send first data block.
5465                          */
5466
5467                         /* ata_pio_sectors() might change the state
5468                          * to HSM_ST_LAST. so, the state is changed here
5469                          * before ata_pio_sectors().
5470                          */
5471                         ap->hsm_task_state = HSM_ST;
5472                         ata_pio_sectors(qc);
5473                 } else
5474                         /* send CDB */
5475                         atapi_send_cdb(ap, qc);
5476
5477                 if (in_wq)
5478                         spin_unlock_irqrestore(ap->lock, flags);
5479
5480                 /* if polling, ata_pio_task() handles the rest.
5481                  * otherwise, interrupt handler takes over from here.
5482                  */
5483                 break;
5484
5485         case HSM_ST:
5486                 /* complete command or read/write the data register */
5487                 if (qc->tf.protocol == ATA_PROT_ATAPI) {
5488                         /* ATAPI PIO protocol */
5489                         if ((status & ATA_DRQ) == 0) {
5490                                 /* No more data to transfer or device error.
5491                                  * Device error will be tagged in HSM_ST_LAST.
5492                                  */
5493                                 ap->hsm_task_state = HSM_ST_LAST;
5494                                 goto fsm_start;
5495                         }
5496
5497                         /* Device should not ask for data transfer (DRQ=1)
5498                          * when it finds something wrong.
5499                          * We ignore DRQ here and stop the HSM by
5500                          * changing hsm_task_state to HSM_ST_ERR and
5501                          * let the EH abort the command or reset the device.
5502                          */
5503                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
5504                                 ata_port_printk(ap, KERN_WARNING, "DRQ=1 with "
5505                                                 "device error, dev_stat 0x%X\n",
5506                                                 status);
5507                                 qc->err_mask |= AC_ERR_HSM;
5508                                 ap->hsm_task_state = HSM_ST_ERR;
5509                                 goto fsm_start;
5510                         }
5511
5512                         atapi_pio_bytes(qc);
5513
5514                         if (unlikely(ap->hsm_task_state == HSM_ST_ERR))
5515                                 /* bad ireason reported by device */
5516                                 goto fsm_start;
5517
5518                 } else {
5519                         /* ATA PIO protocol */
5520                         if (unlikely((status & ATA_DRQ) == 0)) {
5521                                 /* handle BSY=0, DRQ=0 as error */
5522                                 if (likely(status & (ATA_ERR | ATA_DF)))
5523                                         /* device stops HSM for abort/error */
5524                                         qc->err_mask |= AC_ERR_DEV;
5525                                 else
5526                                         /* HSM violation. Let EH handle this.
5527                                          * Phantom devices also trigger this
5528                                          * condition.  Mark hint.
5529                                          */
5530                                         qc->err_mask |= AC_ERR_HSM |
5531                                                         AC_ERR_NODEV_HINT;
5532
5533                                 ap->hsm_task_state = HSM_ST_ERR;
5534                                 goto fsm_start;
5535                         }
5536
5537                         /* For PIO reads, some devices may ask for
5538                          * data transfer (DRQ=1) alone with ERR=1.
5539                          * We respect DRQ here and transfer one
5540                          * block of junk data before changing the
5541                          * hsm_task_state to HSM_ST_ERR.
5542                          *
5543                          * For PIO writes, ERR=1 DRQ=1 doesn't make
5544                          * sense since the data block has been
5545                          * transferred to the device.
5546                          */
5547                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
5548                                 /* data might be corrputed */
5549                                 qc->err_mask |= AC_ERR_DEV;
5550
5551                                 if (!(qc->tf.flags & ATA_TFLAG_WRITE)) {
5552                                         ata_pio_sectors(qc);
5553                                         status = ata_wait_idle(ap);
5554                                 }
5555
5556                                 if (status & (ATA_BUSY | ATA_DRQ))
5557                                         qc->err_mask |= AC_ERR_HSM;
5558
5559                                 /* ata_pio_sectors() might change the
5560                                  * state to HSM_ST_LAST. so, the state
5561                                  * is changed after ata_pio_sectors().
5562                                  */
5563                                 ap->hsm_task_state = HSM_ST_ERR;
5564                                 goto fsm_start;
5565                         }
5566
5567                         ata_pio_sectors(qc);
5568
5569                         if (ap->hsm_task_state == HSM_ST_LAST &&
5570                             (!(qc->tf.flags & ATA_TFLAG_WRITE))) {
5571                                 /* all data read */
5572                                 status = ata_wait_idle(ap);
5573                                 goto fsm_start;
5574                         }
5575                 }
5576
5577                 poll_next = 1;
5578                 break;
5579
5580         case HSM_ST_LAST:
5581                 if (unlikely(!ata_ok(status))) {
5582                         qc->err_mask |= __ac_err_mask(status);
5583                         ap->hsm_task_state = HSM_ST_ERR;
5584                         goto fsm_start;
5585                 }
5586
5587                 /* no more data to transfer */
5588                 DPRINTK("ata%u: dev %u command complete, drv_stat 0x%x\n",
5589                         ap->print_id, qc->dev->devno, status);
5590
5591                 WARN_ON(qc->err_mask);
5592
5593                 ap->hsm_task_state = HSM_ST_IDLE;
5594
5595                 /* complete taskfile transaction */
5596                 ata_hsm_qc_complete(qc, in_wq);
5597
5598                 poll_next = 0;
5599                 break;
5600
5601         case HSM_ST_ERR:
5602                 /* make sure qc->err_mask is available to
5603                  * know what's wrong and recover
5604                  */
5605                 WARN_ON(qc->err_mask == 0);
5606
5607                 ap->hsm_task_state = HSM_ST_IDLE;
5608
5609                 /* complete taskfile transaction */
5610                 ata_hsm_qc_complete(qc, in_wq);
5611
5612                 poll_next = 0;
5613                 break;
5614         default:
5615                 poll_next = 0;
5616                 BUG();
5617         }
5618
5619         return poll_next;
5620 }
5621
5622 static void ata_pio_task(struct work_struct *work)
5623 {
5624         struct ata_port *ap =
5625                 container_of(work, struct ata_port, port_task.work);
5626         struct ata_queued_cmd *qc = ap->port_task_data;
5627         u8 status;
5628         int poll_next;
5629
5630 fsm_start:
5631         WARN_ON(ap->hsm_task_state == HSM_ST_IDLE);
5632
5633         /*
5634          * This is purely heuristic.  This is a fast path.
5635          * Sometimes when we enter, BSY will be cleared in
5636          * a chk-status or two.  If not, the drive is probably seeking
5637          * or something.  Snooze for a couple msecs, then
5638          * chk-status again.  If still busy, queue delayed work.
5639          */
5640         status = ata_busy_wait(ap, ATA_BUSY, 5);
5641         if (status & ATA_BUSY) {
5642                 msleep(2);
5643                 status = ata_busy_wait(ap, ATA_BUSY, 10);
5644                 if (status & ATA_BUSY) {
5645                         ata_port_queue_task(ap, ata_pio_task, qc, ATA_SHORT_PAUSE);
5646                         return;
5647                 }
5648         }
5649
5650         /* move the HSM */
5651         poll_next = ata_hsm_move(ap, qc, status, 1);
5652
5653         /* another command or interrupt handler
5654          * may be running at this point.
5655          */
5656         if (poll_next)
5657                 goto fsm_start;
5658 }
5659
5660 /**
5661  *      ata_qc_new - Request an available ATA command, for queueing
5662  *      @ap: Port associated with device @dev
5663  *      @dev: Device from whom we request an available command structure
5664  *
5665  *      LOCKING:
5666  *      None.
5667  */
5668
5669 static struct ata_queued_cmd *ata_qc_new(struct ata_port *ap)
5670 {
5671         struct ata_queued_cmd *qc = NULL;
5672         unsigned int i;
5673
5674         /* no command while frozen */
5675         if (unlikely(ap->pflags & ATA_PFLAG_FROZEN))
5676                 return NULL;
5677
5678         /* the last tag is reserved for internal command. */
5679         for (i = 0; i < ATA_MAX_QUEUE - 1; i++)
5680                 if (!test_and_set_bit(i, &ap->qc_allocated)) {
5681                         qc = __ata_qc_from_tag(ap, i);
5682                         break;
5683                 }
5684
5685         if (qc)
5686                 qc->tag = i;
5687
5688         return qc;
5689 }
5690
5691 /**
5692  *      ata_qc_new_init - Request an available ATA command, and initialize it
5693  *      @dev: Device from whom we request an available command structure
5694  *
5695  *      LOCKING:
5696  *      None.
5697  */
5698
5699 struct ata_queued_cmd *ata_qc_new_init(struct ata_device *dev)
5700 {
5701         struct ata_port *ap = dev->link->ap;
5702         struct ata_queued_cmd *qc;
5703
5704         qc = ata_qc_new(ap);
5705         if (qc) {
5706                 qc->scsicmd = NULL;
5707                 qc->ap = ap;
5708                 qc->dev = dev;
5709
5710                 ata_qc_reinit(qc);
5711         }
5712
5713         return qc;
5714 }
5715
5716 /**
5717  *      ata_qc_free - free unused ata_queued_cmd
5718  *      @qc: Command to complete
5719  *
5720  *      Designed to free unused ata_queued_cmd object
5721  *      in case something prevents using it.
5722  *
5723  *      LOCKING:
5724  *      spin_lock_irqsave(host lock)
5725  */
5726 void ata_qc_free(struct ata_queued_cmd *qc)
5727 {
5728         struct ata_port *ap = qc->ap;
5729         unsigned int tag;
5730
5731         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5732
5733         qc->flags = 0;
5734         tag = qc->tag;
5735         if (likely(ata_tag_valid(tag))) {
5736                 qc->tag = ATA_TAG_POISON;
5737                 clear_bit(tag, &ap->qc_allocated);
5738         }
5739 }
5740
5741 void __ata_qc_complete(struct ata_queued_cmd *qc)
5742 {
5743         struct ata_port *ap = qc->ap;
5744         struct ata_link *link = qc->dev->link;
5745
5746         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5747         WARN_ON(!(qc->flags & ATA_QCFLAG_ACTIVE));
5748
5749         if (likely(qc->flags & ATA_QCFLAG_DMAMAP))
5750                 ata_sg_clean(qc);
5751
5752         /* command should be marked inactive atomically with qc completion */
5753         if (qc->tf.protocol == ATA_PROT_NCQ) {
5754                 link->sactive &= ~(1 << qc->tag);
5755                 if (!link->sactive)
5756                         ap->nr_active_links--;
5757         } else {
5758                 link->active_tag = ATA_TAG_POISON;
5759                 ap->nr_active_links--;
5760         }
5761
5762         /* clear exclusive status */
5763         if (unlikely(qc->flags & ATA_QCFLAG_CLEAR_EXCL &&
5764                      ap->excl_link == link))
5765                 ap->excl_link = NULL;
5766
5767         /* atapi: mark qc as inactive to prevent the interrupt handler
5768          * from completing the command twice later, before the error handler
5769          * is called. (when rc != 0 and atapi request sense is needed)
5770          */
5771         qc->flags &= ~ATA_QCFLAG_ACTIVE;
5772         ap->qc_active &= ~(1 << qc->tag);
5773
5774         /* call completion callback */
5775         qc->complete_fn(qc);
5776 }
5777
5778 static void fill_result_tf(struct ata_queued_cmd *qc)
5779 {
5780         struct ata_port *ap = qc->ap;
5781
5782         qc->result_tf.flags = qc->tf.flags;
5783         ap->ops->tf_read(ap, &qc->result_tf);
5784 }
5785
5786 /**
5787  *      ata_qc_complete - Complete an active ATA command
5788  *      @qc: Command to complete
5789  *      @err_mask: ATA Status register contents
5790  *
5791  *      Indicate to the mid and upper layers that an ATA
5792  *      command has completed, with either an ok or not-ok status.
5793  *
5794  *      LOCKING:
5795  *      spin_lock_irqsave(host lock)
5796  */
5797 void ata_qc_complete(struct ata_queued_cmd *qc)
5798 {
5799         struct ata_port *ap = qc->ap;
5800
5801         /* XXX: New EH and old EH use different mechanisms to
5802          * synchronize EH with regular execution path.
5803          *
5804          * In new EH, a failed qc is marked with ATA_QCFLAG_FAILED.
5805          * Normal execution path is responsible for not accessing a
5806          * failed qc.  libata core enforces the rule by returning NULL
5807          * from ata_qc_from_tag() for failed qcs.
5808          *
5809          * Old EH depends on ata_qc_complete() nullifying completion
5810          * requests if ATA_QCFLAG_EH_SCHEDULED is set.  Old EH does
5811          * not synchronize with interrupt handler.  Only PIO task is
5812          * taken care of.
5813          */
5814         if (ap->ops->error_handler) {
5815                 struct ata_device *dev = qc->dev;
5816                 struct ata_eh_info *ehi = &dev->link->eh_info;
5817
5818                 WARN_ON(ap->pflags & ATA_PFLAG_FROZEN);
5819
5820                 if (unlikely(qc->err_mask))
5821                         qc->flags |= ATA_QCFLAG_FAILED;
5822
5823                 if (unlikely(qc->flags & ATA_QCFLAG_FAILED)) {
5824                         if (!ata_tag_internal(qc->tag)) {
5825                                 /* always fill result TF for failed qc */
5826                                 fill_result_tf(qc);
5827                                 ata_qc_schedule_eh(qc);
5828                                 return;
5829                         }
5830                 }
5831
5832                 /* read result TF if requested */
5833                 if (qc->flags & ATA_QCFLAG_RESULT_TF)
5834                         fill_result_tf(qc);
5835
5836                 /* Some commands need post-processing after successful
5837                  * completion.
5838                  */
5839                 switch (qc->tf.command) {
5840                 case ATA_CMD_SET_FEATURES:
5841                         if (qc->tf.feature != SETFEATURES_WC_ON &&
5842                             qc->tf.feature != SETFEATURES_WC_OFF)
5843                                 break;
5844                         /* fall through */
5845                 case ATA_CMD_INIT_DEV_PARAMS: /* CHS translation changed */
5846                 case ATA_CMD_SET_MULTI: /* multi_count changed */
5847                         /* revalidate device */
5848                         ehi->dev_action[dev->devno] |= ATA_EH_REVALIDATE;
5849                         ata_port_schedule_eh(ap);
5850                         break;
5851
5852                 case ATA_CMD_SLEEP:
5853                         dev->flags |= ATA_DFLAG_SLEEPING;
5854                         break;
5855                 }
5856
5857                 __ata_qc_complete(qc);
5858         } else {
5859                 if (qc->flags & ATA_QCFLAG_EH_SCHEDULED)
5860                         return;
5861
5862                 /* read result TF if failed or requested */
5863                 if (qc->err_mask || qc->flags & ATA_QCFLAG_RESULT_TF)
5864                         fill_result_tf(qc);
5865
5866                 __ata_qc_complete(qc);
5867         }
5868 }
5869
5870 /**
5871  *      ata_qc_complete_multiple - Complete multiple qcs successfully
5872  *      @ap: port in question
5873  *      @qc_active: new qc_active mask
5874  *      @finish_qc: LLDD callback invoked before completing a qc
5875  *
5876  *      Complete in-flight commands.  This functions is meant to be
5877  *      called from low-level driver's interrupt routine to complete
5878  *      requests normally.  ap->qc_active and @qc_active is compared
5879  *      and commands are completed accordingly.
5880  *
5881  *      LOCKING:
5882  *      spin_lock_irqsave(host lock)
5883  *
5884  *      RETURNS:
5885  *      Number of completed commands on success, -errno otherwise.
5886  */
5887 int ata_qc_complete_multiple(struct ata_port *ap, u32 qc_active,
5888                              void (*finish_qc)(struct ata_queued_cmd *))
5889 {
5890         int nr_done = 0;
5891         u32 done_mask;
5892         int i;
5893
5894         done_mask = ap->qc_active ^ qc_active;
5895
5896         if (unlikely(done_mask & qc_active)) {
5897                 ata_port_printk(ap, KERN_ERR, "illegal qc_active transition "
5898                                 "(%08x->%08x)\n", ap->qc_active, qc_active);
5899                 return -EINVAL;
5900         }
5901
5902         for (i = 0; i < ATA_MAX_QUEUE; i++) {
5903                 struct ata_queued_cmd *qc;
5904
5905                 if (!(done_mask & (1 << i)))
5906                         continue;
5907
5908                 if ((qc = ata_qc_from_tag(ap, i))) {
5909                         if (finish_qc)
5910                                 finish_qc(qc);
5911                         ata_qc_complete(qc);
5912                         nr_done++;
5913                 }
5914         }
5915
5916         return nr_done;
5917 }
5918
5919 static inline int ata_should_dma_map(struct ata_queued_cmd *qc)
5920 {
5921         struct ata_port *ap = qc->ap;
5922
5923         switch (qc->tf.protocol) {
5924         case ATA_PROT_NCQ:
5925         case ATA_PROT_DMA:
5926         case ATA_PROT_ATAPI_DMA:
5927                 return 1;
5928
5929         case ATA_PROT_ATAPI:
5930         case ATA_PROT_PIO:
5931                 if (ap->flags & ATA_FLAG_PIO_DMA)
5932                         return 1;
5933
5934                 /* fall through */
5935
5936         default:
5937                 return 0;
5938         }
5939
5940         /* never reached */
5941 }
5942
5943 /**
5944  *      ata_qc_issue - issue taskfile to device
5945  *      @qc: command to issue to device
5946  *
5947  *      Prepare an ATA command to submission to device.
5948  *      This includes mapping the data into a DMA-able
5949  *      area, filling in the S/G table, and finally
5950  *      writing the taskfile to hardware, starting the command.
5951  *
5952  *      LOCKING:
5953  *      spin_lock_irqsave(host lock)
5954  */
5955 void ata_qc_issue(struct ata_queued_cmd *qc)
5956 {
5957         struct ata_port *ap = qc->ap;
5958         struct ata_link *link = qc->dev->link;
5959
5960         /* Make sure only one non-NCQ command is outstanding.  The
5961          * check is skipped for old EH because it reuses active qc to
5962          * request ATAPI sense.
5963          */
5964         WARN_ON(ap->ops->error_handler && ata_tag_valid(link->active_tag));
5965
5966         if (qc->tf.protocol == ATA_PROT_NCQ) {
5967                 WARN_ON(link->sactive & (1 << qc->tag));
5968
5969                 if (!link->sactive)
5970                         ap->nr_active_links++;
5971                 link->sactive |= 1 << qc->tag;
5972         } else {
5973                 WARN_ON(link->sactive);
5974
5975                 ap->nr_active_links++;
5976                 link->active_tag = qc->tag;
5977         }
5978
5979         qc->flags |= ATA_QCFLAG_ACTIVE;
5980         ap->qc_active |= 1 << qc->tag;
5981
5982         if (ata_should_dma_map(qc)) {
5983                 if (qc->flags & ATA_QCFLAG_SG) {
5984                         if (ata_sg_setup(qc))
5985                                 goto sg_err;
5986                 } else if (qc->flags & ATA_QCFLAG_SINGLE) {
5987                         if (ata_sg_setup_one(qc))
5988                                 goto sg_err;
5989                 }
5990         } else {
5991                 qc->flags &= ~ATA_QCFLAG_DMAMAP;
5992         }
5993
5994         /* if device is sleeping, schedule softreset and abort the link */
5995         if (unlikely(qc->dev->flags & ATA_DFLAG_SLEEPING)) {
5996                 link->eh_info.action |= ATA_EH_SOFTRESET;
5997                 ata_ehi_push_desc(&link->eh_info, "waking up from sleep");
5998                 ata_link_abort(link);
5999                 return;
6000         }
6001
6002         ap->ops->qc_prep(qc);
6003
6004         qc->err_mask |= ap->ops->qc_issue(qc);
6005         if (unlikely(qc->err_mask))
6006                 goto err;
6007         return;
6008
6009 sg_err:
6010         qc->flags &= ~ATA_QCFLAG_DMAMAP;
6011         qc->err_mask |= AC_ERR_SYSTEM;
6012 err:
6013         ata_qc_complete(qc);
6014 }
6015
6016 /**
6017  *      ata_qc_issue_prot - issue taskfile to device in proto-dependent manner
6018  *      @qc: command to issue to device
6019  *
6020  *      Using various libata functions and hooks, this function
6021  *      starts an ATA command.  ATA commands are grouped into
6022  *      classes called "protocols", and issuing each type of protocol
6023  *      is slightly different.
6024  *
6025  *      May be used as the qc_issue() entry in ata_port_operations.
6026  *
6027  *      LOCKING:
6028  *      spin_lock_irqsave(host lock)
6029  *
6030  *      RETURNS:
6031  *      Zero on success, AC_ERR_* mask on failure
6032  */
6033
6034 unsigned int ata_qc_issue_prot(struct ata_queued_cmd *qc)
6035 {
6036         struct ata_port *ap = qc->ap;
6037
6038         /* Use polling pio if the LLD doesn't handle
6039          * interrupt driven pio and atapi CDB interrupt.
6040          */
6041         if (ap->flags & ATA_FLAG_PIO_POLLING) {
6042                 switch (qc->tf.protocol) {
6043                 case ATA_PROT_PIO:
6044                 case ATA_PROT_NODATA:
6045                 case ATA_PROT_ATAPI:
6046                 case ATA_PROT_ATAPI_NODATA:
6047                         qc->tf.flags |= ATA_TFLAG_POLLING;
6048                         break;
6049                 case ATA_PROT_ATAPI_DMA:
6050                         if (qc->dev->flags & ATA_DFLAG_CDB_INTR)
6051                                 /* see ata_dma_blacklisted() */
6052                                 BUG();
6053                         break;
6054                 default:
6055                         break;
6056                 }
6057         }
6058
6059         /* select the device */
6060         ata_dev_select(ap, qc->dev->devno, 1, 0);
6061
6062         /* start the command */
6063         switch (qc->tf.protocol) {
6064         case ATA_PROT_NODATA:
6065                 if (qc->tf.flags & ATA_TFLAG_POLLING)
6066                         ata_qc_set_polling(qc);
6067
6068                 ata_tf_to_host(ap, &qc->tf);
6069                 ap->hsm_task_state = HSM_ST_LAST;
6070
6071                 if (qc->tf.flags & ATA_TFLAG_POLLING)
6072                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
6073
6074                 break;
6075
6076         case ATA_PROT_DMA:
6077                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
6078
6079                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
6080                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
6081                 ap->ops->bmdma_start(qc);           /* initiate bmdma */
6082                 ap->hsm_task_state = HSM_ST_LAST;
6083                 break;
6084
6085         case ATA_PROT_PIO:
6086                 if (qc->tf.flags & ATA_TFLAG_POLLING)
6087                         ata_qc_set_polling(qc);
6088
6089                 ata_tf_to_host(ap, &qc->tf);
6090
6091                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
6092                         /* PIO data out protocol */
6093                         ap->hsm_task_state = HSM_ST_FIRST;
6094                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
6095
6096                         /* always send first data block using
6097                          * the ata_pio_task() codepath.
6098                          */
6099                 } else {
6100                         /* PIO data in protocol */
6101                         ap->hsm_task_state = HSM_ST;
6102
6103                         if (qc->tf.flags & ATA_TFLAG_POLLING)
6104                                 ata_port_queue_task(ap, ata_pio_task, qc, 0);
6105
6106                         /* if polling, ata_pio_task() handles the rest.
6107                          * otherwise, interrupt handler takes over from here.
6108                          */
6109                 }
6110
6111                 break;
6112
6113         case ATA_PROT_ATAPI:
6114         case ATA_PROT_ATAPI_NODATA:
6115                 if (qc->tf.flags & ATA_TFLAG_POLLING)
6116                         ata_qc_set_polling(qc);
6117
6118                 ata_tf_to_host(ap, &qc->tf);
6119
6120                 ap->hsm_task_state = HSM_ST_FIRST;
6121
6122                 /* send cdb by polling if no cdb interrupt */
6123                 if ((!(qc->dev->flags & ATA_DFLAG_CDB_INTR)) ||
6124                     (qc->tf.flags & ATA_TFLAG_POLLING))
6125                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
6126                 break;
6127
6128         case ATA_PROT_ATAPI_DMA:
6129                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
6130
6131                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
6132                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
6133                 ap->hsm_task_state = HSM_ST_FIRST;
6134
6135                 /* send cdb by polling if no cdb interrupt */
6136                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
6137                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
6138                 break;
6139
6140         default:
6141                 WARN_ON(1);
6142                 return AC_ERR_SYSTEM;
6143         }
6144
6145         return 0;
6146 }
6147
6148 /**
6149  *      ata_host_intr - Handle host interrupt for given (port, task)
6150  *      @ap: Port on which interrupt arrived (possibly...)
6151  *      @qc: Taskfile currently active in engine
6152  *
6153  *      Handle host interrupt for given queued command.  Currently,
6154  *      only DMA interrupts are handled.  All other commands are
6155  *      handled via polling with interrupts disabled (nIEN bit).
6156  *
6157  *      LOCKING:
6158  *      spin_lock_irqsave(host lock)
6159  *
6160  *      RETURNS:
6161  *      One if interrupt was handled, zero if not (shared irq).
6162  */
6163
6164 inline unsigned int ata_host_intr(struct ata_port *ap,
6165                                   struct ata_queued_cmd *qc)
6166 {
6167         struct ata_eh_info *ehi = &ap->link.eh_info;
6168         u8 status, host_stat = 0;
6169
6170         VPRINTK("ata%u: protocol %d task_state %d\n",
6171                 ap->print_id, qc->tf.protocol, ap->hsm_task_state);
6172
6173         /* Check whether we are expecting interrupt in this state */
6174         switch (ap->hsm_task_state) {
6175         case HSM_ST_FIRST:
6176                 /* Some pre-ATAPI-4 devices assert INTRQ
6177                  * at this state when ready to receive CDB.
6178                  */
6179
6180                 /* Check the ATA_DFLAG_CDB_INTR flag is enough here.
6181                  * The flag was turned on only for atapi devices.
6182                  * No need to check is_atapi_taskfile(&qc->tf) again.
6183                  */
6184                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
6185                         goto idle_irq;
6186                 break;
6187         case HSM_ST_LAST:
6188                 if (qc->tf.protocol == ATA_PROT_DMA ||
6189                     qc->tf.protocol == ATA_PROT_ATAPI_DMA) {
6190                         /* check status of DMA engine */
6191                         host_stat = ap->ops->bmdma_status(ap);
6192                         VPRINTK("ata%u: host_stat 0x%X\n",
6193                                 ap->print_id, host_stat);
6194
6195                         /* if it's not our irq... */
6196                         if (!(host_stat & ATA_DMA_INTR))
6197                                 goto idle_irq;
6198
6199                         /* before we do anything else, clear DMA-Start bit */
6200                         ap->ops->bmdma_stop(qc);
6201
6202                         if (unlikely(host_stat & ATA_DMA_ERR)) {
6203                                 /* error when transfering data to/from memory */
6204                                 qc->err_mask |= AC_ERR_HOST_BUS;
6205                                 ap->hsm_task_state = HSM_ST_ERR;
6206                         }
6207                 }
6208                 break;
6209         case HSM_ST:
6210                 break;
6211         default:
6212                 goto idle_irq;
6213         }
6214
6215         /* check altstatus */
6216         status = ata_altstatus(ap);
6217         if (status & ATA_BUSY)
6218                 goto idle_irq;
6219
6220         /* check main status, clearing INTRQ */
6221         status = ata_chk_status(ap);
6222         if (unlikely(status & ATA_BUSY))
6223                 goto idle_irq;
6224
6225         /* ack bmdma irq events */
6226         ap->ops->irq_clear(ap);
6227
6228         ata_hsm_move(ap, qc, status, 0);
6229
6230         if (unlikely(qc->err_mask) && (qc->tf.protocol == ATA_PROT_DMA ||
6231                                        qc->tf.protocol == ATA_PROT_ATAPI_DMA))
6232                 ata_ehi_push_desc(ehi, "BMDMA stat 0x%x", host_stat);
6233
6234         return 1;       /* irq handled */
6235
6236 idle_irq:
6237         ap->stats.idle_irq++;
6238
6239 #ifdef ATA_IRQ_TRAP
6240         if ((ap->stats.idle_irq % 1000) == 0) {
6241                 ata_chk_status(ap);
6242                 ap->ops->irq_clear(ap);
6243                 ata_port_printk(ap, KERN_WARNING, "irq trap\n");
6244                 return 1;
6245         }
6246 #endif
6247         return 0;       /* irq not handled */
6248 }
6249
6250 /**
6251  *      ata_interrupt - Default ATA host interrupt handler
6252  *      @irq: irq line (unused)
6253  *      @dev_instance: pointer to our ata_host information structure
6254  *
6255  *      Default interrupt handler for PCI IDE devices.  Calls
6256  *      ata_host_intr() for each port that is not disabled.
6257  *
6258  *      LOCKING:
6259  *      Obtains host lock during operation.
6260  *
6261  *      RETURNS:
6262  *      IRQ_NONE or IRQ_HANDLED.
6263  */
6264
6265 irqreturn_t ata_interrupt(int irq, void *dev_instance)
6266 {
6267         struct ata_host *host = dev_instance;
6268         unsigned int i;
6269         unsigned int handled = 0;
6270         unsigned long flags;
6271
6272         /* TODO: make _irqsave conditional on x86 PCI IDE legacy mode */
6273         spin_lock_irqsave(&host->lock, flags);
6274
6275         for (i = 0; i < host->n_ports; i++) {
6276                 struct ata_port *ap;
6277
6278                 ap = host->ports[i];
6279                 if (ap &&
6280                     !(ap->flags & ATA_FLAG_DISABLED)) {
6281                         struct ata_queued_cmd *qc;
6282
6283                         qc = ata_qc_from_tag(ap, ap->link.active_tag);
6284                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)) &&
6285                             (qc->flags & ATA_QCFLAG_ACTIVE))
6286                                 handled |= ata_host_intr(ap, qc);
6287                 }
6288         }
6289
6290         spin_unlock_irqrestore(&host->lock, flags);
6291
6292         return IRQ_RETVAL(handled);
6293 }
6294
6295 /**
6296  *      sata_scr_valid - test whether SCRs are accessible
6297  *      @link: ATA link to test SCR accessibility for
6298  *
6299  *      Test whether SCRs are accessible for @link.
6300  *
6301  *      LOCKING:
6302  *      None.
6303  *
6304  *      RETURNS:
6305  *      1 if SCRs are accessible, 0 otherwise.
6306  */
6307 int sata_scr_valid(struct ata_link *link)
6308 {
6309         struct ata_port *ap = link->ap;
6310
6311         return (ap->flags & ATA_FLAG_SATA) && ap->ops->scr_read;
6312 }
6313
6314 /**
6315  *      sata_scr_read - read SCR register of the specified port
6316  *      @link: ATA link to read SCR for
6317  *      @reg: SCR to read
6318  *      @val: Place to store read value
6319  *
6320  *      Read SCR register @reg of @link into *@val.  This function is
6321  *      guaranteed to succeed if @link is ap->link, the cable type of
6322  *      the port is SATA and the port implements ->scr_read.
6323  *
6324  *      LOCKING:
6325  *      None if @link is ap->link.  Kernel thread context otherwise.
6326  *
6327  *      RETURNS:
6328  *      0 on success, negative errno on failure.
6329  */
6330 int sata_scr_read(struct ata_link *link, int reg, u32 *val)
6331 {
6332         if (ata_is_host_link(link)) {
6333                 struct ata_port *ap = link->ap;
6334
6335                 if (sata_scr_valid(link))
6336                         return ap->ops->scr_read(ap, reg, val);
6337                 return -EOPNOTSUPP;
6338         }
6339
6340         return sata_pmp_scr_read(link, reg, val);
6341 }
6342
6343 /**
6344  *      sata_scr_write - write SCR register of the specified port
6345  *      @link: ATA link to write SCR for
6346  *      @reg: SCR to write
6347  *      @val: value to write
6348  *
6349  *      Write @val to SCR register @reg of @link.  This function is
6350  *      guaranteed to succeed if @link is ap->link, the cable type of
6351  *      the port is SATA and the port implements ->scr_read.
6352  *
6353  *      LOCKING:
6354  *      None if @link is ap->link.  Kernel thread context otherwise.
6355  *
6356  *      RETURNS:
6357  *      0 on success, negative errno on failure.
6358  */
6359 int sata_scr_write(struct ata_link *link, int reg, u32 val)
6360 {
6361         if (ata_is_host_link(link)) {
6362                 struct ata_port *ap = link->ap;
6363
6364                 if (sata_scr_valid(link))
6365                         return ap->ops->scr_write(ap, reg, val);
6366                 return -EOPNOTSUPP;
6367         }
6368
6369         return sata_pmp_scr_write(link, reg, val);
6370 }
6371
6372 /**
6373  *      sata_scr_write_flush - write SCR register of the specified port and flush
6374  *      @link: ATA link to write SCR for
6375  *      @reg: SCR to write
6376  *      @val: value to write
6377  *
6378  *      This function is identical to sata_scr_write() except that this
6379  *      function performs flush after writing to the register.
6380  *
6381  *      LOCKING:
6382  *      None if @link is ap->link.  Kernel thread context otherwise.
6383  *
6384  *      RETURNS:
6385  *      0 on success, negative errno on failure.
6386  */
6387 int sata_scr_write_flush(struct ata_link *link, int reg, u32 val)
6388 {
6389         if (ata_is_host_link(link)) {
6390                 struct ata_port *ap = link->ap;
6391                 int rc;
6392
6393                 if (sata_scr_valid(link)) {
6394                         rc = ap->ops->scr_write(ap, reg, val);
6395                         if (rc == 0)
6396                                 rc = ap->ops->scr_read(ap, reg, &val);
6397                         return rc;
6398                 }
6399                 return -EOPNOTSUPP;
6400         }
6401
6402         return sata_pmp_scr_write(link, reg, val);
6403 }
6404
6405 /**
6406  *      ata_link_online - test whether the given link is online
6407  *      @link: ATA link to test
6408  *
6409  *      Test whether @link is online.  Note that this function returns
6410  *      0 if online status of @link cannot be obtained, so
6411  *      ata_link_online(link) != !ata_link_offline(link).
6412  *
6413  *      LOCKING:
6414  *      None.
6415  *
6416  *      RETURNS:
6417  *      1 if the port online status is available and online.
6418  */
6419 int ata_link_online(struct ata_link *link)
6420 {
6421         u32 sstatus;
6422
6423         if (sata_scr_read(link, SCR_STATUS, &sstatus) == 0 &&
6424             (sstatus & 0xf) == 0x3)
6425                 return 1;
6426         return 0;
6427 }
6428
6429 /**
6430  *      ata_link_offline - test whether the given link is offline
6431  *      @link: ATA link to test
6432  *
6433  *      Test whether @link is offline.  Note that this function
6434  *      returns 0 if offline status of @link cannot be obtained, so
6435  *      ata_link_online(link) != !ata_link_offline(link).
6436  *
6437  *      LOCKING:
6438  *      None.
6439  *
6440  *      RETURNS:
6441  *      1 if the port offline status is available and offline.
6442  */
6443 int ata_link_offline(struct ata_link *link)
6444 {
6445         u32 sstatus;
6446
6447         if (sata_scr_read(link, SCR_STATUS, &sstatus) == 0 &&
6448             (sstatus & 0xf) != 0x3)
6449                 return 1;
6450         return 0;
6451 }
6452
6453 int ata_flush_cache(struct ata_device *dev)
6454 {
6455         unsigned int err_mask;
6456         u8 cmd;
6457
6458         if (!ata_try_flush_cache(dev))
6459                 return 0;
6460
6461         if (dev->flags & ATA_DFLAG_FLUSH_EXT)
6462                 cmd = ATA_CMD_FLUSH_EXT;
6463         else
6464                 cmd = ATA_CMD_FLUSH;
6465
6466         /* This is wrong. On a failed flush we get back the LBA of the lost
6467            sector and we should (assuming it wasn't aborted as unknown) issue
6468            a further flush command to continue the writeback until it
6469            does not error */
6470         err_mask = ata_do_simple_cmd(dev, cmd);
6471         if (err_mask) {
6472                 ata_dev_printk(dev, KERN_ERR, "failed to flush cache\n");
6473                 return -EIO;
6474         }
6475
6476         return 0;
6477 }
6478
6479 #ifdef CONFIG_PM
6480 static int ata_host_request_pm(struct ata_host *host, pm_message_t mesg,
6481                                unsigned int action, unsigned int ehi_flags,
6482                                int wait)
6483 {
6484         unsigned long flags;
6485         int i, rc;
6486
6487         for (i = 0; i < host->n_ports; i++) {
6488                 struct ata_port *ap = host->ports[i];
6489                 struct ata_link *link;
6490
6491                 /* Previous resume operation might still be in
6492                  * progress.  Wait for PM_PENDING to clear.
6493                  */
6494                 if (ap->pflags & ATA_PFLAG_PM_PENDING) {
6495                         ata_port_wait_eh(ap);
6496                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
6497                 }
6498
6499                 /* request PM ops to EH */
6500                 spin_lock_irqsave(ap->lock, flags);
6501
6502                 ap->pm_mesg = mesg;
6503                 if (wait) {
6504                         rc = 0;
6505                         ap->pm_result = &rc;
6506                 }
6507
6508                 ap->pflags |= ATA_PFLAG_PM_PENDING;
6509                 __ata_port_for_each_link(link, ap) {
6510                         link->eh_info.action |= action;
6511                         link->eh_info.flags |= ehi_flags;
6512                 }
6513
6514                 ata_port_schedule_eh(ap);
6515
6516                 spin_unlock_irqrestore(ap->lock, flags);
6517
6518                 /* wait and check result */
6519                 if (wait) {
6520                         ata_port_wait_eh(ap);
6521                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
6522                         if (rc)
6523                                 return rc;
6524                 }
6525         }
6526
6527         return 0;
6528 }
6529
6530 /**
6531  *      ata_host_suspend - suspend host
6532  *      @host: host to suspend
6533  *      @mesg: PM message
6534  *
6535  *      Suspend @host.  Actual operation is performed by EH.  This
6536  *      function requests EH to perform PM operations and waits for EH
6537  *      to finish.
6538  *
6539  *      LOCKING:
6540  *      Kernel thread context (may sleep).
6541  *
6542  *      RETURNS:
6543  *      0 on success, -errno on failure.
6544  */
6545 int ata_host_suspend(struct ata_host *host, pm_message_t mesg)
6546 {
6547         int rc;
6548
6549         /*
6550          * disable link pm on all ports before requesting
6551          * any pm activity
6552          */
6553         ata_lpm_enable(host);
6554
6555         rc = ata_host_request_pm(host, mesg, 0, ATA_EHI_QUIET, 1);
6556         if (rc == 0)
6557                 host->dev->power.power_state = mesg;
6558         return rc;
6559 }
6560
6561 /**
6562  *      ata_host_resume - resume host
6563  *      @host: host to resume
6564  *
6565  *      Resume @host.  Actual operation is performed by EH.  This
6566  *      function requests EH to perform PM operations and returns.
6567  *      Note that all resume operations are performed parallely.
6568  *
6569  *      LOCKING:
6570  *      Kernel thread context (may sleep).
6571  */
6572 void ata_host_resume(struct ata_host *host)
6573 {
6574         ata_host_request_pm(host, PMSG_ON, ATA_EH_SOFTRESET,
6575                             ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET, 0);
6576         host->dev->power.power_state = PMSG_ON;
6577
6578         /* reenable link pm */
6579         ata_lpm_disable(host);
6580 }
6581 #endif
6582
6583 /**
6584  *      ata_port_start - Set port up for dma.
6585  *      @ap: Port to initialize
6586  *
6587  *      Called just after data structures for each port are
6588  *      initialized.  Allocates space for PRD table.
6589  *
6590  *      May be used as the port_start() entry in ata_port_operations.
6591  *
6592  *      LOCKING:
6593  *      Inherited from caller.
6594  */
6595 int ata_port_start(struct ata_port *ap)
6596 {
6597         struct device *dev = ap->dev;
6598         int rc;
6599
6600         ap->prd = dmam_alloc_coherent(dev, ATA_PRD_TBL_SZ, &ap->prd_dma,
6601                                       GFP_KERNEL);
6602         if (!ap->prd)
6603                 return -ENOMEM;
6604
6605         rc = ata_pad_alloc(ap, dev);
6606         if (rc)
6607                 return rc;
6608
6609         DPRINTK("prd alloc, virt %p, dma %llx\n", ap->prd,
6610                 (unsigned long long)ap->prd_dma);
6611         return 0;
6612 }
6613
6614 /**
6615  *      ata_dev_init - Initialize an ata_device structure
6616  *      @dev: Device structure to initialize
6617  *
6618  *      Initialize @dev in preparation for probing.
6619  *
6620  *      LOCKING:
6621  *      Inherited from caller.
6622  */
6623 void ata_dev_init(struct ata_device *dev)
6624 {
6625         struct ata_link *link = dev->link;
6626         struct ata_port *ap = link->ap;
6627         unsigned long flags;
6628
6629         /* SATA spd limit is bound to the first device */
6630         link->sata_spd_limit = link->hw_sata_spd_limit;
6631         link->sata_spd = 0;
6632
6633         /* High bits of dev->flags are used to record warm plug
6634          * requests which occur asynchronously.  Synchronize using
6635          * host lock.
6636          */
6637         spin_lock_irqsave(ap->lock, flags);
6638         dev->flags &= ~ATA_DFLAG_INIT_MASK;
6639         dev->horkage = 0;
6640         spin_unlock_irqrestore(ap->lock, flags);
6641
6642         memset((void *)dev + ATA_DEVICE_CLEAR_OFFSET, 0,
6643                sizeof(*dev) - ATA_DEVICE_CLEAR_OFFSET);
6644         dev->pio_mask = UINT_MAX;
6645         dev->mwdma_mask = UINT_MAX;
6646         dev->udma_mask = UINT_MAX;
6647 }
6648
6649 /**
6650  *      ata_link_init - Initialize an ata_link structure
6651  *      @ap: ATA port link is attached to
6652  *      @link: Link structure to initialize
6653  *      @pmp: Port multiplier port number
6654  *
6655  *      Initialize @link.
6656  *
6657  *      LOCKING:
6658  *      Kernel thread context (may sleep)
6659  */
6660 void ata_link_init(struct ata_port *ap, struct ata_link *link, int pmp)
6661 {
6662         int i;
6663
6664         /* clear everything except for devices */
6665         memset(link, 0, offsetof(struct ata_link, device[0]));
6666
6667         link->ap = ap;
6668         link->pmp = pmp;
6669         link->active_tag = ATA_TAG_POISON;
6670         link->hw_sata_spd_limit = UINT_MAX;
6671
6672         /* can't use iterator, ap isn't initialized yet */
6673         for (i = 0; i < ATA_MAX_DEVICES; i++) {
6674                 struct ata_device *dev = &link->device[i];
6675
6676                 dev->link = link;
6677                 dev->devno = dev - link->device;
6678                 ata_dev_init(dev);
6679         }
6680 }
6681
6682 /**
6683  *      sata_link_init_spd - Initialize link->sata_spd_limit
6684  *      @link: Link to configure sata_spd_limit for
6685  *
6686  *      Initialize @link->[hw_]sata_spd_limit to the currently
6687  *      configured value.
6688  *
6689  *      LOCKING:
6690  *      Kernel thread context (may sleep).
6691  *
6692  *      RETURNS:
6693  *      0 on success, -errno on failure.
6694  */
6695 int sata_link_init_spd(struct ata_link *link)
6696 {
6697         u32 scontrol, spd;
6698         int rc;
6699
6700         rc = sata_scr_read(link, SCR_CONTROL, &scontrol);
6701         if (rc)
6702                 return rc;
6703
6704         spd = (scontrol >> 4) & 0xf;
6705         if (spd)
6706                 link->hw_sata_spd_limit &= (1 << spd) - 1;
6707
6708         link->sata_spd_limit = link->hw_sata_spd_limit;
6709
6710         return 0;
6711 }
6712
6713 /**
6714  *      ata_port_alloc - allocate and initialize basic ATA port resources
6715  *      @host: ATA host this allocated port belongs to
6716  *
6717  *      Allocate and initialize basic ATA port resources.
6718  *
6719  *      RETURNS:
6720  *      Allocate ATA port on success, NULL on failure.
6721  *
6722  *      LOCKING:
6723  *      Inherited from calling layer (may sleep).
6724  */
6725 struct ata_port *ata_port_alloc(struct ata_host *host)
6726 {
6727         struct ata_port *ap;
6728
6729         DPRINTK("ENTER\n");
6730
6731         ap = kzalloc(sizeof(*ap), GFP_KERNEL);
6732         if (!ap)
6733                 return NULL;
6734
6735         ap->pflags |= ATA_PFLAG_INITIALIZING;
6736         ap->lock = &host->lock;
6737         ap->flags = ATA_FLAG_DISABLED;
6738         ap->print_id = -1;
6739         ap->ctl = ATA_DEVCTL_OBS;
6740         ap->host = host;
6741         ap->dev = host->dev;
6742         ap->last_ctl = 0xFF;
6743
6744 #if defined(ATA_VERBOSE_DEBUG)
6745         /* turn on all debugging levels */
6746         ap->msg_enable = 0x00FF;
6747 #elif defined(ATA_DEBUG)
6748         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_INFO | ATA_MSG_CTL | ATA_MSG_WARN | ATA_MSG_ERR;
6749 #else
6750         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_ERR | ATA_MSG_WARN;
6751 #endif
6752
6753         INIT_DELAYED_WORK(&ap->port_task, NULL);
6754         INIT_DELAYED_WORK(&ap->hotplug_task, ata_scsi_hotplug);
6755         INIT_WORK(&ap->scsi_rescan_task, ata_scsi_dev_rescan);
6756         INIT_LIST_HEAD(&ap->eh_done_q);
6757         init_waitqueue_head(&ap->eh_wait_q);
6758         init_timer_deferrable(&ap->fastdrain_timer);
6759         ap->fastdrain_timer.function = ata_eh_fastdrain_timerfn;
6760         ap->fastdrain_timer.data = (unsigned long)ap;
6761
6762         ap->cbl = ATA_CBL_NONE;
6763
6764         ata_link_init(ap, &ap->link, 0);
6765
6766 #ifdef ATA_IRQ_TRAP
6767         ap->stats.unhandled_irq = 1;
6768         ap->stats.idle_irq = 1;
6769 #endif
6770         return ap;
6771 }
6772
6773 static void ata_host_release(struct device *gendev, void *res)
6774 {
6775         struct ata_host *host = dev_get_drvdata(gendev);
6776         int i;
6777
6778         for (i = 0; i < host->n_ports; i++) {
6779                 struct ata_port *ap = host->ports[i];
6780
6781                 if (!ap)
6782                         continue;
6783
6784                 if ((host->flags & ATA_HOST_STARTED) && ap->ops->port_stop)
6785                         ap->ops->port_stop(ap);
6786         }
6787
6788         if ((host->flags & ATA_HOST_STARTED) && host->ops->host_stop)
6789                 host->ops->host_stop(host);
6790
6791         for (i = 0; i < host->n_ports; i++) {
6792                 struct ata_port *ap = host->ports[i];
6793
6794                 if (!ap)
6795                         continue;
6796
6797                 if (ap->scsi_host)
6798                         scsi_host_put(ap->scsi_host);
6799
6800                 kfree(ap->pmp_link);
6801                 kfree(ap);
6802                 host->ports[i] = NULL;
6803         }
6804
6805         dev_set_drvdata(gendev, NULL);
6806 }
6807
6808 /**
6809  *      ata_host_alloc - allocate and init basic ATA host resources
6810  *      @dev: generic device this host is associated with
6811  *      @max_ports: maximum number of ATA ports associated with this host
6812  *
6813  *      Allocate and initialize basic ATA host resources.  LLD calls
6814  *      this function to allocate a host, initializes it fully and
6815  *      attaches it using ata_host_register().
6816  *
6817  *      @max_ports ports are allocated and host->n_ports is
6818  *      initialized to @max_ports.  The caller is allowed to decrease
6819  *      host->n_ports before calling ata_host_register().  The unused
6820  *      ports will be automatically freed on registration.
6821  *
6822  *      RETURNS:
6823  *      Allocate ATA host on success, NULL on failure.
6824  *
6825  *      LOCKING:
6826  *      Inherited from calling layer (may sleep).
6827  */
6828 struct ata_host *ata_host_alloc(struct device *dev, int max_ports)
6829 {
6830         struct ata_host *host;
6831         size_t sz;
6832         int i;
6833
6834         DPRINTK("ENTER\n");
6835
6836         if (!devres_open_group(dev, NULL, GFP_KERNEL))
6837                 return NULL;
6838
6839         /* alloc a container for our list of ATA ports (buses) */
6840         sz = sizeof(struct ata_host) + (max_ports + 1) * sizeof(void *);
6841         /* alloc a container for our list of ATA ports (buses) */
6842         host = devres_alloc(ata_host_release, sz, GFP_KERNEL);
6843         if (!host)
6844                 goto err_out;
6845
6846         devres_add(dev, host);
6847         dev_set_drvdata(dev, host);
6848
6849         spin_lock_init(&host->lock);
6850         host->dev = dev;
6851         host->n_ports = max_ports;
6852
6853         /* allocate ports bound to this host */
6854         for (i = 0; i < max_ports; i++) {
6855                 struct ata_port *ap;
6856
6857                 ap = ata_port_alloc(host);
6858                 if (!ap)
6859                         goto err_out;
6860
6861                 ap->port_no = i;
6862                 host->ports[i] = ap;
6863         }
6864
6865         devres_remove_group(dev, NULL);
6866         return host;
6867
6868  err_out:
6869         devres_release_group(dev, NULL);
6870         return NULL;
6871 }
6872
6873 /**
6874  *      ata_host_alloc_pinfo - alloc host and init with port_info array
6875  *      @dev: generic device this host is associated with
6876  *      @ppi: array of ATA port_info to initialize host with
6877  *      @n_ports: number of ATA ports attached to this host
6878  *
6879  *      Allocate ATA host and initialize with info from @ppi.  If NULL
6880  *      terminated, @ppi may contain fewer entries than @n_ports.  The
6881  *      last entry will be used for the remaining ports.
6882  *
6883  *      RETURNS:
6884  *      Allocate ATA host on success, NULL on failure.
6885  *
6886  *      LOCKING:
6887  *      Inherited from calling layer (may sleep).
6888  */
6889 struct ata_host *ata_host_alloc_pinfo(struct device *dev,
6890                                       const struct ata_port_info * const * ppi,
6891                                       int n_ports)
6892 {
6893         const struct ata_port_info *pi;
6894         struct ata_host *host;
6895         int i, j;
6896
6897         host = ata_host_alloc(dev, n_ports);
6898         if (!host)
6899                 return NULL;
6900
6901         for (i = 0, j = 0, pi = NULL; i < host->n_ports; i++) {
6902                 struct ata_port *ap = host->ports[i];
6903
6904                 if (ppi[j])
6905                         pi = ppi[j++];
6906
6907                 ap->pio_mask = pi->pio_mask;
6908                 ap->mwdma_mask = pi->mwdma_mask;
6909                 ap->udma_mask = pi->udma_mask;
6910                 ap->flags |= pi->flags;
6911                 ap->link.flags |= pi->link_flags;
6912                 ap->ops = pi->port_ops;
6913
6914                 if (!host->ops && (pi->port_ops != &ata_dummy_port_ops))
6915                         host->ops = pi->port_ops;
6916                 if (!host->private_data && pi->private_data)
6917                         host->private_data = pi->private_data;
6918         }
6919
6920         return host;
6921 }
6922
6923 /**
6924  *      ata_host_start - start and freeze ports of an ATA host
6925  *      @host: ATA host to start ports for
6926  *
6927  *      Start and then freeze ports of @host.  Started status is
6928  *      recorded in host->flags, so this function can be called
6929  *      multiple times.  Ports are guaranteed to get started only
6930  *      once.  If host->ops isn't initialized yet, its set to the
6931  *      first non-dummy port ops.
6932  *
6933  *      LOCKING:
6934  *      Inherited from calling layer (may sleep).
6935  *
6936  *      RETURNS:
6937  *      0 if all ports are started successfully, -errno otherwise.
6938  */
6939 int ata_host_start(struct ata_host *host)
6940 {
6941         int i, rc;
6942
6943         if (host->flags & ATA_HOST_STARTED)
6944                 return 0;
6945
6946         for (i = 0; i < host->n_ports; i++) {
6947                 struct ata_port *ap = host->ports[i];
6948
6949                 if (!host->ops && !ata_port_is_dummy(ap))
6950                         host->ops = ap->ops;
6951
6952                 if (ap->ops->port_start) {
6953                         rc = ap->ops->port_start(ap);
6954                         if (rc) {
6955                                 ata_port_printk(ap, KERN_ERR, "failed to "
6956                                                 "start port (errno=%d)\n", rc);
6957                                 goto err_out;
6958                         }
6959                 }
6960
6961                 ata_eh_freeze_port(ap);
6962         }
6963
6964         host->flags |= ATA_HOST_STARTED;
6965         return 0;
6966
6967  err_out:
6968         while (--i >= 0) {
6969                 struct ata_port *ap = host->ports[i];
6970
6971                 if (ap->ops->port_stop)
6972                         ap->ops->port_stop(ap);
6973         }
6974         return rc;
6975 }
6976
6977 /**
6978  *      ata_sas_host_init - Initialize a host struct
6979  *      @host:  host to initialize
6980  *      @dev:   device host is attached to
6981  *      @flags: host flags
6982  *      @ops:   port_ops
6983  *
6984  *      LOCKING:
6985  *      PCI/etc. bus probe sem.
6986  *
6987  */
6988 /* KILLME - the only user left is ipr */
6989 void ata_host_init(struct ata_host *host, struct device *dev,
6990                    unsigned long flags, const struct ata_port_operations *ops)
6991 {
6992         spin_lock_init(&host->lock);
6993         host->dev = dev;
6994         host->flags = flags;
6995         host->ops = ops;
6996 }
6997
6998 /**
6999  *      ata_host_register - register initialized ATA host
7000  *      @host: ATA host to register
7001  *      @sht: template for SCSI host
7002  *
7003  *      Register initialized ATA host.  @host is allocated using
7004  *      ata_host_alloc() and fully initialized by LLD.  This function
7005  *      starts ports, registers @host with ATA and SCSI layers and
7006  *      probe registered devices.
7007  *
7008  *      LOCKING:
7009  *      Inherited from calling layer (may sleep).
7010  *
7011  *      RETURNS:
7012  *      0 on success, -errno otherwise.
7013  */
7014 int ata_host_register(struct ata_host *host, struct scsi_host_template *sht)
7015 {
7016         int i, rc;
7017
7018         /* host must have been started */
7019         if (!(host->flags & ATA_HOST_STARTED)) {
7020                 dev_printk(KERN_ERR, host->dev,
7021                            "BUG: trying to register unstarted host\n");
7022                 WARN_ON(1);
7023                 return -EINVAL;
7024         }
7025
7026         /* Blow away unused ports.  This happens when LLD can't
7027          * determine the exact number of ports to allocate at
7028          * allocation time.
7029          */
7030         for (i = host->n_ports; host->ports[i]; i++)
7031                 kfree(host->ports[i]);
7032
7033         /* give ports names and add SCSI hosts */
7034         for (i = 0; i < host->n_ports; i++)
7035                 host->ports[i]->print_id = ata_print_id++;
7036
7037         rc = ata_scsi_add_hosts(host, sht);
7038         if (rc)
7039                 return rc;
7040
7041         /* associate with ACPI nodes */
7042         ata_acpi_associate(host);
7043
7044         /* set cable, sata_spd_limit and report */
7045         for (i = 0; i < host->n_ports; i++) {
7046                 struct ata_port *ap = host->ports[i];
7047                 unsigned long xfer_mask;
7048
7049                 /* set SATA cable type if still unset */
7050                 if (ap->cbl == ATA_CBL_NONE && (ap->flags & ATA_FLAG_SATA))
7051                         ap->cbl = ATA_CBL_SATA;
7052
7053                 /* init sata_spd_limit to the current value */
7054                 sata_link_init_spd(&ap->link);
7055
7056                 /* print per-port info to dmesg */
7057                 xfer_mask = ata_pack_xfermask(ap->pio_mask, ap->mwdma_mask,
7058                                               ap->udma_mask);
7059
7060                 if (!ata_port_is_dummy(ap)) {
7061                         ata_port_printk(ap, KERN_INFO,
7062                                         "%cATA max %s %s\n",
7063                                         (ap->flags & ATA_FLAG_SATA) ? 'S' : 'P',
7064                                         ata_mode_string(xfer_mask),
7065                                         ap->link.eh_info.desc);
7066                         ata_ehi_clear_desc(&ap->link.eh_info);
7067                 } else
7068                         ata_port_printk(ap, KERN_INFO, "DUMMY\n");
7069         }
7070
7071         /* perform each probe synchronously */
7072         DPRINTK("probe begin\n");
7073         for (i = 0; i < host->n_ports; i++) {
7074                 struct ata_port *ap = host->ports[i];
7075                 int rc;
7076
7077                 /* probe */
7078                 if (ap->ops->error_handler) {
7079                         struct ata_eh_info *ehi = &ap->link.eh_info;
7080                         unsigned long flags;
7081
7082                         ata_port_probe(ap);
7083
7084                         /* kick EH for boot probing */
7085                         spin_lock_irqsave(ap->lock, flags);
7086
7087                         ehi->probe_mask =
7088                                 (1 << ata_link_max_devices(&ap->link)) - 1;
7089                         ehi->action |= ATA_EH_SOFTRESET;
7090                         ehi->flags |= ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET;
7091
7092                         ap->pflags &= ~ATA_PFLAG_INITIALIZING;
7093                         ap->pflags |= ATA_PFLAG_LOADING;
7094                         ata_port_schedule_eh(ap);
7095
7096                         spin_unlock_irqrestore(ap->lock, flags);
7097
7098                         /* wait for EH to finish */
7099                         ata_port_wait_eh(ap);
7100                 } else {
7101                         DPRINTK("ata%u: bus probe begin\n", ap->print_id);
7102                         rc = ata_bus_probe(ap);
7103                         DPRINTK("ata%u: bus probe end\n", ap->print_id);
7104
7105                         if (rc) {
7106                                 /* FIXME: do something useful here?
7107                                  * Current libata behavior will
7108                                  * tear down everything when
7109                                  * the module is removed
7110                                  * or the h/w is unplugged.
7111                                  */
7112                         }
7113                 }
7114         }
7115
7116         /* probes are done, now scan each port's disk(s) */
7117         DPRINTK("host probe begin\n");
7118         for (i = 0; i < host->n_ports; i++) {
7119                 struct ata_port *ap = host->ports[i];
7120
7121                 ata_scsi_scan_host(ap, 1);
7122                 ata_lpm_schedule(ap, ap->pm_policy);
7123         }
7124
7125         return 0;
7126 }
7127
7128 /**
7129  *      ata_host_activate - start host, request IRQ and register it
7130  *      @host: target ATA host
7131  *      @irq: IRQ to request
7132  *      @irq_handler: irq_handler used when requesting IRQ
7133  *      @irq_flags: irq_flags used when requesting IRQ
7134  *      @sht: scsi_host_template to use when registering the host
7135  *
7136  *      After allocating an ATA host and initializing it, most libata
7137  *      LLDs perform three steps to activate the host - start host,
7138  *      request IRQ and register it.  This helper takes necessasry
7139  *      arguments and performs the three steps in one go.
7140  *
7141  *      LOCKING:
7142  *      Inherited from calling layer (may sleep).
7143  *
7144  *      RETURNS:
7145  *      0 on success, -errno otherwise.
7146  */
7147 int ata_host_activate(struct ata_host *host, int irq,
7148                       irq_handler_t irq_handler, unsigned long irq_flags,
7149                       struct scsi_host_template *sht)
7150 {
7151         int i, rc;
7152
7153         rc = ata_host_start(host);
7154         if (rc)
7155                 return rc;
7156
7157         rc = devm_request_irq(host->dev, irq, irq_handler, irq_flags,
7158                               dev_driver_string(host->dev), host);
7159         if (rc)
7160                 return rc;
7161
7162         for (i = 0; i < host->n_ports; i++)
7163                 ata_port_desc(host->ports[i], "irq %d", irq);
7164
7165         rc = ata_host_register(host, sht);
7166         /* if failed, just free the IRQ and leave ports alone */
7167         if (rc)
7168                 devm_free_irq(host->dev, irq, host);
7169
7170         return rc;
7171 }
7172
7173 /**
7174  *      ata_port_detach - Detach ATA port in prepration of device removal
7175  *      @ap: ATA port to be detached
7176  *
7177  *      Detach all ATA devices and the associated SCSI devices of @ap;
7178  *      then, remove the associated SCSI host.  @ap is guaranteed to
7179  *      be quiescent on return from this function.
7180  *
7181  *      LOCKING:
7182  *      Kernel thread context (may sleep).
7183  */
7184 static void ata_port_detach(struct ata_port *ap)
7185 {
7186         unsigned long flags;
7187         struct ata_link *link;
7188         struct ata_device *dev;
7189
7190         if (!ap->ops->error_handler)
7191                 goto skip_eh;
7192
7193         /* tell EH we're leaving & flush EH */
7194         spin_lock_irqsave(ap->lock, flags);
7195         ap->pflags |= ATA_PFLAG_UNLOADING;
7196         spin_unlock_irqrestore(ap->lock, flags);
7197
7198         ata_port_wait_eh(ap);
7199
7200         /* EH is now guaranteed to see UNLOADING, so no new device
7201          * will be attached.  Disable all existing devices.
7202          */
7203         spin_lock_irqsave(ap->lock, flags);
7204
7205         ata_port_for_each_link(link, ap) {
7206                 ata_link_for_each_dev(dev, link)
7207                         ata_dev_disable(dev);
7208         }
7209
7210         spin_unlock_irqrestore(ap->lock, flags);
7211
7212         /* Final freeze & EH.  All in-flight commands are aborted.  EH
7213          * will be skipped and retrials will be terminated with bad
7214          * target.
7215          */
7216         spin_lock_irqsave(ap->lock, flags);
7217         ata_port_freeze(ap);    /* won't be thawed */
7218         spin_unlock_irqrestore(ap->lock, flags);
7219
7220         ata_port_wait_eh(ap);
7221         cancel_rearming_delayed_work(&ap->hotplug_task);
7222
7223  skip_eh:
7224         /* remove the associated SCSI host */
7225         scsi_remove_host(ap->scsi_host);
7226 }
7227
7228 /**
7229  *      ata_host_detach - Detach all ports of an ATA host
7230  *      @host: Host to detach
7231  *
7232  *      Detach all ports of @host.
7233  *
7234  *      LOCKING:
7235  *      Kernel thread context (may sleep).
7236  */
7237 void ata_host_detach(struct ata_host *host)
7238 {
7239         int i;
7240
7241         for (i = 0; i < host->n_ports; i++)
7242                 ata_port_detach(host->ports[i]);
7243 }
7244
7245 /**
7246  *      ata_std_ports - initialize ioaddr with standard port offsets.
7247  *      @ioaddr: IO address structure to be initialized
7248  *
7249  *      Utility function which initializes data_addr, error_addr,
7250  *      feature_addr, nsect_addr, lbal_addr, lbam_addr, lbah_addr,
7251  *      device_addr, status_addr, and command_addr to standard offsets
7252  *      relative to cmd_addr.
7253  *
7254  *      Does not set ctl_addr, altstatus_addr, bmdma_addr, or scr_addr.
7255  */
7256
7257 void ata_std_ports(struct ata_ioports *ioaddr)
7258 {
7259         ioaddr->data_addr = ioaddr->cmd_addr + ATA_REG_DATA;
7260         ioaddr->error_addr = ioaddr->cmd_addr + ATA_REG_ERR;
7261         ioaddr->feature_addr = ioaddr->cmd_addr + ATA_REG_FEATURE;
7262         ioaddr->nsect_addr = ioaddr->cmd_addr + ATA_REG_NSECT;
7263         ioaddr->lbal_addr = ioaddr->cmd_addr + ATA_REG_LBAL;
7264         ioaddr->lbam_addr = ioaddr->cmd_addr + ATA_REG_LBAM;
7265         ioaddr->lbah_addr = ioaddr->cmd_addr + ATA_REG_LBAH;
7266         ioaddr->device_addr = ioaddr->cmd_addr + ATA_REG_DEVICE;
7267         ioaddr->status_addr = ioaddr->cmd_addr + ATA_REG_STATUS;
7268         ioaddr->command_addr = ioaddr->cmd_addr + ATA_REG_CMD;
7269 }
7270
7271
7272 #ifdef CONFIG_PCI
7273
7274 /**
7275  *      ata_pci_remove_one - PCI layer callback for device removal
7276  *      @pdev: PCI device that was removed
7277  *
7278  *      PCI layer indicates to libata via this hook that hot-unplug or
7279  *      module unload event has occurred.  Detach all ports.  Resource
7280  *      release is handled via devres.
7281  *
7282  *      LOCKING:
7283  *      Inherited from PCI layer (may sleep).
7284  */
7285 void ata_pci_remove_one(struct pci_dev *pdev)
7286 {
7287         struct device *dev = &pdev->dev;
7288         struct ata_host *host = dev_get_drvdata(dev);
7289
7290         ata_host_detach(host);
7291 }
7292
7293 /* move to PCI subsystem */
7294 int pci_test_config_bits(struct pci_dev *pdev, const struct pci_bits *bits)
7295 {
7296         unsigned long tmp = 0;
7297
7298         switch (bits->width) {
7299         case 1: {
7300                 u8 tmp8 = 0;
7301                 pci_read_config_byte(pdev, bits->reg, &tmp8);
7302                 tmp = tmp8;
7303                 break;
7304         }
7305         case 2: {
7306                 u16 tmp16 = 0;
7307                 pci_read_config_word(pdev, bits->reg, &tmp16);
7308                 tmp = tmp16;
7309                 break;
7310         }
7311         case 4: {
7312                 u32 tmp32 = 0;
7313                 pci_read_config_dword(pdev, bits->reg, &tmp32);
7314                 tmp = tmp32;
7315                 break;
7316         }
7317
7318         default:
7319                 return -EINVAL;
7320         }
7321
7322         tmp &= bits->mask;
7323
7324         return (tmp == bits->val) ? 1 : 0;
7325 }
7326
7327 #ifdef CONFIG_PM
7328 void ata_pci_device_do_suspend(struct pci_dev *pdev, pm_message_t mesg)
7329 {
7330         pci_save_state(pdev);
7331         pci_disable_device(pdev);
7332
7333         if (mesg.event == PM_EVENT_SUSPEND)
7334                 pci_set_power_state(pdev, PCI_D3hot);
7335 }
7336
7337 int ata_pci_device_do_resume(struct pci_dev *pdev)
7338 {
7339         int rc;
7340
7341         pci_set_power_state(pdev, PCI_D0);
7342         pci_restore_state(pdev);
7343
7344         rc = pcim_enable_device(pdev);
7345         if (rc) {
7346                 dev_printk(KERN_ERR, &pdev->dev,
7347                            "failed to enable device after resume (%d)\n", rc);
7348                 return rc;
7349         }
7350
7351         pci_set_master(pdev);
7352         return 0;
7353 }
7354
7355 int ata_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
7356 {
7357         struct ata_host *host = dev_get_drvdata(&pdev->dev);
7358         int rc = 0;
7359
7360         rc = ata_host_suspend(host, mesg);
7361         if (rc)
7362                 return rc;
7363
7364         ata_pci_device_do_suspend(pdev, mesg);
7365
7366         return 0;
7367 }
7368
7369 int ata_pci_device_resume(struct pci_dev *pdev)
7370 {
7371         struct ata_host *host = dev_get_drvdata(&pdev->dev);
7372         int rc;
7373
7374         rc = ata_pci_device_do_resume(pdev);
7375         if (rc == 0)
7376                 ata_host_resume(host);
7377         return rc;
7378 }
7379 #endif /* CONFIG_PM */
7380
7381 #endif /* CONFIG_PCI */
7382
7383
7384 static int __init ata_init(void)
7385 {
7386         ata_probe_timeout *= HZ;
7387         ata_wq = create_workqueue("ata");
7388         if (!ata_wq)
7389                 return -ENOMEM;
7390
7391         ata_aux_wq = create_singlethread_workqueue("ata_aux");
7392         if (!ata_aux_wq) {
7393                 destroy_workqueue(ata_wq);
7394                 return -ENOMEM;
7395         }
7396
7397         printk(KERN_DEBUG "libata version " DRV_VERSION " loaded.\n");
7398         return 0;
7399 }
7400
7401 static void __exit ata_exit(void)
7402 {
7403         destroy_workqueue(ata_wq);
7404         destroy_workqueue(ata_aux_wq);
7405 }
7406
7407 subsys_initcall(ata_init);
7408 module_exit(ata_exit);
7409
7410 static unsigned long ratelimit_time;
7411 static DEFINE_SPINLOCK(ata_ratelimit_lock);
7412
7413 int ata_ratelimit(void)
7414 {
7415         int rc;
7416         unsigned long flags;
7417
7418         spin_lock_irqsave(&ata_ratelimit_lock, flags);
7419
7420         if (time_after(jiffies, ratelimit_time)) {
7421                 rc = 1;
7422                 ratelimit_time = jiffies + (HZ/5);
7423         } else
7424                 rc = 0;
7425
7426         spin_unlock_irqrestore(&ata_ratelimit_lock, flags);
7427
7428         return rc;
7429 }
7430
7431 /**
7432  *      ata_wait_register - wait until register value changes
7433  *      @reg: IO-mapped register
7434  *      @mask: Mask to apply to read register value
7435  *      @val: Wait condition
7436  *      @interval_msec: polling interval in milliseconds
7437  *      @timeout_msec: timeout in milliseconds
7438  *
7439  *      Waiting for some bits of register to change is a common
7440  *      operation for ATA controllers.  This function reads 32bit LE
7441  *      IO-mapped register @reg and tests for the following condition.
7442  *
7443  *      (*@reg & mask) != val
7444  *
7445  *      If the condition is met, it returns; otherwise, the process is
7446  *      repeated after @interval_msec until timeout.
7447  *
7448  *      LOCKING:
7449  *      Kernel thread context (may sleep)
7450  *
7451  *      RETURNS:
7452  *      The final register value.
7453  */
7454 u32 ata_wait_register(void __iomem *reg, u32 mask, u32 val,
7455                       unsigned long interval_msec,
7456                       unsigned long timeout_msec)
7457 {
7458         unsigned long timeout;
7459         u32 tmp;
7460
7461         tmp = ioread32(reg);
7462
7463         /* Calculate timeout _after_ the first read to make sure
7464          * preceding writes reach the controller before starting to
7465          * eat away the timeout.
7466          */
7467         timeout = jiffies + (timeout_msec * HZ) / 1000;
7468
7469         while ((tmp & mask) == val && time_before(jiffies, timeout)) {
7470                 msleep(interval_msec);
7471                 tmp = ioread32(reg);
7472         }
7473
7474         return tmp;
7475 }
7476
7477 /*
7478  * Dummy port_ops
7479  */
7480 static void ata_dummy_noret(struct ata_port *ap)        { }
7481 static int ata_dummy_ret0(struct ata_port *ap)          { return 0; }
7482 static void ata_dummy_qc_noret(struct ata_queued_cmd *qc) { }
7483
7484 static u8 ata_dummy_check_status(struct ata_port *ap)
7485 {
7486         return ATA_DRDY;
7487 }
7488
7489 static unsigned int ata_dummy_qc_issue(struct ata_queued_cmd *qc)
7490 {
7491         return AC_ERR_SYSTEM;
7492 }
7493
7494 const struct ata_port_operations ata_dummy_port_ops = {
7495         .check_status           = ata_dummy_check_status,
7496         .check_altstatus        = ata_dummy_check_status,
7497         .dev_select             = ata_noop_dev_select,
7498         .qc_prep                = ata_noop_qc_prep,
7499         .qc_issue               = ata_dummy_qc_issue,
7500         .freeze                 = ata_dummy_noret,
7501         .thaw                   = ata_dummy_noret,
7502         .error_handler          = ata_dummy_noret,
7503         .post_internal_cmd      = ata_dummy_qc_noret,
7504         .irq_clear              = ata_dummy_noret,
7505         .port_start             = ata_dummy_ret0,
7506         .port_stop              = ata_dummy_noret,
7507 };
7508
7509 const struct ata_port_info ata_dummy_port_info = {
7510         .port_ops               = &ata_dummy_port_ops,
7511 };
7512
7513 /*
7514  * libata is essentially a library of internal helper functions for
7515  * low-level ATA host controller drivers.  As such, the API/ABI is
7516  * likely to change as new drivers are added and updated.
7517  * Do not depend on ABI/API stability.
7518  */
7519 EXPORT_SYMBOL_GPL(sata_deb_timing_normal);
7520 EXPORT_SYMBOL_GPL(sata_deb_timing_hotplug);
7521 EXPORT_SYMBOL_GPL(sata_deb_timing_long);
7522 EXPORT_SYMBOL_GPL(ata_dummy_port_ops);
7523 EXPORT_SYMBOL_GPL(ata_dummy_port_info);
7524 EXPORT_SYMBOL_GPL(ata_std_bios_param);
7525 EXPORT_SYMBOL_GPL(ata_std_ports);
7526 EXPORT_SYMBOL_GPL(ata_host_init);
7527 EXPORT_SYMBOL_GPL(ata_host_alloc);
7528 EXPORT_SYMBOL_GPL(ata_host_alloc_pinfo);
7529 EXPORT_SYMBOL_GPL(ata_host_start);
7530 EXPORT_SYMBOL_GPL(ata_host_register);
7531 EXPORT_SYMBOL_GPL(ata_host_activate);
7532 EXPORT_SYMBOL_GPL(ata_host_detach);
7533 EXPORT_SYMBOL_GPL(ata_sg_init);
7534 EXPORT_SYMBOL_GPL(ata_sg_init_one);
7535 EXPORT_SYMBOL_GPL(ata_hsm_move);
7536 EXPORT_SYMBOL_GPL(ata_qc_complete);
7537 EXPORT_SYMBOL_GPL(ata_qc_complete_multiple);
7538 EXPORT_SYMBOL_GPL(ata_qc_issue_prot);
7539 EXPORT_SYMBOL_GPL(ata_tf_load);
7540 EXPORT_SYMBOL_GPL(ata_tf_read);
7541 EXPORT_SYMBOL_GPL(ata_noop_dev_select);
7542 EXPORT_SYMBOL_GPL(ata_std_dev_select);
7543 EXPORT_SYMBOL_GPL(sata_print_link_status);
7544 EXPORT_SYMBOL_GPL(ata_tf_to_fis);
7545 EXPORT_SYMBOL_GPL(ata_tf_from_fis);
7546 EXPORT_SYMBOL_GPL(ata_check_status);
7547 EXPORT_SYMBOL_GPL(ata_altstatus);
7548 EXPORT_SYMBOL_GPL(ata_exec_command);
7549 EXPORT_SYMBOL_GPL(ata_port_start);
7550 EXPORT_SYMBOL_GPL(ata_sff_port_start);
7551 EXPORT_SYMBOL_GPL(ata_interrupt);
7552 EXPORT_SYMBOL_GPL(ata_do_set_mode);
7553 EXPORT_SYMBOL_GPL(ata_data_xfer);
7554 EXPORT_SYMBOL_GPL(ata_data_xfer_noirq);
7555 EXPORT_SYMBOL_GPL(ata_std_qc_defer);
7556 EXPORT_SYMBOL_GPL(ata_qc_prep);
7557 EXPORT_SYMBOL_GPL(ata_dumb_qc_prep);
7558 EXPORT_SYMBOL_GPL(ata_noop_qc_prep);
7559 EXPORT_SYMBOL_GPL(ata_bmdma_setup);
7560 EXPORT_SYMBOL_GPL(ata_bmdma_start);
7561 EXPORT_SYMBOL_GPL(ata_bmdma_irq_clear);
7562 EXPORT_SYMBOL_GPL(ata_bmdma_status);
7563 EXPORT_SYMBOL_GPL(ata_bmdma_stop);
7564 EXPORT_SYMBOL_GPL(ata_bmdma_freeze);
7565 EXPORT_SYMBOL_GPL(ata_bmdma_thaw);
7566 EXPORT_SYMBOL_GPL(ata_bmdma_drive_eh);
7567 EXPORT_SYMBOL_GPL(ata_bmdma_error_handler);
7568 EXPORT_SYMBOL_GPL(ata_bmdma_post_internal_cmd);
7569 EXPORT_SYMBOL_GPL(ata_port_probe);
7570 EXPORT_SYMBOL_GPL(ata_dev_disable);
7571 EXPORT_SYMBOL_GPL(sata_set_spd);
7572 EXPORT_SYMBOL_GPL(sata_link_debounce);
7573 EXPORT_SYMBOL_GPL(sata_link_resume);
7574 EXPORT_SYMBOL_GPL(sata_phy_reset);
7575 EXPORT_SYMBOL_GPL(__sata_phy_reset);
7576 EXPORT_SYMBOL_GPL(ata_bus_reset);
7577 EXPORT_SYMBOL_GPL(ata_std_prereset);
7578 EXPORT_SYMBOL_GPL(ata_std_softreset);
7579 EXPORT_SYMBOL_GPL(sata_link_hardreset);
7580 EXPORT_SYMBOL_GPL(sata_std_hardreset);
7581 EXPORT_SYMBOL_GPL(ata_std_postreset);
7582 EXPORT_SYMBOL_GPL(ata_dev_classify);
7583 EXPORT_SYMBOL_GPL(ata_dev_pair);
7584 EXPORT_SYMBOL_GPL(ata_port_disable);
7585 EXPORT_SYMBOL_GPL(ata_ratelimit);
7586 EXPORT_SYMBOL_GPL(ata_wait_register);
7587 EXPORT_SYMBOL_GPL(ata_busy_sleep);
7588 EXPORT_SYMBOL_GPL(ata_wait_after_reset);
7589 EXPORT_SYMBOL_GPL(ata_wait_ready);
7590 EXPORT_SYMBOL_GPL(ata_port_queue_task);
7591 EXPORT_SYMBOL_GPL(ata_scsi_ioctl);
7592 EXPORT_SYMBOL_GPL(ata_scsi_queuecmd);
7593 EXPORT_SYMBOL_GPL(ata_scsi_slave_config);
7594 EXPORT_SYMBOL_GPL(ata_scsi_slave_destroy);
7595 EXPORT_SYMBOL_GPL(ata_scsi_change_queue_depth);
7596 EXPORT_SYMBOL_GPL(ata_host_intr);
7597 EXPORT_SYMBOL_GPL(sata_scr_valid);
7598 EXPORT_SYMBOL_GPL(sata_scr_read);
7599 EXPORT_SYMBOL_GPL(sata_scr_write);
7600 EXPORT_SYMBOL_GPL(sata_scr_write_flush);
7601 EXPORT_SYMBOL_GPL(ata_link_online);
7602 EXPORT_SYMBOL_GPL(ata_link_offline);
7603 #ifdef CONFIG_PM
7604 EXPORT_SYMBOL_GPL(ata_host_suspend);
7605 EXPORT_SYMBOL_GPL(ata_host_resume);
7606 #endif /* CONFIG_PM */
7607 EXPORT_SYMBOL_GPL(ata_id_string);
7608 EXPORT_SYMBOL_GPL(ata_id_c_string);
7609 EXPORT_SYMBOL_GPL(ata_id_to_dma_mode);
7610 EXPORT_SYMBOL_GPL(ata_scsi_simulate);
7611
7612 EXPORT_SYMBOL_GPL(ata_pio_need_iordy);
7613 EXPORT_SYMBOL_GPL(ata_timing_compute);
7614 EXPORT_SYMBOL_GPL(ata_timing_merge);
7615
7616 #ifdef CONFIG_PCI
7617 EXPORT_SYMBOL_GPL(pci_test_config_bits);
7618 EXPORT_SYMBOL_GPL(ata_pci_init_sff_host);
7619 EXPORT_SYMBOL_GPL(ata_pci_init_bmdma);
7620 EXPORT_SYMBOL_GPL(ata_pci_prepare_sff_host);
7621 EXPORT_SYMBOL_GPL(ata_pci_init_one);
7622 EXPORT_SYMBOL_GPL(ata_pci_remove_one);
7623 #ifdef CONFIG_PM
7624 EXPORT_SYMBOL_GPL(ata_pci_device_do_suspend);
7625 EXPORT_SYMBOL_GPL(ata_pci_device_do_resume);
7626 EXPORT_SYMBOL_GPL(ata_pci_device_suspend);
7627 EXPORT_SYMBOL_GPL(ata_pci_device_resume);
7628 #endif /* CONFIG_PM */
7629 EXPORT_SYMBOL_GPL(ata_pci_default_filter);
7630 EXPORT_SYMBOL_GPL(ata_pci_clear_simplex);
7631 #endif /* CONFIG_PCI */
7632
7633 EXPORT_SYMBOL_GPL(sata_pmp_qc_defer_cmd_switch);
7634 EXPORT_SYMBOL_GPL(sata_pmp_std_prereset);
7635 EXPORT_SYMBOL_GPL(sata_pmp_std_hardreset);
7636 EXPORT_SYMBOL_GPL(sata_pmp_std_postreset);
7637 EXPORT_SYMBOL_GPL(sata_pmp_do_eh);
7638
7639 EXPORT_SYMBOL_GPL(__ata_ehi_push_desc);
7640 EXPORT_SYMBOL_GPL(ata_ehi_push_desc);
7641 EXPORT_SYMBOL_GPL(ata_ehi_clear_desc);
7642 EXPORT_SYMBOL_GPL(ata_port_desc);
7643 #ifdef CONFIG_PCI
7644 EXPORT_SYMBOL_GPL(ata_port_pbar_desc);
7645 #endif /* CONFIG_PCI */
7646 EXPORT_SYMBOL_GPL(ata_eng_timeout);
7647 EXPORT_SYMBOL_GPL(ata_port_schedule_eh);
7648 EXPORT_SYMBOL_GPL(ata_link_abort);
7649 EXPORT_SYMBOL_GPL(ata_port_abort);
7650 EXPORT_SYMBOL_GPL(ata_port_freeze);
7651 EXPORT_SYMBOL_GPL(sata_async_notification);
7652 EXPORT_SYMBOL_GPL(ata_eh_freeze_port);
7653 EXPORT_SYMBOL_GPL(ata_eh_thaw_port);
7654 EXPORT_SYMBOL_GPL(ata_eh_qc_complete);
7655 EXPORT_SYMBOL_GPL(ata_eh_qc_retry);
7656 EXPORT_SYMBOL_GPL(ata_do_eh);
7657 EXPORT_SYMBOL_GPL(ata_irq_on);
7658 EXPORT_SYMBOL_GPL(ata_dev_try_classify);
7659
7660 EXPORT_SYMBOL_GPL(ata_cable_40wire);
7661 EXPORT_SYMBOL_GPL(ata_cable_80wire);
7662 EXPORT_SYMBOL_GPL(ata_cable_unknown);
7663 EXPORT_SYMBOL_GPL(ata_cable_sata);