libata: during revalidation, check n_sectors after device is configured
[safe/jmp/linux-2.6] / drivers / ata / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/list.h>
40 #include <linux/mm.h>
41 #include <linux/highmem.h>
42 #include <linux/spinlock.h>
43 #include <linux/blkdev.h>
44 #include <linux/delay.h>
45 #include <linux/timer.h>
46 #include <linux/interrupt.h>
47 #include <linux/completion.h>
48 #include <linux/suspend.h>
49 #include <linux/workqueue.h>
50 #include <linux/jiffies.h>
51 #include <linux/scatterlist.h>
52 #include <scsi/scsi.h>
53 #include <scsi/scsi_cmnd.h>
54 #include <scsi/scsi_host.h>
55 #include <linux/libata.h>
56 #include <asm/io.h>
57 #include <asm/semaphore.h>
58 #include <asm/byteorder.h>
59
60 #include "libata.h"
61
62 #define DRV_VERSION     "2.20"  /* must be exactly four chars */
63
64
65 /* debounce timing parameters in msecs { interval, duration, timeout } */
66 const unsigned long sata_deb_timing_normal[]            = {   5,  100, 2000 };
67 const unsigned long sata_deb_timing_hotplug[]           = {  25,  500, 2000 };
68 const unsigned long sata_deb_timing_long[]              = { 100, 2000, 5000 };
69
70 static unsigned int ata_dev_init_params(struct ata_device *dev,
71                                         u16 heads, u16 sectors);
72 static unsigned int ata_dev_set_xfermode(struct ata_device *dev);
73 static void ata_dev_xfermask(struct ata_device *dev);
74
75 unsigned int ata_print_id = 1;
76 static struct workqueue_struct *ata_wq;
77
78 struct workqueue_struct *ata_aux_wq;
79
80 int atapi_enabled = 1;
81 module_param(atapi_enabled, int, 0444);
82 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
83
84 int atapi_dmadir = 0;
85 module_param(atapi_dmadir, int, 0444);
86 MODULE_PARM_DESC(atapi_dmadir, "Enable ATAPI DMADIR bridge support (0=off, 1=on)");
87
88 int libata_fua = 0;
89 module_param_named(fua, libata_fua, int, 0444);
90 MODULE_PARM_DESC(fua, "FUA support (0=off, 1=on)");
91
92 static int ata_ignore_hpa = 0;
93 module_param_named(ignore_hpa, ata_ignore_hpa, int, 0644);
94 MODULE_PARM_DESC(ignore_hpa, "Ignore HPA limit (0=keep BIOS limits, 1=ignore limits, using full disk)");
95
96 static int ata_probe_timeout = ATA_TMOUT_INTERNAL / HZ;
97 module_param(ata_probe_timeout, int, 0444);
98 MODULE_PARM_DESC(ata_probe_timeout, "Set ATA probing timeout (seconds)");
99
100 int libata_noacpi = 1;
101 module_param_named(noacpi, libata_noacpi, int, 0444);
102 MODULE_PARM_DESC(noacpi, "Disables the use of ACPI in suspend/resume when set");
103
104 int ata_spindown_compat = 1;
105 module_param_named(spindown_compat, ata_spindown_compat, int, 0644);
106 MODULE_PARM_DESC(spindown_compat, "Enable backward compatible spindown "
107                  "behavior.  Will be removed.  More info can be found in "
108                  "Documentation/feature-removal-schedule.txt\n");
109
110 MODULE_AUTHOR("Jeff Garzik");
111 MODULE_DESCRIPTION("Library module for ATA devices");
112 MODULE_LICENSE("GPL");
113 MODULE_VERSION(DRV_VERSION);
114
115
116 /**
117  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
118  *      @tf: Taskfile to convert
119  *      @fis: Buffer into which data will output
120  *      @pmp: Port multiplier port
121  *
122  *      Converts a standard ATA taskfile to a Serial ATA
123  *      FIS structure (Register - Host to Device).
124  *
125  *      LOCKING:
126  *      Inherited from caller.
127  */
128
129 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 *fis, u8 pmp)
130 {
131         fis[0] = 0x27;  /* Register - Host to Device FIS */
132         fis[1] = (pmp & 0xf) | (1 << 7); /* Port multiplier number,
133                                             bit 7 indicates Command FIS */
134         fis[2] = tf->command;
135         fis[3] = tf->feature;
136
137         fis[4] = tf->lbal;
138         fis[5] = tf->lbam;
139         fis[6] = tf->lbah;
140         fis[7] = tf->device;
141
142         fis[8] = tf->hob_lbal;
143         fis[9] = tf->hob_lbam;
144         fis[10] = tf->hob_lbah;
145         fis[11] = tf->hob_feature;
146
147         fis[12] = tf->nsect;
148         fis[13] = tf->hob_nsect;
149         fis[14] = 0;
150         fis[15] = tf->ctl;
151
152         fis[16] = 0;
153         fis[17] = 0;
154         fis[18] = 0;
155         fis[19] = 0;
156 }
157
158 /**
159  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
160  *      @fis: Buffer from which data will be input
161  *      @tf: Taskfile to output
162  *
163  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
164  *
165  *      LOCKING:
166  *      Inherited from caller.
167  */
168
169 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
170 {
171         tf->command     = fis[2];       /* status */
172         tf->feature     = fis[3];       /* error */
173
174         tf->lbal        = fis[4];
175         tf->lbam        = fis[5];
176         tf->lbah        = fis[6];
177         tf->device      = fis[7];
178
179         tf->hob_lbal    = fis[8];
180         tf->hob_lbam    = fis[9];
181         tf->hob_lbah    = fis[10];
182
183         tf->nsect       = fis[12];
184         tf->hob_nsect   = fis[13];
185 }
186
187 static const u8 ata_rw_cmds[] = {
188         /* pio multi */
189         ATA_CMD_READ_MULTI,
190         ATA_CMD_WRITE_MULTI,
191         ATA_CMD_READ_MULTI_EXT,
192         ATA_CMD_WRITE_MULTI_EXT,
193         0,
194         0,
195         0,
196         ATA_CMD_WRITE_MULTI_FUA_EXT,
197         /* pio */
198         ATA_CMD_PIO_READ,
199         ATA_CMD_PIO_WRITE,
200         ATA_CMD_PIO_READ_EXT,
201         ATA_CMD_PIO_WRITE_EXT,
202         0,
203         0,
204         0,
205         0,
206         /* dma */
207         ATA_CMD_READ,
208         ATA_CMD_WRITE,
209         ATA_CMD_READ_EXT,
210         ATA_CMD_WRITE_EXT,
211         0,
212         0,
213         0,
214         ATA_CMD_WRITE_FUA_EXT
215 };
216
217 /**
218  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
219  *      @tf: command to examine and configure
220  *      @dev: device tf belongs to
221  *
222  *      Examine the device configuration and tf->flags to calculate
223  *      the proper read/write commands and protocol to use.
224  *
225  *      LOCKING:
226  *      caller.
227  */
228 static int ata_rwcmd_protocol(struct ata_taskfile *tf, struct ata_device *dev)
229 {
230         u8 cmd;
231
232         int index, fua, lba48, write;
233
234         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
235         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
236         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
237
238         if (dev->flags & ATA_DFLAG_PIO) {
239                 tf->protocol = ATA_PROT_PIO;
240                 index = dev->multi_count ? 0 : 8;
241         } else if (lba48 && (dev->ap->flags & ATA_FLAG_PIO_LBA48)) {
242                 /* Unable to use DMA due to host limitation */
243                 tf->protocol = ATA_PROT_PIO;
244                 index = dev->multi_count ? 0 : 8;
245         } else {
246                 tf->protocol = ATA_PROT_DMA;
247                 index = 16;
248         }
249
250         cmd = ata_rw_cmds[index + fua + lba48 + write];
251         if (cmd) {
252                 tf->command = cmd;
253                 return 0;
254         }
255         return -1;
256 }
257
258 /**
259  *      ata_tf_read_block - Read block address from ATA taskfile
260  *      @tf: ATA taskfile of interest
261  *      @dev: ATA device @tf belongs to
262  *
263  *      LOCKING:
264  *      None.
265  *
266  *      Read block address from @tf.  This function can handle all
267  *      three address formats - LBA, LBA48 and CHS.  tf->protocol and
268  *      flags select the address format to use.
269  *
270  *      RETURNS:
271  *      Block address read from @tf.
272  */
273 u64 ata_tf_read_block(struct ata_taskfile *tf, struct ata_device *dev)
274 {
275         u64 block = 0;
276
277         if (tf->flags & ATA_TFLAG_LBA) {
278                 if (tf->flags & ATA_TFLAG_LBA48) {
279                         block |= (u64)tf->hob_lbah << 40;
280                         block |= (u64)tf->hob_lbam << 32;
281                         block |= tf->hob_lbal << 24;
282                 } else
283                         block |= (tf->device & 0xf) << 24;
284
285                 block |= tf->lbah << 16;
286                 block |= tf->lbam << 8;
287                 block |= tf->lbal;
288         } else {
289                 u32 cyl, head, sect;
290
291                 cyl = tf->lbam | (tf->lbah << 8);
292                 head = tf->device & 0xf;
293                 sect = tf->lbal;
294
295                 block = (cyl * dev->heads + head) * dev->sectors + sect;
296         }
297
298         return block;
299 }
300
301 /**
302  *      ata_build_rw_tf - Build ATA taskfile for given read/write request
303  *      @tf: Target ATA taskfile
304  *      @dev: ATA device @tf belongs to
305  *      @block: Block address
306  *      @n_block: Number of blocks
307  *      @tf_flags: RW/FUA etc...
308  *      @tag: tag
309  *
310  *      LOCKING:
311  *      None.
312  *
313  *      Build ATA taskfile @tf for read/write request described by
314  *      @block, @n_block, @tf_flags and @tag on @dev.
315  *
316  *      RETURNS:
317  *
318  *      0 on success, -ERANGE if the request is too large for @dev,
319  *      -EINVAL if the request is invalid.
320  */
321 int ata_build_rw_tf(struct ata_taskfile *tf, struct ata_device *dev,
322                     u64 block, u32 n_block, unsigned int tf_flags,
323                     unsigned int tag)
324 {
325         tf->flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
326         tf->flags |= tf_flags;
327
328         if (ata_ncq_enabled(dev) && likely(tag != ATA_TAG_INTERNAL)) {
329                 /* yay, NCQ */
330                 if (!lba_48_ok(block, n_block))
331                         return -ERANGE;
332
333                 tf->protocol = ATA_PROT_NCQ;
334                 tf->flags |= ATA_TFLAG_LBA | ATA_TFLAG_LBA48;
335
336                 if (tf->flags & ATA_TFLAG_WRITE)
337                         tf->command = ATA_CMD_FPDMA_WRITE;
338                 else
339                         tf->command = ATA_CMD_FPDMA_READ;
340
341                 tf->nsect = tag << 3;
342                 tf->hob_feature = (n_block >> 8) & 0xff;
343                 tf->feature = n_block & 0xff;
344
345                 tf->hob_lbah = (block >> 40) & 0xff;
346                 tf->hob_lbam = (block >> 32) & 0xff;
347                 tf->hob_lbal = (block >> 24) & 0xff;
348                 tf->lbah = (block >> 16) & 0xff;
349                 tf->lbam = (block >> 8) & 0xff;
350                 tf->lbal = block & 0xff;
351
352                 tf->device = 1 << 6;
353                 if (tf->flags & ATA_TFLAG_FUA)
354                         tf->device |= 1 << 7;
355         } else if (dev->flags & ATA_DFLAG_LBA) {
356                 tf->flags |= ATA_TFLAG_LBA;
357
358                 if (lba_28_ok(block, n_block)) {
359                         /* use LBA28 */
360                         tf->device |= (block >> 24) & 0xf;
361                 } else if (lba_48_ok(block, n_block)) {
362                         if (!(dev->flags & ATA_DFLAG_LBA48))
363                                 return -ERANGE;
364
365                         /* use LBA48 */
366                         tf->flags |= ATA_TFLAG_LBA48;
367
368                         tf->hob_nsect = (n_block >> 8) & 0xff;
369
370                         tf->hob_lbah = (block >> 40) & 0xff;
371                         tf->hob_lbam = (block >> 32) & 0xff;
372                         tf->hob_lbal = (block >> 24) & 0xff;
373                 } else
374                         /* request too large even for LBA48 */
375                         return -ERANGE;
376
377                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
378                         return -EINVAL;
379
380                 tf->nsect = n_block & 0xff;
381
382                 tf->lbah = (block >> 16) & 0xff;
383                 tf->lbam = (block >> 8) & 0xff;
384                 tf->lbal = block & 0xff;
385
386                 tf->device |= ATA_LBA;
387         } else {
388                 /* CHS */
389                 u32 sect, head, cyl, track;
390
391                 /* The request -may- be too large for CHS addressing. */
392                 if (!lba_28_ok(block, n_block))
393                         return -ERANGE;
394
395                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
396                         return -EINVAL;
397
398                 /* Convert LBA to CHS */
399                 track = (u32)block / dev->sectors;
400                 cyl   = track / dev->heads;
401                 head  = track % dev->heads;
402                 sect  = (u32)block % dev->sectors + 1;
403
404                 DPRINTK("block %u track %u cyl %u head %u sect %u\n",
405                         (u32)block, track, cyl, head, sect);
406
407                 /* Check whether the converted CHS can fit.
408                    Cylinder: 0-65535
409                    Head: 0-15
410                    Sector: 1-255*/
411                 if ((cyl >> 16) || (head >> 4) || (sect >> 8) || (!sect))
412                         return -ERANGE;
413
414                 tf->nsect = n_block & 0xff; /* Sector count 0 means 256 sectors */
415                 tf->lbal = sect;
416                 tf->lbam = cyl;
417                 tf->lbah = cyl >> 8;
418                 tf->device |= head;
419         }
420
421         return 0;
422 }
423
424 /**
425  *      ata_pack_xfermask - Pack pio, mwdma and udma masks into xfer_mask
426  *      @pio_mask: pio_mask
427  *      @mwdma_mask: mwdma_mask
428  *      @udma_mask: udma_mask
429  *
430  *      Pack @pio_mask, @mwdma_mask and @udma_mask into a single
431  *      unsigned int xfer_mask.
432  *
433  *      LOCKING:
434  *      None.
435  *
436  *      RETURNS:
437  *      Packed xfer_mask.
438  */
439 static unsigned int ata_pack_xfermask(unsigned int pio_mask,
440                                       unsigned int mwdma_mask,
441                                       unsigned int udma_mask)
442 {
443         return ((pio_mask << ATA_SHIFT_PIO) & ATA_MASK_PIO) |
444                 ((mwdma_mask << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA) |
445                 ((udma_mask << ATA_SHIFT_UDMA) & ATA_MASK_UDMA);
446 }
447
448 /**
449  *      ata_unpack_xfermask - Unpack xfer_mask into pio, mwdma and udma masks
450  *      @xfer_mask: xfer_mask to unpack
451  *      @pio_mask: resulting pio_mask
452  *      @mwdma_mask: resulting mwdma_mask
453  *      @udma_mask: resulting udma_mask
454  *
455  *      Unpack @xfer_mask into @pio_mask, @mwdma_mask and @udma_mask.
456  *      Any NULL distination masks will be ignored.
457  */
458 static void ata_unpack_xfermask(unsigned int xfer_mask,
459                                 unsigned int *pio_mask,
460                                 unsigned int *mwdma_mask,
461                                 unsigned int *udma_mask)
462 {
463         if (pio_mask)
464                 *pio_mask = (xfer_mask & ATA_MASK_PIO) >> ATA_SHIFT_PIO;
465         if (mwdma_mask)
466                 *mwdma_mask = (xfer_mask & ATA_MASK_MWDMA) >> ATA_SHIFT_MWDMA;
467         if (udma_mask)
468                 *udma_mask = (xfer_mask & ATA_MASK_UDMA) >> ATA_SHIFT_UDMA;
469 }
470
471 static const struct ata_xfer_ent {
472         int shift, bits;
473         u8 base;
474 } ata_xfer_tbl[] = {
475         { ATA_SHIFT_PIO, ATA_BITS_PIO, XFER_PIO_0 },
476         { ATA_SHIFT_MWDMA, ATA_BITS_MWDMA, XFER_MW_DMA_0 },
477         { ATA_SHIFT_UDMA, ATA_BITS_UDMA, XFER_UDMA_0 },
478         { -1, },
479 };
480
481 /**
482  *      ata_xfer_mask2mode - Find matching XFER_* for the given xfer_mask
483  *      @xfer_mask: xfer_mask of interest
484  *
485  *      Return matching XFER_* value for @xfer_mask.  Only the highest
486  *      bit of @xfer_mask is considered.
487  *
488  *      LOCKING:
489  *      None.
490  *
491  *      RETURNS:
492  *      Matching XFER_* value, 0 if no match found.
493  */
494 static u8 ata_xfer_mask2mode(unsigned int xfer_mask)
495 {
496         int highbit = fls(xfer_mask) - 1;
497         const struct ata_xfer_ent *ent;
498
499         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
500                 if (highbit >= ent->shift && highbit < ent->shift + ent->bits)
501                         return ent->base + highbit - ent->shift;
502         return 0;
503 }
504
505 /**
506  *      ata_xfer_mode2mask - Find matching xfer_mask for XFER_*
507  *      @xfer_mode: XFER_* of interest
508  *
509  *      Return matching xfer_mask for @xfer_mode.
510  *
511  *      LOCKING:
512  *      None.
513  *
514  *      RETURNS:
515  *      Matching xfer_mask, 0 if no match found.
516  */
517 static unsigned int ata_xfer_mode2mask(u8 xfer_mode)
518 {
519         const struct ata_xfer_ent *ent;
520
521         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
522                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
523                         return 1 << (ent->shift + xfer_mode - ent->base);
524         return 0;
525 }
526
527 /**
528  *      ata_xfer_mode2shift - Find matching xfer_shift for XFER_*
529  *      @xfer_mode: XFER_* of interest
530  *
531  *      Return matching xfer_shift for @xfer_mode.
532  *
533  *      LOCKING:
534  *      None.
535  *
536  *      RETURNS:
537  *      Matching xfer_shift, -1 if no match found.
538  */
539 static int ata_xfer_mode2shift(unsigned int xfer_mode)
540 {
541         const struct ata_xfer_ent *ent;
542
543         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
544                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
545                         return ent->shift;
546         return -1;
547 }
548
549 /**
550  *      ata_mode_string - convert xfer_mask to string
551  *      @xfer_mask: mask of bits supported; only highest bit counts.
552  *
553  *      Determine string which represents the highest speed
554  *      (highest bit in @modemask).
555  *
556  *      LOCKING:
557  *      None.
558  *
559  *      RETURNS:
560  *      Constant C string representing highest speed listed in
561  *      @mode_mask, or the constant C string "<n/a>".
562  */
563 static const char *ata_mode_string(unsigned int xfer_mask)
564 {
565         static const char * const xfer_mode_str[] = {
566                 "PIO0",
567                 "PIO1",
568                 "PIO2",
569                 "PIO3",
570                 "PIO4",
571                 "PIO5",
572                 "PIO6",
573                 "MWDMA0",
574                 "MWDMA1",
575                 "MWDMA2",
576                 "MWDMA3",
577                 "MWDMA4",
578                 "UDMA/16",
579                 "UDMA/25",
580                 "UDMA/33",
581                 "UDMA/44",
582                 "UDMA/66",
583                 "UDMA/100",
584                 "UDMA/133",
585                 "UDMA7",
586         };
587         int highbit;
588
589         highbit = fls(xfer_mask) - 1;
590         if (highbit >= 0 && highbit < ARRAY_SIZE(xfer_mode_str))
591                 return xfer_mode_str[highbit];
592         return "<n/a>";
593 }
594
595 static const char *sata_spd_string(unsigned int spd)
596 {
597         static const char * const spd_str[] = {
598                 "1.5 Gbps",
599                 "3.0 Gbps",
600         };
601
602         if (spd == 0 || (spd - 1) >= ARRAY_SIZE(spd_str))
603                 return "<unknown>";
604         return spd_str[spd - 1];
605 }
606
607 void ata_dev_disable(struct ata_device *dev)
608 {
609         if (ata_dev_enabled(dev) && ata_msg_drv(dev->ap)) {
610                 ata_dev_printk(dev, KERN_WARNING, "disabled\n");
611                 ata_down_xfermask_limit(dev, ATA_DNXFER_FORCE_PIO0 |
612                                              ATA_DNXFER_QUIET);
613                 dev->class++;
614         }
615 }
616
617 /**
618  *      ata_devchk - PATA device presence detection
619  *      @ap: ATA channel to examine
620  *      @device: Device to examine (starting at zero)
621  *
622  *      This technique was originally described in
623  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
624  *      later found its way into the ATA/ATAPI spec.
625  *
626  *      Write a pattern to the ATA shadow registers,
627  *      and if a device is present, it will respond by
628  *      correctly storing and echoing back the
629  *      ATA shadow register contents.
630  *
631  *      LOCKING:
632  *      caller.
633  */
634
635 static unsigned int ata_devchk(struct ata_port *ap, unsigned int device)
636 {
637         struct ata_ioports *ioaddr = &ap->ioaddr;
638         u8 nsect, lbal;
639
640         ap->ops->dev_select(ap, device);
641
642         iowrite8(0x55, ioaddr->nsect_addr);
643         iowrite8(0xaa, ioaddr->lbal_addr);
644
645         iowrite8(0xaa, ioaddr->nsect_addr);
646         iowrite8(0x55, ioaddr->lbal_addr);
647
648         iowrite8(0x55, ioaddr->nsect_addr);
649         iowrite8(0xaa, ioaddr->lbal_addr);
650
651         nsect = ioread8(ioaddr->nsect_addr);
652         lbal = ioread8(ioaddr->lbal_addr);
653
654         if ((nsect == 0x55) && (lbal == 0xaa))
655                 return 1;       /* we found a device */
656
657         return 0;               /* nothing found */
658 }
659
660 /**
661  *      ata_dev_classify - determine device type based on ATA-spec signature
662  *      @tf: ATA taskfile register set for device to be identified
663  *
664  *      Determine from taskfile register contents whether a device is
665  *      ATA or ATAPI, as per "Signature and persistence" section
666  *      of ATA/PI spec (volume 1, sect 5.14).
667  *
668  *      LOCKING:
669  *      None.
670  *
671  *      RETURNS:
672  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, or %ATA_DEV_UNKNOWN
673  *      the event of failure.
674  */
675
676 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
677 {
678         /* Apple's open source Darwin code hints that some devices only
679          * put a proper signature into the LBA mid/high registers,
680          * So, we only check those.  It's sufficient for uniqueness.
681          */
682
683         if (((tf->lbam == 0) && (tf->lbah == 0)) ||
684             ((tf->lbam == 0x3c) && (tf->lbah == 0xc3))) {
685                 DPRINTK("found ATA device by sig\n");
686                 return ATA_DEV_ATA;
687         }
688
689         if (((tf->lbam == 0x14) && (tf->lbah == 0xeb)) ||
690             ((tf->lbam == 0x69) && (tf->lbah == 0x96))) {
691                 DPRINTK("found ATAPI device by sig\n");
692                 return ATA_DEV_ATAPI;
693         }
694
695         DPRINTK("unknown device\n");
696         return ATA_DEV_UNKNOWN;
697 }
698
699 /**
700  *      ata_dev_try_classify - Parse returned ATA device signature
701  *      @ap: ATA channel to examine
702  *      @device: Device to examine (starting at zero)
703  *      @r_err: Value of error register on completion
704  *
705  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
706  *      an ATA/ATAPI-defined set of values is placed in the ATA
707  *      shadow registers, indicating the results of device detection
708  *      and diagnostics.
709  *
710  *      Select the ATA device, and read the values from the ATA shadow
711  *      registers.  Then parse according to the Error register value,
712  *      and the spec-defined values examined by ata_dev_classify().
713  *
714  *      LOCKING:
715  *      caller.
716  *
717  *      RETURNS:
718  *      Device type - %ATA_DEV_ATA, %ATA_DEV_ATAPI or %ATA_DEV_NONE.
719  */
720
721 unsigned int
722 ata_dev_try_classify(struct ata_port *ap, unsigned int device, u8 *r_err)
723 {
724         struct ata_taskfile tf;
725         unsigned int class;
726         u8 err;
727
728         ap->ops->dev_select(ap, device);
729
730         memset(&tf, 0, sizeof(tf));
731
732         ap->ops->tf_read(ap, &tf);
733         err = tf.feature;
734         if (r_err)
735                 *r_err = err;
736
737         /* see if device passed diags: if master then continue and warn later */
738         if (err == 0 && device == 0)
739                 /* diagnostic fail : do nothing _YET_ */
740                 ap->device[device].horkage |= ATA_HORKAGE_DIAGNOSTIC;
741         else if (err == 1)
742                 /* do nothing */ ;
743         else if ((device == 0) && (err == 0x81))
744                 /* do nothing */ ;
745         else
746                 return ATA_DEV_NONE;
747
748         /* determine if device is ATA or ATAPI */
749         class = ata_dev_classify(&tf);
750
751         if (class == ATA_DEV_UNKNOWN)
752                 return ATA_DEV_NONE;
753         if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
754                 return ATA_DEV_NONE;
755         return class;
756 }
757
758 /**
759  *      ata_id_string - Convert IDENTIFY DEVICE page into string
760  *      @id: IDENTIFY DEVICE results we will examine
761  *      @s: string into which data is output
762  *      @ofs: offset into identify device page
763  *      @len: length of string to return. must be an even number.
764  *
765  *      The strings in the IDENTIFY DEVICE page are broken up into
766  *      16-bit chunks.  Run through the string, and output each
767  *      8-bit chunk linearly, regardless of platform.
768  *
769  *      LOCKING:
770  *      caller.
771  */
772
773 void ata_id_string(const u16 *id, unsigned char *s,
774                    unsigned int ofs, unsigned int len)
775 {
776         unsigned int c;
777
778         while (len > 0) {
779                 c = id[ofs] >> 8;
780                 *s = c;
781                 s++;
782
783                 c = id[ofs] & 0xff;
784                 *s = c;
785                 s++;
786
787                 ofs++;
788                 len -= 2;
789         }
790 }
791
792 /**
793  *      ata_id_c_string - Convert IDENTIFY DEVICE page into C string
794  *      @id: IDENTIFY DEVICE results we will examine
795  *      @s: string into which data is output
796  *      @ofs: offset into identify device page
797  *      @len: length of string to return. must be an odd number.
798  *
799  *      This function is identical to ata_id_string except that it
800  *      trims trailing spaces and terminates the resulting string with
801  *      null.  @len must be actual maximum length (even number) + 1.
802  *
803  *      LOCKING:
804  *      caller.
805  */
806 void ata_id_c_string(const u16 *id, unsigned char *s,
807                      unsigned int ofs, unsigned int len)
808 {
809         unsigned char *p;
810
811         WARN_ON(!(len & 1));
812
813         ata_id_string(id, s, ofs, len - 1);
814
815         p = s + strnlen(s, len - 1);
816         while (p > s && p[-1] == ' ')
817                 p--;
818         *p = '\0';
819 }
820
821 static u64 ata_tf_to_lba48(struct ata_taskfile *tf)
822 {
823         u64 sectors = 0;
824
825         sectors |= ((u64)(tf->hob_lbah & 0xff)) << 40;
826         sectors |= ((u64)(tf->hob_lbam & 0xff)) << 32;
827         sectors |= (tf->hob_lbal & 0xff) << 24;
828         sectors |= (tf->lbah & 0xff) << 16;
829         sectors |= (tf->lbam & 0xff) << 8;
830         sectors |= (tf->lbal & 0xff);
831
832         return ++sectors;
833 }
834
835 static u64 ata_tf_to_lba(struct ata_taskfile *tf)
836 {
837         u64 sectors = 0;
838
839         sectors |= (tf->device & 0x0f) << 24;
840         sectors |= (tf->lbah & 0xff) << 16;
841         sectors |= (tf->lbam & 0xff) << 8;
842         sectors |= (tf->lbal & 0xff);
843
844         return ++sectors;
845 }
846
847 /**
848  *      ata_read_native_max_address_ext -       LBA48 native max query
849  *      @dev: Device to query
850  *
851  *      Perform an LBA48 size query upon the device in question. Return the
852  *      actual LBA48 size or zero if the command fails.
853  */
854
855 static u64 ata_read_native_max_address_ext(struct ata_device *dev)
856 {
857         unsigned int err;
858         struct ata_taskfile tf;
859
860         ata_tf_init(dev, &tf);
861
862         tf.command = ATA_CMD_READ_NATIVE_MAX_EXT;
863         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_LBA48 | ATA_TFLAG_ISADDR;
864         tf.protocol |= ATA_PROT_NODATA;
865         tf.device |= 0x40;
866
867         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
868         if (err)
869                 return 0;
870
871         return ata_tf_to_lba48(&tf);
872 }
873
874 /**
875  *      ata_read_native_max_address     -       LBA28 native max query
876  *      @dev: Device to query
877  *
878  *      Performa an LBA28 size query upon the device in question. Return the
879  *      actual LBA28 size or zero if the command fails.
880  */
881
882 static u64 ata_read_native_max_address(struct ata_device *dev)
883 {
884         unsigned int err;
885         struct ata_taskfile tf;
886
887         ata_tf_init(dev, &tf);
888
889         tf.command = ATA_CMD_READ_NATIVE_MAX;
890         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
891         tf.protocol |= ATA_PROT_NODATA;
892         tf.device |= 0x40;
893
894         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
895         if (err)
896                 return 0;
897
898         return ata_tf_to_lba(&tf);
899 }
900
901 /**
902  *      ata_set_native_max_address_ext  -       LBA48 native max set
903  *      @dev: Device to query
904  *      @new_sectors: new max sectors value to set for the device
905  *
906  *      Perform an LBA48 size set max upon the device in question. Return the
907  *      actual LBA48 size or zero if the command fails.
908  */
909
910 static u64 ata_set_native_max_address_ext(struct ata_device *dev, u64 new_sectors)
911 {
912         unsigned int err;
913         struct ata_taskfile tf;
914
915         new_sectors--;
916
917         ata_tf_init(dev, &tf);
918
919         tf.command = ATA_CMD_SET_MAX_EXT;
920         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_LBA48 | ATA_TFLAG_ISADDR;
921         tf.protocol |= ATA_PROT_NODATA;
922         tf.device |= 0x40;
923
924         tf.lbal = (new_sectors >> 0) & 0xff;
925         tf.lbam = (new_sectors >> 8) & 0xff;
926         tf.lbah = (new_sectors >> 16) & 0xff;
927
928         tf.hob_lbal = (new_sectors >> 24) & 0xff;
929         tf.hob_lbam = (new_sectors >> 32) & 0xff;
930         tf.hob_lbah = (new_sectors >> 40) & 0xff;
931
932         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
933         if (err)
934                 return 0;
935
936         return ata_tf_to_lba48(&tf);
937 }
938
939 /**
940  *      ata_set_native_max_address      -       LBA28 native max set
941  *      @dev: Device to query
942  *      @new_sectors: new max sectors value to set for the device
943  *
944  *      Perform an LBA28 size set max upon the device in question. Return the
945  *      actual LBA28 size or zero if the command fails.
946  */
947
948 static u64 ata_set_native_max_address(struct ata_device *dev, u64 new_sectors)
949 {
950         unsigned int err;
951         struct ata_taskfile tf;
952
953         new_sectors--;
954
955         ata_tf_init(dev, &tf);
956
957         tf.command = ATA_CMD_SET_MAX;
958         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
959         tf.protocol |= ATA_PROT_NODATA;
960
961         tf.lbal = (new_sectors >> 0) & 0xff;
962         tf.lbam = (new_sectors >> 8) & 0xff;
963         tf.lbah = (new_sectors >> 16) & 0xff;
964         tf.device |= ((new_sectors >> 24) & 0x0f) | 0x40;
965
966         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
967         if (err)
968                 return 0;
969
970         return ata_tf_to_lba(&tf);
971 }
972
973 /**
974  *      ata_hpa_resize          -       Resize a device with an HPA set
975  *      @dev: Device to resize
976  *
977  *      Read the size of an LBA28 or LBA48 disk with HPA features and resize
978  *      it if required to the full size of the media. The caller must check
979  *      the drive has the HPA feature set enabled.
980  */
981
982 static u64 ata_hpa_resize(struct ata_device *dev)
983 {
984         u64 sectors = dev->n_sectors;
985         u64 hpa_sectors;
986         
987         if (ata_id_has_lba48(dev->id))
988                 hpa_sectors = ata_read_native_max_address_ext(dev);
989         else
990                 hpa_sectors = ata_read_native_max_address(dev);
991
992         /* if no hpa, both should be equal */
993         ata_dev_printk(dev, KERN_INFO, "%s 1: sectors = %lld, "
994                                 "hpa_sectors = %lld\n",
995                 __FUNCTION__, (long long)sectors, (long long)hpa_sectors);
996
997         if (hpa_sectors > sectors) {
998                 ata_dev_printk(dev, KERN_INFO,
999                         "Host Protected Area detected:\n"
1000                         "\tcurrent size: %lld sectors\n"
1001                         "\tnative size: %lld sectors\n",
1002                         (long long)sectors, (long long)hpa_sectors);
1003
1004                 if (ata_ignore_hpa) {
1005                         if (ata_id_has_lba48(dev->id))
1006                                 hpa_sectors = ata_set_native_max_address_ext(dev, hpa_sectors);
1007                         else
1008                                 hpa_sectors = ata_set_native_max_address(dev,
1009                                                                 hpa_sectors);
1010
1011                         if (hpa_sectors) {
1012                                 ata_dev_printk(dev, KERN_INFO, "native size "
1013                                         "increased to %lld sectors\n",
1014                                         (long long)hpa_sectors);
1015                                 return hpa_sectors;
1016                         }
1017                 }
1018         }
1019         return sectors;
1020 }
1021
1022 static u64 ata_id_n_sectors(const u16 *id)
1023 {
1024         if (ata_id_has_lba(id)) {
1025                 if (ata_id_has_lba48(id))
1026                         return ata_id_u64(id, 100);
1027                 else
1028                         return ata_id_u32(id, 60);
1029         } else {
1030                 if (ata_id_current_chs_valid(id))
1031                         return ata_id_u32(id, 57);
1032                 else
1033                         return id[1] * id[3] * id[6];
1034         }
1035 }
1036
1037 /**
1038  *      ata_id_to_dma_mode      -       Identify DMA mode from id block
1039  *      @dev: device to identify
1040  *      @unknown: mode to assume if we cannot tell
1041  *
1042  *      Set up the timing values for the device based upon the identify
1043  *      reported values for the DMA mode. This function is used by drivers
1044  *      which rely upon firmware configured modes, but wish to report the
1045  *      mode correctly when possible.
1046  *
1047  *      In addition we emit similarly formatted messages to the default
1048  *      ata_dev_set_mode handler, in order to provide consistency of
1049  *      presentation.
1050  */
1051
1052 void ata_id_to_dma_mode(struct ata_device *dev, u8 unknown)
1053 {
1054         unsigned int mask;
1055         u8 mode;
1056
1057         /* Pack the DMA modes */
1058         mask = ((dev->id[63] >> 8) << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA;
1059         if (dev->id[53] & 0x04)
1060                 mask |= ((dev->id[88] >> 8) << ATA_SHIFT_UDMA) & ATA_MASK_UDMA;
1061
1062         /* Select the mode in use */
1063         mode = ata_xfer_mask2mode(mask);
1064
1065         if (mode != 0) {
1066                 ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
1067                        ata_mode_string(mask));
1068         } else {
1069                 /* SWDMA perhaps ? */
1070                 mode = unknown;
1071                 ata_dev_printk(dev, KERN_INFO, "configured for DMA\n");
1072         }
1073
1074         /* Configure the device reporting */
1075         dev->xfer_mode = mode;
1076         dev->xfer_shift = ata_xfer_mode2shift(mode);
1077 }
1078
1079 /**
1080  *      ata_noop_dev_select - Select device 0/1 on ATA bus
1081  *      @ap: ATA channel to manipulate
1082  *      @device: ATA device (numbered from zero) to select
1083  *
1084  *      This function performs no actual function.
1085  *
1086  *      May be used as the dev_select() entry in ata_port_operations.
1087  *
1088  *      LOCKING:
1089  *      caller.
1090  */
1091 void ata_noop_dev_select (struct ata_port *ap, unsigned int device)
1092 {
1093 }
1094
1095
1096 /**
1097  *      ata_std_dev_select - Select device 0/1 on ATA bus
1098  *      @ap: ATA channel to manipulate
1099  *      @device: ATA device (numbered from zero) to select
1100  *
1101  *      Use the method defined in the ATA specification to
1102  *      make either device 0, or device 1, active on the
1103  *      ATA channel.  Works with both PIO and MMIO.
1104  *
1105  *      May be used as the dev_select() entry in ata_port_operations.
1106  *
1107  *      LOCKING:
1108  *      caller.
1109  */
1110
1111 void ata_std_dev_select (struct ata_port *ap, unsigned int device)
1112 {
1113         u8 tmp;
1114
1115         if (device == 0)
1116                 tmp = ATA_DEVICE_OBS;
1117         else
1118                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
1119
1120         iowrite8(tmp, ap->ioaddr.device_addr);
1121         ata_pause(ap);          /* needed; also flushes, for mmio */
1122 }
1123
1124 /**
1125  *      ata_dev_select - Select device 0/1 on ATA bus
1126  *      @ap: ATA channel to manipulate
1127  *      @device: ATA device (numbered from zero) to select
1128  *      @wait: non-zero to wait for Status register BSY bit to clear
1129  *      @can_sleep: non-zero if context allows sleeping
1130  *
1131  *      Use the method defined in the ATA specification to
1132  *      make either device 0, or device 1, active on the
1133  *      ATA channel.
1134  *
1135  *      This is a high-level version of ata_std_dev_select(),
1136  *      which additionally provides the services of inserting
1137  *      the proper pauses and status polling, where needed.
1138  *
1139  *      LOCKING:
1140  *      caller.
1141  */
1142
1143 void ata_dev_select(struct ata_port *ap, unsigned int device,
1144                            unsigned int wait, unsigned int can_sleep)
1145 {
1146         if (ata_msg_probe(ap))
1147                 ata_port_printk(ap, KERN_INFO, "ata_dev_select: ENTER, "
1148                                 "device %u, wait %u\n", device, wait);
1149
1150         if (wait)
1151                 ata_wait_idle(ap);
1152
1153         ap->ops->dev_select(ap, device);
1154
1155         if (wait) {
1156                 if (can_sleep && ap->device[device].class == ATA_DEV_ATAPI)
1157                         msleep(150);
1158                 ata_wait_idle(ap);
1159         }
1160 }
1161
1162 /**
1163  *      ata_dump_id - IDENTIFY DEVICE info debugging output
1164  *      @id: IDENTIFY DEVICE page to dump
1165  *
1166  *      Dump selected 16-bit words from the given IDENTIFY DEVICE
1167  *      page.
1168  *
1169  *      LOCKING:
1170  *      caller.
1171  */
1172
1173 static inline void ata_dump_id(const u16 *id)
1174 {
1175         DPRINTK("49==0x%04x  "
1176                 "53==0x%04x  "
1177                 "63==0x%04x  "
1178                 "64==0x%04x  "
1179                 "75==0x%04x  \n",
1180                 id[49],
1181                 id[53],
1182                 id[63],
1183                 id[64],
1184                 id[75]);
1185         DPRINTK("80==0x%04x  "
1186                 "81==0x%04x  "
1187                 "82==0x%04x  "
1188                 "83==0x%04x  "
1189                 "84==0x%04x  \n",
1190                 id[80],
1191                 id[81],
1192                 id[82],
1193                 id[83],
1194                 id[84]);
1195         DPRINTK("88==0x%04x  "
1196                 "93==0x%04x\n",
1197                 id[88],
1198                 id[93]);
1199 }
1200
1201 /**
1202  *      ata_id_xfermask - Compute xfermask from the given IDENTIFY data
1203  *      @id: IDENTIFY data to compute xfer mask from
1204  *
1205  *      Compute the xfermask for this device. This is not as trivial
1206  *      as it seems if we must consider early devices correctly.
1207  *
1208  *      FIXME: pre IDE drive timing (do we care ?).
1209  *
1210  *      LOCKING:
1211  *      None.
1212  *
1213  *      RETURNS:
1214  *      Computed xfermask
1215  */
1216 static unsigned int ata_id_xfermask(const u16 *id)
1217 {
1218         unsigned int pio_mask, mwdma_mask, udma_mask;
1219
1220         /* Usual case. Word 53 indicates word 64 is valid */
1221         if (id[ATA_ID_FIELD_VALID] & (1 << 1)) {
1222                 pio_mask = id[ATA_ID_PIO_MODES] & 0x03;
1223                 pio_mask <<= 3;
1224                 pio_mask |= 0x7;
1225         } else {
1226                 /* If word 64 isn't valid then Word 51 high byte holds
1227                  * the PIO timing number for the maximum. Turn it into
1228                  * a mask.
1229                  */
1230                 u8 mode = (id[ATA_ID_OLD_PIO_MODES] >> 8) & 0xFF;
1231                 if (mode < 5)   /* Valid PIO range */
1232                         pio_mask = (2 << mode) - 1;
1233                 else
1234                         pio_mask = 1;
1235
1236                 /* But wait.. there's more. Design your standards by
1237                  * committee and you too can get a free iordy field to
1238                  * process. However its the speeds not the modes that
1239                  * are supported... Note drivers using the timing API
1240                  * will get this right anyway
1241                  */
1242         }
1243
1244         mwdma_mask = id[ATA_ID_MWDMA_MODES] & 0x07;
1245
1246         if (ata_id_is_cfa(id)) {
1247                 /*
1248                  *      Process compact flash extended modes
1249                  */
1250                 int pio = id[163] & 0x7;
1251                 int dma = (id[163] >> 3) & 7;
1252
1253                 if (pio)
1254                         pio_mask |= (1 << 5);
1255                 if (pio > 1)
1256                         pio_mask |= (1 << 6);
1257                 if (dma)
1258                         mwdma_mask |= (1 << 3);
1259                 if (dma > 1)
1260                         mwdma_mask |= (1 << 4);
1261         }
1262
1263         udma_mask = 0;
1264         if (id[ATA_ID_FIELD_VALID] & (1 << 2))
1265                 udma_mask = id[ATA_ID_UDMA_MODES] & 0xff;
1266
1267         return ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
1268 }
1269
1270 /**
1271  *      ata_port_queue_task - Queue port_task
1272  *      @ap: The ata_port to queue port_task for
1273  *      @fn: workqueue function to be scheduled
1274  *      @data: data for @fn to use
1275  *      @delay: delay time for workqueue function
1276  *
1277  *      Schedule @fn(@data) for execution after @delay jiffies using
1278  *      port_task.  There is one port_task per port and it's the
1279  *      user(low level driver)'s responsibility to make sure that only
1280  *      one task is active at any given time.
1281  *
1282  *      libata core layer takes care of synchronization between
1283  *      port_task and EH.  ata_port_queue_task() may be ignored for EH
1284  *      synchronization.
1285  *
1286  *      LOCKING:
1287  *      Inherited from caller.
1288  */
1289 void ata_port_queue_task(struct ata_port *ap, work_func_t fn, void *data,
1290                          unsigned long delay)
1291 {
1292         int rc;
1293
1294         if (ap->pflags & ATA_PFLAG_FLUSH_PORT_TASK)
1295                 return;
1296
1297         PREPARE_DELAYED_WORK(&ap->port_task, fn);
1298         ap->port_task_data = data;
1299
1300         rc = queue_delayed_work(ata_wq, &ap->port_task, delay);
1301
1302         /* rc == 0 means that another user is using port task */
1303         WARN_ON(rc == 0);
1304 }
1305
1306 /**
1307  *      ata_port_flush_task - Flush port_task
1308  *      @ap: The ata_port to flush port_task for
1309  *
1310  *      After this function completes, port_task is guranteed not to
1311  *      be running or scheduled.
1312  *
1313  *      LOCKING:
1314  *      Kernel thread context (may sleep)
1315  */
1316 void ata_port_flush_task(struct ata_port *ap)
1317 {
1318         unsigned long flags;
1319
1320         DPRINTK("ENTER\n");
1321
1322         spin_lock_irqsave(ap->lock, flags);
1323         ap->pflags |= ATA_PFLAG_FLUSH_PORT_TASK;
1324         spin_unlock_irqrestore(ap->lock, flags);
1325
1326         DPRINTK("flush #1\n");
1327         cancel_work_sync(&ap->port_task.work); /* akpm: seems unneeded */
1328
1329         /*
1330          * At this point, if a task is running, it's guaranteed to see
1331          * the FLUSH flag; thus, it will never queue pio tasks again.
1332          * Cancel and flush.
1333          */
1334         if (!cancel_delayed_work(&ap->port_task)) {
1335                 if (ata_msg_ctl(ap))
1336                         ata_port_printk(ap, KERN_DEBUG, "%s: flush #2\n",
1337                                         __FUNCTION__);
1338                 cancel_work_sync(&ap->port_task.work);
1339         }
1340
1341         spin_lock_irqsave(ap->lock, flags);
1342         ap->pflags &= ~ATA_PFLAG_FLUSH_PORT_TASK;
1343         spin_unlock_irqrestore(ap->lock, flags);
1344
1345         if (ata_msg_ctl(ap))
1346                 ata_port_printk(ap, KERN_DEBUG, "%s: EXIT\n", __FUNCTION__);
1347 }
1348
1349 static void ata_qc_complete_internal(struct ata_queued_cmd *qc)
1350 {
1351         struct completion *waiting = qc->private_data;
1352
1353         complete(waiting);
1354 }
1355
1356 /**
1357  *      ata_exec_internal_sg - execute libata internal command
1358  *      @dev: Device to which the command is sent
1359  *      @tf: Taskfile registers for the command and the result
1360  *      @cdb: CDB for packet command
1361  *      @dma_dir: Data tranfer direction of the command
1362  *      @sg: sg list for the data buffer of the command
1363  *      @n_elem: Number of sg entries
1364  *
1365  *      Executes libata internal command with timeout.  @tf contains
1366  *      command on entry and result on return.  Timeout and error
1367  *      conditions are reported via return value.  No recovery action
1368  *      is taken after a command times out.  It's caller's duty to
1369  *      clean up after timeout.
1370  *
1371  *      LOCKING:
1372  *      None.  Should be called with kernel context, might sleep.
1373  *
1374  *      RETURNS:
1375  *      Zero on success, AC_ERR_* mask on failure
1376  */
1377 unsigned ata_exec_internal_sg(struct ata_device *dev,
1378                               struct ata_taskfile *tf, const u8 *cdb,
1379                               int dma_dir, struct scatterlist *sg,
1380                               unsigned int n_elem)
1381 {
1382         struct ata_port *ap = dev->ap;
1383         u8 command = tf->command;
1384         struct ata_queued_cmd *qc;
1385         unsigned int tag, preempted_tag;
1386         u32 preempted_sactive, preempted_qc_active;
1387         DECLARE_COMPLETION_ONSTACK(wait);
1388         unsigned long flags;
1389         unsigned int err_mask;
1390         int rc;
1391
1392         spin_lock_irqsave(ap->lock, flags);
1393
1394         /* no internal command while frozen */
1395         if (ap->pflags & ATA_PFLAG_FROZEN) {
1396                 spin_unlock_irqrestore(ap->lock, flags);
1397                 return AC_ERR_SYSTEM;
1398         }
1399
1400         /* initialize internal qc */
1401
1402         /* XXX: Tag 0 is used for drivers with legacy EH as some
1403          * drivers choke if any other tag is given.  This breaks
1404          * ata_tag_internal() test for those drivers.  Don't use new
1405          * EH stuff without converting to it.
1406          */
1407         if (ap->ops->error_handler)
1408                 tag = ATA_TAG_INTERNAL;
1409         else
1410                 tag = 0;
1411
1412         if (test_and_set_bit(tag, &ap->qc_allocated))
1413                 BUG();
1414         qc = __ata_qc_from_tag(ap, tag);
1415
1416         qc->tag = tag;
1417         qc->scsicmd = NULL;
1418         qc->ap = ap;
1419         qc->dev = dev;
1420         ata_qc_reinit(qc);
1421
1422         preempted_tag = ap->active_tag;
1423         preempted_sactive = ap->sactive;
1424         preempted_qc_active = ap->qc_active;
1425         ap->active_tag = ATA_TAG_POISON;
1426         ap->sactive = 0;
1427         ap->qc_active = 0;
1428
1429         /* prepare & issue qc */
1430         qc->tf = *tf;
1431         if (cdb)
1432                 memcpy(qc->cdb, cdb, ATAPI_CDB_LEN);
1433         qc->flags |= ATA_QCFLAG_RESULT_TF;
1434         qc->dma_dir = dma_dir;
1435         if (dma_dir != DMA_NONE) {
1436                 unsigned int i, buflen = 0;
1437
1438                 for (i = 0; i < n_elem; i++)
1439                         buflen += sg[i].length;
1440
1441                 ata_sg_init(qc, sg, n_elem);
1442                 qc->nbytes = buflen;
1443         }
1444
1445         qc->private_data = &wait;
1446         qc->complete_fn = ata_qc_complete_internal;
1447
1448         ata_qc_issue(qc);
1449
1450         spin_unlock_irqrestore(ap->lock, flags);
1451
1452         rc = wait_for_completion_timeout(&wait, ata_probe_timeout);
1453
1454         ata_port_flush_task(ap);
1455
1456         if (!rc) {
1457                 spin_lock_irqsave(ap->lock, flags);
1458
1459                 /* We're racing with irq here.  If we lose, the
1460                  * following test prevents us from completing the qc
1461                  * twice.  If we win, the port is frozen and will be
1462                  * cleaned up by ->post_internal_cmd().
1463                  */
1464                 if (qc->flags & ATA_QCFLAG_ACTIVE) {
1465                         qc->err_mask |= AC_ERR_TIMEOUT;
1466
1467                         if (ap->ops->error_handler)
1468                                 ata_port_freeze(ap);
1469                         else
1470                                 ata_qc_complete(qc);
1471
1472                         if (ata_msg_warn(ap))
1473                                 ata_dev_printk(dev, KERN_WARNING,
1474                                         "qc timeout (cmd 0x%x)\n", command);
1475                 }
1476
1477                 spin_unlock_irqrestore(ap->lock, flags);
1478         }
1479
1480         /* do post_internal_cmd */
1481         if (ap->ops->post_internal_cmd)
1482                 ap->ops->post_internal_cmd(qc);
1483
1484         /* perform minimal error analysis */
1485         if (qc->flags & ATA_QCFLAG_FAILED) {
1486                 if (qc->result_tf.command & (ATA_ERR | ATA_DF))
1487                         qc->err_mask |= AC_ERR_DEV;
1488
1489                 if (!qc->err_mask)
1490                         qc->err_mask |= AC_ERR_OTHER;
1491
1492                 if (qc->err_mask & ~AC_ERR_OTHER)
1493                         qc->err_mask &= ~AC_ERR_OTHER;
1494         }
1495
1496         /* finish up */
1497         spin_lock_irqsave(ap->lock, flags);
1498
1499         *tf = qc->result_tf;
1500         err_mask = qc->err_mask;
1501
1502         ata_qc_free(qc);
1503         ap->active_tag = preempted_tag;
1504         ap->sactive = preempted_sactive;
1505         ap->qc_active = preempted_qc_active;
1506
1507         /* XXX - Some LLDDs (sata_mv) disable port on command failure.
1508          * Until those drivers are fixed, we detect the condition
1509          * here, fail the command with AC_ERR_SYSTEM and reenable the
1510          * port.
1511          *
1512          * Note that this doesn't change any behavior as internal
1513          * command failure results in disabling the device in the
1514          * higher layer for LLDDs without new reset/EH callbacks.
1515          *
1516          * Kill the following code as soon as those drivers are fixed.
1517          */
1518         if (ap->flags & ATA_FLAG_DISABLED) {
1519                 err_mask |= AC_ERR_SYSTEM;
1520                 ata_port_probe(ap);
1521         }
1522
1523         spin_unlock_irqrestore(ap->lock, flags);
1524
1525         return err_mask;
1526 }
1527
1528 /**
1529  *      ata_exec_internal - execute libata internal command
1530  *      @dev: Device to which the command is sent
1531  *      @tf: Taskfile registers for the command and the result
1532  *      @cdb: CDB for packet command
1533  *      @dma_dir: Data tranfer direction of the command
1534  *      @buf: Data buffer of the command
1535  *      @buflen: Length of data buffer
1536  *
1537  *      Wrapper around ata_exec_internal_sg() which takes simple
1538  *      buffer instead of sg list.
1539  *
1540  *      LOCKING:
1541  *      None.  Should be called with kernel context, might sleep.
1542  *
1543  *      RETURNS:
1544  *      Zero on success, AC_ERR_* mask on failure
1545  */
1546 unsigned ata_exec_internal(struct ata_device *dev,
1547                            struct ata_taskfile *tf, const u8 *cdb,
1548                            int dma_dir, void *buf, unsigned int buflen)
1549 {
1550         struct scatterlist *psg = NULL, sg;
1551         unsigned int n_elem = 0;
1552
1553         if (dma_dir != DMA_NONE) {
1554                 WARN_ON(!buf);
1555                 sg_init_one(&sg, buf, buflen);
1556                 psg = &sg;
1557                 n_elem++;
1558         }
1559
1560         return ata_exec_internal_sg(dev, tf, cdb, dma_dir, psg, n_elem);
1561 }
1562
1563 /**
1564  *      ata_do_simple_cmd - execute simple internal command
1565  *      @dev: Device to which the command is sent
1566  *      @cmd: Opcode to execute
1567  *
1568  *      Execute a 'simple' command, that only consists of the opcode
1569  *      'cmd' itself, without filling any other registers
1570  *
1571  *      LOCKING:
1572  *      Kernel thread context (may sleep).
1573  *
1574  *      RETURNS:
1575  *      Zero on success, AC_ERR_* mask on failure
1576  */
1577 unsigned int ata_do_simple_cmd(struct ata_device *dev, u8 cmd)
1578 {
1579         struct ata_taskfile tf;
1580
1581         ata_tf_init(dev, &tf);
1582
1583         tf.command = cmd;
1584         tf.flags |= ATA_TFLAG_DEVICE;
1585         tf.protocol = ATA_PROT_NODATA;
1586
1587         return ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1588 }
1589
1590 /**
1591  *      ata_pio_need_iordy      -       check if iordy needed
1592  *      @adev: ATA device
1593  *
1594  *      Check if the current speed of the device requires IORDY. Used
1595  *      by various controllers for chip configuration.
1596  */
1597  
1598 unsigned int ata_pio_need_iordy(const struct ata_device *adev)
1599 {
1600         /* Controller doesn't support  IORDY. Probably a pointless check
1601            as the caller should know this */
1602         if (adev->ap->flags & ATA_FLAG_NO_IORDY)
1603                 return 0;
1604         /* PIO3 and higher it is mandatory */
1605         if (adev->pio_mode > XFER_PIO_2)
1606                 return 1;
1607         /* We turn it on when possible */
1608         if (ata_id_has_iordy(adev->id))
1609                 return 1;
1610         return 0;
1611 }
1612
1613 /**
1614  *      ata_pio_mask_no_iordy   -       Return the non IORDY mask
1615  *      @adev: ATA device
1616  *
1617  *      Compute the highest mode possible if we are not using iordy. Return
1618  *      -1 if no iordy mode is available.
1619  */
1620  
1621 static u32 ata_pio_mask_no_iordy(const struct ata_device *adev)
1622 {
1623         /* If we have no drive specific rule, then PIO 2 is non IORDY */
1624         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE */
1625                 u16 pio = adev->id[ATA_ID_EIDE_PIO];
1626                 /* Is the speed faster than the drive allows non IORDY ? */
1627                 if (pio) {
1628                         /* This is cycle times not frequency - watch the logic! */
1629                         if (pio > 240)  /* PIO2 is 240nS per cycle */
1630                                 return 3 << ATA_SHIFT_PIO;
1631                         return 7 << ATA_SHIFT_PIO;
1632                 }
1633         }
1634         return 3 << ATA_SHIFT_PIO;
1635 }
1636
1637 /**
1638  *      ata_dev_read_id - Read ID data from the specified device
1639  *      @dev: target device
1640  *      @p_class: pointer to class of the target device (may be changed)
1641  *      @flags: ATA_READID_* flags
1642  *      @id: buffer to read IDENTIFY data into
1643  *
1644  *      Read ID data from the specified device.  ATA_CMD_ID_ATA is
1645  *      performed on ATA devices and ATA_CMD_ID_ATAPI on ATAPI
1646  *      devices.  This function also issues ATA_CMD_INIT_DEV_PARAMS
1647  *      for pre-ATA4 drives.
1648  *
1649  *      LOCKING:
1650  *      Kernel thread context (may sleep)
1651  *
1652  *      RETURNS:
1653  *      0 on success, -errno otherwise.
1654  */
1655 int ata_dev_read_id(struct ata_device *dev, unsigned int *p_class,
1656                     unsigned int flags, u16 *id)
1657 {
1658         struct ata_port *ap = dev->ap;
1659         unsigned int class = *p_class;
1660         struct ata_taskfile tf;
1661         unsigned int err_mask = 0;
1662         const char *reason;
1663         int may_fallback = 1, tried_spinup = 0;
1664         int rc;
1665
1666         if (ata_msg_ctl(ap))
1667                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1668
1669         ata_dev_select(ap, dev->devno, 1, 1); /* select device 0/1 */
1670  retry:
1671         ata_tf_init(dev, &tf);
1672
1673         switch (class) {
1674         case ATA_DEV_ATA:
1675                 tf.command = ATA_CMD_ID_ATA;
1676                 break;
1677         case ATA_DEV_ATAPI:
1678                 tf.command = ATA_CMD_ID_ATAPI;
1679                 break;
1680         default:
1681                 rc = -ENODEV;
1682                 reason = "unsupported class";
1683                 goto err_out;
1684         }
1685
1686         tf.protocol = ATA_PROT_PIO;
1687
1688         /* Some devices choke if TF registers contain garbage.  Make
1689          * sure those are properly initialized.
1690          */
1691         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1692
1693         /* Device presence detection is unreliable on some
1694          * controllers.  Always poll IDENTIFY if available.
1695          */
1696         tf.flags |= ATA_TFLAG_POLLING;
1697
1698         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_FROM_DEVICE,
1699                                      id, sizeof(id[0]) * ATA_ID_WORDS);
1700         if (err_mask) {
1701                 if (err_mask & AC_ERR_NODEV_HINT) {
1702                         DPRINTK("ata%u.%d: NODEV after polling detection\n",
1703                                 ap->print_id, dev->devno);
1704                         return -ENOENT;
1705                 }
1706
1707                 /* Device or controller might have reported the wrong
1708                  * device class.  Give a shot at the other IDENTIFY if
1709                  * the current one is aborted by the device.
1710                  */
1711                 if (may_fallback &&
1712                     (err_mask == AC_ERR_DEV) && (tf.feature & ATA_ABORTED)) {
1713                         may_fallback = 0;
1714
1715                         if (class == ATA_DEV_ATA)
1716                                 class = ATA_DEV_ATAPI;
1717                         else
1718                                 class = ATA_DEV_ATA;
1719                         goto retry;
1720                 }
1721
1722                 rc = -EIO;
1723                 reason = "I/O error";
1724                 goto err_out;
1725         }
1726
1727         /* Falling back doesn't make sense if ID data was read
1728          * successfully at least once.
1729          */
1730         may_fallback = 0;
1731
1732         swap_buf_le16(id, ATA_ID_WORDS);
1733
1734         /* sanity check */
1735         rc = -EINVAL;
1736         reason = "device reports illegal type";
1737
1738         if (class == ATA_DEV_ATA) {
1739                 if (!ata_id_is_ata(id) && !ata_id_is_cfa(id))
1740                         goto err_out;
1741         } else {
1742                 if (ata_id_is_ata(id))
1743                         goto err_out;
1744         }
1745
1746         if (!tried_spinup && (id[2] == 0x37c8 || id[2] == 0x738c)) {
1747                 tried_spinup = 1;
1748                 /*
1749                  * Drive powered-up in standby mode, and requires a specific
1750                  * SET_FEATURES spin-up subcommand before it will accept
1751                  * anything other than the original IDENTIFY command.
1752                  */
1753                 ata_tf_init(dev, &tf);
1754                 tf.command = ATA_CMD_SET_FEATURES;
1755                 tf.feature = SETFEATURES_SPINUP;
1756                 tf.protocol = ATA_PROT_NODATA;
1757                 tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1758                 err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1759                 if (err_mask) {
1760                         rc = -EIO;
1761                         reason = "SPINUP failed";
1762                         goto err_out;
1763                 }
1764                 /*
1765                  * If the drive initially returned incomplete IDENTIFY info,
1766                  * we now must reissue the IDENTIFY command.
1767                  */
1768                 if (id[2] == 0x37c8)
1769                         goto retry;
1770         }
1771
1772         if ((flags & ATA_READID_POSTRESET) && class == ATA_DEV_ATA) {
1773                 /*
1774                  * The exact sequence expected by certain pre-ATA4 drives is:
1775                  * SRST RESET
1776                  * IDENTIFY
1777                  * INITIALIZE DEVICE PARAMETERS
1778                  * anything else..
1779                  * Some drives were very specific about that exact sequence.
1780                  */
1781                 if (ata_id_major_version(id) < 4 || !ata_id_has_lba(id)) {
1782                         err_mask = ata_dev_init_params(dev, id[3], id[6]);
1783                         if (err_mask) {
1784                                 rc = -EIO;
1785                                 reason = "INIT_DEV_PARAMS failed";
1786                                 goto err_out;
1787                         }
1788
1789                         /* current CHS translation info (id[53-58]) might be
1790                          * changed. reread the identify device info.
1791                          */
1792                         flags &= ~ATA_READID_POSTRESET;
1793                         goto retry;
1794                 }
1795         }
1796
1797         *p_class = class;
1798
1799         return 0;
1800
1801  err_out:
1802         if (ata_msg_warn(ap))
1803                 ata_dev_printk(dev, KERN_WARNING, "failed to IDENTIFY "
1804                                "(%s, err_mask=0x%x)\n", reason, err_mask);
1805         return rc;
1806 }
1807
1808 static inline u8 ata_dev_knobble(struct ata_device *dev)
1809 {
1810         return ((dev->ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(dev->id)));
1811 }
1812
1813 static void ata_dev_config_ncq(struct ata_device *dev,
1814                                char *desc, size_t desc_sz)
1815 {
1816         struct ata_port *ap = dev->ap;
1817         int hdepth = 0, ddepth = ata_id_queue_depth(dev->id);
1818
1819         if (!ata_id_has_ncq(dev->id)) {
1820                 desc[0] = '\0';
1821                 return;
1822         }
1823         if (ata_device_blacklisted(dev) & ATA_HORKAGE_NONCQ) {
1824                 snprintf(desc, desc_sz, "NCQ (not used)");
1825                 return;
1826         }
1827         if (ap->flags & ATA_FLAG_NCQ) {
1828                 hdepth = min(ap->scsi_host->can_queue, ATA_MAX_QUEUE - 1);
1829                 dev->flags |= ATA_DFLAG_NCQ;
1830         }
1831
1832         if (hdepth >= ddepth)
1833                 snprintf(desc, desc_sz, "NCQ (depth %d)", ddepth);
1834         else
1835                 snprintf(desc, desc_sz, "NCQ (depth %d/%d)", hdepth, ddepth);
1836 }
1837
1838 /**
1839  *      ata_dev_configure - Configure the specified ATA/ATAPI device
1840  *      @dev: Target device to configure
1841  *
1842  *      Configure @dev according to @dev->id.  Generic and low-level
1843  *      driver specific fixups are also applied.
1844  *
1845  *      LOCKING:
1846  *      Kernel thread context (may sleep)
1847  *
1848  *      RETURNS:
1849  *      0 on success, -errno otherwise
1850  */
1851 int ata_dev_configure(struct ata_device *dev)
1852 {
1853         struct ata_port *ap = dev->ap;
1854         int print_info = ap->eh_context.i.flags & ATA_EHI_PRINTINFO;
1855         const u16 *id = dev->id;
1856         unsigned int xfer_mask;
1857         char revbuf[7];         /* XYZ-99\0 */
1858         char fwrevbuf[ATA_ID_FW_REV_LEN+1];
1859         char modelbuf[ATA_ID_PROD_LEN+1];
1860         int rc;
1861
1862         if (!ata_dev_enabled(dev) && ata_msg_info(ap)) {
1863                 ata_dev_printk(dev, KERN_INFO, "%s: ENTER/EXIT -- nodev\n",
1864                                __FUNCTION__);
1865                 return 0;
1866         }
1867
1868         if (ata_msg_probe(ap))
1869                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1870
1871         /* set _SDD */
1872         rc = ata_acpi_push_id(dev);
1873         if (rc) {
1874                 ata_dev_printk(dev, KERN_WARNING, "failed to set _SDD(%d)\n",
1875                         rc);
1876         }
1877
1878         /* retrieve and execute the ATA task file of _GTF */
1879         ata_acpi_exec_tfs(ap);
1880
1881         /* print device capabilities */
1882         if (ata_msg_probe(ap))
1883                 ata_dev_printk(dev, KERN_DEBUG,
1884                                "%s: cfg 49:%04x 82:%04x 83:%04x 84:%04x "
1885                                "85:%04x 86:%04x 87:%04x 88:%04x\n",
1886                                __FUNCTION__,
1887                                id[49], id[82], id[83], id[84],
1888                                id[85], id[86], id[87], id[88]);
1889
1890         /* initialize to-be-configured parameters */
1891         dev->flags &= ~ATA_DFLAG_CFG_MASK;
1892         dev->max_sectors = 0;
1893         dev->cdb_len = 0;
1894         dev->n_sectors = 0;
1895         dev->cylinders = 0;
1896         dev->heads = 0;
1897         dev->sectors = 0;
1898
1899         /*
1900          * common ATA, ATAPI feature tests
1901          */
1902
1903         /* find max transfer mode; for printk only */
1904         xfer_mask = ata_id_xfermask(id);
1905
1906         if (ata_msg_probe(ap))
1907                 ata_dump_id(id);
1908
1909         /* ATA-specific feature tests */
1910         if (dev->class == ATA_DEV_ATA) {
1911                 if (ata_id_is_cfa(id)) {
1912                         if (id[162] & 1) /* CPRM may make this media unusable */
1913                                 ata_dev_printk(dev, KERN_WARNING,
1914                                                "supports DRM functions and may "
1915                                                "not be fully accessable.\n");
1916                         snprintf(revbuf, 7, "CFA");
1917                 }
1918                 else
1919                         snprintf(revbuf, 7, "ATA-%d",  ata_id_major_version(id));
1920
1921                 dev->n_sectors = ata_id_n_sectors(id);
1922
1923                 /* SCSI only uses 4-char revisions, dump full 8 chars from ATA */
1924                 ata_id_c_string(dev->id, fwrevbuf, ATA_ID_FW_REV,
1925                                 sizeof(fwrevbuf));
1926
1927                 ata_id_c_string(dev->id, modelbuf, ATA_ID_PROD,
1928                                 sizeof(modelbuf));
1929
1930                 if (dev->id[59] & 0x100)
1931                         dev->multi_count = dev->id[59] & 0xff;
1932
1933                 if (ata_id_has_lba(id)) {
1934                         const char *lba_desc;
1935                         char ncq_desc[20];
1936
1937                         lba_desc = "LBA";
1938                         dev->flags |= ATA_DFLAG_LBA;
1939                         if (ata_id_has_lba48(id)) {
1940                                 dev->flags |= ATA_DFLAG_LBA48;
1941                                 lba_desc = "LBA48";
1942
1943                                 if (dev->n_sectors >= (1UL << 28) &&
1944                                     ata_id_has_flush_ext(id))
1945                                         dev->flags |= ATA_DFLAG_FLUSH_EXT;
1946                         }
1947
1948                         if (ata_id_hpa_enabled(dev->id))
1949                                 dev->n_sectors = ata_hpa_resize(dev);
1950
1951                         /* config NCQ */
1952                         ata_dev_config_ncq(dev, ncq_desc, sizeof(ncq_desc));
1953
1954                         /* print device info to dmesg */
1955                         if (ata_msg_drv(ap) && print_info) {
1956                                 ata_dev_printk(dev, KERN_INFO,
1957                                         "%s: %s, %s, max %s\n",
1958                                         revbuf, modelbuf, fwrevbuf,
1959                                         ata_mode_string(xfer_mask));
1960                                 ata_dev_printk(dev, KERN_INFO,
1961                                         "%Lu sectors, multi %u: %s %s\n",
1962                                         (unsigned long long)dev->n_sectors,
1963                                         dev->multi_count, lba_desc, ncq_desc);
1964                         }
1965                 } else {
1966                         /* CHS */
1967
1968                         /* Default translation */
1969                         dev->cylinders  = id[1];
1970                         dev->heads      = id[3];
1971                         dev->sectors    = id[6];
1972
1973                         if (ata_id_current_chs_valid(id)) {
1974                                 /* Current CHS translation is valid. */
1975                                 dev->cylinders = id[54];
1976                                 dev->heads     = id[55];
1977                                 dev->sectors   = id[56];
1978                         }
1979
1980                         /* print device info to dmesg */
1981                         if (ata_msg_drv(ap) && print_info) {
1982                                 ata_dev_printk(dev, KERN_INFO,
1983                                         "%s: %s, %s, max %s\n",
1984                                         revbuf, modelbuf, fwrevbuf,
1985                                         ata_mode_string(xfer_mask));
1986                                 ata_dev_printk(dev, KERN_INFO,
1987                                         "%Lu sectors, multi %u, CHS %u/%u/%u\n",
1988                                         (unsigned long long)dev->n_sectors,
1989                                         dev->multi_count, dev->cylinders,
1990                                         dev->heads, dev->sectors);
1991                         }
1992                 }
1993
1994                 dev->cdb_len = 16;
1995         }
1996
1997         /* ATAPI-specific feature tests */
1998         else if (dev->class == ATA_DEV_ATAPI) {
1999                 char *cdb_intr_string = "";
2000
2001                 rc = atapi_cdb_len(id);
2002                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
2003                         if (ata_msg_warn(ap))
2004                                 ata_dev_printk(dev, KERN_WARNING,
2005                                                "unsupported CDB len\n");
2006                         rc = -EINVAL;
2007                         goto err_out_nosup;
2008                 }
2009                 dev->cdb_len = (unsigned int) rc;
2010
2011                 if (ata_id_cdb_intr(dev->id)) {
2012                         dev->flags |= ATA_DFLAG_CDB_INTR;
2013                         cdb_intr_string = ", CDB intr";
2014                 }
2015
2016                 /* print device info to dmesg */
2017                 if (ata_msg_drv(ap) && print_info)
2018                         ata_dev_printk(dev, KERN_INFO, "ATAPI, max %s%s\n",
2019                                        ata_mode_string(xfer_mask),
2020                                        cdb_intr_string);
2021         }
2022
2023         /* determine max_sectors */
2024         dev->max_sectors = ATA_MAX_SECTORS;
2025         if (dev->flags & ATA_DFLAG_LBA48)
2026                 dev->max_sectors = ATA_MAX_SECTORS_LBA48;
2027
2028         if (dev->horkage & ATA_HORKAGE_DIAGNOSTIC) {
2029                 /* Let the user know. We don't want to disallow opens for
2030                    rescue purposes, or in case the vendor is just a blithering
2031                    idiot */
2032                 if (print_info) {
2033                         ata_dev_printk(dev, KERN_WARNING,
2034 "Drive reports diagnostics failure. This may indicate a drive\n");
2035                         ata_dev_printk(dev, KERN_WARNING,
2036 "fault or invalid emulation. Contact drive vendor for information.\n");
2037                 }
2038         }
2039
2040         /* limit bridge transfers to udma5, 200 sectors */
2041         if (ata_dev_knobble(dev)) {
2042                 if (ata_msg_drv(ap) && print_info)
2043                         ata_dev_printk(dev, KERN_INFO,
2044                                        "applying bridge limits\n");
2045                 dev->udma_mask &= ATA_UDMA5;
2046                 dev->max_sectors = ATA_MAX_SECTORS;
2047         }
2048
2049         if (ata_device_blacklisted(dev) & ATA_HORKAGE_MAX_SEC_128)
2050                 dev->max_sectors = min_t(unsigned int, ATA_MAX_SECTORS_128,
2051                                          dev->max_sectors);
2052
2053         /* limit ATAPI DMA to R/W commands only */
2054         if (ata_device_blacklisted(dev) & ATA_HORKAGE_DMA_RW_ONLY)
2055                 dev->horkage |= ATA_HORKAGE_DMA_RW_ONLY;
2056
2057         if (ap->ops->dev_config)
2058                 ap->ops->dev_config(dev);
2059
2060         if (ata_msg_probe(ap))
2061                 ata_dev_printk(dev, KERN_DEBUG, "%s: EXIT, drv_stat = 0x%x\n",
2062                         __FUNCTION__, ata_chk_status(ap));
2063         return 0;
2064
2065 err_out_nosup:
2066         if (ata_msg_probe(ap))
2067                 ata_dev_printk(dev, KERN_DEBUG,
2068                                "%s: EXIT, err\n", __FUNCTION__);
2069         return rc;
2070 }
2071
2072 /**
2073  *      ata_cable_40wire        -       return 40 wire cable type
2074  *      @ap: port
2075  *
2076  *      Helper method for drivers which want to hardwire 40 wire cable
2077  *      detection.
2078  */
2079
2080 int ata_cable_40wire(struct ata_port *ap)
2081 {
2082         return ATA_CBL_PATA40;
2083 }
2084
2085 /**
2086  *      ata_cable_80wire        -       return 80 wire cable type
2087  *      @ap: port
2088  *
2089  *      Helper method for drivers which want to hardwire 80 wire cable
2090  *      detection.
2091  */
2092
2093 int ata_cable_80wire(struct ata_port *ap)
2094 {
2095         return ATA_CBL_PATA80;
2096 }
2097
2098 /**
2099  *      ata_cable_unknown       -       return unknown PATA cable.
2100  *      @ap: port
2101  *
2102  *      Helper method for drivers which have no PATA cable detection.
2103  */
2104
2105 int ata_cable_unknown(struct ata_port *ap)
2106 {
2107         return ATA_CBL_PATA_UNK;
2108 }
2109
2110 /**
2111  *      ata_cable_sata  -       return SATA cable type
2112  *      @ap: port
2113  *
2114  *      Helper method for drivers which have SATA cables
2115  */
2116
2117 int ata_cable_sata(struct ata_port *ap)
2118 {
2119         return ATA_CBL_SATA;
2120 }
2121
2122 /**
2123  *      ata_bus_probe - Reset and probe ATA bus
2124  *      @ap: Bus to probe
2125  *
2126  *      Master ATA bus probing function.  Initiates a hardware-dependent
2127  *      bus reset, then attempts to identify any devices found on
2128  *      the bus.
2129  *
2130  *      LOCKING:
2131  *      PCI/etc. bus probe sem.
2132  *
2133  *      RETURNS:
2134  *      Zero on success, negative errno otherwise.
2135  */
2136
2137 int ata_bus_probe(struct ata_port *ap)
2138 {
2139         unsigned int classes[ATA_MAX_DEVICES];
2140         int tries[ATA_MAX_DEVICES];
2141         int i, rc;
2142         struct ata_device *dev;
2143
2144         ata_port_probe(ap);
2145
2146         for (i = 0; i < ATA_MAX_DEVICES; i++)
2147                 tries[i] = ATA_PROBE_MAX_TRIES;
2148
2149  retry:
2150         /* reset and determine device classes */
2151         ap->ops->phy_reset(ap);
2152
2153         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2154                 dev = &ap->device[i];
2155
2156                 if (!(ap->flags & ATA_FLAG_DISABLED) &&
2157                     dev->class != ATA_DEV_UNKNOWN)
2158                         classes[dev->devno] = dev->class;
2159                 else
2160                         classes[dev->devno] = ATA_DEV_NONE;
2161
2162                 dev->class = ATA_DEV_UNKNOWN;
2163         }
2164
2165         ata_port_probe(ap);
2166
2167         /* after the reset the device state is PIO 0 and the controller
2168            state is undefined. Record the mode */
2169
2170         for (i = 0; i < ATA_MAX_DEVICES; i++)
2171                 ap->device[i].pio_mode = XFER_PIO_0;
2172
2173         /* read IDENTIFY page and configure devices. We have to do the identify
2174            specific sequence bass-ackwards so that PDIAG- is released by
2175            the slave device */
2176
2177         for (i = ATA_MAX_DEVICES - 1; i >=  0; i--) {
2178                 dev = &ap->device[i];
2179
2180                 if (tries[i])
2181                         dev->class = classes[i];
2182
2183                 if (!ata_dev_enabled(dev))
2184                         continue;
2185
2186                 rc = ata_dev_read_id(dev, &dev->class, ATA_READID_POSTRESET,
2187                                      dev->id);
2188                 if (rc)
2189                         goto fail;
2190         }
2191
2192         /* Now ask for the cable type as PDIAG- should have been released */
2193         if (ap->ops->cable_detect)
2194                 ap->cbl = ap->ops->cable_detect(ap);
2195
2196         /* After the identify sequence we can now set up the devices. We do
2197            this in the normal order so that the user doesn't get confused */
2198
2199         for(i = 0; i < ATA_MAX_DEVICES; i++) {
2200                 dev = &ap->device[i];
2201                 if (!ata_dev_enabled(dev))
2202                         continue;
2203
2204                 ap->eh_context.i.flags |= ATA_EHI_PRINTINFO;
2205                 rc = ata_dev_configure(dev);
2206                 ap->eh_context.i.flags &= ~ATA_EHI_PRINTINFO;
2207                 if (rc)
2208                         goto fail;
2209         }
2210
2211         /* configure transfer mode */
2212         rc = ata_set_mode(ap, &dev);
2213         if (rc)
2214                 goto fail;
2215
2216         for (i = 0; i < ATA_MAX_DEVICES; i++)
2217                 if (ata_dev_enabled(&ap->device[i]))
2218                         return 0;
2219
2220         /* no device present, disable port */
2221         ata_port_disable(ap);
2222         ap->ops->port_disable(ap);
2223         return -ENODEV;
2224
2225  fail:
2226         tries[dev->devno]--;
2227
2228         switch (rc) {
2229         case -EINVAL:
2230                 /* eeek, something went very wrong, give up */
2231                 tries[dev->devno] = 0;
2232                 break;
2233
2234         case -ENODEV:
2235                 /* give it just one more chance */
2236                 tries[dev->devno] = min(tries[dev->devno], 1);
2237         case -EIO:
2238                 if (tries[dev->devno] == 1) {
2239                         /* This is the last chance, better to slow
2240                          * down than lose it.
2241                          */
2242                         sata_down_spd_limit(ap);
2243                         ata_down_xfermask_limit(dev, ATA_DNXFER_PIO);
2244                 }
2245         }
2246
2247         if (!tries[dev->devno])
2248                 ata_dev_disable(dev);
2249
2250         goto retry;
2251 }
2252
2253 /**
2254  *      ata_port_probe - Mark port as enabled
2255  *      @ap: Port for which we indicate enablement
2256  *
2257  *      Modify @ap data structure such that the system
2258  *      thinks that the entire port is enabled.
2259  *
2260  *      LOCKING: host lock, or some other form of
2261  *      serialization.
2262  */
2263
2264 void ata_port_probe(struct ata_port *ap)
2265 {
2266         ap->flags &= ~ATA_FLAG_DISABLED;
2267 }
2268
2269 /**
2270  *      sata_print_link_status - Print SATA link status
2271  *      @ap: SATA port to printk link status about
2272  *
2273  *      This function prints link speed and status of a SATA link.
2274  *
2275  *      LOCKING:
2276  *      None.
2277  */
2278 void sata_print_link_status(struct ata_port *ap)
2279 {
2280         u32 sstatus, scontrol, tmp;
2281
2282         if (sata_scr_read(ap, SCR_STATUS, &sstatus))
2283                 return;
2284         sata_scr_read(ap, SCR_CONTROL, &scontrol);
2285
2286         if (ata_port_online(ap)) {
2287                 tmp = (sstatus >> 4) & 0xf;
2288                 ata_port_printk(ap, KERN_INFO,
2289                                 "SATA link up %s (SStatus %X SControl %X)\n",
2290                                 sata_spd_string(tmp), sstatus, scontrol);
2291         } else {
2292                 ata_port_printk(ap, KERN_INFO,
2293                                 "SATA link down (SStatus %X SControl %X)\n",
2294                                 sstatus, scontrol);
2295         }
2296 }
2297
2298 /**
2299  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
2300  *      @ap: SATA port associated with target SATA PHY.
2301  *
2302  *      This function issues commands to standard SATA Sxxx
2303  *      PHY registers, to wake up the phy (and device), and
2304  *      clear any reset condition.
2305  *
2306  *      LOCKING:
2307  *      PCI/etc. bus probe sem.
2308  *
2309  */
2310 void __sata_phy_reset(struct ata_port *ap)
2311 {
2312         u32 sstatus;
2313         unsigned long timeout = jiffies + (HZ * 5);
2314
2315         if (ap->flags & ATA_FLAG_SATA_RESET) {
2316                 /* issue phy wake/reset */
2317                 sata_scr_write_flush(ap, SCR_CONTROL, 0x301);
2318                 /* Couldn't find anything in SATA I/II specs, but
2319                  * AHCI-1.1 10.4.2 says at least 1 ms. */
2320                 mdelay(1);
2321         }
2322         /* phy wake/clear reset */
2323         sata_scr_write_flush(ap, SCR_CONTROL, 0x300);
2324
2325         /* wait for phy to become ready, if necessary */
2326         do {
2327                 msleep(200);
2328                 sata_scr_read(ap, SCR_STATUS, &sstatus);
2329                 if ((sstatus & 0xf) != 1)
2330                         break;
2331         } while (time_before(jiffies, timeout));
2332
2333         /* print link status */
2334         sata_print_link_status(ap);
2335
2336         /* TODO: phy layer with polling, timeouts, etc. */
2337         if (!ata_port_offline(ap))
2338                 ata_port_probe(ap);
2339         else
2340                 ata_port_disable(ap);
2341
2342         if (ap->flags & ATA_FLAG_DISABLED)
2343                 return;
2344
2345         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
2346                 ata_port_disable(ap);
2347                 return;
2348         }
2349
2350         ap->cbl = ATA_CBL_SATA;
2351 }
2352
2353 /**
2354  *      sata_phy_reset - Reset SATA bus.
2355  *      @ap: SATA port associated with target SATA PHY.
2356  *
2357  *      This function resets the SATA bus, and then probes
2358  *      the bus for devices.
2359  *
2360  *      LOCKING:
2361  *      PCI/etc. bus probe sem.
2362  *
2363  */
2364 void sata_phy_reset(struct ata_port *ap)
2365 {
2366         __sata_phy_reset(ap);
2367         if (ap->flags & ATA_FLAG_DISABLED)
2368                 return;
2369         ata_bus_reset(ap);
2370 }
2371
2372 /**
2373  *      ata_dev_pair            -       return other device on cable
2374  *      @adev: device
2375  *
2376  *      Obtain the other device on the same cable, or if none is
2377  *      present NULL is returned
2378  */
2379
2380 struct ata_device *ata_dev_pair(struct ata_device *adev)
2381 {
2382         struct ata_port *ap = adev->ap;
2383         struct ata_device *pair = &ap->device[1 - adev->devno];
2384         if (!ata_dev_enabled(pair))
2385                 return NULL;
2386         return pair;
2387 }
2388
2389 /**
2390  *      ata_port_disable - Disable port.
2391  *      @ap: Port to be disabled.
2392  *
2393  *      Modify @ap data structure such that the system
2394  *      thinks that the entire port is disabled, and should
2395  *      never attempt to probe or communicate with devices
2396  *      on this port.
2397  *
2398  *      LOCKING: host lock, or some other form of
2399  *      serialization.
2400  */
2401
2402 void ata_port_disable(struct ata_port *ap)
2403 {
2404         ap->device[0].class = ATA_DEV_NONE;
2405         ap->device[1].class = ATA_DEV_NONE;
2406         ap->flags |= ATA_FLAG_DISABLED;
2407 }
2408
2409 /**
2410  *      sata_down_spd_limit - adjust SATA spd limit downward
2411  *      @ap: Port to adjust SATA spd limit for
2412  *
2413  *      Adjust SATA spd limit of @ap downward.  Note that this
2414  *      function only adjusts the limit.  The change must be applied
2415  *      using sata_set_spd().
2416  *
2417  *      LOCKING:
2418  *      Inherited from caller.
2419  *
2420  *      RETURNS:
2421  *      0 on success, negative errno on failure
2422  */
2423 int sata_down_spd_limit(struct ata_port *ap)
2424 {
2425         u32 sstatus, spd, mask;
2426         int rc, highbit;
2427
2428         rc = sata_scr_read(ap, SCR_STATUS, &sstatus);
2429         if (rc)
2430                 return rc;
2431
2432         mask = ap->sata_spd_limit;
2433         if (mask <= 1)
2434                 return -EINVAL;
2435         highbit = fls(mask) - 1;
2436         mask &= ~(1 << highbit);
2437
2438         spd = (sstatus >> 4) & 0xf;
2439         if (spd <= 1)
2440                 return -EINVAL;
2441         spd--;
2442         mask &= (1 << spd) - 1;
2443         if (!mask)
2444                 return -EINVAL;
2445
2446         ap->sata_spd_limit = mask;
2447
2448         ata_port_printk(ap, KERN_WARNING, "limiting SATA link speed to %s\n",
2449                         sata_spd_string(fls(mask)));
2450
2451         return 0;
2452 }
2453
2454 static int __sata_set_spd_needed(struct ata_port *ap, u32 *scontrol)
2455 {
2456         u32 spd, limit;
2457
2458         if (ap->sata_spd_limit == UINT_MAX)
2459                 limit = 0;
2460         else
2461                 limit = fls(ap->sata_spd_limit);
2462
2463         spd = (*scontrol >> 4) & 0xf;
2464         *scontrol = (*scontrol & ~0xf0) | ((limit & 0xf) << 4);
2465
2466         return spd != limit;
2467 }
2468
2469 /**
2470  *      sata_set_spd_needed - is SATA spd configuration needed
2471  *      @ap: Port in question
2472  *
2473  *      Test whether the spd limit in SControl matches
2474  *      @ap->sata_spd_limit.  This function is used to determine
2475  *      whether hardreset is necessary to apply SATA spd
2476  *      configuration.
2477  *
2478  *      LOCKING:
2479  *      Inherited from caller.
2480  *
2481  *      RETURNS:
2482  *      1 if SATA spd configuration is needed, 0 otherwise.
2483  */
2484 int sata_set_spd_needed(struct ata_port *ap)
2485 {
2486         u32 scontrol;
2487
2488         if (sata_scr_read(ap, SCR_CONTROL, &scontrol))
2489                 return 0;
2490
2491         return __sata_set_spd_needed(ap, &scontrol);
2492 }
2493
2494 /**
2495  *      sata_set_spd - set SATA spd according to spd limit
2496  *      @ap: Port to set SATA spd for
2497  *
2498  *      Set SATA spd of @ap according to sata_spd_limit.
2499  *
2500  *      LOCKING:
2501  *      Inherited from caller.
2502  *
2503  *      RETURNS:
2504  *      0 if spd doesn't need to be changed, 1 if spd has been
2505  *      changed.  Negative errno if SCR registers are inaccessible.
2506  */
2507 int sata_set_spd(struct ata_port *ap)
2508 {
2509         u32 scontrol;
2510         int rc;
2511
2512         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
2513                 return rc;
2514
2515         if (!__sata_set_spd_needed(ap, &scontrol))
2516                 return 0;
2517
2518         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
2519                 return rc;
2520
2521         return 1;
2522 }
2523
2524 /*
2525  * This mode timing computation functionality is ported over from
2526  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
2527  */
2528 /*
2529  * PIO 0-4, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
2530  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
2531  * for UDMA6, which is currently supported only by Maxtor drives.
2532  *
2533  * For PIO 5/6 MWDMA 3/4 see the CFA specification 3.0.
2534  */
2535
2536 static const struct ata_timing ata_timing[] = {
2537
2538         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
2539         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
2540         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
2541         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
2542
2543         { XFER_MW_DMA_4,  25,   0,   0,   0,  55,  20,  80,   0 },
2544         { XFER_MW_DMA_3,  25,   0,   0,   0,  65,  25, 100,   0 },
2545         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
2546         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
2547         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
2548
2549 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
2550
2551         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
2552         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
2553         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
2554
2555         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
2556         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
2557         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
2558
2559         { XFER_PIO_6,     10,  55,  20,  80,  55,  20,  80,   0 },
2560         { XFER_PIO_5,     15,  65,  25, 100,  65,  25, 100,   0 },
2561         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
2562         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
2563
2564         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
2565         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
2566         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
2567
2568 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
2569
2570         { 0xFF }
2571 };
2572
2573 #define ENOUGH(v,unit)          (((v)-1)/(unit)+1)
2574 #define EZ(v,unit)              ((v)?ENOUGH(v,unit):0)
2575
2576 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
2577 {
2578         q->setup   = EZ(t->setup   * 1000,  T);
2579         q->act8b   = EZ(t->act8b   * 1000,  T);
2580         q->rec8b   = EZ(t->rec8b   * 1000,  T);
2581         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
2582         q->active  = EZ(t->active  * 1000,  T);
2583         q->recover = EZ(t->recover * 1000,  T);
2584         q->cycle   = EZ(t->cycle   * 1000,  T);
2585         q->udma    = EZ(t->udma    * 1000, UT);
2586 }
2587
2588 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
2589                       struct ata_timing *m, unsigned int what)
2590 {
2591         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
2592         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
2593         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
2594         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
2595         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
2596         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
2597         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
2598         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
2599 }
2600
2601 static const struct ata_timing* ata_timing_find_mode(unsigned short speed)
2602 {
2603         const struct ata_timing *t;
2604
2605         for (t = ata_timing; t->mode != speed; t++)
2606                 if (t->mode == 0xFF)
2607                         return NULL;
2608         return t;
2609 }
2610
2611 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
2612                        struct ata_timing *t, int T, int UT)
2613 {
2614         const struct ata_timing *s;
2615         struct ata_timing p;
2616
2617         /*
2618          * Find the mode.
2619          */
2620
2621         if (!(s = ata_timing_find_mode(speed)))
2622                 return -EINVAL;
2623
2624         memcpy(t, s, sizeof(*s));
2625
2626         /*
2627          * If the drive is an EIDE drive, it can tell us it needs extended
2628          * PIO/MW_DMA cycle timing.
2629          */
2630
2631         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
2632                 memset(&p, 0, sizeof(p));
2633                 if(speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
2634                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
2635                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
2636                 } else if(speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
2637                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
2638                 }
2639                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
2640         }
2641
2642         /*
2643          * Convert the timing to bus clock counts.
2644          */
2645
2646         ata_timing_quantize(t, t, T, UT);
2647
2648         /*
2649          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY,
2650          * S.M.A.R.T * and some other commands. We have to ensure that the
2651          * DMA cycle timing is slower/equal than the fastest PIO timing.
2652          */
2653
2654         if (speed > XFER_PIO_6) {
2655                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
2656                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
2657         }
2658
2659         /*
2660          * Lengthen active & recovery time so that cycle time is correct.
2661          */
2662
2663         if (t->act8b + t->rec8b < t->cyc8b) {
2664                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
2665                 t->rec8b = t->cyc8b - t->act8b;
2666         }
2667
2668         if (t->active + t->recover < t->cycle) {
2669                 t->active += (t->cycle - (t->active + t->recover)) / 2;
2670                 t->recover = t->cycle - t->active;
2671         }
2672         
2673         /* In a few cases quantisation may produce enough errors to
2674            leave t->cycle too low for the sum of active and recovery
2675            if so we must correct this */
2676         if (t->active + t->recover > t->cycle)
2677                 t->cycle = t->active + t->recover;
2678
2679         return 0;
2680 }
2681
2682 /**
2683  *      ata_down_xfermask_limit - adjust dev xfer masks downward
2684  *      @dev: Device to adjust xfer masks
2685  *      @sel: ATA_DNXFER_* selector
2686  *
2687  *      Adjust xfer masks of @dev downward.  Note that this function
2688  *      does not apply the change.  Invoking ata_set_mode() afterwards
2689  *      will apply the limit.
2690  *
2691  *      LOCKING:
2692  *      Inherited from caller.
2693  *
2694  *      RETURNS:
2695  *      0 on success, negative errno on failure
2696  */
2697 int ata_down_xfermask_limit(struct ata_device *dev, unsigned int sel)
2698 {
2699         char buf[32];
2700         unsigned int orig_mask, xfer_mask;
2701         unsigned int pio_mask, mwdma_mask, udma_mask;
2702         int quiet, highbit;
2703
2704         quiet = !!(sel & ATA_DNXFER_QUIET);
2705         sel &= ~ATA_DNXFER_QUIET;
2706
2707         xfer_mask = orig_mask = ata_pack_xfermask(dev->pio_mask,
2708                                                   dev->mwdma_mask,
2709                                                   dev->udma_mask);
2710         ata_unpack_xfermask(xfer_mask, &pio_mask, &mwdma_mask, &udma_mask);
2711
2712         switch (sel) {
2713         case ATA_DNXFER_PIO:
2714                 highbit = fls(pio_mask) - 1;
2715                 pio_mask &= ~(1 << highbit);
2716                 break;
2717
2718         case ATA_DNXFER_DMA:
2719                 if (udma_mask) {
2720                         highbit = fls(udma_mask) - 1;
2721                         udma_mask &= ~(1 << highbit);
2722                         if (!udma_mask)
2723                                 return -ENOENT;
2724                 } else if (mwdma_mask) {
2725                         highbit = fls(mwdma_mask) - 1;
2726                         mwdma_mask &= ~(1 << highbit);
2727                         if (!mwdma_mask)
2728                                 return -ENOENT;
2729                 }
2730                 break;
2731
2732         case ATA_DNXFER_40C:
2733                 udma_mask &= ATA_UDMA_MASK_40C;
2734                 break;
2735
2736         case ATA_DNXFER_FORCE_PIO0:
2737                 pio_mask &= 1;
2738         case ATA_DNXFER_FORCE_PIO:
2739                 mwdma_mask = 0;
2740                 udma_mask = 0;
2741                 break;
2742
2743         default:
2744                 BUG();
2745         }
2746
2747         xfer_mask &= ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
2748
2749         if (!(xfer_mask & ATA_MASK_PIO) || xfer_mask == orig_mask)
2750                 return -ENOENT;
2751
2752         if (!quiet) {
2753                 if (xfer_mask & (ATA_MASK_MWDMA | ATA_MASK_UDMA))
2754                         snprintf(buf, sizeof(buf), "%s:%s",
2755                                  ata_mode_string(xfer_mask),
2756                                  ata_mode_string(xfer_mask & ATA_MASK_PIO));
2757                 else
2758                         snprintf(buf, sizeof(buf), "%s",
2759                                  ata_mode_string(xfer_mask));
2760
2761                 ata_dev_printk(dev, KERN_WARNING,
2762                                "limiting speed to %s\n", buf);
2763         }
2764
2765         ata_unpack_xfermask(xfer_mask, &dev->pio_mask, &dev->mwdma_mask,
2766                             &dev->udma_mask);
2767
2768         return 0;
2769 }
2770
2771 static int ata_dev_set_mode(struct ata_device *dev)
2772 {
2773         struct ata_eh_context *ehc = &dev->ap->eh_context;
2774         unsigned int err_mask;
2775         int rc;
2776
2777         dev->flags &= ~ATA_DFLAG_PIO;
2778         if (dev->xfer_shift == ATA_SHIFT_PIO)
2779                 dev->flags |= ATA_DFLAG_PIO;
2780
2781         err_mask = ata_dev_set_xfermode(dev);
2782         /* Old CFA may refuse this command, which is just fine */
2783         if (dev->xfer_shift == ATA_SHIFT_PIO && ata_id_is_cfa(dev->id))
2784                 err_mask &= ~AC_ERR_DEV;
2785
2786         if (err_mask) {
2787                 ata_dev_printk(dev, KERN_ERR, "failed to set xfermode "
2788                                "(err_mask=0x%x)\n", err_mask);
2789                 return -EIO;
2790         }
2791
2792         ehc->i.flags |= ATA_EHI_POST_SETMODE;
2793         rc = ata_dev_revalidate(dev, 0);
2794         ehc->i.flags &= ~ATA_EHI_POST_SETMODE;
2795         if (rc)
2796                 return rc;
2797
2798         DPRINTK("xfer_shift=%u, xfer_mode=0x%x\n",
2799                 dev->xfer_shift, (int)dev->xfer_mode);
2800
2801         ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
2802                        ata_mode_string(ata_xfer_mode2mask(dev->xfer_mode)));
2803         return 0;
2804 }
2805
2806 /**
2807  *      ata_do_set_mode - Program timings and issue SET FEATURES - XFER
2808  *      @ap: port on which timings will be programmed
2809  *      @r_failed_dev: out paramter for failed device
2810  *
2811  *      Standard implementation of the function used to tune and set
2812  *      ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2813  *      ata_dev_set_mode() fails, pointer to the failing device is
2814  *      returned in @r_failed_dev.
2815  *
2816  *      LOCKING:
2817  *      PCI/etc. bus probe sem.
2818  *
2819  *      RETURNS:
2820  *      0 on success, negative errno otherwise
2821  */
2822
2823 int ata_do_set_mode(struct ata_port *ap, struct ata_device **r_failed_dev)
2824 {
2825         struct ata_device *dev;
2826         int i, rc = 0, used_dma = 0, found = 0;
2827
2828
2829         /* step 1: calculate xfer_mask */
2830         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2831                 unsigned int pio_mask, dma_mask;
2832
2833                 dev = &ap->device[i];
2834
2835                 if (!ata_dev_enabled(dev))
2836                         continue;
2837
2838                 ata_dev_xfermask(dev);
2839
2840                 pio_mask = ata_pack_xfermask(dev->pio_mask, 0, 0);
2841                 dma_mask = ata_pack_xfermask(0, dev->mwdma_mask, dev->udma_mask);
2842                 dev->pio_mode = ata_xfer_mask2mode(pio_mask);
2843                 dev->dma_mode = ata_xfer_mask2mode(dma_mask);
2844
2845                 found = 1;
2846                 if (dev->dma_mode)
2847                         used_dma = 1;
2848         }
2849         if (!found)
2850                 goto out;
2851
2852         /* step 2: always set host PIO timings */
2853         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2854                 dev = &ap->device[i];
2855                 if (!ata_dev_enabled(dev))
2856                         continue;
2857
2858                 if (!dev->pio_mode) {
2859                         ata_dev_printk(dev, KERN_WARNING, "no PIO support\n");
2860                         rc = -EINVAL;
2861                         goto out;
2862                 }
2863
2864                 dev->xfer_mode = dev->pio_mode;
2865                 dev->xfer_shift = ATA_SHIFT_PIO;
2866                 if (ap->ops->set_piomode)
2867                         ap->ops->set_piomode(ap, dev);
2868         }
2869
2870         /* step 3: set host DMA timings */
2871         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2872                 dev = &ap->device[i];
2873
2874                 if (!ata_dev_enabled(dev) || !dev->dma_mode)
2875                         continue;
2876
2877                 dev->xfer_mode = dev->dma_mode;
2878                 dev->xfer_shift = ata_xfer_mode2shift(dev->dma_mode);
2879                 if (ap->ops->set_dmamode)
2880                         ap->ops->set_dmamode(ap, dev);
2881         }
2882
2883         /* step 4: update devices' xfer mode */
2884         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2885                 dev = &ap->device[i];
2886
2887                 /* don't update suspended devices' xfer mode */
2888                 if (!ata_dev_enabled(dev))
2889                         continue;
2890
2891                 rc = ata_dev_set_mode(dev);
2892                 if (rc)
2893                         goto out;
2894         }
2895
2896         /* Record simplex status. If we selected DMA then the other
2897          * host channels are not permitted to do so.
2898          */
2899         if (used_dma && (ap->host->flags & ATA_HOST_SIMPLEX))
2900                 ap->host->simplex_claimed = ap;
2901
2902         /* step5: chip specific finalisation */
2903         if (ap->ops->post_set_mode)
2904                 ap->ops->post_set_mode(ap);
2905  out:
2906         if (rc)
2907                 *r_failed_dev = dev;
2908         return rc;
2909 }
2910
2911 /**
2912  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
2913  *      @ap: port on which timings will be programmed
2914  *      @r_failed_dev: out paramter for failed device
2915  *
2916  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2917  *      ata_set_mode() fails, pointer to the failing device is
2918  *      returned in @r_failed_dev.
2919  *
2920  *      LOCKING:
2921  *      PCI/etc. bus probe sem.
2922  *
2923  *      RETURNS:
2924  *      0 on success, negative errno otherwise
2925  */
2926 int ata_set_mode(struct ata_port *ap, struct ata_device **r_failed_dev)
2927 {
2928         /* has private set_mode? */
2929         if (ap->ops->set_mode)
2930                 return ap->ops->set_mode(ap, r_failed_dev);
2931         return ata_do_set_mode(ap, r_failed_dev);
2932 }
2933
2934 /**
2935  *      ata_tf_to_host - issue ATA taskfile to host controller
2936  *      @ap: port to which command is being issued
2937  *      @tf: ATA taskfile register set
2938  *
2939  *      Issues ATA taskfile register set to ATA host controller,
2940  *      with proper synchronization with interrupt handler and
2941  *      other threads.
2942  *
2943  *      LOCKING:
2944  *      spin_lock_irqsave(host lock)
2945  */
2946
2947 static inline void ata_tf_to_host(struct ata_port *ap,
2948                                   const struct ata_taskfile *tf)
2949 {
2950         ap->ops->tf_load(ap, tf);
2951         ap->ops->exec_command(ap, tf);
2952 }
2953
2954 /**
2955  *      ata_busy_sleep - sleep until BSY clears, or timeout
2956  *      @ap: port containing status register to be polled
2957  *      @tmout_pat: impatience timeout
2958  *      @tmout: overall timeout
2959  *
2960  *      Sleep until ATA Status register bit BSY clears,
2961  *      or a timeout occurs.
2962  *
2963  *      LOCKING:
2964  *      Kernel thread context (may sleep).
2965  *
2966  *      RETURNS:
2967  *      0 on success, -errno otherwise.
2968  */
2969 int ata_busy_sleep(struct ata_port *ap,
2970                    unsigned long tmout_pat, unsigned long tmout)
2971 {
2972         unsigned long timer_start, timeout;
2973         u8 status;
2974
2975         status = ata_busy_wait(ap, ATA_BUSY, 300);
2976         timer_start = jiffies;
2977         timeout = timer_start + tmout_pat;
2978         while (status != 0xff && (status & ATA_BUSY) &&
2979                time_before(jiffies, timeout)) {
2980                 msleep(50);
2981                 status = ata_busy_wait(ap, ATA_BUSY, 3);
2982         }
2983
2984         if (status != 0xff && (status & ATA_BUSY))
2985                 ata_port_printk(ap, KERN_WARNING,
2986                                 "port is slow to respond, please be patient "
2987                                 "(Status 0x%x)\n", status);
2988
2989         timeout = timer_start + tmout;
2990         while (status != 0xff && (status & ATA_BUSY) &&
2991                time_before(jiffies, timeout)) {
2992                 msleep(50);
2993                 status = ata_chk_status(ap);
2994         }
2995
2996         if (status == 0xff)
2997                 return -ENODEV;
2998
2999         if (status & ATA_BUSY) {
3000                 ata_port_printk(ap, KERN_ERR, "port failed to respond "
3001                                 "(%lu secs, Status 0x%x)\n",
3002                                 tmout / HZ, status);
3003                 return -EBUSY;
3004         }
3005
3006         return 0;
3007 }
3008
3009 /**
3010  *      ata_wait_ready - sleep until BSY clears, or timeout
3011  *      @ap: port containing status register to be polled
3012  *      @deadline: deadline jiffies for the operation
3013  *
3014  *      Sleep until ATA Status register bit BSY clears, or timeout
3015  *      occurs.
3016  *
3017  *      LOCKING:
3018  *      Kernel thread context (may sleep).
3019  *
3020  *      RETURNS:
3021  *      0 on success, -errno otherwise.
3022  */
3023 int ata_wait_ready(struct ata_port *ap, unsigned long deadline)
3024 {
3025         unsigned long start = jiffies;
3026         int warned = 0;
3027
3028         while (1) {
3029                 u8 status = ata_chk_status(ap);
3030                 unsigned long now = jiffies;
3031
3032                 if (!(status & ATA_BUSY))
3033                         return 0;
3034                 if (status == 0xff)
3035                         return -ENODEV;
3036                 if (time_after(now, deadline))
3037                         return -EBUSY;
3038
3039                 if (!warned && time_after(now, start + 5 * HZ) &&
3040                     (deadline - now > 3 * HZ)) {
3041                         ata_port_printk(ap, KERN_WARNING,
3042                                 "port is slow to respond, please be patient "
3043                                 "(Status 0x%x)\n", status);
3044                         warned = 1;
3045                 }
3046
3047                 msleep(50);
3048         }
3049 }
3050
3051 static int ata_bus_post_reset(struct ata_port *ap, unsigned int devmask,
3052                               unsigned long deadline)
3053 {
3054         struct ata_ioports *ioaddr = &ap->ioaddr;
3055         unsigned int dev0 = devmask & (1 << 0);
3056         unsigned int dev1 = devmask & (1 << 1);
3057         int rc, ret = 0;
3058
3059         /* if device 0 was found in ata_devchk, wait for its
3060          * BSY bit to clear
3061          */
3062         if (dev0) {
3063                 rc = ata_wait_ready(ap, deadline);
3064                 if (rc) {
3065                         if (rc != -ENODEV)
3066                                 return rc;
3067                         ret = rc;
3068                 }
3069         }
3070
3071         /* if device 1 was found in ata_devchk, wait for
3072          * register access, then wait for BSY to clear
3073          */
3074         while (dev1) {
3075                 u8 nsect, lbal;
3076
3077                 ap->ops->dev_select(ap, 1);
3078                 nsect = ioread8(ioaddr->nsect_addr);
3079                 lbal = ioread8(ioaddr->lbal_addr);
3080                 if ((nsect == 1) && (lbal == 1))
3081                         break;
3082                 if (time_after(jiffies, deadline))
3083                         return -EBUSY;
3084                 msleep(50);     /* give drive a breather */
3085         }
3086         if (dev1) {
3087                 rc = ata_wait_ready(ap, deadline);
3088                 if (rc) {
3089                         if (rc != -ENODEV)
3090                                 return rc;
3091                         ret = rc;
3092                 }
3093         }
3094
3095         /* is all this really necessary? */
3096         ap->ops->dev_select(ap, 0);
3097         if (dev1)
3098                 ap->ops->dev_select(ap, 1);
3099         if (dev0)
3100                 ap->ops->dev_select(ap, 0);
3101
3102         return ret;
3103 }
3104
3105 static int ata_bus_softreset(struct ata_port *ap, unsigned int devmask,
3106                              unsigned long deadline)
3107 {
3108         struct ata_ioports *ioaddr = &ap->ioaddr;
3109
3110         DPRINTK("ata%u: bus reset via SRST\n", ap->print_id);
3111
3112         /* software reset.  causes dev0 to be selected */
3113         iowrite8(ap->ctl, ioaddr->ctl_addr);
3114         udelay(20);     /* FIXME: flush */
3115         iowrite8(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
3116         udelay(20);     /* FIXME: flush */
3117         iowrite8(ap->ctl, ioaddr->ctl_addr);
3118
3119         /* spec mandates ">= 2ms" before checking status.
3120          * We wait 150ms, because that was the magic delay used for
3121          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
3122          * between when the ATA command register is written, and then
3123          * status is checked.  Because waiting for "a while" before
3124          * checking status is fine, post SRST, we perform this magic
3125          * delay here as well.
3126          *
3127          * Old drivers/ide uses the 2mS rule and then waits for ready
3128          */
3129         msleep(150);
3130
3131         /* Before we perform post reset processing we want to see if
3132          * the bus shows 0xFF because the odd clown forgets the D7
3133          * pulldown resistor.
3134          */
3135         if (ata_check_status(ap) == 0xFF)
3136                 return -ENODEV;
3137
3138         return ata_bus_post_reset(ap, devmask, deadline);
3139 }
3140
3141 /**
3142  *      ata_bus_reset - reset host port and associated ATA channel
3143  *      @ap: port to reset
3144  *
3145  *      This is typically the first time we actually start issuing
3146  *      commands to the ATA channel.  We wait for BSY to clear, then
3147  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
3148  *      result.  Determine what devices, if any, are on the channel
3149  *      by looking at the device 0/1 error register.  Look at the signature
3150  *      stored in each device's taskfile registers, to determine if
3151  *      the device is ATA or ATAPI.
3152  *
3153  *      LOCKING:
3154  *      PCI/etc. bus probe sem.
3155  *      Obtains host lock.
3156  *
3157  *      SIDE EFFECTS:
3158  *      Sets ATA_FLAG_DISABLED if bus reset fails.
3159  */
3160
3161 void ata_bus_reset(struct ata_port *ap)
3162 {
3163         struct ata_ioports *ioaddr = &ap->ioaddr;
3164         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3165         u8 err;
3166         unsigned int dev0, dev1 = 0, devmask = 0;
3167         int rc;
3168
3169         DPRINTK("ENTER, host %u, port %u\n", ap->print_id, ap->port_no);
3170
3171         /* determine if device 0/1 are present */
3172         if (ap->flags & ATA_FLAG_SATA_RESET)
3173                 dev0 = 1;
3174         else {
3175                 dev0 = ata_devchk(ap, 0);
3176                 if (slave_possible)
3177                         dev1 = ata_devchk(ap, 1);
3178         }
3179
3180         if (dev0)
3181                 devmask |= (1 << 0);
3182         if (dev1)
3183                 devmask |= (1 << 1);
3184
3185         /* select device 0 again */
3186         ap->ops->dev_select(ap, 0);
3187
3188         /* issue bus reset */
3189         if (ap->flags & ATA_FLAG_SRST) {
3190                 rc = ata_bus_softreset(ap, devmask, jiffies + 40 * HZ);
3191                 if (rc && rc != -ENODEV)
3192                         goto err_out;
3193         }
3194
3195         /*
3196          * determine by signature whether we have ATA or ATAPI devices
3197          */
3198         ap->device[0].class = ata_dev_try_classify(ap, 0, &err);
3199         if ((slave_possible) && (err != 0x81))
3200                 ap->device[1].class = ata_dev_try_classify(ap, 1, &err);
3201
3202         /* re-enable interrupts */
3203         ap->ops->irq_on(ap);
3204
3205         /* is double-select really necessary? */
3206         if (ap->device[1].class != ATA_DEV_NONE)
3207                 ap->ops->dev_select(ap, 1);
3208         if (ap->device[0].class != ATA_DEV_NONE)
3209                 ap->ops->dev_select(ap, 0);
3210
3211         /* if no devices were detected, disable this port */
3212         if ((ap->device[0].class == ATA_DEV_NONE) &&
3213             (ap->device[1].class == ATA_DEV_NONE))
3214                 goto err_out;
3215
3216         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
3217                 /* set up device control for ATA_FLAG_SATA_RESET */
3218                 iowrite8(ap->ctl, ioaddr->ctl_addr);
3219         }
3220
3221         DPRINTK("EXIT\n");
3222         return;
3223
3224 err_out:
3225         ata_port_printk(ap, KERN_ERR, "disabling port\n");
3226         ap->ops->port_disable(ap);
3227
3228         DPRINTK("EXIT\n");
3229 }
3230
3231 /**
3232  *      sata_phy_debounce - debounce SATA phy status
3233  *      @ap: ATA port to debounce SATA phy status for
3234  *      @params: timing parameters { interval, duratinon, timeout } in msec
3235  *      @deadline: deadline jiffies for the operation
3236  *
3237  *      Make sure SStatus of @ap reaches stable state, determined by
3238  *      holding the same value where DET is not 1 for @duration polled
3239  *      every @interval, before @timeout.  Timeout constraints the
3240  *      beginning of the stable state.  Because DET gets stuck at 1 on
3241  *      some controllers after hot unplugging, this functions waits
3242  *      until timeout then returns 0 if DET is stable at 1.
3243  *
3244  *      @timeout is further limited by @deadline.  The sooner of the
3245  *      two is used.
3246  *
3247  *      LOCKING:
3248  *      Kernel thread context (may sleep)
3249  *
3250  *      RETURNS:
3251  *      0 on success, -errno on failure.
3252  */
3253 int sata_phy_debounce(struct ata_port *ap, const unsigned long *params,
3254                       unsigned long deadline)
3255 {
3256         unsigned long interval_msec = params[0];
3257         unsigned long duration = msecs_to_jiffies(params[1]);
3258         unsigned long last_jiffies, t;
3259         u32 last, cur;
3260         int rc;
3261
3262         t = jiffies + msecs_to_jiffies(params[2]);
3263         if (time_before(t, deadline))
3264                 deadline = t;
3265
3266         if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
3267                 return rc;
3268         cur &= 0xf;
3269
3270         last = cur;
3271         last_jiffies = jiffies;
3272
3273         while (1) {
3274                 msleep(interval_msec);
3275                 if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
3276                         return rc;
3277                 cur &= 0xf;
3278
3279                 /* DET stable? */
3280                 if (cur == last) {
3281                         if (cur == 1 && time_before(jiffies, deadline))
3282                                 continue;
3283                         if (time_after(jiffies, last_jiffies + duration))
3284                                 return 0;
3285                         continue;
3286                 }
3287
3288                 /* unstable, start over */
3289                 last = cur;
3290                 last_jiffies = jiffies;
3291
3292                 /* check deadline */
3293                 if (time_after(jiffies, deadline))
3294                         return -EBUSY;
3295         }
3296 }
3297
3298 /**
3299  *      sata_phy_resume - resume SATA phy
3300  *      @ap: ATA port to resume SATA phy for
3301  *      @params: timing parameters { interval, duratinon, timeout } in msec
3302  *      @deadline: deadline jiffies for the operation
3303  *
3304  *      Resume SATA phy of @ap and debounce it.
3305  *
3306  *      LOCKING:
3307  *      Kernel thread context (may sleep)
3308  *
3309  *      RETURNS:
3310  *      0 on success, -errno on failure.
3311  */
3312 int sata_phy_resume(struct ata_port *ap, const unsigned long *params,
3313                     unsigned long deadline)
3314 {
3315         u32 scontrol;
3316         int rc;
3317
3318         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3319                 return rc;
3320
3321         scontrol = (scontrol & 0x0f0) | 0x300;
3322
3323         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
3324                 return rc;
3325
3326         /* Some PHYs react badly if SStatus is pounded immediately
3327          * after resuming.  Delay 200ms before debouncing.
3328          */
3329         msleep(200);
3330
3331         return sata_phy_debounce(ap, params, deadline);
3332 }
3333
3334 /**
3335  *      ata_std_prereset - prepare for reset
3336  *      @ap: ATA port to be reset
3337  *      @deadline: deadline jiffies for the operation
3338  *
3339  *      @ap is about to be reset.  Initialize it.  Failure from
3340  *      prereset makes libata abort whole reset sequence and give up
3341  *      that port, so prereset should be best-effort.  It does its
3342  *      best to prepare for reset sequence but if things go wrong, it
3343  *      should just whine, not fail.
3344  *
3345  *      LOCKING:
3346  *      Kernel thread context (may sleep)
3347  *
3348  *      RETURNS:
3349  *      0 on success, -errno otherwise.
3350  */
3351 int ata_std_prereset(struct ata_port *ap, unsigned long deadline)
3352 {
3353         struct ata_eh_context *ehc = &ap->eh_context;
3354         const unsigned long *timing = sata_ehc_deb_timing(ehc);
3355         int rc;
3356
3357         /* handle link resume */
3358         if ((ehc->i.flags & ATA_EHI_RESUME_LINK) &&
3359             (ap->flags & ATA_FLAG_HRST_TO_RESUME))
3360                 ehc->i.action |= ATA_EH_HARDRESET;
3361
3362         /* if we're about to do hardreset, nothing more to do */
3363         if (ehc->i.action & ATA_EH_HARDRESET)
3364                 return 0;
3365
3366         /* if SATA, resume phy */
3367         if (ap->cbl == ATA_CBL_SATA) {
3368                 rc = sata_phy_resume(ap, timing, deadline);
3369                 /* whine about phy resume failure but proceed */
3370                 if (rc && rc != -EOPNOTSUPP)
3371                         ata_port_printk(ap, KERN_WARNING, "failed to resume "
3372                                         "link for reset (errno=%d)\n", rc);
3373         }
3374
3375         /* Wait for !BSY if the controller can wait for the first D2H
3376          * Reg FIS and we don't know that no device is attached.
3377          */
3378         if (!(ap->flags & ATA_FLAG_SKIP_D2H_BSY) && !ata_port_offline(ap)) {
3379                 rc = ata_wait_ready(ap, deadline);
3380                 if (rc) {
3381                         ata_port_printk(ap, KERN_WARNING, "device not ready "
3382                                         "(errno=%d), forcing hardreset\n", rc);
3383                         ehc->i.action |= ATA_EH_HARDRESET;
3384                 }
3385         }
3386
3387         return 0;
3388 }
3389
3390 /**
3391  *      ata_std_softreset - reset host port via ATA SRST
3392  *      @ap: port to reset
3393  *      @classes: resulting classes of attached devices
3394  *      @deadline: deadline jiffies for the operation
3395  *
3396  *      Reset host port using ATA SRST.
3397  *
3398  *      LOCKING:
3399  *      Kernel thread context (may sleep)
3400  *
3401  *      RETURNS:
3402  *      0 on success, -errno otherwise.
3403  */
3404 int ata_std_softreset(struct ata_port *ap, unsigned int *classes,
3405                       unsigned long deadline)
3406 {
3407         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3408         unsigned int devmask = 0;
3409         int rc;
3410         u8 err;
3411
3412         DPRINTK("ENTER\n");
3413
3414         if (ata_port_offline(ap)) {
3415                 classes[0] = ATA_DEV_NONE;
3416                 goto out;
3417         }
3418
3419         /* determine if device 0/1 are present */
3420         if (ata_devchk(ap, 0))
3421                 devmask |= (1 << 0);
3422         if (slave_possible && ata_devchk(ap, 1))
3423                 devmask |= (1 << 1);
3424
3425         /* select device 0 again */
3426         ap->ops->dev_select(ap, 0);
3427
3428         /* issue bus reset */
3429         DPRINTK("about to softreset, devmask=%x\n", devmask);
3430         rc = ata_bus_softreset(ap, devmask, deadline);
3431         /* if link is occupied, -ENODEV too is an error */
3432         if (rc && (rc != -ENODEV || sata_scr_valid(ap))) {
3433                 ata_port_printk(ap, KERN_ERR, "SRST failed (errno=%d)\n", rc);
3434                 return rc;
3435         }
3436
3437         /* determine by signature whether we have ATA or ATAPI devices */
3438         classes[0] = ata_dev_try_classify(ap, 0, &err);
3439         if (slave_possible && err != 0x81)
3440                 classes[1] = ata_dev_try_classify(ap, 1, &err);
3441
3442  out:
3443         DPRINTK("EXIT, classes[0]=%u [1]=%u\n", classes[0], classes[1]);
3444         return 0;
3445 }
3446
3447 /**
3448  *      sata_port_hardreset - reset port via SATA phy reset
3449  *      @ap: port to reset
3450  *      @timing: timing parameters { interval, duratinon, timeout } in msec
3451  *      @deadline: deadline jiffies for the operation
3452  *
3453  *      SATA phy-reset host port using DET bits of SControl register.
3454  *
3455  *      LOCKING:
3456  *      Kernel thread context (may sleep)
3457  *
3458  *      RETURNS:
3459  *      0 on success, -errno otherwise.
3460  */
3461 int sata_port_hardreset(struct ata_port *ap, const unsigned long *timing,
3462                         unsigned long deadline)
3463 {
3464         u32 scontrol;
3465         int rc;
3466
3467         DPRINTK("ENTER\n");
3468
3469         if (sata_set_spd_needed(ap)) {
3470                 /* SATA spec says nothing about how to reconfigure
3471                  * spd.  To be on the safe side, turn off phy during
3472                  * reconfiguration.  This works for at least ICH7 AHCI
3473                  * and Sil3124.
3474                  */
3475                 if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3476                         goto out;
3477
3478                 scontrol = (scontrol & 0x0f0) | 0x304;
3479
3480                 if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
3481                         goto out;
3482
3483                 sata_set_spd(ap);
3484         }
3485
3486         /* issue phy wake/reset */
3487         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3488                 goto out;
3489
3490         scontrol = (scontrol & 0x0f0) | 0x301;
3491
3492         if ((rc = sata_scr_write_flush(ap, SCR_CONTROL, scontrol)))
3493                 goto out;
3494
3495         /* Couldn't find anything in SATA I/II specs, but AHCI-1.1
3496          * 10.4.2 says at least 1 ms.
3497          */
3498         msleep(1);
3499
3500         /* bring phy back */
3501         rc = sata_phy_resume(ap, timing, deadline);
3502  out:
3503         DPRINTK("EXIT, rc=%d\n", rc);
3504         return rc;
3505 }
3506
3507 /**
3508  *      sata_std_hardreset - reset host port via SATA phy reset
3509  *      @ap: port to reset
3510  *      @class: resulting class of attached device
3511  *      @deadline: deadline jiffies for the operation
3512  *
3513  *      SATA phy-reset host port using DET bits of SControl register,
3514  *      wait for !BSY and classify the attached device.
3515  *
3516  *      LOCKING:
3517  *      Kernel thread context (may sleep)
3518  *
3519  *      RETURNS:
3520  *      0 on success, -errno otherwise.
3521  */
3522 int sata_std_hardreset(struct ata_port *ap, unsigned int *class,
3523                        unsigned long deadline)
3524 {
3525         const unsigned long *timing = sata_ehc_deb_timing(&ap->eh_context);
3526         int rc;
3527
3528         DPRINTK("ENTER\n");
3529
3530         /* do hardreset */
3531         rc = sata_port_hardreset(ap, timing, deadline);
3532         if (rc) {
3533                 ata_port_printk(ap, KERN_ERR,
3534                                 "COMRESET failed (errno=%d)\n", rc);
3535                 return rc;
3536         }
3537
3538         /* TODO: phy layer with polling, timeouts, etc. */
3539         if (ata_port_offline(ap)) {
3540                 *class = ATA_DEV_NONE;
3541                 DPRINTK("EXIT, link offline\n");
3542                 return 0;
3543         }
3544
3545         /* wait a while before checking status, see SRST for more info */
3546         msleep(150);
3547
3548         rc = ata_wait_ready(ap, deadline);
3549         /* link occupied, -ENODEV too is an error */
3550         if (rc) {
3551                 ata_port_printk(ap, KERN_ERR,
3552                                 "COMRESET failed (errno=%d)\n", rc);
3553                 return rc;
3554         }
3555
3556         ap->ops->dev_select(ap, 0);     /* probably unnecessary */
3557
3558         *class = ata_dev_try_classify(ap, 0, NULL);
3559
3560         DPRINTK("EXIT, class=%u\n", *class);
3561         return 0;
3562 }
3563
3564 /**
3565  *      ata_std_postreset - standard postreset callback
3566  *      @ap: the target ata_port
3567  *      @classes: classes of attached devices
3568  *
3569  *      This function is invoked after a successful reset.  Note that
3570  *      the device might have been reset more than once using
3571  *      different reset methods before postreset is invoked.
3572  *
3573  *      LOCKING:
3574  *      Kernel thread context (may sleep)
3575  */
3576 void ata_std_postreset(struct ata_port *ap, unsigned int *classes)
3577 {
3578         u32 serror;
3579
3580         DPRINTK("ENTER\n");
3581
3582         /* print link status */
3583         sata_print_link_status(ap);
3584
3585         /* clear SError */
3586         if (sata_scr_read(ap, SCR_ERROR, &serror) == 0)
3587                 sata_scr_write(ap, SCR_ERROR, serror);
3588
3589         /* re-enable interrupts */
3590         if (!ap->ops->error_handler)
3591                 ap->ops->irq_on(ap);
3592
3593         /* is double-select really necessary? */
3594         if (classes[0] != ATA_DEV_NONE)
3595                 ap->ops->dev_select(ap, 1);
3596         if (classes[1] != ATA_DEV_NONE)
3597                 ap->ops->dev_select(ap, 0);
3598
3599         /* bail out if no device is present */
3600         if (classes[0] == ATA_DEV_NONE && classes[1] == ATA_DEV_NONE) {
3601                 DPRINTK("EXIT, no device\n");
3602                 return;
3603         }
3604
3605         /* set up device control */
3606         if (ap->ioaddr.ctl_addr)
3607                 iowrite8(ap->ctl, ap->ioaddr.ctl_addr);
3608
3609         DPRINTK("EXIT\n");
3610 }
3611
3612 /**
3613  *      ata_dev_same_device - Determine whether new ID matches configured device
3614  *      @dev: device to compare against
3615  *      @new_class: class of the new device
3616  *      @new_id: IDENTIFY page of the new device
3617  *
3618  *      Compare @new_class and @new_id against @dev and determine
3619  *      whether @dev is the device indicated by @new_class and
3620  *      @new_id.
3621  *
3622  *      LOCKING:
3623  *      None.
3624  *
3625  *      RETURNS:
3626  *      1 if @dev matches @new_class and @new_id, 0 otherwise.
3627  */
3628 static int ata_dev_same_device(struct ata_device *dev, unsigned int new_class,
3629                                const u16 *new_id)
3630 {
3631         const u16 *old_id = dev->id;
3632         unsigned char model[2][ATA_ID_PROD_LEN + 1];
3633         unsigned char serial[2][ATA_ID_SERNO_LEN + 1];
3634
3635         if (dev->class != new_class) {
3636                 ata_dev_printk(dev, KERN_INFO, "class mismatch %d != %d\n",
3637                                dev->class, new_class);
3638                 return 0;
3639         }
3640
3641         ata_id_c_string(old_id, model[0], ATA_ID_PROD, sizeof(model[0]));
3642         ata_id_c_string(new_id, model[1], ATA_ID_PROD, sizeof(model[1]));
3643         ata_id_c_string(old_id, serial[0], ATA_ID_SERNO, sizeof(serial[0]));
3644         ata_id_c_string(new_id, serial[1], ATA_ID_SERNO, sizeof(serial[1]));
3645
3646         if (strcmp(model[0], model[1])) {
3647                 ata_dev_printk(dev, KERN_INFO, "model number mismatch "
3648                                "'%s' != '%s'\n", model[0], model[1]);
3649                 return 0;
3650         }
3651
3652         if (strcmp(serial[0], serial[1])) {
3653                 ata_dev_printk(dev, KERN_INFO, "serial number mismatch "
3654                                "'%s' != '%s'\n", serial[0], serial[1]);
3655                 return 0;
3656         }
3657
3658         return 1;
3659 }
3660
3661 /**
3662  *      ata_dev_reread_id - Re-read IDENTIFY data
3663  *      @adev: target ATA device
3664  *      @readid_flags: read ID flags
3665  *
3666  *      Re-read IDENTIFY page and make sure @dev is still attached to
3667  *      the port.
3668  *
3669  *      LOCKING:
3670  *      Kernel thread context (may sleep)
3671  *
3672  *      RETURNS:
3673  *      0 on success, negative errno otherwise
3674  */
3675 int ata_dev_reread_id(struct ata_device *dev, unsigned int readid_flags)
3676 {
3677         unsigned int class = dev->class;
3678         u16 *id = (void *)dev->ap->sector_buf;
3679         int rc;
3680
3681         /* read ID data */
3682         rc = ata_dev_read_id(dev, &class, readid_flags, id);
3683         if (rc)
3684                 return rc;
3685
3686         /* is the device still there? */
3687         if (!ata_dev_same_device(dev, class, id))
3688                 return -ENODEV;
3689
3690         memcpy(dev->id, id, sizeof(id[0]) * ATA_ID_WORDS);
3691         return 0;
3692 }
3693
3694 /**
3695  *      ata_dev_revalidate - Revalidate ATA device
3696  *      @dev: device to revalidate
3697  *      @readid_flags: read ID flags
3698  *
3699  *      Re-read IDENTIFY page, make sure @dev is still attached to the
3700  *      port and reconfigure it according to the new IDENTIFY page.
3701  *
3702  *      LOCKING:
3703  *      Kernel thread context (may sleep)
3704  *
3705  *      RETURNS:
3706  *      0 on success, negative errno otherwise
3707  */
3708 int ata_dev_revalidate(struct ata_device *dev, unsigned int readid_flags)
3709 {
3710         u64 n_sectors = dev->n_sectors;
3711         int rc;
3712
3713         if (!ata_dev_enabled(dev))
3714                 return -ENODEV;
3715
3716         /* re-read ID */
3717         rc = ata_dev_reread_id(dev, readid_flags);
3718         if (rc)
3719                 goto fail;
3720
3721         /* configure device according to the new ID */
3722         rc = ata_dev_configure(dev);
3723         if (rc)
3724                 goto fail;
3725
3726         /* verify n_sectors hasn't changed */
3727         if (dev->class == ATA_DEV_ATA && dev->n_sectors != n_sectors) {
3728                 ata_dev_printk(dev, KERN_INFO, "n_sectors mismatch "
3729                                "%llu != %llu\n",
3730                                (unsigned long long)n_sectors,
3731                                (unsigned long long)dev->n_sectors);
3732                 rc = -ENODEV;
3733                 goto fail;
3734         }
3735
3736         return 0;
3737
3738  fail:
3739         ata_dev_printk(dev, KERN_ERR, "revalidation failed (errno=%d)\n", rc);
3740         return rc;
3741 }
3742
3743 struct ata_blacklist_entry {
3744         const char *model_num;
3745         const char *model_rev;
3746         unsigned long horkage;
3747 };
3748
3749 static const struct ata_blacklist_entry ata_device_blacklist [] = {
3750         /* Devices with DMA related problems under Linux */
3751         { "WDC AC11000H",       NULL,           ATA_HORKAGE_NODMA },
3752         { "WDC AC22100H",       NULL,           ATA_HORKAGE_NODMA },
3753         { "WDC AC32500H",       NULL,           ATA_HORKAGE_NODMA },
3754         { "WDC AC33100H",       NULL,           ATA_HORKAGE_NODMA },
3755         { "WDC AC31600H",       NULL,           ATA_HORKAGE_NODMA },
3756         { "WDC AC32100H",       "24.09P07",     ATA_HORKAGE_NODMA },
3757         { "WDC AC23200L",       "21.10N21",     ATA_HORKAGE_NODMA },
3758         { "Compaq CRD-8241B",   NULL,           ATA_HORKAGE_NODMA },
3759         { "CRD-8400B",          NULL,           ATA_HORKAGE_NODMA },
3760         { "CRD-8480B",          NULL,           ATA_HORKAGE_NODMA },
3761         { "CRD-8482B",          NULL,           ATA_HORKAGE_NODMA },
3762         { "CRD-84",             NULL,           ATA_HORKAGE_NODMA },
3763         { "SanDisk SDP3B",      NULL,           ATA_HORKAGE_NODMA },
3764         { "SanDisk SDP3B-64",   NULL,           ATA_HORKAGE_NODMA },
3765         { "SANYO CD-ROM CRD",   NULL,           ATA_HORKAGE_NODMA },
3766         { "HITACHI CDR-8",      NULL,           ATA_HORKAGE_NODMA },
3767         { "HITACHI CDR-8335",   NULL,           ATA_HORKAGE_NODMA },
3768         { "HITACHI CDR-8435",   NULL,           ATA_HORKAGE_NODMA },
3769         { "Toshiba CD-ROM XM-6202B", NULL,      ATA_HORKAGE_NODMA },
3770         { "TOSHIBA CD-ROM XM-1702BC", NULL,     ATA_HORKAGE_NODMA },
3771         { "CD-532E-A",          NULL,           ATA_HORKAGE_NODMA },
3772         { "E-IDE CD-ROM CR-840",NULL,           ATA_HORKAGE_NODMA },
3773         { "CD-ROM Drive/F5A",   NULL,           ATA_HORKAGE_NODMA },
3774         { "WPI CDD-820",        NULL,           ATA_HORKAGE_NODMA },
3775         { "SAMSUNG CD-ROM SC-148C", NULL,       ATA_HORKAGE_NODMA },
3776         { "SAMSUNG CD-ROM SC",  NULL,           ATA_HORKAGE_NODMA },
3777         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",NULL,ATA_HORKAGE_NODMA },
3778         { "_NEC DV5800A",       NULL,           ATA_HORKAGE_NODMA },
3779         { "SAMSUNG CD-ROM SN-124","N001",       ATA_HORKAGE_NODMA },
3780
3781         /* Weird ATAPI devices */
3782         { "TORiSAN DVD-ROM DRD-N216", NULL,     ATA_HORKAGE_MAX_SEC_128 |
3783                                                 ATA_HORKAGE_DMA_RW_ONLY },
3784
3785         /* Devices we expect to fail diagnostics */
3786
3787         /* Devices where NCQ should be avoided */
3788         /* NCQ is slow */
3789         { "WDC WD740ADFD-00",   NULL,           ATA_HORKAGE_NONCQ },
3790         /* http://thread.gmane.org/gmane.linux.ide/14907 */
3791         { "FUJITSU MHT2060BH",  NULL,           ATA_HORKAGE_NONCQ },
3792         /* NCQ is broken */
3793         { "Maxtor 6L250S0",     "BANC1G10",     ATA_HORKAGE_NONCQ },
3794         /* NCQ hard hangs device under heavier load, needs hard power cycle */
3795         { "Maxtor 6B250S0",     "BANC1B70",     ATA_HORKAGE_NONCQ },
3796         /* Blacklist entries taken from Silicon Image 3124/3132
3797            Windows driver .inf file - also several Linux problem reports */
3798         { "HTS541060G9SA00",    "MB3OC60D",     ATA_HORKAGE_NONCQ, },
3799         { "HTS541080G9SA00",    "MB4OC60D",     ATA_HORKAGE_NONCQ, },
3800         { "HTS541010G9SA00",    "MBZOC60D",     ATA_HORKAGE_NONCQ, },
3801
3802         /* Devices with NCQ limits */
3803
3804         /* End Marker */
3805         { }
3806 };
3807
3808 unsigned long ata_device_blacklisted(const struct ata_device *dev)
3809 {
3810         unsigned char model_num[ATA_ID_PROD_LEN + 1];
3811         unsigned char model_rev[ATA_ID_FW_REV_LEN + 1];
3812         const struct ata_blacklist_entry *ad = ata_device_blacklist;
3813
3814         ata_id_c_string(dev->id, model_num, ATA_ID_PROD, sizeof(model_num));
3815         ata_id_c_string(dev->id, model_rev, ATA_ID_FW_REV, sizeof(model_rev));
3816
3817         while (ad->model_num) {
3818                 if (!strcmp(ad->model_num, model_num)) {
3819                         if (ad->model_rev == NULL)
3820                                 return ad->horkage;
3821                         if (!strcmp(ad->model_rev, model_rev))
3822                                 return ad->horkage;
3823                 }
3824                 ad++;
3825         }
3826         return 0;
3827 }
3828
3829 static int ata_dma_blacklisted(const struct ata_device *dev)
3830 {
3831         /* We don't support polling DMA.
3832          * DMA blacklist those ATAPI devices with CDB-intr (and use PIO)
3833          * if the LLDD handles only interrupts in the HSM_ST_LAST state.
3834          */
3835         if ((dev->ap->flags & ATA_FLAG_PIO_POLLING) &&
3836             (dev->flags & ATA_DFLAG_CDB_INTR))
3837                 return 1;
3838         return (ata_device_blacklisted(dev) & ATA_HORKAGE_NODMA) ? 1 : 0;
3839 }
3840
3841 /**
3842  *      ata_dev_xfermask - Compute supported xfermask of the given device
3843  *      @dev: Device to compute xfermask for
3844  *
3845  *      Compute supported xfermask of @dev and store it in
3846  *      dev->*_mask.  This function is responsible for applying all
3847  *      known limits including host controller limits, device
3848  *      blacklist, etc...
3849  *
3850  *      LOCKING:
3851  *      None.
3852  */
3853 static void ata_dev_xfermask(struct ata_device *dev)
3854 {
3855         struct ata_port *ap = dev->ap;
3856         struct ata_host *host = ap->host;
3857         unsigned long xfer_mask;
3858
3859         /* controller modes available */
3860         xfer_mask = ata_pack_xfermask(ap->pio_mask,
3861                                       ap->mwdma_mask, ap->udma_mask);
3862
3863         /* drive modes available */
3864         xfer_mask &= ata_pack_xfermask(dev->pio_mask,
3865                                        dev->mwdma_mask, dev->udma_mask);
3866         xfer_mask &= ata_id_xfermask(dev->id);
3867
3868         /*
3869          *      CFA Advanced TrueIDE timings are not allowed on a shared
3870          *      cable
3871          */
3872         if (ata_dev_pair(dev)) {
3873                 /* No PIO5 or PIO6 */
3874                 xfer_mask &= ~(0x03 << (ATA_SHIFT_PIO + 5));
3875                 /* No MWDMA3 or MWDMA 4 */
3876                 xfer_mask &= ~(0x03 << (ATA_SHIFT_MWDMA + 3));
3877         }
3878
3879         if (ata_dma_blacklisted(dev)) {
3880                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3881                 ata_dev_printk(dev, KERN_WARNING,
3882                                "device is on DMA blacklist, disabling DMA\n");
3883         }
3884
3885         if ((host->flags & ATA_HOST_SIMPLEX) &&
3886             host->simplex_claimed && host->simplex_claimed != ap) {
3887                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3888                 ata_dev_printk(dev, KERN_WARNING, "simplex DMA is claimed by "
3889                                "other device, disabling DMA\n");
3890         }
3891
3892         if (ap->flags & ATA_FLAG_NO_IORDY)
3893                 xfer_mask &= ata_pio_mask_no_iordy(dev);
3894
3895         if (ap->ops->mode_filter)
3896                 xfer_mask = ap->ops->mode_filter(dev, xfer_mask);
3897
3898         /* Apply cable rule here.  Don't apply it early because when
3899          * we handle hot plug the cable type can itself change.
3900          * Check this last so that we know if the transfer rate was
3901          * solely limited by the cable.
3902          * Unknown or 80 wire cables reported host side are checked
3903          * drive side as well. Cases where we know a 40wire cable
3904          * is used safely for 80 are not checked here.
3905          */
3906         if (xfer_mask & (0xF8 << ATA_SHIFT_UDMA))
3907                 /* UDMA/44 or higher would be available */
3908                 if((ap->cbl == ATA_CBL_PATA40) ||
3909                     (ata_drive_40wire(dev->id) &&
3910                      (ap->cbl == ATA_CBL_PATA_UNK ||
3911                      ap->cbl == ATA_CBL_PATA80))) {
3912                         ata_dev_printk(dev, KERN_WARNING,
3913                                  "limited to UDMA/33 due to 40-wire cable\n");
3914                         xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
3915                 }
3916
3917         ata_unpack_xfermask(xfer_mask, &dev->pio_mask,
3918                             &dev->mwdma_mask, &dev->udma_mask);
3919 }
3920
3921 /**
3922  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
3923  *      @dev: Device to which command will be sent
3924  *
3925  *      Issue SET FEATURES - XFER MODE command to device @dev
3926  *      on port @ap.
3927  *
3928  *      LOCKING:
3929  *      PCI/etc. bus probe sem.
3930  *
3931  *      RETURNS:
3932  *      0 on success, AC_ERR_* mask otherwise.
3933  */
3934
3935 static unsigned int ata_dev_set_xfermode(struct ata_device *dev)
3936 {
3937         struct ata_taskfile tf;
3938         unsigned int err_mask;
3939
3940         /* set up set-features taskfile */
3941         DPRINTK("set features - xfer mode\n");
3942
3943         ata_tf_init(dev, &tf);
3944         tf.command = ATA_CMD_SET_FEATURES;
3945         tf.feature = SETFEATURES_XFER;
3946         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
3947         tf.protocol = ATA_PROT_NODATA;
3948         tf.nsect = dev->xfer_mode;
3949
3950         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3951
3952         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3953         return err_mask;
3954 }
3955
3956 /**
3957  *      ata_dev_init_params - Issue INIT DEV PARAMS command
3958  *      @dev: Device to which command will be sent
3959  *      @heads: Number of heads (taskfile parameter)
3960  *      @sectors: Number of sectors (taskfile parameter)
3961  *
3962  *      LOCKING:
3963  *      Kernel thread context (may sleep)
3964  *
3965  *      RETURNS:
3966  *      0 on success, AC_ERR_* mask otherwise.
3967  */
3968 static unsigned int ata_dev_init_params(struct ata_device *dev,
3969                                         u16 heads, u16 sectors)
3970 {
3971         struct ata_taskfile tf;
3972         unsigned int err_mask;
3973
3974         /* Number of sectors per track 1-255. Number of heads 1-16 */
3975         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
3976                 return AC_ERR_INVALID;
3977
3978         /* set up init dev params taskfile */
3979         DPRINTK("init dev params \n");
3980
3981         ata_tf_init(dev, &tf);
3982         tf.command = ATA_CMD_INIT_DEV_PARAMS;
3983         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
3984         tf.protocol = ATA_PROT_NODATA;
3985         tf.nsect = sectors;
3986         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
3987
3988         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3989
3990         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3991         return err_mask;
3992 }
3993
3994 /**
3995  *      ata_sg_clean - Unmap DMA memory associated with command
3996  *      @qc: Command containing DMA memory to be released
3997  *
3998  *      Unmap all mapped DMA memory associated with this command.
3999  *
4000  *      LOCKING:
4001  *      spin_lock_irqsave(host lock)
4002  */
4003 void ata_sg_clean(struct ata_queued_cmd *qc)
4004 {
4005         struct ata_port *ap = qc->ap;
4006         struct scatterlist *sg = qc->__sg;
4007         int dir = qc->dma_dir;
4008         void *pad_buf = NULL;
4009
4010         WARN_ON(!(qc->flags & ATA_QCFLAG_DMAMAP));
4011         WARN_ON(sg == NULL);
4012
4013         if (qc->flags & ATA_QCFLAG_SINGLE)
4014                 WARN_ON(qc->n_elem > 1);
4015
4016         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
4017
4018         /* if we padded the buffer out to 32-bit bound, and data
4019          * xfer direction is from-device, we must copy from the
4020          * pad buffer back into the supplied buffer
4021          */
4022         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
4023                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4024
4025         if (qc->flags & ATA_QCFLAG_SG) {
4026                 if (qc->n_elem)
4027                         dma_unmap_sg(ap->dev, sg, qc->n_elem, dir);
4028                 /* restore last sg */
4029                 sg[qc->orig_n_elem - 1].length += qc->pad_len;
4030                 if (pad_buf) {
4031                         struct scatterlist *psg = &qc->pad_sgent;
4032                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
4033                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
4034                         kunmap_atomic(addr, KM_IRQ0);
4035                 }
4036         } else {
4037                 if (qc->n_elem)
4038                         dma_unmap_single(ap->dev,
4039                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
4040                                 dir);
4041                 /* restore sg */
4042                 sg->length += qc->pad_len;
4043                 if (pad_buf)
4044                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
4045                                pad_buf, qc->pad_len);
4046         }
4047
4048         qc->flags &= ~ATA_QCFLAG_DMAMAP;
4049         qc->__sg = NULL;
4050 }
4051
4052 /**
4053  *      ata_fill_sg - Fill PCI IDE PRD table
4054  *      @qc: Metadata associated with taskfile to be transferred
4055  *
4056  *      Fill PCI IDE PRD (scatter-gather) table with segments
4057  *      associated with the current disk command.
4058  *
4059  *      LOCKING:
4060  *      spin_lock_irqsave(host lock)
4061  *
4062  */
4063 static void ata_fill_sg(struct ata_queued_cmd *qc)
4064 {
4065         struct ata_port *ap = qc->ap;
4066         struct scatterlist *sg;
4067         unsigned int idx;
4068
4069         WARN_ON(qc->__sg == NULL);
4070         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
4071
4072         idx = 0;
4073         ata_for_each_sg(sg, qc) {
4074                 u32 addr, offset;
4075                 u32 sg_len, len;
4076
4077                 /* determine if physical DMA addr spans 64K boundary.
4078                  * Note h/w doesn't support 64-bit, so we unconditionally
4079                  * truncate dma_addr_t to u32.
4080                  */
4081                 addr = (u32) sg_dma_address(sg);
4082                 sg_len = sg_dma_len(sg);
4083
4084                 while (sg_len) {
4085                         offset = addr & 0xffff;
4086                         len = sg_len;
4087                         if ((offset + sg_len) > 0x10000)
4088                                 len = 0x10000 - offset;
4089
4090                         ap->prd[idx].addr = cpu_to_le32(addr);
4091                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
4092                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
4093
4094                         idx++;
4095                         sg_len -= len;
4096                         addr += len;
4097                 }
4098         }
4099
4100         if (idx)
4101                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
4102 }
4103 /**
4104  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
4105  *      @qc: Metadata associated with taskfile to check
4106  *
4107  *      Allow low-level driver to filter ATA PACKET commands, returning
4108  *      a status indicating whether or not it is OK to use DMA for the
4109  *      supplied PACKET command.
4110  *
4111  *      LOCKING:
4112  *      spin_lock_irqsave(host lock)
4113  *
4114  *      RETURNS: 0 when ATAPI DMA can be used
4115  *               nonzero otherwise
4116  */
4117 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
4118 {
4119         struct ata_port *ap = qc->ap;
4120         int rc = 0; /* Assume ATAPI DMA is OK by default */
4121
4122         /* some drives can only do ATAPI DMA on read/write */
4123         if (unlikely(qc->dev->horkage & ATA_HORKAGE_DMA_RW_ONLY)) {
4124                 struct scsi_cmnd *cmd = qc->scsicmd;
4125                 u8 *scsicmd = cmd->cmnd;
4126
4127                 switch (scsicmd[0]) {
4128                 case READ_10:
4129                 case WRITE_10:
4130                 case READ_12:
4131                 case WRITE_12:
4132                 case READ_6:
4133                 case WRITE_6:
4134                         /* atapi dma maybe ok */
4135                         break;
4136                 default:
4137                         /* turn off atapi dma */
4138                         return 1;
4139                 }
4140         }
4141
4142         if (ap->ops->check_atapi_dma)
4143                 rc = ap->ops->check_atapi_dma(qc);
4144
4145         return rc;
4146 }
4147 /**
4148  *      ata_qc_prep - Prepare taskfile for submission
4149  *      @qc: Metadata associated with taskfile to be prepared
4150  *
4151  *      Prepare ATA taskfile for submission.
4152  *
4153  *      LOCKING:
4154  *      spin_lock_irqsave(host lock)
4155  */
4156 void ata_qc_prep(struct ata_queued_cmd *qc)
4157 {
4158         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
4159                 return;
4160
4161         ata_fill_sg(qc);
4162 }
4163
4164 void ata_noop_qc_prep(struct ata_queued_cmd *qc) { }
4165
4166 /**
4167  *      ata_sg_init_one - Associate command with memory buffer
4168  *      @qc: Command to be associated
4169  *      @buf: Memory buffer
4170  *      @buflen: Length of memory buffer, in bytes.
4171  *
4172  *      Initialize the data-related elements of queued_cmd @qc
4173  *      to point to a single memory buffer, @buf of byte length @buflen.
4174  *
4175  *      LOCKING:
4176  *      spin_lock_irqsave(host lock)
4177  */
4178
4179 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
4180 {
4181         qc->flags |= ATA_QCFLAG_SINGLE;
4182
4183         qc->__sg = &qc->sgent;
4184         qc->n_elem = 1;
4185         qc->orig_n_elem = 1;
4186         qc->buf_virt = buf;
4187         qc->nbytes = buflen;
4188
4189         sg_init_one(&qc->sgent, buf, buflen);
4190 }
4191
4192 /**
4193  *      ata_sg_init - Associate command with scatter-gather table.
4194  *      @qc: Command to be associated
4195  *      @sg: Scatter-gather table.
4196  *      @n_elem: Number of elements in s/g table.
4197  *
4198  *      Initialize the data-related elements of queued_cmd @qc
4199  *      to point to a scatter-gather table @sg, containing @n_elem
4200  *      elements.
4201  *
4202  *      LOCKING:
4203  *      spin_lock_irqsave(host lock)
4204  */
4205
4206 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
4207                  unsigned int n_elem)
4208 {
4209         qc->flags |= ATA_QCFLAG_SG;
4210         qc->__sg = sg;
4211         qc->n_elem = n_elem;
4212         qc->orig_n_elem = n_elem;
4213 }
4214
4215 /**
4216  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
4217  *      @qc: Command with memory buffer to be mapped.
4218  *
4219  *      DMA-map the memory buffer associated with queued_cmd @qc.
4220  *
4221  *      LOCKING:
4222  *      spin_lock_irqsave(host lock)
4223  *
4224  *      RETURNS:
4225  *      Zero on success, negative on error.
4226  */
4227
4228 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
4229 {
4230         struct ata_port *ap = qc->ap;
4231         int dir = qc->dma_dir;
4232         struct scatterlist *sg = qc->__sg;
4233         dma_addr_t dma_address;
4234         int trim_sg = 0;
4235
4236         /* we must lengthen transfers to end on a 32-bit boundary */
4237         qc->pad_len = sg->length & 3;
4238         if (qc->pad_len) {
4239                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4240                 struct scatterlist *psg = &qc->pad_sgent;
4241
4242                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4243
4244                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4245
4246                 if (qc->tf.flags & ATA_TFLAG_WRITE)
4247                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
4248                                qc->pad_len);
4249
4250                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4251                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4252                 /* trim sg */
4253                 sg->length -= qc->pad_len;
4254                 if (sg->length == 0)
4255                         trim_sg = 1;
4256
4257                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
4258                         sg->length, qc->pad_len);
4259         }
4260
4261         if (trim_sg) {
4262                 qc->n_elem--;
4263                 goto skip_map;
4264         }
4265
4266         dma_address = dma_map_single(ap->dev, qc->buf_virt,
4267                                      sg->length, dir);
4268         if (dma_mapping_error(dma_address)) {
4269                 /* restore sg */
4270                 sg->length += qc->pad_len;
4271                 return -1;
4272         }
4273
4274         sg_dma_address(sg) = dma_address;
4275         sg_dma_len(sg) = sg->length;
4276
4277 skip_map:
4278         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
4279                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4280
4281         return 0;
4282 }
4283
4284 /**
4285  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
4286  *      @qc: Command with scatter-gather table to be mapped.
4287  *
4288  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
4289  *
4290  *      LOCKING:
4291  *      spin_lock_irqsave(host lock)
4292  *
4293  *      RETURNS:
4294  *      Zero on success, negative on error.
4295  *
4296  */
4297
4298 static int ata_sg_setup(struct ata_queued_cmd *qc)
4299 {
4300         struct ata_port *ap = qc->ap;
4301         struct scatterlist *sg = qc->__sg;
4302         struct scatterlist *lsg = &sg[qc->n_elem - 1];
4303         int n_elem, pre_n_elem, dir, trim_sg = 0;
4304
4305         VPRINTK("ENTER, ata%u\n", ap->print_id);
4306         WARN_ON(!(qc->flags & ATA_QCFLAG_SG));
4307
4308         /* we must lengthen transfers to end on a 32-bit boundary */
4309         qc->pad_len = lsg->length & 3;
4310         if (qc->pad_len) {
4311                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4312                 struct scatterlist *psg = &qc->pad_sgent;
4313                 unsigned int offset;
4314
4315                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4316
4317                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4318
4319                 /*
4320                  * psg->page/offset are used to copy to-be-written
4321                  * data in this function or read data in ata_sg_clean.
4322                  */
4323                 offset = lsg->offset + lsg->length - qc->pad_len;
4324                 psg->page = nth_page(lsg->page, offset >> PAGE_SHIFT);
4325                 psg->offset = offset_in_page(offset);
4326
4327                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
4328                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
4329                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
4330                         kunmap_atomic(addr, KM_IRQ0);
4331                 }
4332
4333                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4334                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4335                 /* trim last sg */
4336                 lsg->length -= qc->pad_len;
4337                 if (lsg->length == 0)
4338                         trim_sg = 1;
4339
4340                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
4341                         qc->n_elem - 1, lsg->length, qc->pad_len);
4342         }
4343
4344         pre_n_elem = qc->n_elem;
4345         if (trim_sg && pre_n_elem)
4346                 pre_n_elem--;
4347
4348         if (!pre_n_elem) {
4349                 n_elem = 0;
4350                 goto skip_map;
4351         }
4352
4353         dir = qc->dma_dir;
4354         n_elem = dma_map_sg(ap->dev, sg, pre_n_elem, dir);
4355         if (n_elem < 1) {
4356                 /* restore last sg */
4357                 lsg->length += qc->pad_len;
4358                 return -1;
4359         }
4360
4361         DPRINTK("%d sg elements mapped\n", n_elem);
4362
4363 skip_map:
4364         qc->n_elem = n_elem;
4365
4366         return 0;
4367 }
4368
4369 /**
4370  *      swap_buf_le16 - swap halves of 16-bit words in place
4371  *      @buf:  Buffer to swap
4372  *      @buf_words:  Number of 16-bit words in buffer.
4373  *
4374  *      Swap halves of 16-bit words if needed to convert from
4375  *      little-endian byte order to native cpu byte order, or
4376  *      vice-versa.
4377  *
4378  *      LOCKING:
4379  *      Inherited from caller.
4380  */
4381 void swap_buf_le16(u16 *buf, unsigned int buf_words)
4382 {
4383 #ifdef __BIG_ENDIAN
4384         unsigned int i;
4385
4386         for (i = 0; i < buf_words; i++)
4387                 buf[i] = le16_to_cpu(buf[i]);
4388 #endif /* __BIG_ENDIAN */
4389 }
4390
4391 /**
4392  *      ata_data_xfer - Transfer data by PIO
4393  *      @adev: device to target
4394  *      @buf: data buffer
4395  *      @buflen: buffer length
4396  *      @write_data: read/write
4397  *
4398  *      Transfer data from/to the device data register by PIO.
4399  *
4400  *      LOCKING:
4401  *      Inherited from caller.
4402  */
4403 void ata_data_xfer(struct ata_device *adev, unsigned char *buf,
4404                    unsigned int buflen, int write_data)
4405 {
4406         struct ata_port *ap = adev->ap;
4407         unsigned int words = buflen >> 1;
4408
4409         /* Transfer multiple of 2 bytes */
4410         if (write_data)
4411                 iowrite16_rep(ap->ioaddr.data_addr, buf, words);
4412         else
4413                 ioread16_rep(ap->ioaddr.data_addr, buf, words);
4414
4415         /* Transfer trailing 1 byte, if any. */
4416         if (unlikely(buflen & 0x01)) {
4417                 u16 align_buf[1] = { 0 };
4418                 unsigned char *trailing_buf = buf + buflen - 1;
4419
4420                 if (write_data) {
4421                         memcpy(align_buf, trailing_buf, 1);
4422                         iowrite16(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
4423                 } else {
4424                         align_buf[0] = cpu_to_le16(ioread16(ap->ioaddr.data_addr));
4425                         memcpy(trailing_buf, align_buf, 1);
4426                 }
4427         }
4428 }
4429
4430 /**
4431  *      ata_data_xfer_noirq - Transfer data by PIO
4432  *      @adev: device to target
4433  *      @buf: data buffer
4434  *      @buflen: buffer length
4435  *      @write_data: read/write
4436  *
4437  *      Transfer data from/to the device data register by PIO. Do the
4438  *      transfer with interrupts disabled.
4439  *
4440  *      LOCKING:
4441  *      Inherited from caller.
4442  */
4443 void ata_data_xfer_noirq(struct ata_device *adev, unsigned char *buf,
4444                          unsigned int buflen, int write_data)
4445 {
4446         unsigned long flags;
4447         local_irq_save(flags);
4448         ata_data_xfer(adev, buf, buflen, write_data);
4449         local_irq_restore(flags);
4450 }
4451
4452
4453 /**
4454  *      ata_pio_sector - Transfer a sector of data.
4455  *      @qc: Command on going
4456  *
4457  *      Transfer qc->sect_size bytes of data from/to the ATA device.
4458  *
4459  *      LOCKING:
4460  *      Inherited from caller.
4461  */
4462
4463 static void ata_pio_sector(struct ata_queued_cmd *qc)
4464 {
4465         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4466         struct scatterlist *sg = qc->__sg;
4467         struct ata_port *ap = qc->ap;
4468         struct page *page;
4469         unsigned int offset;
4470         unsigned char *buf;
4471
4472         if (qc->curbytes == qc->nbytes - qc->sect_size)
4473                 ap->hsm_task_state = HSM_ST_LAST;
4474
4475         page = sg[qc->cursg].page;
4476         offset = sg[qc->cursg].offset + qc->cursg_ofs;
4477
4478         /* get the current page and offset */
4479         page = nth_page(page, (offset >> PAGE_SHIFT));
4480         offset %= PAGE_SIZE;
4481
4482         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4483
4484         if (PageHighMem(page)) {
4485                 unsigned long flags;
4486
4487                 /* FIXME: use a bounce buffer */
4488                 local_irq_save(flags);
4489                 buf = kmap_atomic(page, KM_IRQ0);
4490
4491                 /* do the actual data transfer */
4492                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
4493
4494                 kunmap_atomic(buf, KM_IRQ0);
4495                 local_irq_restore(flags);
4496         } else {
4497                 buf = page_address(page);
4498                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
4499         }
4500
4501         qc->curbytes += qc->sect_size;
4502         qc->cursg_ofs += qc->sect_size;
4503
4504         if (qc->cursg_ofs == (&sg[qc->cursg])->length) {
4505                 qc->cursg++;
4506                 qc->cursg_ofs = 0;
4507         }
4508 }
4509
4510 /**
4511  *      ata_pio_sectors - Transfer one or many sectors.
4512  *      @qc: Command on going
4513  *
4514  *      Transfer one or many sectors of data from/to the
4515  *      ATA device for the DRQ request.
4516  *
4517  *      LOCKING:
4518  *      Inherited from caller.
4519  */
4520
4521 static void ata_pio_sectors(struct ata_queued_cmd *qc)
4522 {
4523         if (is_multi_taskfile(&qc->tf)) {
4524                 /* READ/WRITE MULTIPLE */
4525                 unsigned int nsect;
4526
4527                 WARN_ON(qc->dev->multi_count == 0);
4528
4529                 nsect = min((qc->nbytes - qc->curbytes) / qc->sect_size,
4530                             qc->dev->multi_count);
4531                 while (nsect--)
4532                         ata_pio_sector(qc);
4533         } else
4534                 ata_pio_sector(qc);
4535 }
4536
4537 /**
4538  *      atapi_send_cdb - Write CDB bytes to hardware
4539  *      @ap: Port to which ATAPI device is attached.
4540  *      @qc: Taskfile currently active
4541  *
4542  *      When device has indicated its readiness to accept
4543  *      a CDB, this function is called.  Send the CDB.
4544  *
4545  *      LOCKING:
4546  *      caller.
4547  */
4548
4549 static void atapi_send_cdb(struct ata_port *ap, struct ata_queued_cmd *qc)
4550 {
4551         /* send SCSI cdb */
4552         DPRINTK("send cdb\n");
4553         WARN_ON(qc->dev->cdb_len < 12);
4554
4555         ap->ops->data_xfer(qc->dev, qc->cdb, qc->dev->cdb_len, 1);
4556         ata_altstatus(ap); /* flush */
4557
4558         switch (qc->tf.protocol) {
4559         case ATA_PROT_ATAPI:
4560                 ap->hsm_task_state = HSM_ST;
4561                 break;
4562         case ATA_PROT_ATAPI_NODATA:
4563                 ap->hsm_task_state = HSM_ST_LAST;
4564                 break;
4565         case ATA_PROT_ATAPI_DMA:
4566                 ap->hsm_task_state = HSM_ST_LAST;
4567                 /* initiate bmdma */
4568                 ap->ops->bmdma_start(qc);
4569                 break;
4570         }
4571 }
4572
4573 /**
4574  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
4575  *      @qc: Command on going
4576  *      @bytes: number of bytes
4577  *
4578  *      Transfer Transfer data from/to the ATAPI device.
4579  *
4580  *      LOCKING:
4581  *      Inherited from caller.
4582  *
4583  */
4584
4585 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
4586 {
4587         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4588         struct scatterlist *sg = qc->__sg;
4589         struct ata_port *ap = qc->ap;
4590         struct page *page;
4591         unsigned char *buf;
4592         unsigned int offset, count;
4593
4594         if (qc->curbytes + bytes >= qc->nbytes)
4595                 ap->hsm_task_state = HSM_ST_LAST;
4596
4597 next_sg:
4598         if (unlikely(qc->cursg >= qc->n_elem)) {
4599                 /*
4600                  * The end of qc->sg is reached and the device expects
4601                  * more data to transfer. In order not to overrun qc->sg
4602                  * and fulfill length specified in the byte count register,
4603                  *    - for read case, discard trailing data from the device
4604                  *    - for write case, padding zero data to the device
4605                  */
4606                 u16 pad_buf[1] = { 0 };
4607                 unsigned int words = bytes >> 1;
4608                 unsigned int i;
4609
4610                 if (words) /* warning if bytes > 1 */
4611                         ata_dev_printk(qc->dev, KERN_WARNING,
4612                                        "%u bytes trailing data\n", bytes);
4613
4614                 for (i = 0; i < words; i++)
4615                         ap->ops->data_xfer(qc->dev, (unsigned char*)pad_buf, 2, do_write);
4616
4617                 ap->hsm_task_state = HSM_ST_LAST;
4618                 return;
4619         }
4620
4621         sg = &qc->__sg[qc->cursg];
4622
4623         page = sg->page;
4624         offset = sg->offset + qc->cursg_ofs;
4625
4626         /* get the current page and offset */
4627         page = nth_page(page, (offset >> PAGE_SHIFT));
4628         offset %= PAGE_SIZE;
4629
4630         /* don't overrun current sg */
4631         count = min(sg->length - qc->cursg_ofs, bytes);
4632
4633         /* don't cross page boundaries */
4634         count = min(count, (unsigned int)PAGE_SIZE - offset);
4635
4636         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4637
4638         if (PageHighMem(page)) {
4639                 unsigned long flags;
4640
4641                 /* FIXME: use bounce buffer */
4642                 local_irq_save(flags);
4643                 buf = kmap_atomic(page, KM_IRQ0);
4644
4645                 /* do the actual data transfer */
4646                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4647
4648                 kunmap_atomic(buf, KM_IRQ0);
4649                 local_irq_restore(flags);
4650         } else {
4651                 buf = page_address(page);
4652                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4653         }
4654
4655         bytes -= count;
4656         qc->curbytes += count;
4657         qc->cursg_ofs += count;
4658
4659         if (qc->cursg_ofs == sg->length) {
4660                 qc->cursg++;
4661                 qc->cursg_ofs = 0;
4662         }
4663
4664         if (bytes)
4665                 goto next_sg;
4666 }
4667
4668 /**
4669  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
4670  *      @qc: Command on going
4671  *
4672  *      Transfer Transfer data from/to the ATAPI device.
4673  *
4674  *      LOCKING:
4675  *      Inherited from caller.
4676  */
4677
4678 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
4679 {
4680         struct ata_port *ap = qc->ap;
4681         struct ata_device *dev = qc->dev;
4682         unsigned int ireason, bc_lo, bc_hi, bytes;
4683         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
4684
4685         /* Abuse qc->result_tf for temp storage of intermediate TF
4686          * here to save some kernel stack usage.
4687          * For normal completion, qc->result_tf is not relevant. For
4688          * error, qc->result_tf is later overwritten by ata_qc_complete().
4689          * So, the correctness of qc->result_tf is not affected.
4690          */
4691         ap->ops->tf_read(ap, &qc->result_tf);
4692         ireason = qc->result_tf.nsect;
4693         bc_lo = qc->result_tf.lbam;
4694         bc_hi = qc->result_tf.lbah;
4695         bytes = (bc_hi << 8) | bc_lo;
4696
4697         /* shall be cleared to zero, indicating xfer of data */
4698         if (ireason & (1 << 0))
4699                 goto err_out;
4700
4701         /* make sure transfer direction matches expected */
4702         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
4703         if (do_write != i_write)
4704                 goto err_out;
4705
4706         VPRINTK("ata%u: xfering %d bytes\n", ap->print_id, bytes);
4707
4708         __atapi_pio_bytes(qc, bytes);
4709
4710         return;
4711
4712 err_out:
4713         ata_dev_printk(dev, KERN_INFO, "ATAPI check failed\n");
4714         qc->err_mask |= AC_ERR_HSM;
4715         ap->hsm_task_state = HSM_ST_ERR;
4716 }
4717
4718 /**
4719  *      ata_hsm_ok_in_wq - Check if the qc can be handled in the workqueue.
4720  *      @ap: the target ata_port
4721  *      @qc: qc on going
4722  *
4723  *      RETURNS:
4724  *      1 if ok in workqueue, 0 otherwise.
4725  */
4726
4727 static inline int ata_hsm_ok_in_wq(struct ata_port *ap, struct ata_queued_cmd *qc)
4728 {
4729         if (qc->tf.flags & ATA_TFLAG_POLLING)
4730                 return 1;
4731
4732         if (ap->hsm_task_state == HSM_ST_FIRST) {
4733                 if (qc->tf.protocol == ATA_PROT_PIO &&
4734                     (qc->tf.flags & ATA_TFLAG_WRITE))
4735                     return 1;
4736
4737                 if (is_atapi_taskfile(&qc->tf) &&
4738                     !(qc->dev->flags & ATA_DFLAG_CDB_INTR))
4739                         return 1;
4740         }
4741
4742         return 0;
4743 }
4744
4745 /**
4746  *      ata_hsm_qc_complete - finish a qc running on standard HSM
4747  *      @qc: Command to complete
4748  *      @in_wq: 1 if called from workqueue, 0 otherwise
4749  *
4750  *      Finish @qc which is running on standard HSM.
4751  *
4752  *      LOCKING:
4753  *      If @in_wq is zero, spin_lock_irqsave(host lock).
4754  *      Otherwise, none on entry and grabs host lock.
4755  */
4756 static void ata_hsm_qc_complete(struct ata_queued_cmd *qc, int in_wq)
4757 {
4758         struct ata_port *ap = qc->ap;
4759         unsigned long flags;
4760
4761         if (ap->ops->error_handler) {
4762                 if (in_wq) {
4763                         spin_lock_irqsave(ap->lock, flags);
4764
4765                         /* EH might have kicked in while host lock is
4766                          * released.
4767                          */
4768                         qc = ata_qc_from_tag(ap, qc->tag);
4769                         if (qc) {
4770                                 if (likely(!(qc->err_mask & AC_ERR_HSM))) {
4771                                         ap->ops->irq_on(ap);
4772                                         ata_qc_complete(qc);
4773                                 } else
4774                                         ata_port_freeze(ap);
4775                         }
4776
4777                         spin_unlock_irqrestore(ap->lock, flags);
4778                 } else {
4779                         if (likely(!(qc->err_mask & AC_ERR_HSM)))
4780                                 ata_qc_complete(qc);
4781                         else
4782                                 ata_port_freeze(ap);
4783                 }
4784         } else {
4785                 if (in_wq) {
4786                         spin_lock_irqsave(ap->lock, flags);
4787                         ap->ops->irq_on(ap);
4788                         ata_qc_complete(qc);
4789                         spin_unlock_irqrestore(ap->lock, flags);
4790                 } else
4791                         ata_qc_complete(qc);
4792         }
4793
4794         ata_altstatus(ap); /* flush */
4795 }
4796
4797 /**
4798  *      ata_hsm_move - move the HSM to the next state.
4799  *      @ap: the target ata_port
4800  *      @qc: qc on going
4801  *      @status: current device status
4802  *      @in_wq: 1 if called from workqueue, 0 otherwise
4803  *
4804  *      RETURNS:
4805  *      1 when poll next status needed, 0 otherwise.
4806  */
4807 int ata_hsm_move(struct ata_port *ap, struct ata_queued_cmd *qc,
4808                  u8 status, int in_wq)
4809 {
4810         unsigned long flags = 0;
4811         int poll_next;
4812
4813         WARN_ON((qc->flags & ATA_QCFLAG_ACTIVE) == 0);
4814
4815         /* Make sure ata_qc_issue_prot() does not throw things
4816          * like DMA polling into the workqueue. Notice that
4817          * in_wq is not equivalent to (qc->tf.flags & ATA_TFLAG_POLLING).
4818          */
4819         WARN_ON(in_wq != ata_hsm_ok_in_wq(ap, qc));
4820
4821 fsm_start:
4822         DPRINTK("ata%u: protocol %d task_state %d (dev_stat 0x%X)\n",
4823                 ap->print_id, qc->tf.protocol, ap->hsm_task_state, status);
4824
4825         switch (ap->hsm_task_state) {
4826         case HSM_ST_FIRST:
4827                 /* Send first data block or PACKET CDB */
4828
4829                 /* If polling, we will stay in the work queue after
4830                  * sending the data. Otherwise, interrupt handler
4831                  * takes over after sending the data.
4832                  */
4833                 poll_next = (qc->tf.flags & ATA_TFLAG_POLLING);
4834
4835                 /* check device status */
4836                 if (unlikely((status & ATA_DRQ) == 0)) {
4837                         /* handle BSY=0, DRQ=0 as error */
4838                         if (likely(status & (ATA_ERR | ATA_DF)))
4839                                 /* device stops HSM for abort/error */
4840                                 qc->err_mask |= AC_ERR_DEV;
4841                         else
4842                                 /* HSM violation. Let EH handle this */
4843                                 qc->err_mask |= AC_ERR_HSM;
4844
4845                         ap->hsm_task_state = HSM_ST_ERR;
4846                         goto fsm_start;
4847                 }
4848
4849                 /* Device should not ask for data transfer (DRQ=1)
4850                  * when it finds something wrong.
4851                  * We ignore DRQ here and stop the HSM by
4852                  * changing hsm_task_state to HSM_ST_ERR and
4853                  * let the EH abort the command or reset the device.
4854                  */
4855                 if (unlikely(status & (ATA_ERR | ATA_DF))) {
4856                         ata_port_printk(ap, KERN_WARNING, "DRQ=1 with device "
4857                                         "error, dev_stat 0x%X\n", status);
4858                         qc->err_mask |= AC_ERR_HSM;
4859                         ap->hsm_task_state = HSM_ST_ERR;
4860                         goto fsm_start;
4861                 }
4862
4863                 /* Send the CDB (atapi) or the first data block (ata pio out).
4864                  * During the state transition, interrupt handler shouldn't
4865                  * be invoked before the data transfer is complete and
4866                  * hsm_task_state is changed. Hence, the following locking.
4867                  */
4868                 if (in_wq)
4869                         spin_lock_irqsave(ap->lock, flags);
4870
4871                 if (qc->tf.protocol == ATA_PROT_PIO) {
4872                         /* PIO data out protocol.
4873                          * send first data block.
4874                          */
4875
4876                         /* ata_pio_sectors() might change the state
4877                          * to HSM_ST_LAST. so, the state is changed here
4878                          * before ata_pio_sectors().
4879                          */
4880                         ap->hsm_task_state = HSM_ST;
4881                         ata_pio_sectors(qc);
4882                         ata_altstatus(ap); /* flush */
4883                 } else
4884                         /* send CDB */
4885                         atapi_send_cdb(ap, qc);
4886
4887                 if (in_wq)
4888                         spin_unlock_irqrestore(ap->lock, flags);
4889
4890                 /* if polling, ata_pio_task() handles the rest.
4891                  * otherwise, interrupt handler takes over from here.
4892                  */
4893                 break;
4894
4895         case HSM_ST:
4896                 /* complete command or read/write the data register */
4897                 if (qc->tf.protocol == ATA_PROT_ATAPI) {
4898                         /* ATAPI PIO protocol */
4899                         if ((status & ATA_DRQ) == 0) {
4900                                 /* No more data to transfer or device error.
4901                                  * Device error will be tagged in HSM_ST_LAST.
4902                                  */
4903                                 ap->hsm_task_state = HSM_ST_LAST;
4904                                 goto fsm_start;
4905                         }
4906
4907                         /* Device should not ask for data transfer (DRQ=1)
4908                          * when it finds something wrong.
4909                          * We ignore DRQ here and stop the HSM by
4910                          * changing hsm_task_state to HSM_ST_ERR and
4911                          * let the EH abort the command or reset the device.
4912                          */
4913                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
4914                                 ata_port_printk(ap, KERN_WARNING, "DRQ=1 with "
4915                                                 "device error, dev_stat 0x%X\n",
4916                                                 status);
4917                                 qc->err_mask |= AC_ERR_HSM;
4918                                 ap->hsm_task_state = HSM_ST_ERR;
4919                                 goto fsm_start;
4920                         }
4921
4922                         atapi_pio_bytes(qc);
4923
4924                         if (unlikely(ap->hsm_task_state == HSM_ST_ERR))
4925                                 /* bad ireason reported by device */
4926                                 goto fsm_start;
4927
4928                 } else {
4929                         /* ATA PIO protocol */
4930                         if (unlikely((status & ATA_DRQ) == 0)) {
4931                                 /* handle BSY=0, DRQ=0 as error */
4932                                 if (likely(status & (ATA_ERR | ATA_DF)))
4933                                         /* device stops HSM for abort/error */
4934                                         qc->err_mask |= AC_ERR_DEV;
4935                                 else
4936                                         /* HSM violation. Let EH handle this.
4937                                          * Phantom devices also trigger this
4938                                          * condition.  Mark hint.
4939                                          */
4940                                         qc->err_mask |= AC_ERR_HSM |
4941                                                         AC_ERR_NODEV_HINT;
4942
4943                                 ap->hsm_task_state = HSM_ST_ERR;
4944                                 goto fsm_start;
4945                         }
4946
4947                         /* For PIO reads, some devices may ask for
4948                          * data transfer (DRQ=1) alone with ERR=1.
4949                          * We respect DRQ here and transfer one
4950                          * block of junk data before changing the
4951                          * hsm_task_state to HSM_ST_ERR.
4952                          *
4953                          * For PIO writes, ERR=1 DRQ=1 doesn't make
4954                          * sense since the data block has been
4955                          * transferred to the device.
4956                          */
4957                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
4958                                 /* data might be corrputed */
4959                                 qc->err_mask |= AC_ERR_DEV;
4960
4961                                 if (!(qc->tf.flags & ATA_TFLAG_WRITE)) {
4962                                         ata_pio_sectors(qc);
4963                                         ata_altstatus(ap);
4964                                         status = ata_wait_idle(ap);
4965                                 }
4966
4967                                 if (status & (ATA_BUSY | ATA_DRQ))
4968                                         qc->err_mask |= AC_ERR_HSM;
4969
4970                                 /* ata_pio_sectors() might change the
4971                                  * state to HSM_ST_LAST. so, the state
4972                                  * is changed after ata_pio_sectors().
4973                                  */
4974                                 ap->hsm_task_state = HSM_ST_ERR;
4975                                 goto fsm_start;
4976                         }
4977
4978                         ata_pio_sectors(qc);
4979
4980                         if (ap->hsm_task_state == HSM_ST_LAST &&
4981                             (!(qc->tf.flags & ATA_TFLAG_WRITE))) {
4982                                 /* all data read */
4983                                 ata_altstatus(ap);
4984                                 status = ata_wait_idle(ap);
4985                                 goto fsm_start;
4986                         }
4987                 }
4988
4989                 ata_altstatus(ap); /* flush */
4990                 poll_next = 1;
4991                 break;
4992
4993         case HSM_ST_LAST:
4994                 if (unlikely(!ata_ok(status))) {
4995                         qc->err_mask |= __ac_err_mask(status);
4996                         ap->hsm_task_state = HSM_ST_ERR;
4997                         goto fsm_start;
4998                 }
4999
5000                 /* no more data to transfer */
5001                 DPRINTK("ata%u: dev %u command complete, drv_stat 0x%x\n",
5002                         ap->print_id, qc->dev->devno, status);
5003
5004                 WARN_ON(qc->err_mask);
5005
5006                 ap->hsm_task_state = HSM_ST_IDLE;
5007
5008                 /* complete taskfile transaction */
5009                 ata_hsm_qc_complete(qc, in_wq);
5010
5011                 poll_next = 0;
5012                 break;
5013
5014         case HSM_ST_ERR:
5015                 /* make sure qc->err_mask is available to
5016                  * know what's wrong and recover
5017                  */
5018                 WARN_ON(qc->err_mask == 0);
5019
5020                 ap->hsm_task_state = HSM_ST_IDLE;
5021
5022                 /* complete taskfile transaction */
5023                 ata_hsm_qc_complete(qc, in_wq);
5024
5025                 poll_next = 0;
5026                 break;
5027         default:
5028                 poll_next = 0;
5029                 BUG();
5030         }
5031
5032         return poll_next;
5033 }
5034
5035 static void ata_pio_task(struct work_struct *work)
5036 {
5037         struct ata_port *ap =
5038                 container_of(work, struct ata_port, port_task.work);
5039         struct ata_queued_cmd *qc = ap->port_task_data;
5040         u8 status;
5041         int poll_next;
5042
5043 fsm_start:
5044         WARN_ON(ap->hsm_task_state == HSM_ST_IDLE);
5045
5046         /*
5047          * This is purely heuristic.  This is a fast path.
5048          * Sometimes when we enter, BSY will be cleared in
5049          * a chk-status or two.  If not, the drive is probably seeking
5050          * or something.  Snooze for a couple msecs, then
5051          * chk-status again.  If still busy, queue delayed work.
5052          */
5053         status = ata_busy_wait(ap, ATA_BUSY, 5);
5054         if (status & ATA_BUSY) {
5055                 msleep(2);
5056                 status = ata_busy_wait(ap, ATA_BUSY, 10);
5057                 if (status & ATA_BUSY) {
5058                         ata_port_queue_task(ap, ata_pio_task, qc, ATA_SHORT_PAUSE);
5059                         return;
5060                 }
5061         }
5062
5063         /* move the HSM */
5064         poll_next = ata_hsm_move(ap, qc, status, 1);
5065
5066         /* another command or interrupt handler
5067          * may be running at this point.
5068          */
5069         if (poll_next)
5070                 goto fsm_start;
5071 }
5072
5073 /**
5074  *      ata_qc_new - Request an available ATA command, for queueing
5075  *      @ap: Port associated with device @dev
5076  *      @dev: Device from whom we request an available command structure
5077  *
5078  *      LOCKING:
5079  *      None.
5080  */
5081
5082 static struct ata_queued_cmd *ata_qc_new(struct ata_port *ap)
5083 {
5084         struct ata_queued_cmd *qc = NULL;
5085         unsigned int i;
5086
5087         /* no command while frozen */
5088         if (unlikely(ap->pflags & ATA_PFLAG_FROZEN))
5089                 return NULL;
5090
5091         /* the last tag is reserved for internal command. */
5092         for (i = 0; i < ATA_MAX_QUEUE - 1; i++)
5093                 if (!test_and_set_bit(i, &ap->qc_allocated)) {
5094                         qc = __ata_qc_from_tag(ap, i);
5095                         break;
5096                 }
5097
5098         if (qc)
5099                 qc->tag = i;
5100
5101         return qc;
5102 }
5103
5104 /**
5105  *      ata_qc_new_init - Request an available ATA command, and initialize it
5106  *      @dev: Device from whom we request an available command structure
5107  *
5108  *      LOCKING:
5109  *      None.
5110  */
5111
5112 struct ata_queued_cmd *ata_qc_new_init(struct ata_device *dev)
5113 {
5114         struct ata_port *ap = dev->ap;
5115         struct ata_queued_cmd *qc;
5116
5117         qc = ata_qc_new(ap);
5118         if (qc) {
5119                 qc->scsicmd = NULL;
5120                 qc->ap = ap;
5121                 qc->dev = dev;
5122
5123                 ata_qc_reinit(qc);
5124         }
5125
5126         return qc;
5127 }
5128
5129 /**
5130  *      ata_qc_free - free unused ata_queued_cmd
5131  *      @qc: Command to complete
5132  *
5133  *      Designed to free unused ata_queued_cmd object
5134  *      in case something prevents using it.
5135  *
5136  *      LOCKING:
5137  *      spin_lock_irqsave(host lock)
5138  */
5139 void ata_qc_free(struct ata_queued_cmd *qc)
5140 {
5141         struct ata_port *ap = qc->ap;
5142         unsigned int tag;
5143
5144         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5145
5146         qc->flags = 0;
5147         tag = qc->tag;
5148         if (likely(ata_tag_valid(tag))) {
5149                 qc->tag = ATA_TAG_POISON;
5150                 clear_bit(tag, &ap->qc_allocated);
5151         }
5152 }
5153
5154 void __ata_qc_complete(struct ata_queued_cmd *qc)
5155 {
5156         struct ata_port *ap = qc->ap;
5157
5158         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5159         WARN_ON(!(qc->flags & ATA_QCFLAG_ACTIVE));
5160
5161         if (likely(qc->flags & ATA_QCFLAG_DMAMAP))
5162                 ata_sg_clean(qc);
5163
5164         /* command should be marked inactive atomically with qc completion */
5165         if (qc->tf.protocol == ATA_PROT_NCQ)
5166                 ap->sactive &= ~(1 << qc->tag);
5167         else
5168                 ap->active_tag = ATA_TAG_POISON;
5169
5170         /* atapi: mark qc as inactive to prevent the interrupt handler
5171          * from completing the command twice later, before the error handler
5172          * is called. (when rc != 0 and atapi request sense is needed)
5173          */
5174         qc->flags &= ~ATA_QCFLAG_ACTIVE;
5175         ap->qc_active &= ~(1 << qc->tag);
5176
5177         /* call completion callback */
5178         qc->complete_fn(qc);
5179 }
5180
5181 static void fill_result_tf(struct ata_queued_cmd *qc)
5182 {
5183         struct ata_port *ap = qc->ap;
5184
5185         qc->result_tf.flags = qc->tf.flags;
5186         ap->ops->tf_read(ap, &qc->result_tf);
5187 }
5188
5189 /**
5190  *      ata_qc_complete - Complete an active ATA command
5191  *      @qc: Command to complete
5192  *      @err_mask: ATA Status register contents
5193  *
5194  *      Indicate to the mid and upper layers that an ATA
5195  *      command has completed, with either an ok or not-ok status.
5196  *
5197  *      LOCKING:
5198  *      spin_lock_irqsave(host lock)
5199  */
5200 void ata_qc_complete(struct ata_queued_cmd *qc)
5201 {
5202         struct ata_port *ap = qc->ap;
5203
5204         /* XXX: New EH and old EH use different mechanisms to
5205          * synchronize EH with regular execution path.
5206          *
5207          * In new EH, a failed qc is marked with ATA_QCFLAG_FAILED.
5208          * Normal execution path is responsible for not accessing a
5209          * failed qc.  libata core enforces the rule by returning NULL
5210          * from ata_qc_from_tag() for failed qcs.
5211          *
5212          * Old EH depends on ata_qc_complete() nullifying completion
5213          * requests if ATA_QCFLAG_EH_SCHEDULED is set.  Old EH does
5214          * not synchronize with interrupt handler.  Only PIO task is
5215          * taken care of.
5216          */
5217         if (ap->ops->error_handler) {
5218                 WARN_ON(ap->pflags & ATA_PFLAG_FROZEN);
5219
5220                 if (unlikely(qc->err_mask))
5221                         qc->flags |= ATA_QCFLAG_FAILED;
5222
5223                 if (unlikely(qc->flags & ATA_QCFLAG_FAILED)) {
5224                         if (!ata_tag_internal(qc->tag)) {
5225                                 /* always fill result TF for failed qc */
5226                                 fill_result_tf(qc);
5227                                 ata_qc_schedule_eh(qc);
5228                                 return;
5229                         }
5230                 }
5231
5232                 /* read result TF if requested */
5233                 if (qc->flags & ATA_QCFLAG_RESULT_TF)
5234                         fill_result_tf(qc);
5235
5236                 __ata_qc_complete(qc);
5237         } else {
5238                 if (qc->flags & ATA_QCFLAG_EH_SCHEDULED)
5239                         return;
5240
5241                 /* read result TF if failed or requested */
5242                 if (qc->err_mask || qc->flags & ATA_QCFLAG_RESULT_TF)
5243                         fill_result_tf(qc);
5244
5245                 __ata_qc_complete(qc);
5246         }
5247 }
5248
5249 /**
5250  *      ata_qc_complete_multiple - Complete multiple qcs successfully
5251  *      @ap: port in question
5252  *      @qc_active: new qc_active mask
5253  *      @finish_qc: LLDD callback invoked before completing a qc
5254  *
5255  *      Complete in-flight commands.  This functions is meant to be
5256  *      called from low-level driver's interrupt routine to complete
5257  *      requests normally.  ap->qc_active and @qc_active is compared
5258  *      and commands are completed accordingly.
5259  *
5260  *      LOCKING:
5261  *      spin_lock_irqsave(host lock)
5262  *
5263  *      RETURNS:
5264  *      Number of completed commands on success, -errno otherwise.
5265  */
5266 int ata_qc_complete_multiple(struct ata_port *ap, u32 qc_active,
5267                              void (*finish_qc)(struct ata_queued_cmd *))
5268 {
5269         int nr_done = 0;
5270         u32 done_mask;
5271         int i;
5272
5273         done_mask = ap->qc_active ^ qc_active;
5274
5275         if (unlikely(done_mask & qc_active)) {
5276                 ata_port_printk(ap, KERN_ERR, "illegal qc_active transition "
5277                                 "(%08x->%08x)\n", ap->qc_active, qc_active);
5278                 return -EINVAL;
5279         }
5280
5281         for (i = 0; i < ATA_MAX_QUEUE; i++) {
5282                 struct ata_queued_cmd *qc;
5283
5284                 if (!(done_mask & (1 << i)))
5285                         continue;
5286
5287                 if ((qc = ata_qc_from_tag(ap, i))) {
5288                         if (finish_qc)
5289                                 finish_qc(qc);
5290                         ata_qc_complete(qc);
5291                         nr_done++;
5292                 }
5293         }
5294
5295         return nr_done;
5296 }
5297
5298 static inline int ata_should_dma_map(struct ata_queued_cmd *qc)
5299 {
5300         struct ata_port *ap = qc->ap;
5301
5302         switch (qc->tf.protocol) {
5303         case ATA_PROT_NCQ:
5304         case ATA_PROT_DMA:
5305         case ATA_PROT_ATAPI_DMA:
5306                 return 1;
5307
5308         case ATA_PROT_ATAPI:
5309         case ATA_PROT_PIO:
5310                 if (ap->flags & ATA_FLAG_PIO_DMA)
5311                         return 1;
5312
5313                 /* fall through */
5314
5315         default:
5316                 return 0;
5317         }
5318
5319         /* never reached */
5320 }
5321
5322 /**
5323  *      ata_qc_issue - issue taskfile to device
5324  *      @qc: command to issue to device
5325  *
5326  *      Prepare an ATA command to submission to device.
5327  *      This includes mapping the data into a DMA-able
5328  *      area, filling in the S/G table, and finally
5329  *      writing the taskfile to hardware, starting the command.
5330  *
5331  *      LOCKING:
5332  *      spin_lock_irqsave(host lock)
5333  */
5334 void ata_qc_issue(struct ata_queued_cmd *qc)
5335 {
5336         struct ata_port *ap = qc->ap;
5337
5338         /* Make sure only one non-NCQ command is outstanding.  The
5339          * check is skipped for old EH because it reuses active qc to
5340          * request ATAPI sense.
5341          */
5342         WARN_ON(ap->ops->error_handler && ata_tag_valid(ap->active_tag));
5343
5344         if (qc->tf.protocol == ATA_PROT_NCQ) {
5345                 WARN_ON(ap->sactive & (1 << qc->tag));
5346                 ap->sactive |= 1 << qc->tag;
5347         } else {
5348                 WARN_ON(ap->sactive);
5349                 ap->active_tag = qc->tag;
5350         }
5351
5352         qc->flags |= ATA_QCFLAG_ACTIVE;
5353         ap->qc_active |= 1 << qc->tag;
5354
5355         if (ata_should_dma_map(qc)) {
5356                 if (qc->flags & ATA_QCFLAG_SG) {
5357                         if (ata_sg_setup(qc))
5358                                 goto sg_err;
5359                 } else if (qc->flags & ATA_QCFLAG_SINGLE) {
5360                         if (ata_sg_setup_one(qc))
5361                                 goto sg_err;
5362                 }
5363         } else {
5364                 qc->flags &= ~ATA_QCFLAG_DMAMAP;
5365         }
5366
5367         ap->ops->qc_prep(qc);
5368
5369         qc->err_mask |= ap->ops->qc_issue(qc);
5370         if (unlikely(qc->err_mask))
5371                 goto err;
5372         return;
5373
5374 sg_err:
5375         qc->flags &= ~ATA_QCFLAG_DMAMAP;
5376         qc->err_mask |= AC_ERR_SYSTEM;
5377 err:
5378         ata_qc_complete(qc);
5379 }
5380
5381 /**
5382  *      ata_qc_issue_prot - issue taskfile to device in proto-dependent manner
5383  *      @qc: command to issue to device
5384  *
5385  *      Using various libata functions and hooks, this function
5386  *      starts an ATA command.  ATA commands are grouped into
5387  *      classes called "protocols", and issuing each type of protocol
5388  *      is slightly different.
5389  *
5390  *      May be used as the qc_issue() entry in ata_port_operations.
5391  *
5392  *      LOCKING:
5393  *      spin_lock_irqsave(host lock)
5394  *
5395  *      RETURNS:
5396  *      Zero on success, AC_ERR_* mask on failure
5397  */
5398
5399 unsigned int ata_qc_issue_prot(struct ata_queued_cmd *qc)
5400 {
5401         struct ata_port *ap = qc->ap;
5402
5403         /* Use polling pio if the LLD doesn't handle
5404          * interrupt driven pio and atapi CDB interrupt.
5405          */
5406         if (ap->flags & ATA_FLAG_PIO_POLLING) {
5407                 switch (qc->tf.protocol) {
5408                 case ATA_PROT_PIO:
5409                 case ATA_PROT_NODATA:
5410                 case ATA_PROT_ATAPI:
5411                 case ATA_PROT_ATAPI_NODATA:
5412                         qc->tf.flags |= ATA_TFLAG_POLLING;
5413                         break;
5414                 case ATA_PROT_ATAPI_DMA:
5415                         if (qc->dev->flags & ATA_DFLAG_CDB_INTR)
5416                                 /* see ata_dma_blacklisted() */
5417                                 BUG();
5418                         break;
5419                 default:
5420                         break;
5421                 }
5422         }
5423
5424         /* Some controllers show flaky interrupt behavior after
5425          * setting xfer mode.  Use polling instead.
5426          */
5427         if (unlikely(qc->tf.command == ATA_CMD_SET_FEATURES &&
5428                      qc->tf.feature == SETFEATURES_XFER) &&
5429             (ap->flags & ATA_FLAG_SETXFER_POLLING))
5430                 qc->tf.flags |= ATA_TFLAG_POLLING;
5431
5432         /* select the device */
5433         ata_dev_select(ap, qc->dev->devno, 1, 0);
5434
5435         /* start the command */
5436         switch (qc->tf.protocol) {
5437         case ATA_PROT_NODATA:
5438                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5439                         ata_qc_set_polling(qc);
5440
5441                 ata_tf_to_host(ap, &qc->tf);
5442                 ap->hsm_task_state = HSM_ST_LAST;
5443
5444                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5445                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5446
5447                 break;
5448
5449         case ATA_PROT_DMA:
5450                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5451
5452                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5453                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5454                 ap->ops->bmdma_start(qc);           /* initiate bmdma */
5455                 ap->hsm_task_state = HSM_ST_LAST;
5456                 break;
5457
5458         case ATA_PROT_PIO:
5459                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5460                         ata_qc_set_polling(qc);
5461
5462                 ata_tf_to_host(ap, &qc->tf);
5463
5464                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
5465                         /* PIO data out protocol */
5466                         ap->hsm_task_state = HSM_ST_FIRST;
5467                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5468
5469                         /* always send first data block using
5470                          * the ata_pio_task() codepath.
5471                          */
5472                 } else {
5473                         /* PIO data in protocol */
5474                         ap->hsm_task_state = HSM_ST;
5475
5476                         if (qc->tf.flags & ATA_TFLAG_POLLING)
5477                                 ata_port_queue_task(ap, ata_pio_task, qc, 0);
5478
5479                         /* if polling, ata_pio_task() handles the rest.
5480                          * otherwise, interrupt handler takes over from here.
5481                          */
5482                 }
5483
5484                 break;
5485
5486         case ATA_PROT_ATAPI:
5487         case ATA_PROT_ATAPI_NODATA:
5488                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5489                         ata_qc_set_polling(qc);
5490
5491                 ata_tf_to_host(ap, &qc->tf);
5492
5493                 ap->hsm_task_state = HSM_ST_FIRST;
5494
5495                 /* send cdb by polling if no cdb interrupt */
5496                 if ((!(qc->dev->flags & ATA_DFLAG_CDB_INTR)) ||
5497                     (qc->tf.flags & ATA_TFLAG_POLLING))
5498                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5499                 break;
5500
5501         case ATA_PROT_ATAPI_DMA:
5502                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5503
5504                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5505                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5506                 ap->hsm_task_state = HSM_ST_FIRST;
5507
5508                 /* send cdb by polling if no cdb interrupt */
5509                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5510                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5511                 break;
5512
5513         default:
5514                 WARN_ON(1);
5515                 return AC_ERR_SYSTEM;
5516         }
5517
5518         return 0;
5519 }
5520
5521 /**
5522  *      ata_host_intr - Handle host interrupt for given (port, task)
5523  *      @ap: Port on which interrupt arrived (possibly...)
5524  *      @qc: Taskfile currently active in engine
5525  *
5526  *      Handle host interrupt for given queued command.  Currently,
5527  *      only DMA interrupts are handled.  All other commands are
5528  *      handled via polling with interrupts disabled (nIEN bit).
5529  *
5530  *      LOCKING:
5531  *      spin_lock_irqsave(host lock)
5532  *
5533  *      RETURNS:
5534  *      One if interrupt was handled, zero if not (shared irq).
5535  */
5536
5537 inline unsigned int ata_host_intr (struct ata_port *ap,
5538                                    struct ata_queued_cmd *qc)
5539 {
5540         struct ata_eh_info *ehi = &ap->eh_info;
5541         u8 status, host_stat = 0;
5542
5543         VPRINTK("ata%u: protocol %d task_state %d\n",
5544                 ap->print_id, qc->tf.protocol, ap->hsm_task_state);
5545
5546         /* Check whether we are expecting interrupt in this state */
5547         switch (ap->hsm_task_state) {
5548         case HSM_ST_FIRST:
5549                 /* Some pre-ATAPI-4 devices assert INTRQ
5550                  * at this state when ready to receive CDB.
5551                  */
5552
5553                 /* Check the ATA_DFLAG_CDB_INTR flag is enough here.
5554                  * The flag was turned on only for atapi devices.
5555                  * No need to check is_atapi_taskfile(&qc->tf) again.
5556                  */
5557                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5558                         goto idle_irq;
5559                 break;
5560         case HSM_ST_LAST:
5561                 if (qc->tf.protocol == ATA_PROT_DMA ||
5562                     qc->tf.protocol == ATA_PROT_ATAPI_DMA) {
5563                         /* check status of DMA engine */
5564                         host_stat = ap->ops->bmdma_status(ap);
5565                         VPRINTK("ata%u: host_stat 0x%X\n",
5566                                 ap->print_id, host_stat);
5567
5568                         /* if it's not our irq... */
5569                         if (!(host_stat & ATA_DMA_INTR))
5570                                 goto idle_irq;
5571
5572                         /* before we do anything else, clear DMA-Start bit */
5573                         ap->ops->bmdma_stop(qc);
5574
5575                         if (unlikely(host_stat & ATA_DMA_ERR)) {
5576                                 /* error when transfering data to/from memory */
5577                                 qc->err_mask |= AC_ERR_HOST_BUS;
5578                                 ap->hsm_task_state = HSM_ST_ERR;
5579                         }
5580                 }
5581                 break;
5582         case HSM_ST:
5583                 break;
5584         default:
5585                 goto idle_irq;
5586         }
5587
5588         /* check altstatus */
5589         status = ata_altstatus(ap);
5590         if (status & ATA_BUSY)
5591                 goto idle_irq;
5592
5593         /* check main status, clearing INTRQ */
5594         status = ata_chk_status(ap);
5595         if (unlikely(status & ATA_BUSY))
5596                 goto idle_irq;
5597
5598         /* ack bmdma irq events */
5599         ap->ops->irq_clear(ap);
5600
5601         ata_hsm_move(ap, qc, status, 0);
5602
5603         if (unlikely(qc->err_mask) && (qc->tf.protocol == ATA_PROT_DMA ||
5604                                        qc->tf.protocol == ATA_PROT_ATAPI_DMA))
5605                 ata_ehi_push_desc(ehi, "BMDMA stat 0x%x", host_stat);
5606
5607         return 1;       /* irq handled */
5608
5609 idle_irq:
5610         ap->stats.idle_irq++;
5611
5612 #ifdef ATA_IRQ_TRAP
5613         if ((ap->stats.idle_irq % 1000) == 0) {
5614                 ap->ops->irq_ack(ap, 0); /* debug trap */
5615                 ata_port_printk(ap, KERN_WARNING, "irq trap\n");
5616                 return 1;
5617         }
5618 #endif
5619         return 0;       /* irq not handled */
5620 }
5621
5622 /**
5623  *      ata_interrupt - Default ATA host interrupt handler
5624  *      @irq: irq line (unused)
5625  *      @dev_instance: pointer to our ata_host information structure
5626  *
5627  *      Default interrupt handler for PCI IDE devices.  Calls
5628  *      ata_host_intr() for each port that is not disabled.
5629  *
5630  *      LOCKING:
5631  *      Obtains host lock during operation.
5632  *
5633  *      RETURNS:
5634  *      IRQ_NONE or IRQ_HANDLED.
5635  */
5636
5637 irqreturn_t ata_interrupt (int irq, void *dev_instance)
5638 {
5639         struct ata_host *host = dev_instance;
5640         unsigned int i;
5641         unsigned int handled = 0;
5642         unsigned long flags;
5643
5644         /* TODO: make _irqsave conditional on x86 PCI IDE legacy mode */
5645         spin_lock_irqsave(&host->lock, flags);
5646
5647         for (i = 0; i < host->n_ports; i++) {
5648                 struct ata_port *ap;
5649
5650                 ap = host->ports[i];
5651                 if (ap &&
5652                     !(ap->flags & ATA_FLAG_DISABLED)) {
5653                         struct ata_queued_cmd *qc;
5654
5655                         qc = ata_qc_from_tag(ap, ap->active_tag);
5656                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)) &&
5657                             (qc->flags & ATA_QCFLAG_ACTIVE))
5658                                 handled |= ata_host_intr(ap, qc);
5659                 }
5660         }
5661
5662         spin_unlock_irqrestore(&host->lock, flags);
5663
5664         return IRQ_RETVAL(handled);
5665 }
5666
5667 /**
5668  *      sata_scr_valid - test whether SCRs are accessible
5669  *      @ap: ATA port to test SCR accessibility for
5670  *
5671  *      Test whether SCRs are accessible for @ap.
5672  *
5673  *      LOCKING:
5674  *      None.
5675  *
5676  *      RETURNS:
5677  *      1 if SCRs are accessible, 0 otherwise.
5678  */
5679 int sata_scr_valid(struct ata_port *ap)
5680 {
5681         return ap->cbl == ATA_CBL_SATA && ap->ops->scr_read;
5682 }
5683
5684 /**
5685  *      sata_scr_read - read SCR register of the specified port
5686  *      @ap: ATA port to read SCR for
5687  *      @reg: SCR to read
5688  *      @val: Place to store read value
5689  *
5690  *      Read SCR register @reg of @ap into *@val.  This function is
5691  *      guaranteed to succeed if the cable type of the port is SATA
5692  *      and the port implements ->scr_read.
5693  *
5694  *      LOCKING:
5695  *      None.
5696  *
5697  *      RETURNS:
5698  *      0 on success, negative errno on failure.
5699  */
5700 int sata_scr_read(struct ata_port *ap, int reg, u32 *val)
5701 {
5702         if (sata_scr_valid(ap)) {
5703                 *val = ap->ops->scr_read(ap, reg);
5704                 return 0;
5705         }
5706         return -EOPNOTSUPP;
5707 }
5708
5709 /**
5710  *      sata_scr_write - write SCR register of the specified port
5711  *      @ap: ATA port to write SCR for
5712  *      @reg: SCR to write
5713  *      @val: value to write
5714  *
5715  *      Write @val to SCR register @reg of @ap.  This function is
5716  *      guaranteed to succeed if the cable type of the port is SATA
5717  *      and the port implements ->scr_read.
5718  *
5719  *      LOCKING:
5720  *      None.
5721  *
5722  *      RETURNS:
5723  *      0 on success, negative errno on failure.
5724  */
5725 int sata_scr_write(struct ata_port *ap, int reg, u32 val)
5726 {
5727         if (sata_scr_valid(ap)) {
5728                 ap->ops->scr_write(ap, reg, val);
5729                 return 0;
5730         }
5731         return -EOPNOTSUPP;
5732 }
5733
5734 /**
5735  *      sata_scr_write_flush - write SCR register of the specified port and flush
5736  *      @ap: ATA port to write SCR for
5737  *      @reg: SCR to write
5738  *      @val: value to write
5739  *
5740  *      This function is identical to sata_scr_write() except that this
5741  *      function performs flush after writing to the register.
5742  *
5743  *      LOCKING:
5744  *      None.
5745  *
5746  *      RETURNS:
5747  *      0 on success, negative errno on failure.
5748  */
5749 int sata_scr_write_flush(struct ata_port *ap, int reg, u32 val)
5750 {
5751         if (sata_scr_valid(ap)) {
5752                 ap->ops->scr_write(ap, reg, val);
5753                 ap->ops->scr_read(ap, reg);
5754                 return 0;
5755         }
5756         return -EOPNOTSUPP;
5757 }
5758
5759 /**
5760  *      ata_port_online - test whether the given port is online
5761  *      @ap: ATA port to test
5762  *
5763  *      Test whether @ap is online.  Note that this function returns 0
5764  *      if online status of @ap cannot be obtained, so
5765  *      ata_port_online(ap) != !ata_port_offline(ap).
5766  *
5767  *      LOCKING:
5768  *      None.
5769  *
5770  *      RETURNS:
5771  *      1 if the port online status is available and online.
5772  */
5773 int ata_port_online(struct ata_port *ap)
5774 {
5775         u32 sstatus;
5776
5777         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) == 0x3)
5778                 return 1;
5779         return 0;
5780 }
5781
5782 /**
5783  *      ata_port_offline - test whether the given port is offline
5784  *      @ap: ATA port to test
5785  *
5786  *      Test whether @ap is offline.  Note that this function returns
5787  *      0 if offline status of @ap cannot be obtained, so
5788  *      ata_port_online(ap) != !ata_port_offline(ap).
5789  *
5790  *      LOCKING:
5791  *      None.
5792  *
5793  *      RETURNS:
5794  *      1 if the port offline status is available and offline.
5795  */
5796 int ata_port_offline(struct ata_port *ap)
5797 {
5798         u32 sstatus;
5799
5800         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) != 0x3)
5801                 return 1;
5802         return 0;
5803 }
5804
5805 int ata_flush_cache(struct ata_device *dev)
5806 {
5807         unsigned int err_mask;
5808         u8 cmd;
5809
5810         if (!ata_try_flush_cache(dev))
5811                 return 0;
5812
5813         if (dev->flags & ATA_DFLAG_FLUSH_EXT)
5814                 cmd = ATA_CMD_FLUSH_EXT;
5815         else
5816                 cmd = ATA_CMD_FLUSH;
5817
5818         err_mask = ata_do_simple_cmd(dev, cmd);
5819         if (err_mask) {
5820                 ata_dev_printk(dev, KERN_ERR, "failed to flush cache\n");
5821                 return -EIO;
5822         }
5823
5824         return 0;
5825 }
5826
5827 #ifdef CONFIG_PM
5828 static int ata_host_request_pm(struct ata_host *host, pm_message_t mesg,
5829                                unsigned int action, unsigned int ehi_flags,
5830                                int wait)
5831 {
5832         unsigned long flags;
5833         int i, rc;
5834
5835         for (i = 0; i < host->n_ports; i++) {
5836                 struct ata_port *ap = host->ports[i];
5837
5838                 /* Previous resume operation might still be in
5839                  * progress.  Wait for PM_PENDING to clear.
5840                  */
5841                 if (ap->pflags & ATA_PFLAG_PM_PENDING) {
5842                         ata_port_wait_eh(ap);
5843                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5844                 }
5845
5846                 /* request PM ops to EH */
5847                 spin_lock_irqsave(ap->lock, flags);
5848
5849                 ap->pm_mesg = mesg;
5850                 if (wait) {
5851                         rc = 0;
5852                         ap->pm_result = &rc;
5853                 }
5854
5855                 ap->pflags |= ATA_PFLAG_PM_PENDING;
5856                 ap->eh_info.action |= action;
5857                 ap->eh_info.flags |= ehi_flags;
5858
5859                 ata_port_schedule_eh(ap);
5860
5861                 spin_unlock_irqrestore(ap->lock, flags);
5862
5863                 /* wait and check result */
5864                 if (wait) {
5865                         ata_port_wait_eh(ap);
5866                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5867                         if (rc)
5868                                 return rc;
5869                 }
5870         }
5871
5872         return 0;
5873 }
5874
5875 /**
5876  *      ata_host_suspend - suspend host
5877  *      @host: host to suspend
5878  *      @mesg: PM message
5879  *
5880  *      Suspend @host.  Actual operation is performed by EH.  This
5881  *      function requests EH to perform PM operations and waits for EH
5882  *      to finish.
5883  *
5884  *      LOCKING:
5885  *      Kernel thread context (may sleep).
5886  *
5887  *      RETURNS:
5888  *      0 on success, -errno on failure.
5889  */
5890 int ata_host_suspend(struct ata_host *host, pm_message_t mesg)
5891 {
5892         int rc;
5893
5894         rc = ata_host_request_pm(host, mesg, 0, ATA_EHI_QUIET, 1);
5895         if (rc == 0)
5896                 host->dev->power.power_state = mesg;
5897         return rc;
5898 }
5899
5900 /**
5901  *      ata_host_resume - resume host
5902  *      @host: host to resume
5903  *
5904  *      Resume @host.  Actual operation is performed by EH.  This
5905  *      function requests EH to perform PM operations and returns.
5906  *      Note that all resume operations are performed parallely.
5907  *
5908  *      LOCKING:
5909  *      Kernel thread context (may sleep).
5910  */
5911 void ata_host_resume(struct ata_host *host)
5912 {
5913         ata_host_request_pm(host, PMSG_ON, ATA_EH_SOFTRESET,
5914                             ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET, 0);
5915         host->dev->power.power_state = PMSG_ON;
5916 }
5917 #endif
5918
5919 /**
5920  *      ata_port_start - Set port up for dma.
5921  *      @ap: Port to initialize
5922  *
5923  *      Called just after data structures for each port are
5924  *      initialized.  Allocates space for PRD table.
5925  *
5926  *      May be used as the port_start() entry in ata_port_operations.
5927  *
5928  *      LOCKING:
5929  *      Inherited from caller.
5930  */
5931 int ata_port_start(struct ata_port *ap)
5932 {
5933         struct device *dev = ap->dev;
5934         int rc;
5935
5936         ap->prd = dmam_alloc_coherent(dev, ATA_PRD_TBL_SZ, &ap->prd_dma,
5937                                       GFP_KERNEL);
5938         if (!ap->prd)
5939                 return -ENOMEM;
5940
5941         rc = ata_pad_alloc(ap, dev);
5942         if (rc)
5943                 return rc;
5944
5945         DPRINTK("prd alloc, virt %p, dma %llx\n", ap->prd,
5946                 (unsigned long long)ap->prd_dma);
5947         return 0;
5948 }
5949
5950 /**
5951  *      ata_dev_init - Initialize an ata_device structure
5952  *      @dev: Device structure to initialize
5953  *
5954  *      Initialize @dev in preparation for probing.
5955  *
5956  *      LOCKING:
5957  *      Inherited from caller.
5958  */
5959 void ata_dev_init(struct ata_device *dev)
5960 {
5961         struct ata_port *ap = dev->ap;
5962         unsigned long flags;
5963
5964         /* SATA spd limit is bound to the first device */
5965         ap->sata_spd_limit = ap->hw_sata_spd_limit;
5966
5967         /* High bits of dev->flags are used to record warm plug
5968          * requests which occur asynchronously.  Synchronize using
5969          * host lock.
5970          */
5971         spin_lock_irqsave(ap->lock, flags);
5972         dev->flags &= ~ATA_DFLAG_INIT_MASK;
5973         spin_unlock_irqrestore(ap->lock, flags);
5974
5975         memset((void *)dev + ATA_DEVICE_CLEAR_OFFSET, 0,
5976                sizeof(*dev) - ATA_DEVICE_CLEAR_OFFSET);
5977         dev->pio_mask = UINT_MAX;
5978         dev->mwdma_mask = UINT_MAX;
5979         dev->udma_mask = UINT_MAX;
5980 }
5981
5982 /**
5983  *      ata_port_alloc - allocate and initialize basic ATA port resources
5984  *      @host: ATA host this allocated port belongs to
5985  *
5986  *      Allocate and initialize basic ATA port resources.
5987  *
5988  *      RETURNS:
5989  *      Allocate ATA port on success, NULL on failure.
5990  *
5991  *      LOCKING:
5992  *      Inherited from calling layer (may sleep).
5993  */
5994 struct ata_port *ata_port_alloc(struct ata_host *host)
5995 {
5996         struct ata_port *ap;
5997         unsigned int i;
5998
5999         DPRINTK("ENTER\n");
6000
6001         ap = kzalloc(sizeof(*ap), GFP_KERNEL);
6002         if (!ap)
6003                 return NULL;
6004
6005         ap->pflags |= ATA_PFLAG_INITIALIZING;
6006         ap->lock = &host->lock;
6007         ap->flags = ATA_FLAG_DISABLED;
6008         ap->print_id = -1;
6009         ap->ctl = ATA_DEVCTL_OBS;
6010         ap->host = host;
6011         ap->dev = host->dev;
6012
6013         ap->hw_sata_spd_limit = UINT_MAX;
6014         ap->active_tag = ATA_TAG_POISON;
6015         ap->last_ctl = 0xFF;
6016
6017 #if defined(ATA_VERBOSE_DEBUG)
6018         /* turn on all debugging levels */
6019         ap->msg_enable = 0x00FF;
6020 #elif defined(ATA_DEBUG)
6021         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_INFO | ATA_MSG_CTL | ATA_MSG_WARN | ATA_MSG_ERR;
6022 #else
6023         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_ERR | ATA_MSG_WARN;
6024 #endif
6025
6026         INIT_DELAYED_WORK(&ap->port_task, NULL);
6027         INIT_DELAYED_WORK(&ap->hotplug_task, ata_scsi_hotplug);
6028         INIT_WORK(&ap->scsi_rescan_task, ata_scsi_dev_rescan);
6029         INIT_LIST_HEAD(&ap->eh_done_q);
6030         init_waitqueue_head(&ap->eh_wait_q);
6031
6032         ap->cbl = ATA_CBL_NONE;
6033
6034         for (i = 0; i < ATA_MAX_DEVICES; i++) {
6035                 struct ata_device *dev = &ap->device[i];
6036                 dev->ap = ap;
6037                 dev->devno = i;
6038                 ata_dev_init(dev);
6039         }
6040
6041 #ifdef ATA_IRQ_TRAP
6042         ap->stats.unhandled_irq = 1;
6043         ap->stats.idle_irq = 1;
6044 #endif
6045         return ap;
6046 }
6047
6048 static void ata_host_release(struct device *gendev, void *res)
6049 {
6050         struct ata_host *host = dev_get_drvdata(gendev);
6051         int i;
6052
6053         for (i = 0; i < host->n_ports; i++) {
6054                 struct ata_port *ap = host->ports[i];
6055
6056                 if (!ap)
6057                         continue;
6058
6059                 if ((host->flags & ATA_HOST_STARTED) && ap->ops->port_stop)
6060                         ap->ops->port_stop(ap);
6061         }
6062
6063         if ((host->flags & ATA_HOST_STARTED) && host->ops->host_stop)
6064                 host->ops->host_stop(host);
6065
6066         for (i = 0; i < host->n_ports; i++) {
6067                 struct ata_port *ap = host->ports[i];
6068
6069                 if (!ap)
6070                         continue;
6071
6072                 if (ap->scsi_host)
6073                         scsi_host_put(ap->scsi_host);
6074
6075                 kfree(ap);
6076                 host->ports[i] = NULL;
6077         }
6078
6079         dev_set_drvdata(gendev, NULL);
6080 }
6081
6082 /**
6083  *      ata_host_alloc - allocate and init basic ATA host resources
6084  *      @dev: generic device this host is associated with
6085  *      @max_ports: maximum number of ATA ports associated with this host
6086  *
6087  *      Allocate and initialize basic ATA host resources.  LLD calls
6088  *      this function to allocate a host, initializes it fully and
6089  *      attaches it using ata_host_register().
6090  *
6091  *      @max_ports ports are allocated and host->n_ports is
6092  *      initialized to @max_ports.  The caller is allowed to decrease
6093  *      host->n_ports before calling ata_host_register().  The unused
6094  *      ports will be automatically freed on registration.
6095  *
6096  *      RETURNS:
6097  *      Allocate ATA host on success, NULL on failure.
6098  *
6099  *      LOCKING:
6100  *      Inherited from calling layer (may sleep).
6101  */
6102 struct ata_host *ata_host_alloc(struct device *dev, int max_ports)
6103 {
6104         struct ata_host *host;
6105         size_t sz;
6106         int i;
6107
6108         DPRINTK("ENTER\n");
6109
6110         if (!devres_open_group(dev, NULL, GFP_KERNEL))
6111                 return NULL;
6112
6113         /* alloc a container for our list of ATA ports (buses) */
6114         sz = sizeof(struct ata_host) + (max_ports + 1) * sizeof(void *);
6115         /* alloc a container for our list of ATA ports (buses) */
6116         host = devres_alloc(ata_host_release, sz, GFP_KERNEL);
6117         if (!host)
6118                 goto err_out;
6119
6120         devres_add(dev, host);
6121         dev_set_drvdata(dev, host);
6122
6123         spin_lock_init(&host->lock);
6124         host->dev = dev;
6125         host->n_ports = max_ports;
6126
6127         /* allocate ports bound to this host */
6128         for (i = 0; i < max_ports; i++) {
6129                 struct ata_port *ap;
6130
6131                 ap = ata_port_alloc(host);
6132                 if (!ap)
6133                         goto err_out;
6134
6135                 ap->port_no = i;
6136                 host->ports[i] = ap;
6137         }
6138
6139         devres_remove_group(dev, NULL);
6140         return host;
6141
6142  err_out:
6143         devres_release_group(dev, NULL);
6144         return NULL;
6145 }
6146
6147 /**
6148  *      ata_host_alloc_pinfo - alloc host and init with port_info array
6149  *      @dev: generic device this host is associated with
6150  *      @ppi: array of ATA port_info to initialize host with
6151  *      @n_ports: number of ATA ports attached to this host
6152  *
6153  *      Allocate ATA host and initialize with info from @ppi.  If NULL
6154  *      terminated, @ppi may contain fewer entries than @n_ports.  The
6155  *      last entry will be used for the remaining ports.
6156  *
6157  *      RETURNS:
6158  *      Allocate ATA host on success, NULL on failure.
6159  *
6160  *      LOCKING:
6161  *      Inherited from calling layer (may sleep).
6162  */
6163 struct ata_host *ata_host_alloc_pinfo(struct device *dev,
6164                                       const struct ata_port_info * const * ppi,
6165                                       int n_ports)
6166 {
6167         const struct ata_port_info *pi;
6168         struct ata_host *host;
6169         int i, j;
6170
6171         host = ata_host_alloc(dev, n_ports);
6172         if (!host)
6173                 return NULL;
6174
6175         for (i = 0, j = 0, pi = NULL; i < host->n_ports; i++) {
6176                 struct ata_port *ap = host->ports[i];
6177
6178                 if (ppi[j])
6179                         pi = ppi[j++];
6180
6181                 ap->pio_mask = pi->pio_mask;
6182                 ap->mwdma_mask = pi->mwdma_mask;
6183                 ap->udma_mask = pi->udma_mask;
6184                 ap->flags |= pi->flags;
6185                 ap->ops = pi->port_ops;
6186
6187                 if (!host->ops && (pi->port_ops != &ata_dummy_port_ops))
6188                         host->ops = pi->port_ops;
6189                 if (!host->private_data && pi->private_data)
6190                         host->private_data = pi->private_data;
6191         }
6192
6193         return host;
6194 }
6195
6196 /**
6197  *      ata_host_start - start and freeze ports of an ATA host
6198  *      @host: ATA host to start ports for
6199  *
6200  *      Start and then freeze ports of @host.  Started status is
6201  *      recorded in host->flags, so this function can be called
6202  *      multiple times.  Ports are guaranteed to get started only
6203  *      once.  If host->ops isn't initialized yet, its set to the
6204  *      first non-dummy port ops.
6205  *
6206  *      LOCKING:
6207  *      Inherited from calling layer (may sleep).
6208  *
6209  *      RETURNS:
6210  *      0 if all ports are started successfully, -errno otherwise.
6211  */
6212 int ata_host_start(struct ata_host *host)
6213 {
6214         int i, rc;
6215
6216         if (host->flags & ATA_HOST_STARTED)
6217                 return 0;
6218
6219         for (i = 0; i < host->n_ports; i++) {
6220                 struct ata_port *ap = host->ports[i];
6221
6222                 if (!host->ops && !ata_port_is_dummy(ap))
6223                         host->ops = ap->ops;
6224
6225                 if (ap->ops->port_start) {
6226                         rc = ap->ops->port_start(ap);
6227                         if (rc) {
6228                                 ata_port_printk(ap, KERN_ERR, "failed to "
6229                                                 "start port (errno=%d)\n", rc);
6230                                 goto err_out;
6231                         }
6232                 }
6233
6234                 ata_eh_freeze_port(ap);
6235         }
6236
6237         host->flags |= ATA_HOST_STARTED;
6238         return 0;
6239
6240  err_out:
6241         while (--i >= 0) {
6242                 struct ata_port *ap = host->ports[i];
6243
6244                 if (ap->ops->port_stop)
6245                         ap->ops->port_stop(ap);
6246         }
6247         return rc;
6248 }
6249
6250 /**
6251  *      ata_sas_host_init - Initialize a host struct
6252  *      @host:  host to initialize
6253  *      @dev:   device host is attached to
6254  *      @flags: host flags
6255  *      @ops:   port_ops
6256  *
6257  *      LOCKING:
6258  *      PCI/etc. bus probe sem.
6259  *
6260  */
6261 /* KILLME - the only user left is ipr */
6262 void ata_host_init(struct ata_host *host, struct device *dev,
6263                    unsigned long flags, const struct ata_port_operations *ops)
6264 {
6265         spin_lock_init(&host->lock);
6266         host->dev = dev;
6267         host->flags = flags;
6268         host->ops = ops;
6269 }
6270
6271 /**
6272  *      ata_host_register - register initialized ATA host
6273  *      @host: ATA host to register
6274  *      @sht: template for SCSI host
6275  *
6276  *      Register initialized ATA host.  @host is allocated using
6277  *      ata_host_alloc() and fully initialized by LLD.  This function
6278  *      starts ports, registers @host with ATA and SCSI layers and
6279  *      probe registered devices.
6280  *
6281  *      LOCKING:
6282  *      Inherited from calling layer (may sleep).
6283  *
6284  *      RETURNS:
6285  *      0 on success, -errno otherwise.
6286  */
6287 int ata_host_register(struct ata_host *host, struct scsi_host_template *sht)
6288 {
6289         int i, rc;
6290
6291         /* host must have been started */
6292         if (!(host->flags & ATA_HOST_STARTED)) {
6293                 dev_printk(KERN_ERR, host->dev,
6294                            "BUG: trying to register unstarted host\n");
6295                 WARN_ON(1);
6296                 return -EINVAL;
6297         }
6298
6299         /* Blow away unused ports.  This happens when LLD can't
6300          * determine the exact number of ports to allocate at
6301          * allocation time.
6302          */
6303         for (i = host->n_ports; host->ports[i]; i++)
6304                 kfree(host->ports[i]);
6305
6306         /* give ports names and add SCSI hosts */
6307         for (i = 0; i < host->n_ports; i++)
6308                 host->ports[i]->print_id = ata_print_id++;
6309
6310         rc = ata_scsi_add_hosts(host, sht);
6311         if (rc)
6312                 return rc;
6313
6314         /* set cable, sata_spd_limit and report */
6315         for (i = 0; i < host->n_ports; i++) {
6316                 struct ata_port *ap = host->ports[i];
6317                 int irq_line;
6318                 u32 scontrol;
6319                 unsigned long xfer_mask;
6320
6321                 /* set SATA cable type if still unset */
6322                 if (ap->cbl == ATA_CBL_NONE && (ap->flags & ATA_FLAG_SATA))
6323                         ap->cbl = ATA_CBL_SATA;
6324
6325                 /* init sata_spd_limit to the current value */
6326                 if (sata_scr_read(ap, SCR_CONTROL, &scontrol) == 0) {
6327                         int spd = (scontrol >> 4) & 0xf;
6328                         ap->hw_sata_spd_limit &= (1 << spd) - 1;
6329                 }
6330                 ap->sata_spd_limit = ap->hw_sata_spd_limit;
6331
6332                 /* report the secondary IRQ for second channel legacy */
6333                 irq_line = host->irq;
6334                 if (i == 1 && host->irq2)
6335                         irq_line = host->irq2;
6336
6337                 xfer_mask = ata_pack_xfermask(ap->pio_mask, ap->mwdma_mask,
6338                                               ap->udma_mask);
6339
6340                 /* print per-port info to dmesg */
6341                 if (!ata_port_is_dummy(ap))
6342                         ata_port_printk(ap, KERN_INFO, "%cATA max %s cmd 0x%p "
6343                                         "ctl 0x%p bmdma 0x%p irq %d\n",
6344                                         ap->cbl == ATA_CBL_SATA ? 'S' : 'P',
6345                                         ata_mode_string(xfer_mask),
6346                                         ap->ioaddr.cmd_addr,
6347                                         ap->ioaddr.ctl_addr,
6348                                         ap->ioaddr.bmdma_addr,
6349                                         irq_line);
6350                 else
6351                         ata_port_printk(ap, KERN_INFO, "DUMMY\n");
6352         }
6353
6354         /* perform each probe synchronously */
6355         DPRINTK("probe begin\n");
6356         for (i = 0; i < host->n_ports; i++) {
6357                 struct ata_port *ap = host->ports[i];
6358                 int rc;
6359
6360                 /* probe */
6361                 if (ap->ops->error_handler) {
6362                         struct ata_eh_info *ehi = &ap->eh_info;
6363                         unsigned long flags;
6364
6365                         ata_port_probe(ap);
6366
6367                         /* kick EH for boot probing */
6368                         spin_lock_irqsave(ap->lock, flags);
6369
6370                         ehi->probe_mask = (1 << ATA_MAX_DEVICES) - 1;
6371                         ehi->action |= ATA_EH_SOFTRESET;
6372                         ehi->flags |= ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET;
6373
6374                         ap->pflags &= ~ATA_PFLAG_INITIALIZING;
6375                         ap->pflags |= ATA_PFLAG_LOADING;
6376                         ata_port_schedule_eh(ap);
6377
6378                         spin_unlock_irqrestore(ap->lock, flags);
6379
6380                         /* wait for EH to finish */
6381                         ata_port_wait_eh(ap);
6382                 } else {
6383                         DPRINTK("ata%u: bus probe begin\n", ap->print_id);
6384                         rc = ata_bus_probe(ap);
6385                         DPRINTK("ata%u: bus probe end\n", ap->print_id);
6386
6387                         if (rc) {
6388                                 /* FIXME: do something useful here?
6389                                  * Current libata behavior will
6390                                  * tear down everything when
6391                                  * the module is removed
6392                                  * or the h/w is unplugged.
6393                                  */
6394                         }
6395                 }
6396         }
6397
6398         /* probes are done, now scan each port's disk(s) */
6399         DPRINTK("host probe begin\n");
6400         for (i = 0; i < host->n_ports; i++) {
6401                 struct ata_port *ap = host->ports[i];
6402
6403                 ata_scsi_scan_host(ap);
6404         }
6405
6406         return 0;
6407 }
6408
6409 /**
6410  *      ata_host_activate - start host, request IRQ and register it
6411  *      @host: target ATA host
6412  *      @irq: IRQ to request
6413  *      @irq_handler: irq_handler used when requesting IRQ
6414  *      @irq_flags: irq_flags used when requesting IRQ
6415  *      @sht: scsi_host_template to use when registering the host
6416  *
6417  *      After allocating an ATA host and initializing it, most libata
6418  *      LLDs perform three steps to activate the host - start host,
6419  *      request IRQ and register it.  This helper takes necessasry
6420  *      arguments and performs the three steps in one go.
6421  *
6422  *      LOCKING:
6423  *      Inherited from calling layer (may sleep).
6424  *
6425  *      RETURNS:
6426  *      0 on success, -errno otherwise.
6427  */
6428 int ata_host_activate(struct ata_host *host, int irq,
6429                       irq_handler_t irq_handler, unsigned long irq_flags,
6430                       struct scsi_host_template *sht)
6431 {
6432         int rc;
6433
6434         rc = ata_host_start(host);
6435         if (rc)
6436                 return rc;
6437
6438         rc = devm_request_irq(host->dev, irq, irq_handler, irq_flags,
6439                               dev_driver_string(host->dev), host);
6440         if (rc)
6441                 return rc;
6442
6443         rc = ata_host_register(host, sht);
6444         /* if failed, just free the IRQ and leave ports alone */
6445         if (rc)
6446                 devm_free_irq(host->dev, irq, host);
6447
6448         return rc;
6449 }
6450
6451 /**
6452  *      ata_port_detach - Detach ATA port in prepration of device removal
6453  *      @ap: ATA port to be detached
6454  *
6455  *      Detach all ATA devices and the associated SCSI devices of @ap;
6456  *      then, remove the associated SCSI host.  @ap is guaranteed to
6457  *      be quiescent on return from this function.
6458  *
6459  *      LOCKING:
6460  *      Kernel thread context (may sleep).
6461  */
6462 void ata_port_detach(struct ata_port *ap)
6463 {
6464         unsigned long flags;
6465         int i;
6466
6467         if (!ap->ops->error_handler)
6468                 goto skip_eh;
6469
6470         /* tell EH we're leaving & flush EH */
6471         spin_lock_irqsave(ap->lock, flags);
6472         ap->pflags |= ATA_PFLAG_UNLOADING;
6473         spin_unlock_irqrestore(ap->lock, flags);
6474
6475         ata_port_wait_eh(ap);
6476
6477         /* EH is now guaranteed to see UNLOADING, so no new device
6478          * will be attached.  Disable all existing devices.
6479          */
6480         spin_lock_irqsave(ap->lock, flags);
6481
6482         for (i = 0; i < ATA_MAX_DEVICES; i++)
6483                 ata_dev_disable(&ap->device[i]);
6484
6485         spin_unlock_irqrestore(ap->lock, flags);
6486
6487         /* Final freeze & EH.  All in-flight commands are aborted.  EH
6488          * will be skipped and retrials will be terminated with bad
6489          * target.
6490          */
6491         spin_lock_irqsave(ap->lock, flags);
6492         ata_port_freeze(ap);    /* won't be thawed */
6493         spin_unlock_irqrestore(ap->lock, flags);
6494
6495         ata_port_wait_eh(ap);
6496
6497         /* Flush hotplug task.  The sequence is similar to
6498          * ata_port_flush_task().
6499          */
6500         cancel_work_sync(&ap->hotplug_task.work); /* akpm: why? */
6501         cancel_delayed_work(&ap->hotplug_task);
6502         cancel_work_sync(&ap->hotplug_task.work);
6503
6504  skip_eh:
6505         /* remove the associated SCSI host */
6506         scsi_remove_host(ap->scsi_host);
6507 }
6508
6509 /**
6510  *      ata_host_detach - Detach all ports of an ATA host
6511  *      @host: Host to detach
6512  *
6513  *      Detach all ports of @host.
6514  *
6515  *      LOCKING:
6516  *      Kernel thread context (may sleep).
6517  */
6518 void ata_host_detach(struct ata_host *host)
6519 {
6520         int i;
6521
6522         for (i = 0; i < host->n_ports; i++)
6523                 ata_port_detach(host->ports[i]);
6524 }
6525
6526 /**
6527  *      ata_std_ports - initialize ioaddr with standard port offsets.
6528  *      @ioaddr: IO address structure to be initialized
6529  *
6530  *      Utility function which initializes data_addr, error_addr,
6531  *      feature_addr, nsect_addr, lbal_addr, lbam_addr, lbah_addr,
6532  *      device_addr, status_addr, and command_addr to standard offsets
6533  *      relative to cmd_addr.
6534  *
6535  *      Does not set ctl_addr, altstatus_addr, bmdma_addr, or scr_addr.
6536  */
6537
6538 void ata_std_ports(struct ata_ioports *ioaddr)
6539 {
6540         ioaddr->data_addr = ioaddr->cmd_addr + ATA_REG_DATA;
6541         ioaddr->error_addr = ioaddr->cmd_addr + ATA_REG_ERR;
6542         ioaddr->feature_addr = ioaddr->cmd_addr + ATA_REG_FEATURE;
6543         ioaddr->nsect_addr = ioaddr->cmd_addr + ATA_REG_NSECT;
6544         ioaddr->lbal_addr = ioaddr->cmd_addr + ATA_REG_LBAL;
6545         ioaddr->lbam_addr = ioaddr->cmd_addr + ATA_REG_LBAM;
6546         ioaddr->lbah_addr = ioaddr->cmd_addr + ATA_REG_LBAH;
6547         ioaddr->device_addr = ioaddr->cmd_addr + ATA_REG_DEVICE;
6548         ioaddr->status_addr = ioaddr->cmd_addr + ATA_REG_STATUS;
6549         ioaddr->command_addr = ioaddr->cmd_addr + ATA_REG_CMD;
6550 }
6551
6552
6553 #ifdef CONFIG_PCI
6554
6555 /**
6556  *      ata_pci_remove_one - PCI layer callback for device removal
6557  *      @pdev: PCI device that was removed
6558  *
6559  *      PCI layer indicates to libata via this hook that hot-unplug or
6560  *      module unload event has occurred.  Detach all ports.  Resource
6561  *      release is handled via devres.
6562  *
6563  *      LOCKING:
6564  *      Inherited from PCI layer (may sleep).
6565  */
6566 void ata_pci_remove_one(struct pci_dev *pdev)
6567 {
6568         struct device *dev = pci_dev_to_dev(pdev);
6569         struct ata_host *host = dev_get_drvdata(dev);
6570
6571         ata_host_detach(host);
6572 }
6573
6574 /* move to PCI subsystem */
6575 int pci_test_config_bits(struct pci_dev *pdev, const struct pci_bits *bits)
6576 {
6577         unsigned long tmp = 0;
6578
6579         switch (bits->width) {
6580         case 1: {
6581                 u8 tmp8 = 0;
6582                 pci_read_config_byte(pdev, bits->reg, &tmp8);
6583                 tmp = tmp8;
6584                 break;
6585         }
6586         case 2: {
6587                 u16 tmp16 = 0;
6588                 pci_read_config_word(pdev, bits->reg, &tmp16);
6589                 tmp = tmp16;
6590                 break;
6591         }
6592         case 4: {
6593                 u32 tmp32 = 0;
6594                 pci_read_config_dword(pdev, bits->reg, &tmp32);
6595                 tmp = tmp32;
6596                 break;
6597         }
6598
6599         default:
6600                 return -EINVAL;
6601         }
6602
6603         tmp &= bits->mask;
6604
6605         return (tmp == bits->val) ? 1 : 0;
6606 }
6607
6608 #ifdef CONFIG_PM
6609 void ata_pci_device_do_suspend(struct pci_dev *pdev, pm_message_t mesg)
6610 {
6611         pci_save_state(pdev);
6612         pci_disable_device(pdev);
6613
6614         if (mesg.event == PM_EVENT_SUSPEND)
6615                 pci_set_power_state(pdev, PCI_D3hot);
6616 }
6617
6618 int ata_pci_device_do_resume(struct pci_dev *pdev)
6619 {
6620         int rc;
6621
6622         pci_set_power_state(pdev, PCI_D0);
6623         pci_restore_state(pdev);
6624
6625         rc = pcim_enable_device(pdev);
6626         if (rc) {
6627                 dev_printk(KERN_ERR, &pdev->dev,
6628                            "failed to enable device after resume (%d)\n", rc);
6629                 return rc;
6630         }
6631
6632         pci_set_master(pdev);
6633         return 0;
6634 }
6635
6636 int ata_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
6637 {
6638         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6639         int rc = 0;
6640
6641         rc = ata_host_suspend(host, mesg);
6642         if (rc)
6643                 return rc;
6644
6645         ata_pci_device_do_suspend(pdev, mesg);
6646
6647         return 0;
6648 }
6649
6650 int ata_pci_device_resume(struct pci_dev *pdev)
6651 {
6652         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6653         int rc;
6654
6655         rc = ata_pci_device_do_resume(pdev);
6656         if (rc == 0)
6657                 ata_host_resume(host);
6658         return rc;
6659 }
6660 #endif /* CONFIG_PM */
6661
6662 #endif /* CONFIG_PCI */
6663
6664
6665 static int __init ata_init(void)
6666 {
6667         ata_probe_timeout *= HZ;
6668         ata_wq = create_workqueue("ata");
6669         if (!ata_wq)
6670                 return -ENOMEM;
6671
6672         ata_aux_wq = create_singlethread_workqueue("ata_aux");
6673         if (!ata_aux_wq) {
6674                 destroy_workqueue(ata_wq);
6675                 return -ENOMEM;
6676         }
6677
6678         printk(KERN_DEBUG "libata version " DRV_VERSION " loaded.\n");
6679         return 0;
6680 }
6681
6682 static void __exit ata_exit(void)
6683 {
6684         destroy_workqueue(ata_wq);
6685         destroy_workqueue(ata_aux_wq);
6686 }
6687
6688 subsys_initcall(ata_init);
6689 module_exit(ata_exit);
6690
6691 static unsigned long ratelimit_time;
6692 static DEFINE_SPINLOCK(ata_ratelimit_lock);
6693
6694 int ata_ratelimit(void)
6695 {
6696         int rc;
6697         unsigned long flags;
6698
6699         spin_lock_irqsave(&ata_ratelimit_lock, flags);
6700
6701         if (time_after(jiffies, ratelimit_time)) {
6702                 rc = 1;
6703                 ratelimit_time = jiffies + (HZ/5);
6704         } else
6705                 rc = 0;
6706
6707         spin_unlock_irqrestore(&ata_ratelimit_lock, flags);
6708
6709         return rc;
6710 }
6711
6712 /**
6713  *      ata_wait_register - wait until register value changes
6714  *      @reg: IO-mapped register
6715  *      @mask: Mask to apply to read register value
6716  *      @val: Wait condition
6717  *      @interval_msec: polling interval in milliseconds
6718  *      @timeout_msec: timeout in milliseconds
6719  *
6720  *      Waiting for some bits of register to change is a common
6721  *      operation for ATA controllers.  This function reads 32bit LE
6722  *      IO-mapped register @reg and tests for the following condition.
6723  *
6724  *      (*@reg & mask) != val
6725  *
6726  *      If the condition is met, it returns; otherwise, the process is
6727  *      repeated after @interval_msec until timeout.
6728  *
6729  *      LOCKING:
6730  *      Kernel thread context (may sleep)
6731  *
6732  *      RETURNS:
6733  *      The final register value.
6734  */
6735 u32 ata_wait_register(void __iomem *reg, u32 mask, u32 val,
6736                       unsigned long interval_msec,
6737                       unsigned long timeout_msec)
6738 {
6739         unsigned long timeout;
6740         u32 tmp;
6741
6742         tmp = ioread32(reg);
6743
6744         /* Calculate timeout _after_ the first read to make sure
6745          * preceding writes reach the controller before starting to
6746          * eat away the timeout.
6747          */
6748         timeout = jiffies + (timeout_msec * HZ) / 1000;
6749
6750         while ((tmp & mask) == val && time_before(jiffies, timeout)) {
6751                 msleep(interval_msec);
6752                 tmp = ioread32(reg);
6753         }
6754
6755         return tmp;
6756 }
6757
6758 /*
6759  * Dummy port_ops
6760  */
6761 static void ata_dummy_noret(struct ata_port *ap)        { }
6762 static int ata_dummy_ret0(struct ata_port *ap)          { return 0; }
6763 static void ata_dummy_qc_noret(struct ata_queued_cmd *qc) { }
6764
6765 static u8 ata_dummy_check_status(struct ata_port *ap)
6766 {
6767         return ATA_DRDY;
6768 }
6769
6770 static unsigned int ata_dummy_qc_issue(struct ata_queued_cmd *qc)
6771 {
6772         return AC_ERR_SYSTEM;
6773 }
6774
6775 const struct ata_port_operations ata_dummy_port_ops = {
6776         .port_disable           = ata_port_disable,
6777         .check_status           = ata_dummy_check_status,
6778         .check_altstatus        = ata_dummy_check_status,
6779         .dev_select             = ata_noop_dev_select,
6780         .qc_prep                = ata_noop_qc_prep,
6781         .qc_issue               = ata_dummy_qc_issue,
6782         .freeze                 = ata_dummy_noret,
6783         .thaw                   = ata_dummy_noret,
6784         .error_handler          = ata_dummy_noret,
6785         .post_internal_cmd      = ata_dummy_qc_noret,
6786         .irq_clear              = ata_dummy_noret,
6787         .port_start             = ata_dummy_ret0,
6788         .port_stop              = ata_dummy_noret,
6789 };
6790
6791 const struct ata_port_info ata_dummy_port_info = {
6792         .port_ops               = &ata_dummy_port_ops,
6793 };
6794
6795 /*
6796  * libata is essentially a library of internal helper functions for
6797  * low-level ATA host controller drivers.  As such, the API/ABI is
6798  * likely to change as new drivers are added and updated.
6799  * Do not depend on ABI/API stability.
6800  */
6801
6802 EXPORT_SYMBOL_GPL(sata_deb_timing_normal);
6803 EXPORT_SYMBOL_GPL(sata_deb_timing_hotplug);
6804 EXPORT_SYMBOL_GPL(sata_deb_timing_long);
6805 EXPORT_SYMBOL_GPL(ata_dummy_port_ops);
6806 EXPORT_SYMBOL_GPL(ata_dummy_port_info);
6807 EXPORT_SYMBOL_GPL(ata_std_bios_param);
6808 EXPORT_SYMBOL_GPL(ata_std_ports);
6809 EXPORT_SYMBOL_GPL(ata_host_init);
6810 EXPORT_SYMBOL_GPL(ata_host_alloc);
6811 EXPORT_SYMBOL_GPL(ata_host_alloc_pinfo);
6812 EXPORT_SYMBOL_GPL(ata_host_start);
6813 EXPORT_SYMBOL_GPL(ata_host_register);
6814 EXPORT_SYMBOL_GPL(ata_host_activate);
6815 EXPORT_SYMBOL_GPL(ata_host_detach);
6816 EXPORT_SYMBOL_GPL(ata_sg_init);
6817 EXPORT_SYMBOL_GPL(ata_sg_init_one);
6818 EXPORT_SYMBOL_GPL(ata_hsm_move);
6819 EXPORT_SYMBOL_GPL(ata_qc_complete);
6820 EXPORT_SYMBOL_GPL(ata_qc_complete_multiple);
6821 EXPORT_SYMBOL_GPL(ata_qc_issue_prot);
6822 EXPORT_SYMBOL_GPL(ata_tf_load);
6823 EXPORT_SYMBOL_GPL(ata_tf_read);
6824 EXPORT_SYMBOL_GPL(ata_noop_dev_select);
6825 EXPORT_SYMBOL_GPL(ata_std_dev_select);
6826 EXPORT_SYMBOL_GPL(sata_print_link_status);
6827 EXPORT_SYMBOL_GPL(ata_tf_to_fis);
6828 EXPORT_SYMBOL_GPL(ata_tf_from_fis);
6829 EXPORT_SYMBOL_GPL(ata_check_status);
6830 EXPORT_SYMBOL_GPL(ata_altstatus);
6831 EXPORT_SYMBOL_GPL(ata_exec_command);
6832 EXPORT_SYMBOL_GPL(ata_port_start);
6833 EXPORT_SYMBOL_GPL(ata_interrupt);
6834 EXPORT_SYMBOL_GPL(ata_do_set_mode);
6835 EXPORT_SYMBOL_GPL(ata_data_xfer);
6836 EXPORT_SYMBOL_GPL(ata_data_xfer_noirq);
6837 EXPORT_SYMBOL_GPL(ata_qc_prep);
6838 EXPORT_SYMBOL_GPL(ata_noop_qc_prep);
6839 EXPORT_SYMBOL_GPL(ata_bmdma_setup);
6840 EXPORT_SYMBOL_GPL(ata_bmdma_start);
6841 EXPORT_SYMBOL_GPL(ata_bmdma_irq_clear);
6842 EXPORT_SYMBOL_GPL(ata_bmdma_status);
6843 EXPORT_SYMBOL_GPL(ata_bmdma_stop);
6844 EXPORT_SYMBOL_GPL(ata_bmdma_freeze);
6845 EXPORT_SYMBOL_GPL(ata_bmdma_thaw);
6846 EXPORT_SYMBOL_GPL(ata_bmdma_drive_eh);
6847 EXPORT_SYMBOL_GPL(ata_bmdma_error_handler);
6848 EXPORT_SYMBOL_GPL(ata_bmdma_post_internal_cmd);
6849 EXPORT_SYMBOL_GPL(ata_port_probe);
6850 EXPORT_SYMBOL_GPL(ata_dev_disable);
6851 EXPORT_SYMBOL_GPL(sata_set_spd);
6852 EXPORT_SYMBOL_GPL(sata_phy_debounce);
6853 EXPORT_SYMBOL_GPL(sata_phy_resume);
6854 EXPORT_SYMBOL_GPL(sata_phy_reset);
6855 EXPORT_SYMBOL_GPL(__sata_phy_reset);
6856 EXPORT_SYMBOL_GPL(ata_bus_reset);
6857 EXPORT_SYMBOL_GPL(ata_std_prereset);
6858 EXPORT_SYMBOL_GPL(ata_std_softreset);
6859 EXPORT_SYMBOL_GPL(sata_port_hardreset);
6860 EXPORT_SYMBOL_GPL(sata_std_hardreset);
6861 EXPORT_SYMBOL_GPL(ata_std_postreset);
6862 EXPORT_SYMBOL_GPL(ata_dev_classify);
6863 EXPORT_SYMBOL_GPL(ata_dev_pair);
6864 EXPORT_SYMBOL_GPL(ata_port_disable);
6865 EXPORT_SYMBOL_GPL(ata_ratelimit);
6866 EXPORT_SYMBOL_GPL(ata_wait_register);
6867 EXPORT_SYMBOL_GPL(ata_busy_sleep);
6868 EXPORT_SYMBOL_GPL(ata_wait_ready);
6869 EXPORT_SYMBOL_GPL(ata_port_queue_task);
6870 EXPORT_SYMBOL_GPL(ata_scsi_ioctl);
6871 EXPORT_SYMBOL_GPL(ata_scsi_queuecmd);
6872 EXPORT_SYMBOL_GPL(ata_scsi_slave_config);
6873 EXPORT_SYMBOL_GPL(ata_scsi_slave_destroy);
6874 EXPORT_SYMBOL_GPL(ata_scsi_change_queue_depth);
6875 EXPORT_SYMBOL_GPL(ata_host_intr);
6876 EXPORT_SYMBOL_GPL(sata_scr_valid);
6877 EXPORT_SYMBOL_GPL(sata_scr_read);
6878 EXPORT_SYMBOL_GPL(sata_scr_write);
6879 EXPORT_SYMBOL_GPL(sata_scr_write_flush);
6880 EXPORT_SYMBOL_GPL(ata_port_online);
6881 EXPORT_SYMBOL_GPL(ata_port_offline);
6882 #ifdef CONFIG_PM
6883 EXPORT_SYMBOL_GPL(ata_host_suspend);
6884 EXPORT_SYMBOL_GPL(ata_host_resume);
6885 #endif /* CONFIG_PM */
6886 EXPORT_SYMBOL_GPL(ata_id_string);
6887 EXPORT_SYMBOL_GPL(ata_id_c_string);
6888 EXPORT_SYMBOL_GPL(ata_id_to_dma_mode);
6889 EXPORT_SYMBOL_GPL(ata_device_blacklisted);
6890 EXPORT_SYMBOL_GPL(ata_scsi_simulate);
6891
6892 EXPORT_SYMBOL_GPL(ata_pio_need_iordy);
6893 EXPORT_SYMBOL_GPL(ata_timing_compute);
6894 EXPORT_SYMBOL_GPL(ata_timing_merge);
6895
6896 #ifdef CONFIG_PCI
6897 EXPORT_SYMBOL_GPL(pci_test_config_bits);
6898 EXPORT_SYMBOL_GPL(ata_pci_init_native_host);
6899 EXPORT_SYMBOL_GPL(ata_pci_init_bmdma);
6900 EXPORT_SYMBOL_GPL(ata_pci_prepare_native_host);
6901 EXPORT_SYMBOL_GPL(ata_pci_init_one);
6902 EXPORT_SYMBOL_GPL(ata_pci_remove_one);
6903 #ifdef CONFIG_PM
6904 EXPORT_SYMBOL_GPL(ata_pci_device_do_suspend);
6905 EXPORT_SYMBOL_GPL(ata_pci_device_do_resume);
6906 EXPORT_SYMBOL_GPL(ata_pci_device_suspend);
6907 EXPORT_SYMBOL_GPL(ata_pci_device_resume);
6908 #endif /* CONFIG_PM */
6909 EXPORT_SYMBOL_GPL(ata_pci_default_filter);
6910 EXPORT_SYMBOL_GPL(ata_pci_clear_simplex);
6911 #endif /* CONFIG_PCI */
6912
6913 EXPORT_SYMBOL_GPL(ata_eng_timeout);
6914 EXPORT_SYMBOL_GPL(ata_port_schedule_eh);
6915 EXPORT_SYMBOL_GPL(ata_port_abort);
6916 EXPORT_SYMBOL_GPL(ata_port_freeze);
6917 EXPORT_SYMBOL_GPL(ata_eh_freeze_port);
6918 EXPORT_SYMBOL_GPL(ata_eh_thaw_port);
6919 EXPORT_SYMBOL_GPL(ata_eh_qc_complete);
6920 EXPORT_SYMBOL_GPL(ata_eh_qc_retry);
6921 EXPORT_SYMBOL_GPL(ata_do_eh);
6922 EXPORT_SYMBOL_GPL(ata_irq_on);
6923 EXPORT_SYMBOL_GPL(ata_dummy_irq_on);
6924 EXPORT_SYMBOL_GPL(ata_irq_ack);
6925 EXPORT_SYMBOL_GPL(ata_dummy_irq_ack);
6926 EXPORT_SYMBOL_GPL(ata_dev_try_classify);
6927
6928 EXPORT_SYMBOL_GPL(ata_cable_40wire);
6929 EXPORT_SYMBOL_GPL(ata_cable_80wire);
6930 EXPORT_SYMBOL_GPL(ata_cable_unknown);
6931 EXPORT_SYMBOL_GPL(ata_cable_sata);