x86: isolate the rtc code for sharing
[safe/jmp/linux-2.6] / arch / x86 / kernel / time_32.c
1 /*
2  *  Copyright (C) 1991, 1992, 1995  Linus Torvalds
3  *
4  * This file contains the PC-specific time handling details:
5  * reading the RTC at bootup, etc..
6  * 1994-07-02    Alan Modra
7  *      fixed set_rtc_mmss, fixed time.year for >= 2000, new mktime
8  * 1995-03-26    Markus Kuhn
9  *      fixed 500 ms bug at call to set_rtc_mmss, fixed DS12887
10  *      precision CMOS clock update
11  * 1996-05-03    Ingo Molnar
12  *      fixed time warps in do_[slow|fast]_gettimeoffset()
13  * 1997-09-10   Updated NTP code according to technical memorandum Jan '96
14  *              "A Kernel Model for Precision Timekeeping" by Dave Mills
15  * 1998-09-05    (Various)
16  *      More robust do_fast_gettimeoffset() algorithm implemented
17  *      (works with APM, Cyrix 6x86MX and Centaur C6),
18  *      monotonic gettimeofday() with fast_get_timeoffset(),
19  *      drift-proof precision TSC calibration on boot
20  *      (C. Scott Ananian <cananian@alumni.princeton.edu>, Andrew D.
21  *      Balsa <andrebalsa@altern.org>, Philip Gladstone <philip@raptor.com>;
22  *      ported from 2.0.35 Jumbo-9 by Michael Krause <m.krause@tu-harburg.de>).
23  * 1998-12-16    Andrea Arcangeli
24  *      Fixed Jumbo-9 code in 2.1.131: do_gettimeofday was missing 1 jiffy
25  *      because was not accounting lost_ticks.
26  * 1998-12-24 Copyright (C) 1998  Andrea Arcangeli
27  *      Fixed a xtime SMP race (we need the xtime_lock rw spinlock to
28  *      serialize accesses to xtime/lost_ticks).
29  */
30
31 #include <linux/init.h>
32 #include <linux/interrupt.h>
33 #include <linux/time.h>
34 #include <linux/mca.h>
35
36 #include <asm/arch_hooks.h>
37 #include <asm/hpet.h>
38 #include <asm/time.h>
39
40 #include "io_ports.h"
41 #include "do_timer.h"
42
43 unsigned int cpu_khz;   /* Detected as we calibrate the TSC */
44 EXPORT_SYMBOL(cpu_khz);
45
46 int timer_ack;
47
48 unsigned long profile_pc(struct pt_regs *regs)
49 {
50         unsigned long pc = instruction_pointer(regs);
51
52 #ifdef CONFIG_SMP
53         if (!v8086_mode(regs) && SEGMENT_IS_KERNEL_CODE(regs->xcs) &&
54             in_lock_functions(pc)) {
55 #ifdef CONFIG_FRAME_POINTER
56                 return *(unsigned long *)(regs->ebp + 4);
57 #else
58                 unsigned long *sp = (unsigned long *)&regs->esp;
59
60                 /* Return address is either directly at stack pointer
61                    or above a saved eflags. Eflags has bits 22-31 zero,
62                    kernel addresses don't. */
63                 if (sp[0] >> 22)
64                         return sp[0];
65                 if (sp[1] >> 22)
66                         return sp[1];
67 #endif
68         }
69 #endif
70         return pc;
71 }
72 EXPORT_SYMBOL(profile_pc);
73
74 /*
75  * This is the same as the above, except we _also_ save the current
76  * Time Stamp Counter value at the time of the timer interrupt, so that
77  * we later on can estimate the time of day more exactly.
78  */
79 irqreturn_t timer_interrupt(int irq, void *dev_id)
80 {
81         /* Keep nmi watchdog up to date */
82         per_cpu(irq_stat, smp_processor_id()).irq0_irqs++;
83
84 #ifdef CONFIG_X86_IO_APIC
85         if (timer_ack) {
86                 /*
87                  * Subtle, when I/O APICs are used we have to ack timer IRQ
88                  * manually to reset the IRR bit for do_slow_gettimeoffset().
89                  * This will also deassert NMI lines for the watchdog if run
90                  * on an 82489DX-based system.
91                  */
92                 spin_lock(&i8259A_lock);
93                 outb(0x0c, PIC_MASTER_OCW3);
94                 /* Ack the IRQ; AEOI will end it automatically. */
95                 inb(PIC_MASTER_POLL);
96                 spin_unlock(&i8259A_lock);
97         }
98 #endif
99
100         do_timer_interrupt_hook();
101
102         if (MCA_bus) {
103                 /* The PS/2 uses level-triggered interrupts.  You can't
104                 turn them off, nor would you want to (any attempt to
105                 enable edge-triggered interrupts usually gets intercepted by a
106                 special hardware circuit).  Hence we have to acknowledge
107                 the timer interrupt.  Through some incredibly stupid
108                 design idea, the reset for IRQ 0 is done by setting the
109                 high bit of the PPI port B (0x61).  Note that some PS/2s,
110                 notably the 55SX, work fine if this is removed.  */
111
112                 u8 irq_v = inb_p( 0x61 );       /* read the current state */
113                 outb_p( irq_v|0x80, 0x61 );     /* reset the IRQ */
114         }
115
116         return IRQ_HANDLED;
117 }
118
119 extern void (*late_time_init)(void);
120 /* Duplicate of time_init() below, with hpet_enable part added */
121 void __init hpet_time_init(void)
122 {
123         if (!hpet_enable())
124                 setup_pit_timer();
125         time_init_hook();
126 }
127
128 /*
129  * This is called directly from init code; we must delay timer setup in the
130  * HPET case as we can't make the decision to turn on HPET this early in the
131  * boot process.
132  *
133  * The chosen time_init function will usually be hpet_time_init, above, but
134  * in the case of virtual hardware, an alternative function may be substituted.
135  */
136 void __init time_init(void)
137 {
138         tsc_init();
139         late_time_init = choose_time_init();
140 }