x86: move ack_bad_irq into irq code
[safe/jmp/linux-2.6] / arch / x86 / kernel / i8253.c
1 /*
2  * 8253/PIT functions
3  *
4  */
5 #include <linux/clockchips.h>
6 #include <linux/init.h>
7 #include <linux/interrupt.h>
8 #include <linux/jiffies.h>
9 #include <linux/module.h>
10 #include <linux/spinlock.h>
11
12 #include <asm/smp.h>
13 #include <asm/delay.h>
14 #include <asm/i8253.h>
15 #include <asm/io.h>
16 #include <asm/hpet.h>
17
18 DEFINE_SPINLOCK(i8253_lock);
19 EXPORT_SYMBOL(i8253_lock);
20
21 #ifdef CONFIG_X86_32
22 static void pit_disable_clocksource(void);
23 #else
24 static inline void pit_disable_clocksource(void) { }
25 #endif
26
27 /*
28  * HPET replaces the PIT, when enabled. So we need to know, which of
29  * the two timers is used
30  */
31 struct clock_event_device *global_clock_event;
32
33 /*
34  * Initialize the PIT timer.
35  *
36  * This is also called after resume to bring the PIT into operation again.
37  */
38 static void init_pit_timer(enum clock_event_mode mode,
39                            struct clock_event_device *evt)
40 {
41         unsigned long flags;
42
43         spin_lock_irqsave(&i8253_lock, flags);
44
45         switch(mode) {
46         case CLOCK_EVT_MODE_PERIODIC:
47                 /* binary, mode 2, LSB/MSB, ch 0 */
48                 outb_p(0x34, PIT_MODE);
49                 outb_p(LATCH & 0xff , PIT_CH0); /* LSB */
50                 outb(LATCH >> 8 , PIT_CH0);     /* MSB */
51                 break;
52
53         case CLOCK_EVT_MODE_SHUTDOWN:
54         case CLOCK_EVT_MODE_UNUSED:
55                 if (evt->mode == CLOCK_EVT_MODE_PERIODIC ||
56                     evt->mode == CLOCK_EVT_MODE_ONESHOT) {
57                         outb_p(0x30, PIT_MODE);
58                         outb_p(0, PIT_CH0);
59                         outb_p(0, PIT_CH0);
60                 }
61                 pit_disable_clocksource();
62                 break;
63
64         case CLOCK_EVT_MODE_ONESHOT:
65                 /* One shot setup */
66                 outb_p(0x38, PIT_MODE);
67                 pit_disable_clocksource();
68                 break;
69
70         case CLOCK_EVT_MODE_RESUME:
71                 /* Nothing to do here */
72                 break;
73         }
74         spin_unlock_irqrestore(&i8253_lock, flags);
75 }
76
77 /*
78  * Program the next event in oneshot mode
79  *
80  * Delta is given in PIT ticks
81  */
82 static int pit_next_event(unsigned long delta, struct clock_event_device *evt)
83 {
84         unsigned long flags;
85
86         spin_lock_irqsave(&i8253_lock, flags);
87         outb_p(delta & 0xff , PIT_CH0); /* LSB */
88         outb(delta >> 8 , PIT_CH0);     /* MSB */
89         spin_unlock_irqrestore(&i8253_lock, flags);
90
91         return 0;
92 }
93
94 /*
95  * On UP the PIT can serve all of the possible timer functions. On SMP systems
96  * it can be solely used for the global tick.
97  *
98  * The profiling and update capabilities are switched off once the local apic is
99  * registered. This mechanism replaces the previous #ifdef LOCAL_APIC -
100  * !using_apic_timer decisions in do_timer_interrupt_hook()
101  */
102 struct clock_event_device pit_clockevent = {
103         .name           = "pit",
104         .features       = CLOCK_EVT_FEAT_PERIODIC | CLOCK_EVT_FEAT_ONESHOT,
105         .set_mode       = init_pit_timer,
106         .set_next_event = pit_next_event,
107         .shift          = 32,
108         .irq            = 0,
109 };
110
111 /*
112  * Initialize the conversion factor and the min/max deltas of the clock event
113  * structure and register the clock event source with the framework.
114  */
115 void __init setup_pit_timer(void)
116 {
117         /*
118          * Start pit with the boot cpu mask and make it global after the
119          * IO_APIC has been initialized.
120          */
121         pit_clockevent.cpumask = cpumask_of_cpu(smp_processor_id());
122         pit_clockevent.mult = div_sc(CLOCK_TICK_RATE, NSEC_PER_SEC, 32);
123         pit_clockevent.max_delta_ns =
124                 clockevent_delta2ns(0x7FFF, &pit_clockevent);
125         pit_clockevent.min_delta_ns =
126                 clockevent_delta2ns(0xF, &pit_clockevent);
127         clockevents_register_device(&pit_clockevent);
128         global_clock_event = &pit_clockevent;
129 }
130
131 #ifndef CONFIG_X86_64
132 /*
133  * Since the PIT overflows every tick, its not very useful
134  * to just read by itself. So use jiffies to emulate a free
135  * running counter:
136  */
137 static cycle_t pit_read(void)
138 {
139         unsigned long flags;
140         int count;
141         u32 jifs;
142         static int old_count;
143         static u32 old_jifs;
144
145         spin_lock_irqsave(&i8253_lock, flags);
146         /*
147          * Although our caller may have the read side of xtime_lock,
148          * this is now a seqlock, and we are cheating in this routine
149          * by having side effects on state that we cannot undo if
150          * there is a collision on the seqlock and our caller has to
151          * retry.  (Namely, old_jifs and old_count.)  So we must treat
152          * jiffies as volatile despite the lock.  We read jiffies
153          * before latching the timer count to guarantee that although
154          * the jiffies value might be older than the count (that is,
155          * the counter may underflow between the last point where
156          * jiffies was incremented and the point where we latch the
157          * count), it cannot be newer.
158          */
159         jifs = jiffies;
160         outb_p(0x00, PIT_MODE); /* latch the count ASAP */
161         count = inb_p(PIT_CH0); /* read the latched count */
162         count |= inb_p(PIT_CH0) << 8;
163
164         /* VIA686a test code... reset the latch if count > max + 1 */
165         if (count > LATCH) {
166                 outb_p(0x34, PIT_MODE);
167                 outb_p(LATCH & 0xff, PIT_CH0);
168                 outb(LATCH >> 8, PIT_CH0);
169                 count = LATCH - 1;
170         }
171
172         /*
173          * It's possible for count to appear to go the wrong way for a
174          * couple of reasons:
175          *
176          *  1. The timer counter underflows, but we haven't handled the
177          *     resulting interrupt and incremented jiffies yet.
178          *  2. Hardware problem with the timer, not giving us continuous time,
179          *     the counter does small "jumps" upwards on some Pentium systems,
180          *     (see c't 95/10 page 335 for Neptun bug.)
181          *
182          * Previous attempts to handle these cases intelligently were
183          * buggy, so we just do the simple thing now.
184          */
185         if (count > old_count && jifs == old_jifs) {
186                 count = old_count;
187         }
188         old_count = count;
189         old_jifs = jifs;
190
191         spin_unlock_irqrestore(&i8253_lock, flags);
192
193         count = (LATCH - 1) - count;
194
195         return (cycle_t)(jifs * LATCH) + count;
196 }
197
198 static struct clocksource clocksource_pit = {
199         .name   = "pit",
200         .rating = 110,
201         .read   = pit_read,
202         .mask   = CLOCKSOURCE_MASK(32),
203         .mult   = 0,
204         .shift  = 20,
205 };
206
207 static void pit_disable_clocksource(void)
208 {
209         /*
210          * Use mult to check whether it is registered or not
211          */
212         if (clocksource_pit.mult) {
213                 clocksource_unregister(&clocksource_pit);
214                 clocksource_pit.mult = 0;
215         }
216 }
217
218 static int __init init_pit_clocksource(void)
219 {
220          /*
221           * Several reasons not to register PIT as a clocksource:
222           *
223           * - On SMP PIT does not scale due to i8253_lock
224           * - when HPET is enabled
225           * - when local APIC timer is active (PIT is switched off)
226           */
227         if (num_possible_cpus() > 1 || is_hpet_enabled() ||
228             pit_clockevent.mode != CLOCK_EVT_MODE_PERIODIC)
229                 return 0;
230
231         clocksource_pit.mult = clocksource_hz2mult(CLOCK_TICK_RATE, 20);
232         return clocksource_register(&clocksource_pit);
233 }
234 arch_initcall(init_pit_clocksource);
235
236 #endif