Merge branch 'x86/untangle2' of git://git.kernel.org/pub/scm/linux/kernel/git/jeremy...
[safe/jmp/linux-2.6] / arch / x86 / include / asm / processor.h
1 #ifndef _ASM_X86_PROCESSOR_H
2 #define _ASM_X86_PROCESSOR_H
3
4 #include <asm/processor-flags.h>
5
6 /* Forward declaration, a strange C thing */
7 struct task_struct;
8 struct mm_struct;
9
10 #include <asm/vm86.h>
11 #include <asm/math_emu.h>
12 #include <asm/segment.h>
13 #include <asm/types.h>
14 #include <asm/sigcontext.h>
15 #include <asm/current.h>
16 #include <asm/cpufeature.h>
17 #include <asm/system.h>
18 #include <asm/page.h>
19 #include <asm/pgtable_types.h>
20 #include <asm/percpu.h>
21 #include <asm/msr.h>
22 #include <asm/desc_defs.h>
23 #include <asm/nops.h>
24 #include <asm/ds.h>
25
26 #include <linux/personality.h>
27 #include <linux/cpumask.h>
28 #include <linux/cache.h>
29 #include <linux/threads.h>
30 #include <linux/init.h>
31
32 /*
33  * Default implementation of macro that returns current
34  * instruction pointer ("program counter").
35  */
36 static inline void *current_text_addr(void)
37 {
38         void *pc;
39
40         asm volatile("mov $1f, %0; 1:":"=r" (pc));
41
42         return pc;
43 }
44
45 #ifdef CONFIG_X86_VSMP
46 # define ARCH_MIN_TASKALIGN             (1 << INTERNODE_CACHE_SHIFT)
47 # define ARCH_MIN_MMSTRUCT_ALIGN        (1 << INTERNODE_CACHE_SHIFT)
48 #else
49 # define ARCH_MIN_TASKALIGN             16
50 # define ARCH_MIN_MMSTRUCT_ALIGN        0
51 #endif
52
53 /*
54  *  CPU type and hardware bug flags. Kept separately for each CPU.
55  *  Members of this structure are referenced in head.S, so think twice
56  *  before touching them. [mj]
57  */
58
59 struct cpuinfo_x86 {
60         __u8                    x86;            /* CPU family */
61         __u8                    x86_vendor;     /* CPU vendor */
62         __u8                    x86_model;
63         __u8                    x86_mask;
64 #ifdef CONFIG_X86_32
65         char                    wp_works_ok;    /* It doesn't on 386's */
66
67         /* Problems on some 486Dx4's and old 386's: */
68         char                    hlt_works_ok;
69         char                    hard_math;
70         char                    rfu;
71         char                    fdiv_bug;
72         char                    f00f_bug;
73         char                    coma_bug;
74         char                    pad0;
75 #else
76         /* Number of 4K pages in DTLB/ITLB combined(in pages): */
77         int                     x86_tlbsize;
78         __u8                    x86_virt_bits;
79         __u8                    x86_phys_bits;
80 #endif
81         /* CPUID returned core id bits: */
82         __u8                    x86_coreid_bits;
83         /* Max extended CPUID function supported: */
84         __u32                   extended_cpuid_level;
85         /* Maximum supported CPUID level, -1=no CPUID: */
86         int                     cpuid_level;
87         __u32                   x86_capability[NCAPINTS];
88         char                    x86_vendor_id[16];
89         char                    x86_model_id[64];
90         /* in KB - valid for CPUS which support this call: */
91         int                     x86_cache_size;
92         int                     x86_cache_alignment;    /* In bytes */
93         int                     x86_power;
94         unsigned long           loops_per_jiffy;
95 #ifdef CONFIG_SMP
96         /* cpus sharing the last level cache: */
97         cpumask_t               llc_shared_map;
98 #endif
99         /* cpuid returned max cores value: */
100         u16                      x86_max_cores;
101         u16                     apicid;
102         u16                     initial_apicid;
103         u16                     x86_clflush_size;
104 #ifdef CONFIG_SMP
105         /* number of cores as seen by the OS: */
106         u16                     booted_cores;
107         /* Physical processor id: */
108         u16                     phys_proc_id;
109         /* Core id: */
110         u16                     cpu_core_id;
111         /* Index into per_cpu list: */
112         u16                     cpu_index;
113 #endif
114         unsigned int            x86_hyper_vendor;
115 } __attribute__((__aligned__(SMP_CACHE_BYTES)));
116
117 #define X86_VENDOR_INTEL        0
118 #define X86_VENDOR_CYRIX        1
119 #define X86_VENDOR_AMD          2
120 #define X86_VENDOR_UMC          3
121 #define X86_VENDOR_CENTAUR      5
122 #define X86_VENDOR_TRANSMETA    7
123 #define X86_VENDOR_NSC          8
124 #define X86_VENDOR_NUM          9
125
126 #define X86_VENDOR_UNKNOWN      0xff
127
128 #define X86_HYPER_VENDOR_NONE  0
129 #define X86_HYPER_VENDOR_VMWARE 1
130
131 /*
132  * capabilities of CPUs
133  */
134 extern struct cpuinfo_x86       boot_cpu_data;
135 extern struct cpuinfo_x86       new_cpu_data;
136
137 extern struct tss_struct        doublefault_tss;
138 extern __u32                    cleared_cpu_caps[NCAPINTS];
139
140 #ifdef CONFIG_SMP
141 DECLARE_PER_CPU(struct cpuinfo_x86, cpu_info);
142 #define cpu_data(cpu)           per_cpu(cpu_info, cpu)
143 #define current_cpu_data        __get_cpu_var(cpu_info)
144 #else
145 #define cpu_data(cpu)           boot_cpu_data
146 #define current_cpu_data        boot_cpu_data
147 #endif
148
149 extern const struct seq_operations cpuinfo_op;
150
151 static inline int hlt_works(int cpu)
152 {
153 #ifdef CONFIG_X86_32
154         return cpu_data(cpu).hlt_works_ok;
155 #else
156         return 1;
157 #endif
158 }
159
160 #define cache_line_size()       (boot_cpu_data.x86_cache_alignment)
161
162 extern void cpu_detect(struct cpuinfo_x86 *c);
163
164 extern struct pt_regs *idle_regs(struct pt_regs *);
165
166 extern void early_cpu_init(void);
167 extern void identify_boot_cpu(void);
168 extern void identify_secondary_cpu(struct cpuinfo_x86 *);
169 extern void print_cpu_info(struct cpuinfo_x86 *);
170 extern void init_scattered_cpuid_features(struct cpuinfo_x86 *c);
171 extern unsigned int init_intel_cacheinfo(struct cpuinfo_x86 *c);
172 extern unsigned short num_cache_leaves;
173
174 extern void detect_extended_topology(struct cpuinfo_x86 *c);
175 extern void detect_ht(struct cpuinfo_x86 *c);
176
177 static inline void native_cpuid(unsigned int *eax, unsigned int *ebx,
178                                 unsigned int *ecx, unsigned int *edx)
179 {
180         /* ecx is often an input as well as an output. */
181         asm("cpuid"
182             : "=a" (*eax),
183               "=b" (*ebx),
184               "=c" (*ecx),
185               "=d" (*edx)
186             : "0" (*eax), "2" (*ecx));
187 }
188
189 static inline void load_cr3(pgd_t *pgdir)
190 {
191         write_cr3(__pa(pgdir));
192 }
193
194 #ifdef CONFIG_X86_32
195 /* This is the TSS defined by the hardware. */
196 struct x86_hw_tss {
197         unsigned short          back_link, __blh;
198         unsigned long           sp0;
199         unsigned short          ss0, __ss0h;
200         unsigned long           sp1;
201         /* ss1 caches MSR_IA32_SYSENTER_CS: */
202         unsigned short          ss1, __ss1h;
203         unsigned long           sp2;
204         unsigned short          ss2, __ss2h;
205         unsigned long           __cr3;
206         unsigned long           ip;
207         unsigned long           flags;
208         unsigned long           ax;
209         unsigned long           cx;
210         unsigned long           dx;
211         unsigned long           bx;
212         unsigned long           sp;
213         unsigned long           bp;
214         unsigned long           si;
215         unsigned long           di;
216         unsigned short          es, __esh;
217         unsigned short          cs, __csh;
218         unsigned short          ss, __ssh;
219         unsigned short          ds, __dsh;
220         unsigned short          fs, __fsh;
221         unsigned short          gs, __gsh;
222         unsigned short          ldt, __ldth;
223         unsigned short          trace;
224         unsigned short          io_bitmap_base;
225
226 } __attribute__((packed));
227 #else
228 struct x86_hw_tss {
229         u32                     reserved1;
230         u64                     sp0;
231         u64                     sp1;
232         u64                     sp2;
233         u64                     reserved2;
234         u64                     ist[7];
235         u32                     reserved3;
236         u32                     reserved4;
237         u16                     reserved5;
238         u16                     io_bitmap_base;
239
240 } __attribute__((packed)) ____cacheline_aligned;
241 #endif
242
243 /*
244  * IO-bitmap sizes:
245  */
246 #define IO_BITMAP_BITS                  65536
247 #define IO_BITMAP_BYTES                 (IO_BITMAP_BITS/8)
248 #define IO_BITMAP_LONGS                 (IO_BITMAP_BYTES/sizeof(long))
249 #define IO_BITMAP_OFFSET                offsetof(struct tss_struct, io_bitmap)
250 #define INVALID_IO_BITMAP_OFFSET        0x8000
251 #define INVALID_IO_BITMAP_OFFSET_LAZY   0x9000
252
253 struct tss_struct {
254         /*
255          * The hardware state:
256          */
257         struct x86_hw_tss       x86_tss;
258
259         /*
260          * The extra 1 is there because the CPU will access an
261          * additional byte beyond the end of the IO permission
262          * bitmap. The extra byte must be all 1 bits, and must
263          * be within the limit.
264          */
265         unsigned long           io_bitmap[IO_BITMAP_LONGS + 1];
266         /*
267          * Cache the current maximum and the last task that used the bitmap:
268          */
269         unsigned long           io_bitmap_max;
270         struct thread_struct    *io_bitmap_owner;
271
272         /*
273          * .. and then another 0x100 bytes for the emergency kernel stack:
274          */
275         unsigned long           stack[64];
276
277 } ____cacheline_aligned;
278
279 DECLARE_PER_CPU(struct tss_struct, init_tss);
280
281 /*
282  * Save the original ist values for checking stack pointers during debugging
283  */
284 struct orig_ist {
285         unsigned long           ist[7];
286 };
287
288 #define MXCSR_DEFAULT           0x1f80
289
290 struct i387_fsave_struct {
291         u32                     cwd;    /* FPU Control Word             */
292         u32                     swd;    /* FPU Status Word              */
293         u32                     twd;    /* FPU Tag Word                 */
294         u32                     fip;    /* FPU IP Offset                */
295         u32                     fcs;    /* FPU IP Selector              */
296         u32                     foo;    /* FPU Operand Pointer Offset   */
297         u32                     fos;    /* FPU Operand Pointer Selector */
298
299         /* 8*10 bytes for each FP-reg = 80 bytes:                       */
300         u32                     st_space[20];
301
302         /* Software status information [not touched by FSAVE ]:         */
303         u32                     status;
304 };
305
306 struct i387_fxsave_struct {
307         u16                     cwd; /* Control Word                    */
308         u16                     swd; /* Status Word                     */
309         u16                     twd; /* Tag Word                        */
310         u16                     fop; /* Last Instruction Opcode         */
311         union {
312                 struct {
313                         u64     rip; /* Instruction Pointer             */
314                         u64     rdp; /* Data Pointer                    */
315                 };
316                 struct {
317                         u32     fip; /* FPU IP Offset                   */
318                         u32     fcs; /* FPU IP Selector                 */
319                         u32     foo; /* FPU Operand Offset              */
320                         u32     fos; /* FPU Operand Selector            */
321                 };
322         };
323         u32                     mxcsr;          /* MXCSR Register State */
324         u32                     mxcsr_mask;     /* MXCSR Mask           */
325
326         /* 8*16 bytes for each FP-reg = 128 bytes:                      */
327         u32                     st_space[32];
328
329         /* 16*16 bytes for each XMM-reg = 256 bytes:                    */
330         u32                     xmm_space[64];
331
332         u32                     padding[12];
333
334         union {
335                 u32             padding1[12];
336                 u32             sw_reserved[12];
337         };
338
339 } __attribute__((aligned(16)));
340
341 struct i387_soft_struct {
342         u32                     cwd;
343         u32                     swd;
344         u32                     twd;
345         u32                     fip;
346         u32                     fcs;
347         u32                     foo;
348         u32                     fos;
349         /* 8*10 bytes for each FP-reg = 80 bytes: */
350         u32                     st_space[20];
351         u8                      ftop;
352         u8                      changed;
353         u8                      lookahead;
354         u8                      no_update;
355         u8                      rm;
356         u8                      alimit;
357         struct math_emu_info    *info;
358         u32                     entry_eip;
359 };
360
361 struct xsave_hdr_struct {
362         u64 xstate_bv;
363         u64 reserved1[2];
364         u64 reserved2[5];
365 } __attribute__((packed));
366
367 struct xsave_struct {
368         struct i387_fxsave_struct i387;
369         struct xsave_hdr_struct xsave_hdr;
370         /* new processor state extensions will go here */
371 } __attribute__ ((packed, aligned (64)));
372
373 union thread_xstate {
374         struct i387_fsave_struct        fsave;
375         struct i387_fxsave_struct       fxsave;
376         struct i387_soft_struct         soft;
377         struct xsave_struct             xsave;
378 };
379
380 #ifdef CONFIG_X86_64
381 DECLARE_PER_CPU(struct orig_ist, orig_ist);
382
383 union irq_stack_union {
384         char irq_stack[IRQ_STACK_SIZE];
385         /*
386          * GCC hardcodes the stack canary as %gs:40.  Since the
387          * irq_stack is the object at %gs:0, we reserve the bottom
388          * 48 bytes of the irq stack for the canary.
389          */
390         struct {
391                 char gs_base[40];
392                 unsigned long stack_canary;
393         };
394 };
395
396 DECLARE_PER_CPU(union irq_stack_union, irq_stack_union);
397 DECLARE_INIT_PER_CPU(irq_stack_union);
398
399 DECLARE_PER_CPU(char *, irq_stack_ptr);
400 #else   /* X86_64 */
401 #ifdef CONFIG_CC_STACKPROTECTOR
402 DECLARE_PER_CPU(unsigned long, stack_canary);
403 #endif
404 #endif  /* X86_64 */
405
406 extern void print_cpu_info(struct cpuinfo_x86 *);
407 extern unsigned int xstate_size;
408 extern void free_thread_xstate(struct task_struct *);
409 extern struct kmem_cache *task_xstate_cachep;
410 extern void init_scattered_cpuid_features(struct cpuinfo_x86 *c);
411 extern unsigned int init_intel_cacheinfo(struct cpuinfo_x86 *c);
412 extern unsigned short num_cache_leaves;
413
414 struct thread_struct {
415         /* Cached TLS descriptors: */
416         struct desc_struct      tls_array[GDT_ENTRY_TLS_ENTRIES];
417         unsigned long           sp0;
418         unsigned long           sp;
419 #ifdef CONFIG_X86_32
420         unsigned long           sysenter_cs;
421 #else
422         unsigned long           usersp; /* Copy from PDA */
423         unsigned short          es;
424         unsigned short          ds;
425         unsigned short          fsindex;
426         unsigned short          gsindex;
427 #endif
428         unsigned long           ip;
429         unsigned long           fs;
430         unsigned long           gs;
431         /* Hardware debugging registers: */
432         unsigned long           debugreg0;
433         unsigned long           debugreg1;
434         unsigned long           debugreg2;
435         unsigned long           debugreg3;
436         unsigned long           debugreg6;
437         unsigned long           debugreg7;
438         /* Fault info: */
439         unsigned long           cr2;
440         unsigned long           trap_no;
441         unsigned long           error_code;
442         /* floating point and extended processor state */
443         union thread_xstate     *xstate;
444 #ifdef CONFIG_X86_32
445         /* Virtual 86 mode info */
446         struct vm86_struct __user *vm86_info;
447         unsigned long           screen_bitmap;
448         unsigned long           v86flags;
449         unsigned long           v86mask;
450         unsigned long           saved_sp0;
451         unsigned int            saved_fs;
452         unsigned int            saved_gs;
453 #endif
454         /* IO permissions: */
455         unsigned long           *io_bitmap_ptr;
456         unsigned long           iopl;
457         /* Max allowed port in the bitmap, in bytes: */
458         unsigned                io_bitmap_max;
459 /* MSR_IA32_DEBUGCTLMSR value to switch in if TIF_DEBUGCTLMSR is set.  */
460         unsigned long   debugctlmsr;
461 #ifdef CONFIG_X86_DS
462 /* Debug Store context; see include/asm-x86/ds.h; goes into MSR_IA32_DS_AREA */
463         struct ds_context       *ds_ctx;
464 #endif /* CONFIG_X86_DS */
465 #ifdef CONFIG_X86_PTRACE_BTS
466 /* the signal to send on a bts buffer overflow */
467         unsigned int    bts_ovfl_signal;
468 #endif /* CONFIG_X86_PTRACE_BTS */
469 };
470
471 static inline unsigned long native_get_debugreg(int regno)
472 {
473         unsigned long val = 0;  /* Damn you, gcc! */
474
475         switch (regno) {
476         case 0:
477                 asm("mov %%db0, %0" :"=r" (val));
478                 break;
479         case 1:
480                 asm("mov %%db1, %0" :"=r" (val));
481                 break;
482         case 2:
483                 asm("mov %%db2, %0" :"=r" (val));
484                 break;
485         case 3:
486                 asm("mov %%db3, %0" :"=r" (val));
487                 break;
488         case 6:
489                 asm("mov %%db6, %0" :"=r" (val));
490                 break;
491         case 7:
492                 asm("mov %%db7, %0" :"=r" (val));
493                 break;
494         default:
495                 BUG();
496         }
497         return val;
498 }
499
500 static inline void native_set_debugreg(int regno, unsigned long value)
501 {
502         switch (regno) {
503         case 0:
504                 asm("mov %0, %%db0"     ::"r" (value));
505                 break;
506         case 1:
507                 asm("mov %0, %%db1"     ::"r" (value));
508                 break;
509         case 2:
510                 asm("mov %0, %%db2"     ::"r" (value));
511                 break;
512         case 3:
513                 asm("mov %0, %%db3"     ::"r" (value));
514                 break;
515         case 6:
516                 asm("mov %0, %%db6"     ::"r" (value));
517                 break;
518         case 7:
519                 asm("mov %0, %%db7"     ::"r" (value));
520                 break;
521         default:
522                 BUG();
523         }
524 }
525
526 /*
527  * Set IOPL bits in EFLAGS from given mask
528  */
529 static inline void native_set_iopl_mask(unsigned mask)
530 {
531 #ifdef CONFIG_X86_32
532         unsigned int reg;
533
534         asm volatile ("pushfl;"
535                       "popl %0;"
536                       "andl %1, %0;"
537                       "orl %2, %0;"
538                       "pushl %0;"
539                       "popfl"
540                       : "=&r" (reg)
541                       : "i" (~X86_EFLAGS_IOPL), "r" (mask));
542 #endif
543 }
544
545 static inline void
546 native_load_sp0(struct tss_struct *tss, struct thread_struct *thread)
547 {
548         tss->x86_tss.sp0 = thread->sp0;
549 #ifdef CONFIG_X86_32
550         /* Only happens when SEP is enabled, no need to test "SEP"arately: */
551         if (unlikely(tss->x86_tss.ss1 != thread->sysenter_cs)) {
552                 tss->x86_tss.ss1 = thread->sysenter_cs;
553                 wrmsr(MSR_IA32_SYSENTER_CS, thread->sysenter_cs, 0);
554         }
555 #endif
556 }
557
558 static inline void native_swapgs(void)
559 {
560 #ifdef CONFIG_X86_64
561         asm volatile("swapgs" ::: "memory");
562 #endif
563 }
564
565 #ifdef CONFIG_PARAVIRT
566 #include <asm/paravirt.h>
567 #else
568 #define __cpuid                 native_cpuid
569 #define paravirt_enabled()      0
570
571 /*
572  * These special macros can be used to get or set a debugging register
573  */
574 #define get_debugreg(var, register)                             \
575         (var) = native_get_debugreg(register)
576 #define set_debugreg(value, register)                           \
577         native_set_debugreg(register, value)
578
579 static inline void load_sp0(struct tss_struct *tss,
580                             struct thread_struct *thread)
581 {
582         native_load_sp0(tss, thread);
583 }
584
585 #define set_iopl_mask native_set_iopl_mask
586 #endif /* CONFIG_PARAVIRT */
587
588 /*
589  * Save the cr4 feature set we're using (ie
590  * Pentium 4MB enable and PPro Global page
591  * enable), so that any CPU's that boot up
592  * after us can get the correct flags.
593  */
594 extern unsigned long            mmu_cr4_features;
595
596 static inline void set_in_cr4(unsigned long mask)
597 {
598         unsigned cr4;
599
600         mmu_cr4_features |= mask;
601         cr4 = read_cr4();
602         cr4 |= mask;
603         write_cr4(cr4);
604 }
605
606 static inline void clear_in_cr4(unsigned long mask)
607 {
608         unsigned cr4;
609
610         mmu_cr4_features &= ~mask;
611         cr4 = read_cr4();
612         cr4 &= ~mask;
613         write_cr4(cr4);
614 }
615
616 typedef struct {
617         unsigned long           seg;
618 } mm_segment_t;
619
620
621 /*
622  * create a kernel thread without removing it from tasklists
623  */
624 extern int kernel_thread(int (*fn)(void *), void *arg, unsigned long flags);
625
626 /* Free all resources held by a thread. */
627 extern void release_thread(struct task_struct *);
628
629 /* Prepare to copy thread state - unlazy all lazy state */
630 extern void prepare_to_copy(struct task_struct *tsk);
631
632 unsigned long get_wchan(struct task_struct *p);
633
634 /*
635  * Generic CPUID function
636  * clear %ecx since some cpus (Cyrix MII) do not set or clear %ecx
637  * resulting in stale register contents being returned.
638  */
639 static inline void cpuid(unsigned int op,
640                          unsigned int *eax, unsigned int *ebx,
641                          unsigned int *ecx, unsigned int *edx)
642 {
643         *eax = op;
644         *ecx = 0;
645         __cpuid(eax, ebx, ecx, edx);
646 }
647
648 /* Some CPUID calls want 'count' to be placed in ecx */
649 static inline void cpuid_count(unsigned int op, int count,
650                                unsigned int *eax, unsigned int *ebx,
651                                unsigned int *ecx, unsigned int *edx)
652 {
653         *eax = op;
654         *ecx = count;
655         __cpuid(eax, ebx, ecx, edx);
656 }
657
658 /*
659  * CPUID functions returning a single datum
660  */
661 static inline unsigned int cpuid_eax(unsigned int op)
662 {
663         unsigned int eax, ebx, ecx, edx;
664
665         cpuid(op, &eax, &ebx, &ecx, &edx);
666
667         return eax;
668 }
669
670 static inline unsigned int cpuid_ebx(unsigned int op)
671 {
672         unsigned int eax, ebx, ecx, edx;
673
674         cpuid(op, &eax, &ebx, &ecx, &edx);
675
676         return ebx;
677 }
678
679 static inline unsigned int cpuid_ecx(unsigned int op)
680 {
681         unsigned int eax, ebx, ecx, edx;
682
683         cpuid(op, &eax, &ebx, &ecx, &edx);
684
685         return ecx;
686 }
687
688 static inline unsigned int cpuid_edx(unsigned int op)
689 {
690         unsigned int eax, ebx, ecx, edx;
691
692         cpuid(op, &eax, &ebx, &ecx, &edx);
693
694         return edx;
695 }
696
697 /* REP NOP (PAUSE) is a good thing to insert into busy-wait loops. */
698 static inline void rep_nop(void)
699 {
700         asm volatile("rep; nop" ::: "memory");
701 }
702
703 static inline void cpu_relax(void)
704 {
705         rep_nop();
706 }
707
708 /* Stop speculative execution: */
709 static inline void sync_core(void)
710 {
711         int tmp;
712
713         asm volatile("cpuid" : "=a" (tmp) : "0" (1)
714                      : "ebx", "ecx", "edx", "memory");
715 }
716
717 static inline void __monitor(const void *eax, unsigned long ecx,
718                              unsigned long edx)
719 {
720         /* "monitor %eax, %ecx, %edx;" */
721         asm volatile(".byte 0x0f, 0x01, 0xc8;"
722                      :: "a" (eax), "c" (ecx), "d"(edx));
723 }
724
725 static inline void __mwait(unsigned long eax, unsigned long ecx)
726 {
727         /* "mwait %eax, %ecx;" */
728         asm volatile(".byte 0x0f, 0x01, 0xc9;"
729                      :: "a" (eax), "c" (ecx));
730 }
731
732 static inline void __sti_mwait(unsigned long eax, unsigned long ecx)
733 {
734         trace_hardirqs_on();
735         /* "mwait %eax, %ecx;" */
736         asm volatile("sti; .byte 0x0f, 0x01, 0xc9;"
737                      :: "a" (eax), "c" (ecx));
738 }
739
740 extern void mwait_idle_with_hints(unsigned long eax, unsigned long ecx);
741
742 extern void select_idle_routine(const struct cpuinfo_x86 *c);
743
744 extern unsigned long            boot_option_idle_override;
745 extern unsigned long            idle_halt;
746 extern unsigned long            idle_nomwait;
747
748 /*
749  * on systems with caches, caches must be flashed as the absolute
750  * last instruction before going into a suspended halt.  Otherwise,
751  * dirty data can linger in the cache and become stale on resume,
752  * leading to strange errors.
753  *
754  * perform a variety of operations to guarantee that the compiler
755  * will not reorder instructions.  wbinvd itself is serializing
756  * so the processor will not reorder.
757  *
758  * Systems without cache can just go into halt.
759  */
760 static inline void wbinvd_halt(void)
761 {
762         mb();
763         /* check for clflush to determine if wbinvd is legal */
764         if (cpu_has_clflush)
765                 asm volatile("cli; wbinvd; 1: hlt; jmp 1b" : : : "memory");
766         else
767                 while (1)
768                         halt();
769 }
770
771 extern void enable_sep_cpu(void);
772 extern int sysenter_setup(void);
773
774 /* Defined in head.S */
775 extern struct desc_ptr          early_gdt_descr;
776
777 extern void cpu_set_gdt(int);
778 extern void switch_to_new_gdt(int);
779 extern void load_percpu_segment(int);
780 extern void cpu_init(void);
781
782 static inline unsigned long get_debugctlmsr(void)
783 {
784     unsigned long debugctlmsr = 0;
785
786 #ifndef CONFIG_X86_DEBUGCTLMSR
787         if (boot_cpu_data.x86 < 6)
788                 return 0;
789 #endif
790         rdmsrl(MSR_IA32_DEBUGCTLMSR, debugctlmsr);
791
792     return debugctlmsr;
793 }
794
795 static inline void update_debugctlmsr(unsigned long debugctlmsr)
796 {
797 #ifndef CONFIG_X86_DEBUGCTLMSR
798         if (boot_cpu_data.x86 < 6)
799                 return;
800 #endif
801         wrmsrl(MSR_IA32_DEBUGCTLMSR, debugctlmsr);
802 }
803
804 /*
805  * from system description table in BIOS. Mostly for MCA use, but
806  * others may find it useful:
807  */
808 extern unsigned int             machine_id;
809 extern unsigned int             machine_submodel_id;
810 extern unsigned int             BIOS_revision;
811
812 /* Boot loader type from the setup header: */
813 extern int                      bootloader_type;
814
815 extern char                     ignore_fpu_irq;
816
817 #define HAVE_ARCH_PICK_MMAP_LAYOUT 1
818 #define ARCH_HAS_PREFETCHW
819 #define ARCH_HAS_SPINLOCK_PREFETCH
820
821 #ifdef CONFIG_X86_32
822 # define BASE_PREFETCH          ASM_NOP4
823 # define ARCH_HAS_PREFETCH
824 #else
825 # define BASE_PREFETCH          "prefetcht0 (%1)"
826 #endif
827
828 /*
829  * Prefetch instructions for Pentium III (+) and AMD Athlon (+)
830  *
831  * It's not worth to care about 3dnow prefetches for the K6
832  * because they are microcoded there and very slow.
833  */
834 static inline void prefetch(const void *x)
835 {
836         alternative_input(BASE_PREFETCH,
837                           "prefetchnta (%1)",
838                           X86_FEATURE_XMM,
839                           "r" (x));
840 }
841
842 /*
843  * 3dnow prefetch to get an exclusive cache line.
844  * Useful for spinlocks to avoid one state transition in the
845  * cache coherency protocol:
846  */
847 static inline void prefetchw(const void *x)
848 {
849         alternative_input(BASE_PREFETCH,
850                           "prefetchw (%1)",
851                           X86_FEATURE_3DNOW,
852                           "r" (x));
853 }
854
855 static inline void spin_lock_prefetch(const void *x)
856 {
857         prefetchw(x);
858 }
859
860 #ifdef CONFIG_X86_32
861 /*
862  * User space process size: 3GB (default).
863  */
864 #define TASK_SIZE               PAGE_OFFSET
865 #define STACK_TOP               TASK_SIZE
866 #define STACK_TOP_MAX           STACK_TOP
867
868 #define INIT_THREAD  {                                                    \
869         .sp0                    = sizeof(init_stack) + (long)&init_stack, \
870         .vm86_info              = NULL,                                   \
871         .sysenter_cs            = __KERNEL_CS,                            \
872         .io_bitmap_ptr          = NULL,                                   \
873         .fs                     = __KERNEL_PERCPU,                        \
874 }
875
876 /*
877  * Note that the .io_bitmap member must be extra-big. This is because
878  * the CPU will access an additional byte beyond the end of the IO
879  * permission bitmap. The extra byte must be all 1 bits, and must
880  * be within the limit.
881  */
882 #define INIT_TSS  {                                                       \
883         .x86_tss = {                                                      \
884                 .sp0            = sizeof(init_stack) + (long)&init_stack, \
885                 .ss0            = __KERNEL_DS,                            \
886                 .ss1            = __KERNEL_CS,                            \
887                 .io_bitmap_base = INVALID_IO_BITMAP_OFFSET,               \
888          },                                                               \
889         .io_bitmap              = { [0 ... IO_BITMAP_LONGS] = ~0 },       \
890 }
891
892 extern unsigned long thread_saved_pc(struct task_struct *tsk);
893
894 #define THREAD_SIZE_LONGS      (THREAD_SIZE/sizeof(unsigned long))
895 #define KSTK_TOP(info)                                                 \
896 ({                                                                     \
897        unsigned long *__ptr = (unsigned long *)(info);                 \
898        (unsigned long)(&__ptr[THREAD_SIZE_LONGS]);                     \
899 })
900
901 /*
902  * The below -8 is to reserve 8 bytes on top of the ring0 stack.
903  * This is necessary to guarantee that the entire "struct pt_regs"
904  * is accessable even if the CPU haven't stored the SS/ESP registers
905  * on the stack (interrupt gate does not save these registers
906  * when switching to the same priv ring).
907  * Therefore beware: accessing the ss/esp fields of the
908  * "struct pt_regs" is possible, but they may contain the
909  * completely wrong values.
910  */
911 #define task_pt_regs(task)                                             \
912 ({                                                                     \
913        struct pt_regs *__regs__;                                       \
914        __regs__ = (struct pt_regs *)(KSTK_TOP(task_stack_page(task))-8); \
915        __regs__ - 1;                                                   \
916 })
917
918 #define KSTK_ESP(task)          (task_pt_regs(task)->sp)
919
920 #else
921 /*
922  * User space process size. 47bits minus one guard page.
923  */
924 #define TASK_SIZE64     ((1UL << 47) - PAGE_SIZE)
925
926 /* This decides where the kernel will search for a free chunk of vm
927  * space during mmap's.
928  */
929 #define IA32_PAGE_OFFSET        ((current->personality & ADDR_LIMIT_3GB) ? \
930                                         0xc0000000 : 0xFFFFe000)
931
932 #define TASK_SIZE               (test_thread_flag(TIF_IA32) ? \
933                                         IA32_PAGE_OFFSET : TASK_SIZE64)
934 #define TASK_SIZE_OF(child)     ((test_tsk_thread_flag(child, TIF_IA32)) ? \
935                                         IA32_PAGE_OFFSET : TASK_SIZE64)
936
937 #define STACK_TOP               TASK_SIZE
938 #define STACK_TOP_MAX           TASK_SIZE64
939
940 #define INIT_THREAD  { \
941         .sp0 = (unsigned long)&init_stack + sizeof(init_stack) \
942 }
943
944 #define INIT_TSS  { \
945         .x86_tss.sp0 = (unsigned long)&init_stack + sizeof(init_stack) \
946 }
947
948 /*
949  * Return saved PC of a blocked thread.
950  * What is this good for? it will be always the scheduler or ret_from_fork.
951  */
952 #define thread_saved_pc(t)      (*(unsigned long *)((t)->thread.sp - 8))
953
954 #define task_pt_regs(tsk)       ((struct pt_regs *)(tsk)->thread.sp0 - 1)
955 #define KSTK_ESP(tsk)           -1 /* sorry. doesn't work for syscall. */
956 #endif /* CONFIG_X86_64 */
957
958 extern void start_thread(struct pt_regs *regs, unsigned long new_ip,
959                                                unsigned long new_sp);
960
961 /*
962  * This decides where the kernel will search for a free chunk of vm
963  * space during mmap's.
964  */
965 #define TASK_UNMAPPED_BASE      (PAGE_ALIGN(TASK_SIZE / 3))
966
967 #define KSTK_EIP(task)          (task_pt_regs(task)->ip)
968
969 /* Get/set a process' ability to use the timestamp counter instruction */
970 #define GET_TSC_CTL(adr)        get_tsc_mode((adr))
971 #define SET_TSC_CTL(val)        set_tsc_mode((val))
972
973 extern int get_tsc_mode(unsigned long adr);
974 extern int set_tsc_mode(unsigned int val);
975
976 #endif /* _ASM_X86_PROCESSOR_H */