x86/amd-iommu: Change iommu_map_page to support multiple page sizes
[safe/jmp/linux-2.6] / arch / x86 / include / asm / amd_iommu_types.h
1 /*
2  * Copyright (C) 2007-2008 Advanced Micro Devices, Inc.
3  * Author: Joerg Roedel <joerg.roedel@amd.com>
4  *         Leo Duran <leo.duran@amd.com>
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License version 2 as published
8  * by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307 USA
18  */
19
20 #ifndef _ASM_X86_AMD_IOMMU_TYPES_H
21 #define _ASM_X86_AMD_IOMMU_TYPES_H
22
23 #include <linux/types.h>
24 #include <linux/list.h>
25 #include <linux/spinlock.h>
26
27 /*
28  * some size calculation constants
29  */
30 #define DEV_TABLE_ENTRY_SIZE            32
31 #define ALIAS_TABLE_ENTRY_SIZE          2
32 #define RLOOKUP_TABLE_ENTRY_SIZE        (sizeof(void *))
33
34 /* Length of the MMIO region for the AMD IOMMU */
35 #define MMIO_REGION_LENGTH       0x4000
36
37 /* Capability offsets used by the driver */
38 #define MMIO_CAP_HDR_OFFSET     0x00
39 #define MMIO_RANGE_OFFSET       0x0c
40 #define MMIO_MISC_OFFSET        0x10
41
42 /* Masks, shifts and macros to parse the device range capability */
43 #define MMIO_RANGE_LD_MASK      0xff000000
44 #define MMIO_RANGE_FD_MASK      0x00ff0000
45 #define MMIO_RANGE_BUS_MASK     0x0000ff00
46 #define MMIO_RANGE_LD_SHIFT     24
47 #define MMIO_RANGE_FD_SHIFT     16
48 #define MMIO_RANGE_BUS_SHIFT    8
49 #define MMIO_GET_LD(x)  (((x) & MMIO_RANGE_LD_MASK) >> MMIO_RANGE_LD_SHIFT)
50 #define MMIO_GET_FD(x)  (((x) & MMIO_RANGE_FD_MASK) >> MMIO_RANGE_FD_SHIFT)
51 #define MMIO_GET_BUS(x) (((x) & MMIO_RANGE_BUS_MASK) >> MMIO_RANGE_BUS_SHIFT)
52 #define MMIO_MSI_NUM(x) ((x) & 0x1f)
53
54 /* Flag masks for the AMD IOMMU exclusion range */
55 #define MMIO_EXCL_ENABLE_MASK 0x01ULL
56 #define MMIO_EXCL_ALLOW_MASK  0x02ULL
57
58 /* Used offsets into the MMIO space */
59 #define MMIO_DEV_TABLE_OFFSET   0x0000
60 #define MMIO_CMD_BUF_OFFSET     0x0008
61 #define MMIO_EVT_BUF_OFFSET     0x0010
62 #define MMIO_CONTROL_OFFSET     0x0018
63 #define MMIO_EXCL_BASE_OFFSET   0x0020
64 #define MMIO_EXCL_LIMIT_OFFSET  0x0028
65 #define MMIO_CMD_HEAD_OFFSET    0x2000
66 #define MMIO_CMD_TAIL_OFFSET    0x2008
67 #define MMIO_EVT_HEAD_OFFSET    0x2010
68 #define MMIO_EVT_TAIL_OFFSET    0x2018
69 #define MMIO_STATUS_OFFSET      0x2020
70
71 /* MMIO status bits */
72 #define MMIO_STATUS_COM_WAIT_INT_MASK   0x04
73
74 /* event logging constants */
75 #define EVENT_ENTRY_SIZE        0x10
76 #define EVENT_TYPE_SHIFT        28
77 #define EVENT_TYPE_MASK         0xf
78 #define EVENT_TYPE_ILL_DEV      0x1
79 #define EVENT_TYPE_IO_FAULT     0x2
80 #define EVENT_TYPE_DEV_TAB_ERR  0x3
81 #define EVENT_TYPE_PAGE_TAB_ERR 0x4
82 #define EVENT_TYPE_ILL_CMD      0x5
83 #define EVENT_TYPE_CMD_HARD_ERR 0x6
84 #define EVENT_TYPE_IOTLB_INV_TO 0x7
85 #define EVENT_TYPE_INV_DEV_REQ  0x8
86 #define EVENT_DEVID_MASK        0xffff
87 #define EVENT_DEVID_SHIFT       0
88 #define EVENT_DOMID_MASK        0xffff
89 #define EVENT_DOMID_SHIFT       0
90 #define EVENT_FLAGS_MASK        0xfff
91 #define EVENT_FLAGS_SHIFT       0x10
92
93 /* feature control bits */
94 #define CONTROL_IOMMU_EN        0x00ULL
95 #define CONTROL_HT_TUN_EN       0x01ULL
96 #define CONTROL_EVT_LOG_EN      0x02ULL
97 #define CONTROL_EVT_INT_EN      0x03ULL
98 #define CONTROL_COMWAIT_EN      0x04ULL
99 #define CONTROL_PASSPW_EN       0x08ULL
100 #define CONTROL_RESPASSPW_EN    0x09ULL
101 #define CONTROL_COHERENT_EN     0x0aULL
102 #define CONTROL_ISOC_EN         0x0bULL
103 #define CONTROL_CMDBUF_EN       0x0cULL
104 #define CONTROL_PPFLOG_EN       0x0dULL
105 #define CONTROL_PPFINT_EN       0x0eULL
106
107 /* command specific defines */
108 #define CMD_COMPL_WAIT          0x01
109 #define CMD_INV_DEV_ENTRY       0x02
110 #define CMD_INV_IOMMU_PAGES     0x03
111
112 #define CMD_COMPL_WAIT_STORE_MASK       0x01
113 #define CMD_COMPL_WAIT_INT_MASK         0x02
114 #define CMD_INV_IOMMU_PAGES_SIZE_MASK   0x01
115 #define CMD_INV_IOMMU_PAGES_PDE_MASK    0x02
116
117 #define CMD_INV_IOMMU_ALL_PAGES_ADDRESS 0x7fffffffffffffffULL
118
119 /* macros and definitions for device table entries */
120 #define DEV_ENTRY_VALID         0x00
121 #define DEV_ENTRY_TRANSLATION   0x01
122 #define DEV_ENTRY_IR            0x3d
123 #define DEV_ENTRY_IW            0x3e
124 #define DEV_ENTRY_NO_PAGE_FAULT 0x62
125 #define DEV_ENTRY_EX            0x67
126 #define DEV_ENTRY_SYSMGT1       0x68
127 #define DEV_ENTRY_SYSMGT2       0x69
128 #define DEV_ENTRY_INIT_PASS     0xb8
129 #define DEV_ENTRY_EINT_PASS     0xb9
130 #define DEV_ENTRY_NMI_PASS      0xba
131 #define DEV_ENTRY_LINT0_PASS    0xbe
132 #define DEV_ENTRY_LINT1_PASS    0xbf
133 #define DEV_ENTRY_MODE_MASK     0x07
134 #define DEV_ENTRY_MODE_SHIFT    0x09
135
136 /* constants to configure the command buffer */
137 #define CMD_BUFFER_SIZE    8192
138 #define CMD_BUFFER_ENTRIES 512
139 #define MMIO_CMD_SIZE_SHIFT 56
140 #define MMIO_CMD_SIZE_512 (0x9ULL << MMIO_CMD_SIZE_SHIFT)
141
142 /* constants for event buffer handling */
143 #define EVT_BUFFER_SIZE         8192 /* 512 entries */
144 #define EVT_LEN_MASK            (0x9ULL << 56)
145
146 #define PAGE_MODE_1_LEVEL 0x01
147 #define PAGE_MODE_2_LEVEL 0x02
148 #define PAGE_MODE_3_LEVEL 0x03
149 #define PAGE_MODE_4_LEVEL 0x04
150 #define PAGE_MODE_5_LEVEL 0x05
151 #define PAGE_MODE_6_LEVEL 0x06
152
153 #define PM_LEVEL_SHIFT(x)       (12 + ((x) * 9))
154 #define PM_LEVEL_SIZE(x)        (((x) < 6) ? \
155                                   ((1ULL << PM_LEVEL_SHIFT((x))) - 1): \
156                                    (0xffffffffffffffffULL))
157 #define PM_LEVEL_INDEX(x, a)    (((a) >> PM_LEVEL_SHIFT((x))) & 0x1ffULL)
158 #define PM_LEVEL_ENC(x)         (((x) << 9) & 0xe00ULL)
159 #define PM_LEVEL_PDE(x, a)      ((a) | PM_LEVEL_ENC((x)) | \
160                                  IOMMU_PTE_P | IOMMU_PTE_IR | IOMMU_PTE_IW)
161 #define PM_PTE_LEVEL(pte)       (((pte) >> 9) & 0x7ULL)
162
163 #define PM_MAP_4k               0
164 #define PM_ADDR_MASK            0x000ffffffffff000ULL
165 #define PM_MAP_MASK(lvl)        (PM_ADDR_MASK & \
166                                 (~((1ULL << (12 + ((lvl) * 9))) - 1)))
167 #define PM_ALIGNED(lvl, addr)   ((PM_MAP_MASK(lvl) & (addr)) == (addr))
168
169 #define IOMMU_PTE_P  (1ULL << 0)
170 #define IOMMU_PTE_TV (1ULL << 1)
171 #define IOMMU_PTE_U  (1ULL << 59)
172 #define IOMMU_PTE_FC (1ULL << 60)
173 #define IOMMU_PTE_IR (1ULL << 61)
174 #define IOMMU_PTE_IW (1ULL << 62)
175
176 #define IOMMU_PAGE_MASK (((1ULL << 52) - 1) & ~0xfffULL)
177 #define IOMMU_PTE_PRESENT(pte) ((pte) & IOMMU_PTE_P)
178 #define IOMMU_PTE_PAGE(pte) (phys_to_virt((pte) & IOMMU_PAGE_MASK))
179 #define IOMMU_PTE_MODE(pte) (((pte) >> 9) & 0x07)
180
181 #define IOMMU_PROT_MASK 0x03
182 #define IOMMU_PROT_IR 0x01
183 #define IOMMU_PROT_IW 0x02
184
185 /* IOMMU capabilities */
186 #define IOMMU_CAP_IOTLB   24
187 #define IOMMU_CAP_NPCACHE 26
188
189 #define MAX_DOMAIN_ID 65536
190
191 /* FIXME: move this macro to <linux/pci.h> */
192 #define PCI_BUS(x) (((x) >> 8) & 0xff)
193
194 /* Protection domain flags */
195 #define PD_DMA_OPS_MASK         (1UL << 0) /* domain used for dma_ops */
196 #define PD_DEFAULT_MASK         (1UL << 1) /* domain is a default dma_ops
197                                               domain for an IOMMU */
198 extern bool amd_iommu_dump;
199 #define DUMP_printk(format, arg...)                                     \
200         do {                                                            \
201                 if (amd_iommu_dump)                                             \
202                         printk(KERN_INFO "AMD IOMMU: " format, ## arg); \
203         } while(0);
204
205 /*
206  * Make iterating over all IOMMUs easier
207  */
208 #define for_each_iommu(iommu) \
209         list_for_each_entry((iommu), &amd_iommu_list, list)
210 #define for_each_iommu_safe(iommu, next) \
211         list_for_each_entry_safe((iommu), (next), &amd_iommu_list, list)
212
213 #define APERTURE_RANGE_SHIFT    27      /* 128 MB */
214 #define APERTURE_RANGE_SIZE     (1ULL << APERTURE_RANGE_SHIFT)
215 #define APERTURE_RANGE_PAGES    (APERTURE_RANGE_SIZE >> PAGE_SHIFT)
216 #define APERTURE_MAX_RANGES     32      /* allows 4GB of DMA address space */
217 #define APERTURE_RANGE_INDEX(a) ((a) >> APERTURE_RANGE_SHIFT)
218 #define APERTURE_PAGE_INDEX(a)  (((a) >> 21) & 0x3fULL)
219
220 /*
221  * This structure contains generic data for  IOMMU protection domains
222  * independent of their use.
223  */
224 struct protection_domain {
225         spinlock_t lock;        /* mostly used to lock the page table*/
226         u16 id;                 /* the domain id written to the device table */
227         int mode;               /* paging mode (0-6 levels) */
228         u64 *pt_root;           /* page table root pointer */
229         unsigned long flags;    /* flags to find out type of domain */
230         bool updated;           /* complete domain flush required */
231         unsigned dev_cnt;       /* devices assigned to this domain */
232         void *priv;             /* private data */
233 };
234
235 /*
236  * For dynamic growth the aperture size is split into ranges of 128MB of
237  * DMA address space each. This struct represents one such range.
238  */
239 struct aperture_range {
240
241         /* address allocation bitmap */
242         unsigned long *bitmap;
243
244         /*
245          * Array of PTE pages for the aperture. In this array we save all the
246          * leaf pages of the domain page table used for the aperture. This way
247          * we don't need to walk the page table to find a specific PTE. We can
248          * just calculate its address in constant time.
249          */
250         u64 *pte_pages[64];
251
252         unsigned long offset;
253 };
254
255 /*
256  * Data container for a dma_ops specific protection domain
257  */
258 struct dma_ops_domain {
259         struct list_head list;
260
261         /* generic protection domain information */
262         struct protection_domain domain;
263
264         /* size of the aperture for the mappings */
265         unsigned long aperture_size;
266
267         /* address we start to search for free addresses */
268         unsigned long next_address;
269
270         /* address space relevant data */
271         struct aperture_range *aperture[APERTURE_MAX_RANGES];
272
273         /* This will be set to true when TLB needs to be flushed */
274         bool need_flush;
275
276         /*
277          * if this is a preallocated domain, keep the device for which it was
278          * preallocated in this variable
279          */
280         u16 target_dev;
281 };
282
283 /*
284  * Structure where we save information about one hardware AMD IOMMU in the
285  * system.
286  */
287 struct amd_iommu {
288         struct list_head list;
289
290         /* locks the accesses to the hardware */
291         spinlock_t lock;
292
293         /* Pointer to PCI device of this IOMMU */
294         struct pci_dev *dev;
295
296         /* physical address of MMIO space */
297         u64 mmio_phys;
298         /* virtual address of MMIO space */
299         u8 *mmio_base;
300
301         /* capabilities of that IOMMU read from ACPI */
302         u32 cap;
303
304         /*
305          * Capability pointer. There could be more than one IOMMU per PCI
306          * device function if there are more than one AMD IOMMU capability
307          * pointers.
308          */
309         u16 cap_ptr;
310
311         /* pci domain of this IOMMU */
312         u16 pci_seg;
313
314         /* first device this IOMMU handles. read from PCI */
315         u16 first_device;
316         /* last device this IOMMU handles. read from PCI */
317         u16 last_device;
318
319         /* start of exclusion range of that IOMMU */
320         u64 exclusion_start;
321         /* length of exclusion range of that IOMMU */
322         u64 exclusion_length;
323
324         /* command buffer virtual address */
325         u8 *cmd_buf;
326         /* size of command buffer */
327         u32 cmd_buf_size;
328
329         /* size of event buffer */
330         u32 evt_buf_size;
331         /* event buffer virtual address */
332         u8 *evt_buf;
333         /* MSI number for event interrupt */
334         u16 evt_msi_num;
335
336         /* true if interrupts for this IOMMU are already enabled */
337         bool int_enabled;
338
339         /* if one, we need to send a completion wait command */
340         bool need_sync;
341
342         /* default dma_ops domain for that IOMMU */
343         struct dma_ops_domain *default_dom;
344 };
345
346 /*
347  * List with all IOMMUs in the system. This list is not locked because it is
348  * only written and read at driver initialization or suspend time
349  */
350 extern struct list_head amd_iommu_list;
351
352 /*
353  * Structure defining one entry in the device table
354  */
355 struct dev_table_entry {
356         u32 data[8];
357 };
358
359 /*
360  * One entry for unity mappings parsed out of the ACPI table.
361  */
362 struct unity_map_entry {
363         struct list_head list;
364
365         /* starting device id this entry is used for (including) */
366         u16 devid_start;
367         /* end device id this entry is used for (including) */
368         u16 devid_end;
369
370         /* start address to unity map (including) */
371         u64 address_start;
372         /* end address to unity map (including) */
373         u64 address_end;
374
375         /* required protection */
376         int prot;
377 };
378
379 /*
380  * List of all unity mappings. It is not locked because as runtime it is only
381  * read. It is created at ACPI table parsing time.
382  */
383 extern struct list_head amd_iommu_unity_map;
384
385 /*
386  * Data structures for device handling
387  */
388
389 /*
390  * Device table used by hardware. Read and write accesses by software are
391  * locked with the amd_iommu_pd_table lock.
392  */
393 extern struct dev_table_entry *amd_iommu_dev_table;
394
395 /*
396  * Alias table to find requestor ids to device ids. Not locked because only
397  * read on runtime.
398  */
399 extern u16 *amd_iommu_alias_table;
400
401 /*
402  * Reverse lookup table to find the IOMMU which translates a specific device.
403  */
404 extern struct amd_iommu **amd_iommu_rlookup_table;
405
406 /* size of the dma_ops aperture as power of 2 */
407 extern unsigned amd_iommu_aperture_order;
408
409 /* largest PCI device id we expect translation requests for */
410 extern u16 amd_iommu_last_bdf;
411
412 /* data structures for protection domain handling */
413 extern struct protection_domain **amd_iommu_pd_table;
414
415 /* allocation bitmap for domain ids */
416 extern unsigned long *amd_iommu_pd_alloc_bitmap;
417
418 /* will be 1 if device isolation is enabled */
419 extern bool amd_iommu_isolate;
420
421 /*
422  * If true, the addresses will be flushed on unmap time, not when
423  * they are reused
424  */
425 extern bool amd_iommu_unmap_flush;
426
427 /* takes bus and device/function and returns the device id
428  * FIXME: should that be in generic PCI code? */
429 static inline u16 calc_devid(u8 bus, u8 devfn)
430 {
431         return (((u16)bus) << 8) | devfn;
432 }
433
434 #ifdef CONFIG_AMD_IOMMU_STATS
435
436 struct __iommu_counter {
437         char *name;
438         struct dentry *dent;
439         u64 value;
440 };
441
442 #define DECLARE_STATS_COUNTER(nm) \
443         static struct __iommu_counter nm = {    \
444                 .name = #nm,                    \
445         }
446
447 #define INC_STATS_COUNTER(name)         name.value += 1
448 #define ADD_STATS_COUNTER(name, x)      name.value += (x)
449 #define SUB_STATS_COUNTER(name, x)      name.value -= (x)
450
451 #else /* CONFIG_AMD_IOMMU_STATS */
452
453 #define DECLARE_STATS_COUNTER(name)
454 #define INC_STATS_COUNTER(name)
455 #define ADD_STATS_COUNTER(name, x)
456 #define SUB_STATS_COUNTER(name, x)
457
458 static inline void amd_iommu_stats_init(void) { }
459
460 #endif /* CONFIG_AMD_IOMMU_STATS */
461
462 #endif /* _ASM_X86_AMD_IOMMU_TYPES_H */