[PATCH] x86: rewrite SMP TSC sync code
[safe/jmp/linux-2.6] / arch / i386 / kernel / smpboot.c
1 /*
2  *      x86 SMP booting functions
3  *
4  *      (c) 1995 Alan Cox, Building #3 <alan@redhat.com>
5  *      (c) 1998, 1999, 2000 Ingo Molnar <mingo@redhat.com>
6  *
7  *      Much of the core SMP work is based on previous work by Thomas Radke, to
8  *      whom a great many thanks are extended.
9  *
10  *      Thanks to Intel for making available several different Pentium,
11  *      Pentium Pro and Pentium-II/Xeon MP machines.
12  *      Original development of Linux SMP code supported by Caldera.
13  *
14  *      This code is released under the GNU General Public License version 2 or
15  *      later.
16  *
17  *      Fixes
18  *              Felix Koop      :       NR_CPUS used properly
19  *              Jose Renau      :       Handle single CPU case.
20  *              Alan Cox        :       By repeated request 8) - Total BogoMIPS report.
21  *              Greg Wright     :       Fix for kernel stacks panic.
22  *              Erich Boleyn    :       MP v1.4 and additional changes.
23  *      Matthias Sattler        :       Changes for 2.1 kernel map.
24  *      Michel Lespinasse       :       Changes for 2.1 kernel map.
25  *      Michael Chastain        :       Change trampoline.S to gnu as.
26  *              Alan Cox        :       Dumb bug: 'B' step PPro's are fine
27  *              Ingo Molnar     :       Added APIC timers, based on code
28  *                                      from Jose Renau
29  *              Ingo Molnar     :       various cleanups and rewrites
30  *              Tigran Aivazian :       fixed "0.00 in /proc/uptime on SMP" bug.
31  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs
32  *              Martin J. Bligh :       Added support for multi-quad systems
33  *              Dave Jones      :       Report invalid combinations of Athlon CPUs.
34 *               Rusty Russell   :       Hacked into shape for new "hotplug" boot process. */
35
36
37 /* SMP boot always wants to use real time delay to allow sufficient time for
38  * the APs to come online */
39 #define USE_REAL_TIME_DELAY
40
41 #include <linux/module.h>
42 #include <linux/init.h>
43 #include <linux/kernel.h>
44
45 #include <linux/mm.h>
46 #include <linux/sched.h>
47 #include <linux/kernel_stat.h>
48 #include <linux/smp_lock.h>
49 #include <linux/bootmem.h>
50 #include <linux/notifier.h>
51 #include <linux/cpu.h>
52 #include <linux/percpu.h>
53
54 #include <linux/delay.h>
55 #include <linux/mc146818rtc.h>
56 #include <asm/tlbflush.h>
57 #include <asm/desc.h>
58 #include <asm/arch_hooks.h>
59 #include <asm/nmi.h>
60 #include <asm/pda.h>
61 #include <asm/genapic.h>
62
63 #include <mach_apic.h>
64 #include <mach_wakecpu.h>
65 #include <smpboot_hooks.h>
66 #include <asm/vmi.h>
67
68 /* Set if we find a B stepping CPU */
69 static int __devinitdata smp_b_stepping;
70
71 /* Number of siblings per CPU package */
72 int smp_num_siblings = 1;
73 EXPORT_SYMBOL(smp_num_siblings);
74
75 /* Last level cache ID of each logical CPU */
76 int cpu_llc_id[NR_CPUS] __cpuinitdata = {[0 ... NR_CPUS-1] = BAD_APICID};
77
78 /* representing HT siblings of each logical CPU */
79 cpumask_t cpu_sibling_map[NR_CPUS] __read_mostly;
80 EXPORT_SYMBOL(cpu_sibling_map);
81
82 /* representing HT and core siblings of each logical CPU */
83 cpumask_t cpu_core_map[NR_CPUS] __read_mostly;
84 EXPORT_SYMBOL(cpu_core_map);
85
86 /* bitmap of online cpus */
87 cpumask_t cpu_online_map __read_mostly;
88 EXPORT_SYMBOL(cpu_online_map);
89
90 cpumask_t cpu_callin_map;
91 cpumask_t cpu_callout_map;
92 EXPORT_SYMBOL(cpu_callout_map);
93 cpumask_t cpu_possible_map;
94 EXPORT_SYMBOL(cpu_possible_map);
95 static cpumask_t smp_commenced_mask;
96
97 /* Per CPU bogomips and other parameters */
98 struct cpuinfo_x86 cpu_data[NR_CPUS] __cacheline_aligned;
99 EXPORT_SYMBOL(cpu_data);
100
101 u8 x86_cpu_to_apicid[NR_CPUS] __read_mostly =
102                         { [0 ... NR_CPUS-1] = 0xff };
103 EXPORT_SYMBOL(x86_cpu_to_apicid);
104
105 u8 apicid_2_node[MAX_APICID];
106
107 /*
108  * Trampoline 80x86 program as an array.
109  */
110
111 extern unsigned char trampoline_data [];
112 extern unsigned char trampoline_end  [];
113 static unsigned char *trampoline_base;
114 static int trampoline_exec;
115
116 static void map_cpu_to_logical_apicid(void);
117
118 /* State of each CPU. */
119 DEFINE_PER_CPU(int, cpu_state) = { 0 };
120
121 /*
122  * Currently trivial. Write the real->protected mode
123  * bootstrap into the page concerned. The caller
124  * has made sure it's suitably aligned.
125  */
126
127 static unsigned long __devinit setup_trampoline(void)
128 {
129         memcpy(trampoline_base, trampoline_data, trampoline_end - trampoline_data);
130         return virt_to_phys(trampoline_base);
131 }
132
133 /*
134  * We are called very early to get the low memory for the
135  * SMP bootup trampoline page.
136  */
137 void __init smp_alloc_memory(void)
138 {
139         trampoline_base = (void *) alloc_bootmem_low_pages(PAGE_SIZE);
140         /*
141          * Has to be in very low memory so we can execute
142          * real-mode AP code.
143          */
144         if (__pa(trampoline_base) >= 0x9F000)
145                 BUG();
146         /*
147          * Make the SMP trampoline executable:
148          */
149         trampoline_exec = set_kernel_exec((unsigned long)trampoline_base, 1);
150 }
151
152 /*
153  * The bootstrap kernel entry code has set these up. Save them for
154  * a given CPU
155  */
156
157 static void __cpuinit smp_store_cpu_info(int id)
158 {
159         struct cpuinfo_x86 *c = cpu_data + id;
160
161         *c = boot_cpu_data;
162         if (id!=0)
163                 identify_cpu(c);
164         /*
165          * Mask B, Pentium, but not Pentium MMX
166          */
167         if (c->x86_vendor == X86_VENDOR_INTEL &&
168             c->x86 == 5 &&
169             c->x86_mask >= 1 && c->x86_mask <= 4 &&
170             c->x86_model <= 3)
171                 /*
172                  * Remember we have B step Pentia with bugs
173                  */
174                 smp_b_stepping = 1;
175
176         /*
177          * Certain Athlons might work (for various values of 'work') in SMP
178          * but they are not certified as MP capable.
179          */
180         if ((c->x86_vendor == X86_VENDOR_AMD) && (c->x86 == 6)) {
181
182                 if (num_possible_cpus() == 1)
183                         goto valid_k7;
184
185                 /* Athlon 660/661 is valid. */  
186                 if ((c->x86_model==6) && ((c->x86_mask==0) || (c->x86_mask==1)))
187                         goto valid_k7;
188
189                 /* Duron 670 is valid */
190                 if ((c->x86_model==7) && (c->x86_mask==0))
191                         goto valid_k7;
192
193                 /*
194                  * Athlon 662, Duron 671, and Athlon >model 7 have capability bit.
195                  * It's worth noting that the A5 stepping (662) of some Athlon XP's
196                  * have the MP bit set.
197                  * See http://www.heise.de/newsticker/data/jow-18.10.01-000 for more.
198                  */
199                 if (((c->x86_model==6) && (c->x86_mask>=2)) ||
200                     ((c->x86_model==7) && (c->x86_mask>=1)) ||
201                      (c->x86_model> 7))
202                         if (cpu_has_mp)
203                                 goto valid_k7;
204
205                 /* If we get here, it's not a certified SMP capable AMD system. */
206                 add_taint(TAINT_UNSAFE_SMP);
207         }
208
209 valid_k7:
210         ;
211 }
212
213 extern void calibrate_delay(void);
214
215 static atomic_t init_deasserted;
216
217 static void __cpuinit smp_callin(void)
218 {
219         int cpuid, phys_id;
220         unsigned long timeout;
221
222         /*
223          * If waken up by an INIT in an 82489DX configuration
224          * we may get here before an INIT-deassert IPI reaches
225          * our local APIC.  We have to wait for the IPI or we'll
226          * lock up on an APIC access.
227          */
228         wait_for_init_deassert(&init_deasserted);
229
230         /*
231          * (This works even if the APIC is not enabled.)
232          */
233         phys_id = GET_APIC_ID(apic_read(APIC_ID));
234         cpuid = smp_processor_id();
235         if (cpu_isset(cpuid, cpu_callin_map)) {
236                 printk("huh, phys CPU#%d, CPU#%d already present??\n",
237                                         phys_id, cpuid);
238                 BUG();
239         }
240         Dprintk("CPU#%d (phys ID: %d) waiting for CALLOUT\n", cpuid, phys_id);
241
242         /*
243          * STARTUP IPIs are fragile beasts as they might sometimes
244          * trigger some glue motherboard logic. Complete APIC bus
245          * silence for 1 second, this overestimates the time the
246          * boot CPU is spending to send the up to 2 STARTUP IPIs
247          * by a factor of two. This should be enough.
248          */
249
250         /*
251          * Waiting 2s total for startup (udelay is not yet working)
252          */
253         timeout = jiffies + 2*HZ;
254         while (time_before(jiffies, timeout)) {
255                 /*
256                  * Has the boot CPU finished it's STARTUP sequence?
257                  */
258                 if (cpu_isset(cpuid, cpu_callout_map))
259                         break;
260                 rep_nop();
261         }
262
263         if (!time_before(jiffies, timeout)) {
264                 printk("BUG: CPU%d started up but did not get a callout!\n",
265                         cpuid);
266                 BUG();
267         }
268
269         /*
270          * the boot CPU has finished the init stage and is spinning
271          * on callin_map until we finish. We are free to set up this
272          * CPU, first the APIC. (this is probably redundant on most
273          * boards)
274          */
275
276         Dprintk("CALLIN, before setup_local_APIC().\n");
277         smp_callin_clear_local_apic();
278         setup_local_APIC();
279         map_cpu_to_logical_apicid();
280
281         /*
282          * Get our bogomips.
283          */
284         calibrate_delay();
285         Dprintk("Stack at about %p\n",&cpuid);
286
287         /*
288          * Save our processor parameters
289          */
290         smp_store_cpu_info(cpuid);
291
292         disable_APIC_timer();
293
294         /*
295          * Allow the master to continue.
296          */
297         cpu_set(cpuid, cpu_callin_map);
298 }
299
300 static int cpucount;
301
302 /* maps the cpu to the sched domain representing multi-core */
303 cpumask_t cpu_coregroup_map(int cpu)
304 {
305         struct cpuinfo_x86 *c = cpu_data + cpu;
306         /*
307          * For perf, we return last level cache shared map.
308          * And for power savings, we return cpu_core_map
309          */
310         if (sched_mc_power_savings || sched_smt_power_savings)
311                 return cpu_core_map[cpu];
312         else
313                 return c->llc_shared_map;
314 }
315
316 /* representing cpus for which sibling maps can be computed */
317 static cpumask_t cpu_sibling_setup_map;
318
319 static inline void
320 set_cpu_sibling_map(int cpu)
321 {
322         int i;
323         struct cpuinfo_x86 *c = cpu_data;
324
325         cpu_set(cpu, cpu_sibling_setup_map);
326
327         if (smp_num_siblings > 1) {
328                 for_each_cpu_mask(i, cpu_sibling_setup_map) {
329                         if (c[cpu].phys_proc_id == c[i].phys_proc_id &&
330                             c[cpu].cpu_core_id == c[i].cpu_core_id) {
331                                 cpu_set(i, cpu_sibling_map[cpu]);
332                                 cpu_set(cpu, cpu_sibling_map[i]);
333                                 cpu_set(i, cpu_core_map[cpu]);
334                                 cpu_set(cpu, cpu_core_map[i]);
335                                 cpu_set(i, c[cpu].llc_shared_map);
336                                 cpu_set(cpu, c[i].llc_shared_map);
337                         }
338                 }
339         } else {
340                 cpu_set(cpu, cpu_sibling_map[cpu]);
341         }
342
343         cpu_set(cpu, c[cpu].llc_shared_map);
344
345         if (current_cpu_data.x86_max_cores == 1) {
346                 cpu_core_map[cpu] = cpu_sibling_map[cpu];
347                 c[cpu].booted_cores = 1;
348                 return;
349         }
350
351         for_each_cpu_mask(i, cpu_sibling_setup_map) {
352                 if (cpu_llc_id[cpu] != BAD_APICID &&
353                     cpu_llc_id[cpu] == cpu_llc_id[i]) {
354                         cpu_set(i, c[cpu].llc_shared_map);
355                         cpu_set(cpu, c[i].llc_shared_map);
356                 }
357                 if (c[cpu].phys_proc_id == c[i].phys_proc_id) {
358                         cpu_set(i, cpu_core_map[cpu]);
359                         cpu_set(cpu, cpu_core_map[i]);
360                         /*
361                          *  Does this new cpu bringup a new core?
362                          */
363                         if (cpus_weight(cpu_sibling_map[cpu]) == 1) {
364                                 /*
365                                  * for each core in package, increment
366                                  * the booted_cores for this new cpu
367                                  */
368                                 if (first_cpu(cpu_sibling_map[i]) == i)
369                                         c[cpu].booted_cores++;
370                                 /*
371                                  * increment the core count for all
372                                  * the other cpus in this package
373                                  */
374                                 if (i != cpu)
375                                         c[i].booted_cores++;
376                         } else if (i != cpu && !c[cpu].booted_cores)
377                                 c[cpu].booted_cores = c[i].booted_cores;
378                 }
379         }
380 }
381
382 /*
383  * Activate a secondary processor.
384  */
385 static void __cpuinit start_secondary(void *unused)
386 {
387         /*
388          * Don't put *anything* before secondary_cpu_init(), SMP
389          * booting is too fragile that we want to limit the
390          * things done here to the most necessary things.
391          */
392 #ifdef CONFIG_VMI
393         vmi_bringup();
394 #endif
395         secondary_cpu_init();
396         preempt_disable();
397         smp_callin();
398         while (!cpu_isset(smp_processor_id(), smp_commenced_mask))
399                 rep_nop();
400         /*
401          * Check TSC synchronization with the BP:
402          */
403         check_tsc_sync_target();
404
405         setup_secondary_clock();
406         if (nmi_watchdog == NMI_IO_APIC) {
407                 disable_8259A_irq(0);
408                 enable_NMI_through_LVT0(NULL);
409                 enable_8259A_irq(0);
410         }
411         enable_APIC_timer();
412         /*
413          * low-memory mappings have been cleared, flush them from
414          * the local TLBs too.
415          */
416         local_flush_tlb();
417
418         /* This must be done before setting cpu_online_map */
419         set_cpu_sibling_map(raw_smp_processor_id());
420         wmb();
421
422         /*
423          * We need to hold call_lock, so there is no inconsistency
424          * between the time smp_call_function() determines number of
425          * IPI receipients, and the time when the determination is made
426          * for which cpus receive the IPI. Holding this
427          * lock helps us to not include this cpu in a currently in progress
428          * smp_call_function().
429          */
430         lock_ipi_call_lock();
431         cpu_set(smp_processor_id(), cpu_online_map);
432         unlock_ipi_call_lock();
433         per_cpu(cpu_state, smp_processor_id()) = CPU_ONLINE;
434
435         /* We can take interrupts now: we're officially "up". */
436         local_irq_enable();
437
438         wmb();
439         cpu_idle();
440 }
441
442 /*
443  * Everything has been set up for the secondary
444  * CPUs - they just need to reload everything
445  * from the task structure
446  * This function must not return.
447  */
448 void __devinit initialize_secondary(void)
449 {
450         /*
451          * switch to the per CPU GDT we already set up
452          * in do_boot_cpu()
453          */
454         cpu_set_gdt(current_thread_info()->cpu);
455
456         /*
457          * We don't actually need to load the full TSS,
458          * basically just the stack pointer and the eip.
459          */
460
461         asm volatile(
462                 "movl %0,%%esp\n\t"
463                 "jmp *%1"
464                 :
465                 :"m" (current->thread.esp),"m" (current->thread.eip));
466 }
467
468 /* Static state in head.S used to set up a CPU */
469 extern struct {
470         void * esp;
471         unsigned short ss;
472 } stack_start;
473 extern struct i386_pda *start_pda;
474
475 #ifdef CONFIG_NUMA
476
477 /* which logical CPUs are on which nodes */
478 cpumask_t node_2_cpu_mask[MAX_NUMNODES] __read_mostly =
479                                 { [0 ... MAX_NUMNODES-1] = CPU_MASK_NONE };
480 EXPORT_SYMBOL(node_2_cpu_mask);
481 /* which node each logical CPU is on */
482 int cpu_2_node[NR_CPUS] __read_mostly = { [0 ... NR_CPUS-1] = 0 };
483 EXPORT_SYMBOL(cpu_2_node);
484
485 /* set up a mapping between cpu and node. */
486 static inline void map_cpu_to_node(int cpu, int node)
487 {
488         printk("Mapping cpu %d to node %d\n", cpu, node);
489         cpu_set(cpu, node_2_cpu_mask[node]);
490         cpu_2_node[cpu] = node;
491 }
492
493 /* undo a mapping between cpu and node. */
494 static inline void unmap_cpu_to_node(int cpu)
495 {
496         int node;
497
498         printk("Unmapping cpu %d from all nodes\n", cpu);
499         for (node = 0; node < MAX_NUMNODES; node ++)
500                 cpu_clear(cpu, node_2_cpu_mask[node]);
501         cpu_2_node[cpu] = 0;
502 }
503 #else /* !CONFIG_NUMA */
504
505 #define map_cpu_to_node(cpu, node)      ({})
506 #define unmap_cpu_to_node(cpu)  ({})
507
508 #endif /* CONFIG_NUMA */
509
510 u8 cpu_2_logical_apicid[NR_CPUS] __read_mostly = { [0 ... NR_CPUS-1] = BAD_APICID };
511
512 static void map_cpu_to_logical_apicid(void)
513 {
514         int cpu = smp_processor_id();
515         int apicid = logical_smp_processor_id();
516         int node = apicid_to_node(apicid);
517
518         if (!node_online(node))
519                 node = first_online_node;
520
521         cpu_2_logical_apicid[cpu] = apicid;
522         map_cpu_to_node(cpu, node);
523 }
524
525 static void unmap_cpu_to_logical_apicid(int cpu)
526 {
527         cpu_2_logical_apicid[cpu] = BAD_APICID;
528         unmap_cpu_to_node(cpu);
529 }
530
531 #if APIC_DEBUG
532 static inline void __inquire_remote_apic(int apicid)
533 {
534         int i, regs[] = { APIC_ID >> 4, APIC_LVR >> 4, APIC_SPIV >> 4 };
535         char *names[] = { "ID", "VERSION", "SPIV" };
536         int timeout, status;
537
538         printk("Inquiring remote APIC #%d...\n", apicid);
539
540         for (i = 0; i < ARRAY_SIZE(regs); i++) {
541                 printk("... APIC #%d %s: ", apicid, names[i]);
542
543                 /*
544                  * Wait for idle.
545                  */
546                 apic_wait_icr_idle();
547
548                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(apicid));
549                 apic_write_around(APIC_ICR, APIC_DM_REMRD | regs[i]);
550
551                 timeout = 0;
552                 do {
553                         udelay(100);
554                         status = apic_read(APIC_ICR) & APIC_ICR_RR_MASK;
555                 } while (status == APIC_ICR_RR_INPROG && timeout++ < 1000);
556
557                 switch (status) {
558                 case APIC_ICR_RR_VALID:
559                         status = apic_read(APIC_RRR);
560                         printk("%08x\n", status);
561                         break;
562                 default:
563                         printk("failed\n");
564                 }
565         }
566 }
567 #endif
568
569 #ifdef WAKE_SECONDARY_VIA_NMI
570 /* 
571  * Poke the other CPU in the eye via NMI to wake it up. Remember that the normal
572  * INIT, INIT, STARTUP sequence will reset the chip hard for us, and this
573  * won't ... remember to clear down the APIC, etc later.
574  */
575 static int __devinit
576 wakeup_secondary_cpu(int logical_apicid, unsigned long start_eip)
577 {
578         unsigned long send_status = 0, accept_status = 0;
579         int timeout, maxlvt;
580
581         /* Target chip */
582         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(logical_apicid));
583
584         /* Boot on the stack */
585         /* Kick the second */
586         apic_write_around(APIC_ICR, APIC_DM_NMI | APIC_DEST_LOGICAL);
587
588         Dprintk("Waiting for send to finish...\n");
589         timeout = 0;
590         do {
591                 Dprintk("+");
592                 udelay(100);
593                 send_status = apic_read(APIC_ICR) & APIC_ICR_BUSY;
594         } while (send_status && (timeout++ < 1000));
595
596         /*
597          * Give the other CPU some time to accept the IPI.
598          */
599         udelay(200);
600         /*
601          * Due to the Pentium erratum 3AP.
602          */
603         maxlvt = get_maxlvt();
604         if (maxlvt > 3) {
605                 apic_read_around(APIC_SPIV);
606                 apic_write(APIC_ESR, 0);
607         }
608         accept_status = (apic_read(APIC_ESR) & 0xEF);
609         Dprintk("NMI sent.\n");
610
611         if (send_status)
612                 printk("APIC never delivered???\n");
613         if (accept_status)
614                 printk("APIC delivery error (%lx).\n", accept_status);
615
616         return (send_status | accept_status);
617 }
618 #endif  /* WAKE_SECONDARY_VIA_NMI */
619
620 #ifdef WAKE_SECONDARY_VIA_INIT
621 static int __devinit
622 wakeup_secondary_cpu(int phys_apicid, unsigned long start_eip)
623 {
624         unsigned long send_status = 0, accept_status = 0;
625         int maxlvt, timeout, num_starts, j;
626
627         /*
628          * Be paranoid about clearing APIC errors.
629          */
630         if (APIC_INTEGRATED(apic_version[phys_apicid])) {
631                 apic_read_around(APIC_SPIV);
632                 apic_write(APIC_ESR, 0);
633                 apic_read(APIC_ESR);
634         }
635
636         Dprintk("Asserting INIT.\n");
637
638         /*
639          * Turn INIT on target chip
640          */
641         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
642
643         /*
644          * Send IPI
645          */
646         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_INT_ASSERT
647                                 | APIC_DM_INIT);
648
649         Dprintk("Waiting for send to finish...\n");
650         timeout = 0;
651         do {
652                 Dprintk("+");
653                 udelay(100);
654                 send_status = apic_read(APIC_ICR) & APIC_ICR_BUSY;
655         } while (send_status && (timeout++ < 1000));
656
657         mdelay(10);
658
659         Dprintk("Deasserting INIT.\n");
660
661         /* Target chip */
662         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
663
664         /* Send IPI */
665         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_DM_INIT);
666
667         Dprintk("Waiting for send to finish...\n");
668         timeout = 0;
669         do {
670                 Dprintk("+");
671                 udelay(100);
672                 send_status = apic_read(APIC_ICR) & APIC_ICR_BUSY;
673         } while (send_status && (timeout++ < 1000));
674
675         atomic_set(&init_deasserted, 1);
676
677         /*
678          * Should we send STARTUP IPIs ?
679          *
680          * Determine this based on the APIC version.
681          * If we don't have an integrated APIC, don't send the STARTUP IPIs.
682          */
683         if (APIC_INTEGRATED(apic_version[phys_apicid]))
684                 num_starts = 2;
685         else
686                 num_starts = 0;
687
688         /*
689          * Paravirt / VMI wants a startup IPI hook here to set up the
690          * target processor state.
691          */
692         startup_ipi_hook(phys_apicid, (unsigned long) start_secondary,
693                          (unsigned long) stack_start.esp);
694
695         /*
696          * Run STARTUP IPI loop.
697          */
698         Dprintk("#startup loops: %d.\n", num_starts);
699
700         maxlvt = get_maxlvt();
701
702         for (j = 1; j <= num_starts; j++) {
703                 Dprintk("Sending STARTUP #%d.\n",j);
704                 apic_read_around(APIC_SPIV);
705                 apic_write(APIC_ESR, 0);
706                 apic_read(APIC_ESR);
707                 Dprintk("After apic_write.\n");
708
709                 /*
710                  * STARTUP IPI
711                  */
712
713                 /* Target chip */
714                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
715
716                 /* Boot on the stack */
717                 /* Kick the second */
718                 apic_write_around(APIC_ICR, APIC_DM_STARTUP
719                                         | (start_eip >> 12));
720
721                 /*
722                  * Give the other CPU some time to accept the IPI.
723                  */
724                 udelay(300);
725
726                 Dprintk("Startup point 1.\n");
727
728                 Dprintk("Waiting for send to finish...\n");
729                 timeout = 0;
730                 do {
731                         Dprintk("+");
732                         udelay(100);
733                         send_status = apic_read(APIC_ICR) & APIC_ICR_BUSY;
734                 } while (send_status && (timeout++ < 1000));
735
736                 /*
737                  * Give the other CPU some time to accept the IPI.
738                  */
739                 udelay(200);
740                 /*
741                  * Due to the Pentium erratum 3AP.
742                  */
743                 if (maxlvt > 3) {
744                         apic_read_around(APIC_SPIV);
745                         apic_write(APIC_ESR, 0);
746                 }
747                 accept_status = (apic_read(APIC_ESR) & 0xEF);
748                 if (send_status || accept_status)
749                         break;
750         }
751         Dprintk("After Startup.\n");
752
753         if (send_status)
754                 printk("APIC never delivered???\n");
755         if (accept_status)
756                 printk("APIC delivery error (%lx).\n", accept_status);
757
758         return (send_status | accept_status);
759 }
760 #endif  /* WAKE_SECONDARY_VIA_INIT */
761
762 extern cpumask_t cpu_initialized;
763 static inline int alloc_cpu_id(void)
764 {
765         cpumask_t       tmp_map;
766         int cpu;
767         cpus_complement(tmp_map, cpu_present_map);
768         cpu = first_cpu(tmp_map);
769         if (cpu >= NR_CPUS)
770                 return -ENODEV;
771         return cpu;
772 }
773
774 #ifdef CONFIG_HOTPLUG_CPU
775 static struct task_struct * __devinitdata cpu_idle_tasks[NR_CPUS];
776 static inline struct task_struct * alloc_idle_task(int cpu)
777 {
778         struct task_struct *idle;
779
780         if ((idle = cpu_idle_tasks[cpu]) != NULL) {
781                 /* initialize thread_struct.  we really want to avoid destroy
782                  * idle tread
783                  */
784                 idle->thread.esp = (unsigned long)task_pt_regs(idle);
785                 init_idle(idle, cpu);
786                 return idle;
787         }
788         idle = fork_idle(cpu);
789
790         if (!IS_ERR(idle))
791                 cpu_idle_tasks[cpu] = idle;
792         return idle;
793 }
794 #else
795 #define alloc_idle_task(cpu) fork_idle(cpu)
796 #endif
797
798 static int __cpuinit do_boot_cpu(int apicid, int cpu)
799 /*
800  * NOTE - on most systems this is a PHYSICAL apic ID, but on multiquad
801  * (ie clustered apic addressing mode), this is a LOGICAL apic ID.
802  * Returns zero if CPU booted OK, else error code from wakeup_secondary_cpu.
803  */
804 {
805         struct task_struct *idle;
806         unsigned long boot_error;
807         int timeout;
808         unsigned long start_eip;
809         unsigned short nmi_high = 0, nmi_low = 0;
810
811         /*
812          * We can't use kernel_thread since we must avoid to
813          * reschedule the child.
814          */
815         idle = alloc_idle_task(cpu);
816         if (IS_ERR(idle))
817                 panic("failed fork for CPU %d", cpu);
818
819         /* Pre-allocate and initialize the CPU's GDT and PDA so it
820            doesn't have to do any memory allocation during the
821            delicate CPU-bringup phase. */
822         if (!init_gdt(cpu, idle)) {
823                 printk(KERN_INFO "Couldn't allocate GDT/PDA for CPU %d\n", cpu);
824                 return -1;      /* ? */
825         }
826
827         idle->thread.eip = (unsigned long) start_secondary;
828         /* start_eip had better be page-aligned! */
829         start_eip = setup_trampoline();
830
831         ++cpucount;
832         alternatives_smp_switch(1);
833
834         /* So we see what's up   */
835         printk("Booting processor %d/%d eip %lx\n", cpu, apicid, start_eip);
836         /* Stack for startup_32 can be just as for start_secondary onwards */
837         stack_start.esp = (void *) idle->thread.esp;
838
839         irq_ctx_init(cpu);
840
841         x86_cpu_to_apicid[cpu] = apicid;
842         /*
843          * This grunge runs the startup process for
844          * the targeted processor.
845          */
846
847         atomic_set(&init_deasserted, 0);
848
849         Dprintk("Setting warm reset code and vector.\n");
850
851         store_NMI_vector(&nmi_high, &nmi_low);
852
853         smpboot_setup_warm_reset_vector(start_eip);
854
855         /*
856          * Starting actual IPI sequence...
857          */
858         boot_error = wakeup_secondary_cpu(apicid, start_eip);
859
860         if (!boot_error) {
861                 /*
862                  * allow APs to start initializing.
863                  */
864                 Dprintk("Before Callout %d.\n", cpu);
865                 cpu_set(cpu, cpu_callout_map);
866                 Dprintk("After Callout %d.\n", cpu);
867
868                 /*
869                  * Wait 5s total for a response
870                  */
871                 for (timeout = 0; timeout < 50000; timeout++) {
872                         if (cpu_isset(cpu, cpu_callin_map))
873                                 break;  /* It has booted */
874                         udelay(100);
875                 }
876
877                 if (cpu_isset(cpu, cpu_callin_map)) {
878                         /* number CPUs logically, starting from 1 (BSP is 0) */
879                         Dprintk("OK.\n");
880                         printk("CPU%d: ", cpu);
881                         print_cpu_info(&cpu_data[cpu]);
882                         Dprintk("CPU has booted.\n");
883                 } else {
884                         boot_error= 1;
885                         if (*((volatile unsigned char *)trampoline_base)
886                                         == 0xA5)
887                                 /* trampoline started but...? */
888                                 printk("Stuck ??\n");
889                         else
890                                 /* trampoline code not run */
891                                 printk("Not responding.\n");
892                         inquire_remote_apic(apicid);
893                 }
894         }
895
896         if (boot_error) {
897                 /* Try to put things back the way they were before ... */
898                 unmap_cpu_to_logical_apicid(cpu);
899                 cpu_clear(cpu, cpu_callout_map); /* was set here (do_boot_cpu()) */
900                 cpu_clear(cpu, cpu_initialized); /* was set by cpu_init() */
901                 cpucount--;
902         } else {
903                 x86_cpu_to_apicid[cpu] = apicid;
904                 cpu_set(cpu, cpu_present_map);
905         }
906
907         /* mark "stuck" area as not stuck */
908         *((volatile unsigned long *)trampoline_base) = 0;
909
910         return boot_error;
911 }
912
913 #ifdef CONFIG_HOTPLUG_CPU
914 void cpu_exit_clear(void)
915 {
916         int cpu = raw_smp_processor_id();
917
918         idle_task_exit();
919
920         cpucount --;
921         cpu_uninit();
922         irq_ctx_exit(cpu);
923
924         cpu_clear(cpu, cpu_callout_map);
925         cpu_clear(cpu, cpu_callin_map);
926
927         cpu_clear(cpu, smp_commenced_mask);
928         unmap_cpu_to_logical_apicid(cpu);
929 }
930
931 struct warm_boot_cpu_info {
932         struct completion *complete;
933         struct work_struct task;
934         int apicid;
935         int cpu;
936 };
937
938 static void __cpuinit do_warm_boot_cpu(struct work_struct *work)
939 {
940         struct warm_boot_cpu_info *info =
941                 container_of(work, struct warm_boot_cpu_info, task);
942         do_boot_cpu(info->apicid, info->cpu);
943         complete(info->complete);
944 }
945
946 static int __cpuinit __smp_prepare_cpu(int cpu)
947 {
948         DECLARE_COMPLETION_ONSTACK(done);
949         struct warm_boot_cpu_info info;
950         int     apicid, ret;
951         struct Xgt_desc_struct *cpu_gdt_descr = &per_cpu(cpu_gdt_descr, cpu);
952
953         apicid = x86_cpu_to_apicid[cpu];
954         if (apicid == BAD_APICID) {
955                 ret = -ENODEV;
956                 goto exit;
957         }
958
959         /*
960          * the CPU isn't initialized at boot time, allocate gdt table here.
961          * cpu_init will initialize it
962          */
963         if (!cpu_gdt_descr->address) {
964                 cpu_gdt_descr->address = get_zeroed_page(GFP_KERNEL);
965                 if (!cpu_gdt_descr->address)
966                         printk(KERN_CRIT "CPU%d failed to allocate GDT\n", cpu);
967                         ret = -ENOMEM;
968                         goto exit;
969         }
970
971         info.complete = &done;
972         info.apicid = apicid;
973         info.cpu = cpu;
974         INIT_WORK(&info.task, do_warm_boot_cpu);
975
976         /* init low mem mapping */
977         clone_pgd_range(swapper_pg_dir, swapper_pg_dir + USER_PGD_PTRS,
978                         min_t(unsigned long, KERNEL_PGD_PTRS, USER_PGD_PTRS));
979         flush_tlb_all();
980         schedule_work(&info.task);
981         wait_for_completion(&done);
982
983         zap_low_mappings();
984         ret = 0;
985 exit:
986         return ret;
987 }
988 #endif
989
990 static void smp_tune_scheduling(void)
991 {
992         unsigned long cachesize;       /* kB   */
993
994         if (cpu_khz) {
995                 cachesize = boot_cpu_data.x86_cache_size;
996
997                 if (cachesize > 0)
998                         max_cache_size = cachesize * 1024;
999         }
1000 }
1001
1002 /*
1003  * Cycle through the processors sending APIC IPIs to boot each.
1004  */
1005
1006 static int boot_cpu_logical_apicid;
1007 /* Where the IO area was mapped on multiquad, always 0 otherwise */
1008 void *xquad_portio;
1009 #ifdef CONFIG_X86_NUMAQ
1010 EXPORT_SYMBOL(xquad_portio);
1011 #endif
1012
1013 static void __init smp_boot_cpus(unsigned int max_cpus)
1014 {
1015         int apicid, cpu, bit, kicked;
1016         unsigned long bogosum = 0;
1017
1018         /*
1019          * Setup boot CPU information
1020          */
1021         smp_store_cpu_info(0); /* Final full version of the data */
1022         printk("CPU%d: ", 0);
1023         print_cpu_info(&cpu_data[0]);
1024
1025         boot_cpu_physical_apicid = GET_APIC_ID(apic_read(APIC_ID));
1026         boot_cpu_logical_apicid = logical_smp_processor_id();
1027         x86_cpu_to_apicid[0] = boot_cpu_physical_apicid;
1028
1029         current_thread_info()->cpu = 0;
1030         smp_tune_scheduling();
1031
1032         set_cpu_sibling_map(0);
1033
1034         /*
1035          * If we couldn't find an SMP configuration at boot time,
1036          * get out of here now!
1037          */
1038         if (!smp_found_config && !acpi_lapic) {
1039                 printk(KERN_NOTICE "SMP motherboard not detected.\n");
1040                 smpboot_clear_io_apic_irqs();
1041                 phys_cpu_present_map = physid_mask_of_physid(0);
1042                 if (APIC_init_uniprocessor())
1043                         printk(KERN_NOTICE "Local APIC not detected."
1044                                            " Using dummy APIC emulation.\n");
1045                 map_cpu_to_logical_apicid();
1046                 cpu_set(0, cpu_sibling_map[0]);
1047                 cpu_set(0, cpu_core_map[0]);
1048                 return;
1049         }
1050
1051         /*
1052          * Should not be necessary because the MP table should list the boot
1053          * CPU too, but we do it for the sake of robustness anyway.
1054          * Makes no sense to do this check in clustered apic mode, so skip it
1055          */
1056         if (!check_phys_apicid_present(boot_cpu_physical_apicid)) {
1057                 printk("weird, boot CPU (#%d) not listed by the BIOS.\n",
1058                                 boot_cpu_physical_apicid);
1059                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1060         }
1061
1062         /*
1063          * If we couldn't find a local APIC, then get out of here now!
1064          */
1065         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid]) && !cpu_has_apic) {
1066                 printk(KERN_ERR "BIOS bug, local APIC #%d not detected!...\n",
1067                         boot_cpu_physical_apicid);
1068                 printk(KERN_ERR "... forcing use of dummy APIC emulation. (tell your hw vendor)\n");
1069                 smpboot_clear_io_apic_irqs();
1070                 phys_cpu_present_map = physid_mask_of_physid(0);
1071                 cpu_set(0, cpu_sibling_map[0]);
1072                 cpu_set(0, cpu_core_map[0]);
1073                 return;
1074         }
1075
1076         verify_local_APIC();
1077
1078         /*
1079          * If SMP should be disabled, then really disable it!
1080          */
1081         if (!max_cpus) {
1082                 smp_found_config = 0;
1083                 printk(KERN_INFO "SMP mode deactivated, forcing use of dummy APIC emulation.\n");
1084                 smpboot_clear_io_apic_irqs();
1085                 phys_cpu_present_map = physid_mask_of_physid(0);
1086                 cpu_set(0, cpu_sibling_map[0]);
1087                 cpu_set(0, cpu_core_map[0]);
1088                 return;
1089         }
1090
1091         connect_bsp_APIC();
1092         setup_local_APIC();
1093         map_cpu_to_logical_apicid();
1094
1095
1096         setup_portio_remap();
1097
1098         /*
1099          * Scan the CPU present map and fire up the other CPUs via do_boot_cpu
1100          *
1101          * In clustered apic mode, phys_cpu_present_map is a constructed thus:
1102          * bits 0-3 are quad0, 4-7 are quad1, etc. A perverse twist on the 
1103          * clustered apic ID.
1104          */
1105         Dprintk("CPU present map: %lx\n", physids_coerce(phys_cpu_present_map));
1106
1107         kicked = 1;
1108         for (bit = 0; kicked < NR_CPUS && bit < MAX_APICS; bit++) {
1109                 apicid = cpu_present_to_apicid(bit);
1110                 /*
1111                  * Don't even attempt to start the boot CPU!
1112                  */
1113                 if ((apicid == boot_cpu_apicid) || (apicid == BAD_APICID))
1114                         continue;
1115
1116                 if (!check_apicid_present(bit))
1117                         continue;
1118                 if (max_cpus <= cpucount+1)
1119                         continue;
1120
1121                 if (((cpu = alloc_cpu_id()) <= 0) || do_boot_cpu(apicid, cpu))
1122                         printk("CPU #%d not responding - cannot use it.\n",
1123                                                                 apicid);
1124                 else
1125                         ++kicked;
1126         }
1127
1128         /*
1129          * Cleanup possible dangling ends...
1130          */
1131         smpboot_restore_warm_reset_vector();
1132
1133         /*
1134          * Allow the user to impress friends.
1135          */
1136         Dprintk("Before bogomips.\n");
1137         for (cpu = 0; cpu < NR_CPUS; cpu++)
1138                 if (cpu_isset(cpu, cpu_callout_map))
1139                         bogosum += cpu_data[cpu].loops_per_jiffy;
1140         printk(KERN_INFO
1141                 "Total of %d processors activated (%lu.%02lu BogoMIPS).\n",
1142                 cpucount+1,
1143                 bogosum/(500000/HZ),
1144                 (bogosum/(5000/HZ))%100);
1145         
1146         Dprintk("Before bogocount - setting activated=1.\n");
1147
1148         if (smp_b_stepping)
1149                 printk(KERN_WARNING "WARNING: SMP operation may be unreliable with B stepping processors.\n");
1150
1151         /*
1152          * Don't taint if we are running SMP kernel on a single non-MP
1153          * approved Athlon
1154          */
1155         if (tainted & TAINT_UNSAFE_SMP) {
1156                 if (cpucount)
1157                         printk (KERN_INFO "WARNING: This combination of AMD processors is not suitable for SMP.\n");
1158                 else
1159                         tainted &= ~TAINT_UNSAFE_SMP;
1160         }
1161
1162         Dprintk("Boot done.\n");
1163
1164         /*
1165          * construct cpu_sibling_map[], so that we can tell sibling CPUs
1166          * efficiently.
1167          */
1168         for (cpu = 0; cpu < NR_CPUS; cpu++) {
1169                 cpus_clear(cpu_sibling_map[cpu]);
1170                 cpus_clear(cpu_core_map[cpu]);
1171         }
1172
1173         cpu_set(0, cpu_sibling_map[0]);
1174         cpu_set(0, cpu_core_map[0]);
1175
1176         smpboot_setup_io_apic();
1177
1178         setup_boot_clock();
1179 }
1180
1181 /* These are wrappers to interface to the new boot process.  Someone
1182    who understands all this stuff should rewrite it properly. --RR 15/Jul/02 */
1183 void __init smp_prepare_cpus(unsigned int max_cpus)
1184 {
1185         smp_commenced_mask = cpumask_of_cpu(0);
1186         cpu_callin_map = cpumask_of_cpu(0);
1187         mb();
1188         smp_boot_cpus(max_cpus);
1189 }
1190
1191 void __devinit smp_prepare_boot_cpu(void)
1192 {
1193         cpu_set(smp_processor_id(), cpu_online_map);
1194         cpu_set(smp_processor_id(), cpu_callout_map);
1195         cpu_set(smp_processor_id(), cpu_present_map);
1196         cpu_set(smp_processor_id(), cpu_possible_map);
1197         per_cpu(cpu_state, smp_processor_id()) = CPU_ONLINE;
1198 }
1199
1200 #ifdef CONFIG_HOTPLUG_CPU
1201 static void
1202 remove_siblinginfo(int cpu)
1203 {
1204         int sibling;
1205         struct cpuinfo_x86 *c = cpu_data;
1206
1207         for_each_cpu_mask(sibling, cpu_core_map[cpu]) {
1208                 cpu_clear(cpu, cpu_core_map[sibling]);
1209                 /*
1210                  * last thread sibling in this cpu core going down
1211                  */
1212                 if (cpus_weight(cpu_sibling_map[cpu]) == 1)
1213                         c[sibling].booted_cores--;
1214         }
1215                         
1216         for_each_cpu_mask(sibling, cpu_sibling_map[cpu])
1217                 cpu_clear(cpu, cpu_sibling_map[sibling]);
1218         cpus_clear(cpu_sibling_map[cpu]);
1219         cpus_clear(cpu_core_map[cpu]);
1220         c[cpu].phys_proc_id = 0;
1221         c[cpu].cpu_core_id = 0;
1222         cpu_clear(cpu, cpu_sibling_setup_map);
1223 }
1224
1225 int __cpu_disable(void)
1226 {
1227         cpumask_t map = cpu_online_map;
1228         int cpu = smp_processor_id();
1229
1230         /*
1231          * Perhaps use cpufreq to drop frequency, but that could go
1232          * into generic code.
1233          *
1234          * We won't take down the boot processor on i386 due to some
1235          * interrupts only being able to be serviced by the BSP.
1236          * Especially so if we're not using an IOAPIC   -zwane
1237          */
1238         if (cpu == 0)
1239                 return -EBUSY;
1240         if (nmi_watchdog == NMI_LOCAL_APIC)
1241                 stop_apic_nmi_watchdog(NULL);
1242         clear_local_APIC();
1243         /* Allow any queued timer interrupts to get serviced */
1244         local_irq_enable();
1245         mdelay(1);
1246         local_irq_disable();
1247
1248         remove_siblinginfo(cpu);
1249
1250         cpu_clear(cpu, map);
1251         fixup_irqs(map);
1252         /* It's now safe to remove this processor from the online map */
1253         cpu_clear(cpu, cpu_online_map);
1254         return 0;
1255 }
1256
1257 void __cpu_die(unsigned int cpu)
1258 {
1259         /* We don't do anything here: idle task is faking death itself. */
1260         unsigned int i;
1261
1262         for (i = 0; i < 10; i++) {
1263                 /* They ack this in play_dead by setting CPU_DEAD */
1264                 if (per_cpu(cpu_state, cpu) == CPU_DEAD) {
1265                         printk ("CPU %d is now offline\n", cpu);
1266                         if (1 == num_online_cpus())
1267                                 alternatives_smp_switch(0);
1268                         return;
1269                 }
1270                 msleep(100);
1271         }
1272         printk(KERN_ERR "CPU %u didn't die...\n", cpu);
1273 }
1274 #else /* ... !CONFIG_HOTPLUG_CPU */
1275 int __cpu_disable(void)
1276 {
1277         return -ENOSYS;
1278 }
1279
1280 void __cpu_die(unsigned int cpu)
1281 {
1282         /* We said "no" in __cpu_disable */
1283         BUG();
1284 }
1285 #endif /* CONFIG_HOTPLUG_CPU */
1286
1287 int __cpuinit __cpu_up(unsigned int cpu)
1288 {
1289 #ifdef CONFIG_HOTPLUG_CPU
1290         int ret=0;
1291
1292         /*
1293          * We do warm boot only on cpus that had booted earlier
1294          * Otherwise cold boot is all handled from smp_boot_cpus().
1295          * cpu_callin_map is set during AP kickstart process. Its reset
1296          * when a cpu is taken offline from cpu_exit_clear().
1297          */
1298         if (!cpu_isset(cpu, cpu_callin_map))
1299                 ret = __smp_prepare_cpu(cpu);
1300
1301         if (ret)
1302                 return -EIO;
1303 #endif
1304
1305         /* In case one didn't come up */
1306         if (!cpu_isset(cpu, cpu_callin_map)) {
1307                 printk(KERN_DEBUG "skipping cpu%d, didn't come online\n", cpu);
1308                 local_irq_enable();
1309                 return -EIO;
1310         }
1311
1312         local_irq_enable();
1313
1314         per_cpu(cpu_state, cpu) = CPU_UP_PREPARE;
1315         /* Unleash the CPU! */
1316         cpu_set(cpu, smp_commenced_mask);
1317
1318         /*
1319          * Check TSC synchronization with the AP:
1320          */
1321         check_tsc_sync_source(cpu);
1322
1323         while (!cpu_isset(cpu, cpu_online_map))
1324                 cpu_relax();
1325
1326 #ifdef CONFIG_X86_GENERICARCH
1327         if (num_online_cpus() > 8 && genapic == &apic_default)
1328                 panic("Default flat APIC routing can't be used with > 8 cpus\n");
1329 #endif
1330
1331         return 0;
1332 }
1333
1334 void __init smp_cpus_done(unsigned int max_cpus)
1335 {
1336 #ifdef CONFIG_X86_IO_APIC
1337         setup_ioapic_dest();
1338 #endif
1339         zap_low_mappings();
1340 #ifndef CONFIG_HOTPLUG_CPU
1341         /*
1342          * Disable executability of the SMP trampoline:
1343          */
1344         set_kernel_exec((unsigned long)trampoline_base, trampoline_exec);
1345 #endif
1346 }
1347
1348 void __init smp_intr_init(void)
1349 {
1350         /*
1351          * IRQ0 must be given a fixed assignment and initialized,
1352          * because it's used before the IO-APIC is set up.
1353          */
1354         set_intr_gate(FIRST_DEVICE_VECTOR, interrupt[0]);
1355
1356         /*
1357          * The reschedule interrupt is a CPU-to-CPU reschedule-helper
1358          * IPI, driven by wakeup.
1359          */
1360         set_intr_gate(RESCHEDULE_VECTOR, reschedule_interrupt);
1361
1362         /* IPI for invalidation */
1363         set_intr_gate(INVALIDATE_TLB_VECTOR, invalidate_interrupt);
1364
1365         /* IPI for generic function call */
1366         set_intr_gate(CALL_FUNCTION_VECTOR, call_function_interrupt);
1367 }
1368
1369 /*
1370  * If the BIOS enumerates physical processors before logical,
1371  * maxcpus=N at enumeration-time can be used to disable HT.
1372  */
1373 static int __init parse_maxcpus(char *arg)
1374 {
1375         extern unsigned int maxcpus;
1376
1377         maxcpus = simple_strtoul(arg, NULL, 0);
1378         return 0;
1379 }
1380 early_param("maxcpus", parse_maxcpus);